diff --git a/Fixing_Verilog.ipynb b/Fixing_Verilog.ipynb new file mode 100644 index 0000000..54ebc06 --- /dev/null +++ b/Fixing_Verilog.ipynb @@ -0,0 +1,140 @@ +{ + "cells": [ + { + "cell_type": "code", + "execution_count": 26, + "metadata": {}, + "outputs": [], + "source": [ + "import re\n", + "\n", + "with open('/home/p305119/libraries/xp018/actlib_dataflow_neuro/test/unit_tests/texel_small.v') as f:\n", + " veri = f.read()\n", + " \n", + "\"remove all std/acell modules\"\n", + "\n", + " \n", + "mod = re.findall(r'(?<=\\n)module [^A-Z(]*[A-Z][A-Z0-9_]*\\([\\s\\S]*?endmodule', veri)\n", + "\n", + "for i in mod: \n", + " \n", + " veri = veri.replace(i, \"\")\n", + " \n", + "\n", + "std = re.findall(r'((\\S*)(TBUF\\d*|INV|N?AND\\d|N?OR\\d|TIELO|TIEHI|MUX\\d|OAI\\d*|AOI\\d*|(?]))', veri)\n", + "\n", + "for j in list(set(acell)):\n", + " veri = veri.replace(j[0] + j[1], j[1].replace('__', '_'))\n", + " \n", + " \n", + "arb = re.findall(r'(\\S*)(ARBITER)', veri)\n", + "\n", + "for j in list(set(arb)):\n", + " veri = veri.replace(j[0] + j[1], 'ARBITER')\n", + " \n", + " \n", + "pullu = re.findall(r'(\\S*)(PULLUP__X4)', veri)\n", + "\n", + "for j in list(set(pullu)):\n", + " veri = veri.replace(j[0] + j[1], 'PULLUP_X4')\n", + " \n", + " \n", + "pulld = re.findall(r'(\\S*)(PULLDOWN__X4)', veri)\n", + "\n", + "for j in list(set(pulld)):\n", + " veri = veri.replace(j[0] + j[1], 'PULLDOWN_X4')\n", + " \n", + "veri = veri.replace('));', '), .vdd(vdd), .vss(vss));')\n", + "\n", + "vddvss = re.findall(r'(?<=\\n)(module [\\([\\s\\S]*?;)', veri)\n", + "\n", + "for j in list(set(vddvss)):\n", + " veri = veri.replace(j, j[:-2] + \", vdd, vss); \\n input vdd;\\n input vss;\")\n", + " \n", + "# veri = veri.replace('[', '')\n", + "veri = veri.replace('_0_0t', 't')\n", + "\n", + "hierac = re.findall(r'(\\\\\\S* )', veri)\n", + "\n", + "for j in list(set(hierac)):\n", + " temp = j.replace(']', '')\n", + " temp = temp.replace('[', '')\n", + " temp = temp.replace('.', '_')\n", + " temp = temp.replace('\\\\', 'I')\n", + " \n", + " veri = veri.replace(j, temp)\n", + " \n", + " \n", + "with open('/home/p305119/libraries/xp018/actlib_dataflow_neuro/test/unit_tests/texel_small_clean.v', 'w') as w:\n", + " w.write(veri)\n", + "\n", + "\n" + ] + }, + { + "cell_type": "code", + "execution_count": null, + "metadata": {}, + "outputs": [], + "source": [] + }, + { + "cell_type": "code", + "execution_count": null, + "metadata": {}, + "outputs": [], + "source": [] + }, + { + "cell_type": "code", + "execution_count": null, + "metadata": {}, + "outputs": [], + "source": [] + }, + { + "cell_type": "code", + "execution_count": null, + "metadata": {}, + "outputs": [], + "source": [] + } + ], + "metadata": { + "kernelspec": { + "display_name": "Python 3", + "language": "python", + "name": "python3" + }, + "language_info": { + "codemirror_mode": { + "name": "ipython", + "version": 3 + }, + "file_extension": ".py", + "mimetype": "text/x-python", + "name": "python", + "nbconvert_exporter": "python", + "pygments_lexer": "ipython3", + "version": "3.7.3" + } + }, + "nbformat": 4, + "nbformat_minor": 2 +} diff --git a/dataflow_neuro/cell_lib_std.act b/dataflow_neuro/cell_lib_std.act index 39ec826..a30b9c9 100644 --- a/dataflow_neuro/cell_lib_std.act +++ b/dataflow_neuro/cell_lib_std.act @@ -1,427 +1,80 @@ -/************************************************************************* - * - * This file is part of ACT dataflow neuro library - * - * Copyright (c) 2020-2021 Rajit Manohar - * Copyright (c) 2022 University of Groningen - Ole Richter - * Copyright (c) 2022 University of Groningen - Madison Cotteret - * - * This source describes Open Hardware and is licensed under the CERN-OHL-W v2 or later - * - * You may redistribute and modify this documentation and make products - * using it under the terms of the CERN-OHL-W v2 (https:/cern.ch/cern-ohl). - * This documentation is distributed WITHOUT ANY EXPRESS OR IMPLIED - * WARRANTY, INCLUDING OF MERCHANTABILITY, SATISFACTORY QUALITY - * AND FITNESS FOR A PARTICULAR PURPOSE. Please see the CERN-OHL-W v2 - * for applicable conditions. - * - * Source location: https://git.web.rug.nl/bics/actlib_dataflow_neuro - * - * As per CERN-OHL-W v2 section 4.1, should You produce hardware based on - * these sources, You must maintain the Source Location visible in its - * documentation. - * - ************************************************************************** - */ +namespace cell { -namespace tmpl { - namespace dataflow_neuro { +export defcell g0x0 (bool? in[2]; bool! out) +{ + prs { + [keeper=0] ~in[0] & ~in[1] -> out+ + } +} - export defproc TIELO_X1(bool! y; bool vdd, vss) - { - y = vss; - } +export defcell g1x0 (bool? in[2]; bool! out) +{ + prs { + [keeper=0] in[0] & in[1] -> out- + } +} - export defproc TIEHI_X1(bool! y; bool vdd, vss) - { - y = vdd; - } +export defcell g2x0 (bool? in[1]; bool! out) +{ + prs { + [keeper=0] ~in[0] -> out+ + } +} - /*-- inverters --*/ +export defcell g3x0 (bool? in[2]; bool! out) +{ + prs { + [keeper=0] in[0] & in[1] -> out- + [keeper=0] ~in[0] | ~in[1] -> out+ + } +} - defproc inv (bool! y; bool? a, vdd, vss) - { - prs { - a => y- - } - } - - template - defproc szinv <: inv() - { - [nf = 0 -> sizing { y {-1} } - [] else -> sizing { y {-2*nf,svt,nf} } - ] - } +export defcell g4x0 (bool? in[2]; bool! out) +{ + prs { + [keeper=0] in[0] | in[1] -> out- + ~(in[0] | in[1]) -> out+ + } +} - export defcell INV_X1<: szinv<0>() { } - export defcell INV_X2<: szinv<1>() { } - export defcell INV_X4<: szinv<2>() { } - export defcell INV_X8<: szinv<4>() { } +export defcell g5x0 (bool? in[1]; bool! out) +{ + prs { + [keeper=0] in[0] -> out- + } +} +export defcell g6x0 (bool? in[3]; bool! out) +{ + prs { + [keeper=0] ~in[0] & ~in[1] & ~in[2] -> out+ + } +} - /*-- signal buffers --*/ +export template defcell p0(bool? in[2]; bool! out) { + prs { passp (in[0],in[1],out) } +} - defproc buf (bool! y; bool? a, vdd, vss) - { - bool _y; - prs { - a => _y- - _y => y- - } - } - export defcell BUF_X1<: buf() - { - sizing { _y {-1}; y {-1} } - } - export defcell BUF_X2<: buf() - { - sizing { _y {-1}; y {-2} } - } - export defcell BUF_X3<: buf() - { - sizing { _y {-1.5}; y {-3} } - } - export defcell BUF_X4<: buf() - { - sizing { _y {-1.5}; y {-4,2} } - } - export defcell BUF_X6<: buf() - { - sizing { _y {-3}; y {-6,2} } - } - export defcell BUF_X8<: buf() - { - sizing { _y {-4,2}; y {-8,4} } - } - export defcell BUF_X12<: buf() - { - sizing { _y {-6,2}; y {-12,4} } - } +export template defcell n0(bool? in[2]; bool! out) { + prs { passn (in[0],in[1],out) } +} - /*-- delay cells --*/ - // TODO properly +export template defcell t0(bool? in[3]; bool! out) { + prs { transgate (in[0],in[1],in[2],out) } +} - // export defcell DLY4_X1(bool! y; bool? a, vdd, vss) - // { - // bool _y, __y, ___y; - // prs { - // a => _y- - // _y => __y- - // __y => ___y- - // ___y => y- - // } - // } +export defcell p1(bool? in[2]; bool! out) { + prs { passp (in[0],in[1],out) } +} - export defcell DLY4_X1(bool! y; bool? a, vdd, vss) - { - BUF_X1 bufchain[16]; - (i:0..14: bufchain[i].y = bufchain[i+1].a;) - bufchain[0].a = a; - bufchain[15].y = y; - } +export defcell n1(bool? in[2]; bool! out) { + prs { passn (in[0],in[1],out) } +} - - /*-- simple gates --*/ - - export defcell NOR2_X1(bool! y; bool? a, b, vdd, vss) - { - prs { - a | b => y- - } - sizing { y {-1} } - } - - export defcell NOR3_X1(bool! y; bool? a, b, c, vdd, vss) - { - prs { - a | b | c => y- - } - sizing { y {-1} } - } - - export defcell NOR4_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - prs { - a | b | c | d => y- - } - sizing { y {-1} } - } - - - export defcell OR2_X1(bool! y; bool? a, b, vdd, vss) - { - bool _y; - prs { - a | b => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - export defcell OR2_X2(bool! y; bool? a, b, vdd, vss) - { - bool _y; - prs { - a | b => _y- - _y => y- - } - sizing { _y{-1}; y{-2} } - } - - export defcell OR3_X1(bool! y; bool? a, b, c, vdd, vss) - { - bool _y; - prs { - a | b | c => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - export defcell OR4_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - bool _y; - prs { - a | b | c | d => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - - export defcell NAND2_X1(bool! y; bool? a, b, vdd, vss) - { - prs { - a & b => y- - } - sizing { y{-1} } - } - - export defcell NAND3_X1(bool! y; bool? a, b, c, vdd, vss) - { - prs { - a & b & c => y- - } - sizing { y{-1} } - } - - export defcell NAND4_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - prs { - a & b & c & d => y- - } - sizing { y{-1} } - } - - export defcell AND2_X1(bool! y; bool? a, b, vdd, vss) - { - bool _y; - prs { - a & b => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - export defcell AND2_X2(bool! y; bool? a, b, vdd, vss) - { - bool _y; - prs { - a & b => _y- - _y => y- - } - sizing { _y{-1}; y{-2} } - } - - export defcell AND3_X1(bool! y; bool? a, b, c, vdd, vss) - { - bool _y; - prs { - a & b & c => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - export defcell AND4_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - bool _y; - prs { - a & b & c & d => _y- - _y => y- - } - sizing { _y{-1}; y{-1} } - } - - export defcell XOR2_X1(bool! y; bool? a, b, vdd, vss) - { - bool _a, _b; - prs { - a => _a- - b => _b- - - [keeper=0] ~b & ~_a | ~_b & ~a -> y+ - _b & _a | b & a -> y- - } - sizing { _a{-1}; _b{-1}; y{-1} } - } - - export defcell XNOR2_X1(bool! y; bool? a, b, vdd, vss) - { - bool _a, _b; - prs { - a => _a- - b => _b- - - [keeper=0] ~b & ~a | ~_b & ~_a -> y+ - b & _a | _b & a -> y- - } - sizing { _a{-1}; _b{-1}; y{-1} } - } - - export defcell MUX2_X1(bool! y; bool? a, b, s, vdd, vss) - { - // y = !( S ? b : a ) - // Actually looks more like - // if s = 0 -> use A - // Adjusted to fit the XFAB Muxes - bool _s; - bool _y; - prs { - s => _s- - - [keeper=0] ~a & ~s | ~b & ~_s -> _y+ - a & _s | b & s -> _y- - _y => y- - } - sizing { _s{-1}; y{-1}; _y{-1}} - } - - export defcell MUX4_X1(bool! y; bool? a, b, c, d, s0, s1, vdd, vss) - { - // y = !( S ? a : b ) - bool _s0; - bool _s1; - bool _yab; - bool _ycd; - - prs { - s0 => _s0- - s1 => _s1- - - [keeper=0] a & _s0 | b & s0 -> _yab- - ~a & ~s0 | ~b & ~_s0 -> _yab+ - - [keeper=0] c & _s0 | d & s0 -> _ycd- - ~c & ~s0 | ~d & ~_s0 -> _ycd+ - - [keeper=0]_yab & _s1 | _ycd & s1 -> y- - ~_yab & ~s1 | ~_ycd & ~_s1 -> y+ - - } - sizing {_s0{-1}; _s1{-1}; y{-1}; _yab{-1}; _ycd{-1}} - } - - - export defcell OAI21_X1(bool! y; bool? a, b, c, vdd, vss) - { - prs { - (a | b) & c => y- - } - sizing { y{-1} } - } - - export defcell AOI21_X1(bool! y; bool? a, b, c, vdd, vss) - { - prs { - a & b | c => y- - } - sizing { y{-1} } - } - - export defcell OAI22_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - // y = !((a|b) & (c|d)) - prs { - (a | b) & (c | d) => y- - } - sizing { y{-1} } - } - - export defcell AOI22_X1(bool! y; bool? a, b, c, d, vdd, vss) - { - prs { - a & b | c & d => y- - } - sizing { y{-1} } - } - - - /*--- buffered transmission gates ---*/ - - export defcell TBUF1_X1 (bool! y; bool? a, en, vdd, vss) - { - bool _en; - prs { - en => _en- - - ~a & ~_en -> y+ - a & en -> y- - } - sizing { _en{-1}; y{-1} } - } - - export defcell TBUF_X2 (bool! y; bool? a, en, vdd, vss) - { - bool _en; - prs { - en => _en- - - ~a & ~_en -> y+ - a & en -> y- - } - sizing { _en{-2}; y{-2,2} } - } - - export defcell TBUF_X4 (bool! y; bool? a, en, vdd, vss) - { - bool _en; - prs { - en => _en- - - ~a & ~_en -> y+ - a & en -> y- - } - sizing { _en{-4}; y{-4,4} } - } - - export defproc DFFQ_R_X1 (bool? clk_B, reset_B, d; bool! q,q_B; bool? vdd,vss) - { - bool _clk_B, __clk_B, _mqi,_mqib,_sqi,_sqib; - prs { - - // Creating delayed versions of the clock - clk_B => _clk_B- - _clk_B => __clk_B- - - (~d & ~_clk_B)|(~reset_B)|(~__clk_B&~_mqi) -> _mqib+ - ((d & __clk_B)|(_mqi & _clk_B))&reset_B -> _mqib- - - _mqib => _mqi- - - (~_mqi &~__clk_B)|(~reset_B)|(~_sqi&~_clk_B) -> _sqib+ - ((_mqi &_clk_B)|(_sqi&__clk_B))&reset_B -> _sqib- - - _sqib => _sqi- - _sqib => q- - - q => q_B- - - - } - } - } +export defcell t1(bool? in[3]; bool! out) { + prs { transgate (in[0],in[1],in[2],out) } } + +} diff --git a/dataflow_neuro/treegates.act b/dataflow_neuro/treegates.act index e05c131..032bdbe 100644 --- a/dataflow_neuro/treegates.act +++ b/dataflow_neuro/treegates.act @@ -418,7 +418,7 @@ defproc sigbuf (bool? in; bool! out[N]; power supply) { { N >= 0 : "sigbuf: parameter error" }; - { N <= 128 : "sigbuf: parameter error, N too big" }; +// { N <= 43 : "sigbuf: parameter error, N too big" }; /* -- just use in sized driver here -- */ [ N <= 4 -> @@ -433,7 +433,7 @@ defproc sigbuf (bool? in; bool! out[N]; power supply) BUF_X6 buf6 (.a = in, .y = out[0], .vdd = supply.vdd, .vss = supply.vss); [] N >= 19 & N <= 29 -> BUF_X8 buf8 (.a = in, .y = out[0], .vdd = supply.vdd, .vss = supply.vss); - [] N >= 30 & N <= 48-> + [] N >= 30 -> BUF_X12 buf12 (.a = in, .y = out[0], .vdd = supply.vdd, .vss = supply.vss); [] N >= 49 & N <= 64 -> BUF_X16 buf16 (.a = in, .y = out[0], .vdd = supply.vdd, .vss = supply.vss); diff --git a/test/unit_tests/fifo_demux_bit_7_fifo/run/prsim.out b/test/unit_tests/fifo_demux_bit_7_fifo/run/prsim.out index d04ed03..0e93310 100644 --- a/test/unit_tests/fifo_demux_bit_7_fifo/run/prsim.out +++ b/test/unit_tests/fifo_demux_bit_7_fifo/run/prsim.out @@ -1,2589 +1,2597 @@ b.fifo_pre.fifo_element[0].vc.ct.in[4] b.in.d.d[0].f b.fifo_post2.fifo_element[4]._out_a_BX_t[0] b.in.d.d[7].f b.fifo_pre.fifo_element[0].vc.ct.tmp[11] b.fifo_post2.fifo_element[4]._out_a_B b.in.d.d[4].f b.fifo_post2.fifo_element[4]._out_a_BX_f[0] b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y b.fifo_post1.fifo_element[4]._out_a_BX_f[0] b.fifo_post2.fifo_element[4]._en_X_t[0] b.fifo_pre.fifo_element[0].vc.ct.in[3] b.in.d.d[3].f b.in.d.d[0].t b.in.d.d[7].t b.fifo_post1.fifo_element[4]._out_a_BX_t[0] b.fifo_pre.fifo_element[0].vc.ct.tmp[9] b.in.d.d[2].t b.fifo_post2.fifo_element[4]._en_X_f[0] b.fifo_pre.fifo_element[0]._in_v b.fifo_post1.fifo_element[4]._en_X_t[0] b.fifo_pre.fifo_element[0].vc.ct.in[0] b.in.d.d[2].f b.in.d.d[6].t b.fifo_post1.fifo_element[4]._en_X_f[0] b.in.d.d[1].t b.in.d.d[3].t b.in.d.d[6].f b.in.d.d[4].t b.fifo_post2.fifo_element[4]._en b.out1.a b.in.d.d[1].f b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y b.fifo_post1.fifo_element[4]._en b.fifo_pre.fifo_element[0].vc.ct.tmp[8] b.fifo_pre.fifo_element[0].vc.ct.in[7] b.fifo_pre.fifo_element[0].vc.ct.tmp[13] b.out2.a b.fifo_post1.fifo_element[4]._out_a_B b.in.d.d[5].f b.in.d.d[5].t b.fifo_pre.fifo_element[0].vc.ct.in[6] b.fifo_post1.fifo_element[4].en_buf_f.buf2._y b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y b.fifo_post2.fifo_element[4].out_a_B_buf_t.buf2._y b.out2.v b.fifo_post2.fifo_element[4].out_a_B_buf_f.buf2._y b.fifo_pre.fifo_element[0].vc.ct.tmp[10] b.out1.v b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y b.fifo_pre.fifo_element[0].vc.ct.in[1] b.fifo_pre.fifo_element[0].vc.ct.tmp[12] b.fifo_pre.fifo_element[0].vc.ct.in[2] b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y b.fifo_pre.fifo_element[0].vc.ct.in[5] b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y b.fifo_post1.fifo_element[4].en_buf_t.buf2._y b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y b.in.v b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y b.fifo_post2.fifo_element[4].en_buf_f.buf2._y b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y b.fifo_post2.fifo_element[4].en_buf_t.buf2._y b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y b.fifo_pre.fifo_element[0].in_v_buf._y - 330237 b.in.d.d[0].f : 0 - 330237 b.out2.v : 0 - 330237 b.out2.a : 0 - 330237 b.in.d.d[1].f : 0 - 330237 b.in.d.d[3].f : 0 - 330237 b.out1.v : 0 - 330237 b.out1.a : 0 - 330237 b.in.d.d[7].f : 0 - 330237 b.in.d.d[6].t : 0 - 330237 b.in.d.d[7].t : 0 - 330237 b.in.d.d[2].t : 0 - 330237 b.in.d.d[6].f : 0 - 330237 b.in.d.d[5].t : 0 - 330237 b.in.d.d[0].t : 0 - 330237 b.in.d.d[2].f : 0 - 330237 b.in.d.d[5].f : 0 - 330237 b.in.d.d[4].t : 0 - 330237 b.in.d.d[1].t : 0 - 330237 b.in.d.d[4].f : 0 - 330237 b.in.d.d[3].t : 0 - 330238 b.fifo_post1.fifo_element[4]._out_a_B : 1 [by b.out1.a:=0] - 330241 b.fifo_post2.fifo_element[4]._out_a_B : 1 [by b.out2.a:=0] - 330243 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] - 330251 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=0] - 330267 b.fifo_post1.fifo_element[4]._en : 1 [by b.out1.v:=0] - 330308 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] - 330451 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].f:=0] - 330474 b.fifo_post2.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._out_a_B:=1] - 330575 b.fifo_post2.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[4].out_a_B_buf_f.buf2._y:=0] - 331036 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].t:=0] - 331038 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] - 331106 b.fifo_post2.fifo_element[4]._en : 1 [by b.out2.v:=0] - 331132 b.fifo_post2.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._en:=1] - 331138 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].t:=0] - 331139 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] - 331406 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] - 331632 b.fifo_post2.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._en:=1] - 331707 b.fifo_post2.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[4].en_buf_f.buf2._y:=0] - 333432 b.fifo_post2.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[4].en_buf_t.buf2._y:=0] - 335877 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].f:=0] - 335886 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] - 336142 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=0] - 336143 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] - 336187 b.fifo_post1.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=0] - 339186 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 1 [by b.in.d.d[7].t:=0] - 340990 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].f:=0] - 341117 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] - 341536 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] - 341576 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=0] - 344861 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] - 347904 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=1] - 347932 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[7]:=0] - 350629 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=1] - 350637 b.fifo_post2.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._out_a_B:=1] - 352200 b.fifo_post2.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[4].out_a_B_buf_t.buf2._y:=0] - 357542 b.fifo_post1.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=0] - 360037 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].t:=0] - 385224 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].f:=0] - 392348 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] - 395046 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=0] - 398293 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] - 398397 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[8]:=0] - 398927 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] - 423031 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] - 423458 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=0] - 423459 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] - 424936 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[10]:=0] - 425756 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=1] - 471035 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[13]:=0] - 475156 b.fifo_pre.fifo_element[0]._in_v : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=1] - 478960 b.fifo_pre.fifo_element[0].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[0]._in_v:=0] - 479081 b.in.v : 0 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=1] + 338905 b.in.d.d[0].f : 0 + 338905 b.out2.v : 0 + 338905 b.out2.a : 0 + 338905 b.in.d.d[1].f : 0 + 338905 b.in.d.d[3].f : 0 + 338905 b.out1.v : 0 + 338905 b.out1.a : 0 + 338905 b.in.d.d[7].f : 0 + 338905 b.in.d.d[6].t : 0 + 338905 b.in.d.d[7].t : 0 + 338905 b.in.d.d[2].t : 0 + 338905 b.in.d.d[6].f : 0 + 338905 b.in.d.d[5].t : 0 + 338905 b.in.d.d[0].t : 0 + 338905 b.in.d.d[2].f : 0 + 338905 b.in.d.d[5].f : 0 + 338905 b.in.d.d[4].t : 0 + 338905 b.in.d.d[1].t : 0 + 338905 b.in.d.d[4].f : 0 + 338905 b.in.d.d[3].t : 0 + 338906 b.fifo_post1.fifo_element[4]._out_a_B : 1 [by b.out1.a:=0] + 338909 b.fifo_post2.fifo_element[4]._out_a_B : 1 [by b.out2.a:=0] + 338911 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] + 338919 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=0] + 338935 b.fifo_post1.fifo_element[4]._en : 1 [by b.out1.v:=0] + 338976 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] + 339119 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].f:=0] + 339142 b.fifo_post2.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._out_a_B:=1] + 339243 b.fifo_post2.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[4].out_a_B_buf_f.buf2._y:=0] + 339704 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].t:=0] + 339706 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] + 339774 b.fifo_post2.fifo_element[4]._en : 1 [by b.out2.v:=0] + 339800 b.fifo_post2.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._en:=1] + 339806 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].t:=0] + 339807 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] + 340074 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] + 340300 b.fifo_post2.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._en:=1] + 340375 b.fifo_post2.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[4].en_buf_f.buf2._y:=0] + 342100 b.fifo_post2.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[4].en_buf_t.buf2._y:=0] + 344545 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].f:=0] + 344554 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] + 344810 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=0] + 344811 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] + 344855 b.fifo_post1.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=0] + 347854 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 1 [by b.in.d.d[7].t:=0] + 349658 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].f:=0] + 349785 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] + 350204 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] + 350244 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=0] + 353529 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] + 356572 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=1] + 356600 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[7]:=0] + 359297 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=1] + 359305 b.fifo_post2.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._out_a_B:=1] + 360868 b.fifo_post2.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[4].out_a_B_buf_t.buf2._y:=0] + 366210 b.fifo_post1.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=0] + 368705 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].t:=0] + 393892 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].f:=0] + 401016 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] + 403714 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=0] + 406961 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] + 407065 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[8]:=0] + 407595 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] + 431699 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] + 432126 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=0] + 432127 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] + 433604 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[10]:=0] + 434424 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=1] + 479703 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[13]:=0] + 483824 b.fifo_pre.fifo_element[0]._in_v : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=1] + 487628 b.fifo_pre.fifo_element[0].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[0]._in_v:=0] + 487749 b.in.v : 0 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=1] [] Set reset 0 - 479081 Reset : 0 - 486299 b._reset_B : 1 [by Reset:=0] - 486300 b.fifo_post1.reset_buf._y : 0 [by b._reset_B:=1] - 486301 b.fifo_pre.reset_buf._y : 0 [by b._reset_B:=1] - 486312 b.fifo_post1._reset_BX : 1 [by b.fifo_post1.reset_buf._y:=0] - 486359 b.fifo_pre._reset_BX : 1 [by b.fifo_pre.reset_buf._y:=0] - 486418 b.demux.demux.reset_buf._y : 0 [by b._reset_B:=1] - 486473 b.fifo_post1.reset_bufarray.buf2._y : 0 [by b.fifo_post1._reset_BX:=1] - 486486 b.demux.demux._reset_BX : 1 [by b.demux.demux.reset_buf._y:=0] - 486490 b.demux.demux.reset_bufarray.buf4._y : 0 [by b.demux.demux._reset_BX:=1] - 486523 b.fifo_post2.reset_buf._y : 0 [by b._reset_B:=1] - 486577 b.demux.demux._reset_BXX[0] : 1 [by b.demux.demux.reset_bufarray.buf4._y:=0] - 486707 b.fifo_pre.reset_bufarray.buf2._y : 0 [by b.fifo_pre._reset_BX:=1] - 486718 b.fifo_pre._reset_BXX[0] : 1 [by b.fifo_pre.reset_bufarray.buf2._y:=0] - 486719 b.fifo_pre.fifo_element[2].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] - 486719 b.fifo_pre.fifo_element[1].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] - 486720 b.fifo_pre.fifo_element[1]._reset_BX : 1 [by b.fifo_pre.fifo_element[1].reset_buf._y:=0] - 486867 b.fifo_post2._reset_BX : 1 [by b.fifo_post2.reset_buf._y:=0] - 486889 b.fifo_pre.fifo_element[1].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._reset_BX:=1] - 486919 b.fifo_pre.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[1].reset_bufarray.buf3._y:=0] - 487130 b.fifo_pre.fifo_element[3].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] - 487133 b.fifo_pre.fifo_element[3]._reset_BX : 1 [by b.fifo_pre.fifo_element[3].reset_buf._y:=0] - 487311 b.fifo_pre.fifo_element[0].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] - 487483 b.fifo_pre.fifo_element[4].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] - 487522 b.fifo_pre.fifo_element[4]._reset_BX : 1 [by b.fifo_pre.fifo_element[4].reset_buf._y:=0] - 494975 b.fifo_pre.fifo_element[3].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._reset_BX:=1] - 494985 b.fifo_pre.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[3].reset_bufarray.buf3._y:=0] - 496323 b.fifo_pre.fifo_element[2]._reset_BX : 1 [by b.fifo_pre.fifo_element[2].reset_buf._y:=0] - 497176 b.fifo_pre.fifo_element[2].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._reset_BX:=1] - 497178 b.fifo_pre.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[2].reset_bufarray.buf3._y:=0] - 497200 b.fifo_pre.fifo_element[0]._reset_BX : 1 [by b.fifo_pre.fifo_element[0].reset_buf._y:=0] - 498238 b.fifo_pre.fifo_element[0].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._reset_BX:=1] - 501340 b.fifo_pre.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[0].reset_bufarray.buf3._y:=0] - 520556 b.fifo_post1._reset_BXX[0] : 1 [by b.fifo_post1.reset_bufarray.buf2._y:=0] - 520559 b.fifo_post1.fifo_element[3].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] - 520563 b.fifo_post1.fifo_element[2].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] - 520727 b.fifo_post1.fifo_element[1].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] - 520744 b.fifo_post1.fifo_element[0].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] - 520747 b.fifo_post1.fifo_element[0]._reset_BX : 1 [by b.fifo_post1.fifo_element[0].reset_buf._y:=0] - 520777 b.fifo_post1.fifo_element[0].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._reset_BX:=1] - 520887 b.fifo_post1.fifo_element[3]._reset_BX : 1 [by b.fifo_post1.fifo_element[3].reset_buf._y:=0] - 521402 b.fifo_post1.fifo_element[2]._reset_BX : 1 [by b.fifo_post1.fifo_element[2].reset_buf._y:=0] - 521409 b.fifo_post1.fifo_element[2].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._reset_BX:=1] - 521410 b.fifo_post1.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[2].reset_bufarray.buf2._y:=0] - 522401 b.fifo_post1.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[0].reset_bufarray.buf2._y:=0] - 522934 b.fifo_post1.fifo_element[4].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] - 527056 b.fifo_pre.fifo_element[4].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._reset_BX:=1] - 527062 b.fifo_pre.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[4].reset_bufarray.buf3._y:=0] - 531908 b.fifo_post1.fifo_element[3].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._reset_BX:=1] - 540919 b.fifo_post1.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[3].reset_bufarray.buf2._y:=0] - 541066 b.fifo_post1.fifo_element[1]._reset_BX : 1 [by b.fifo_post1.fifo_element[1].reset_buf._y:=0] - 541332 b.fifo_post1.fifo_element[1].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._reset_BX:=1] - 550542 b.fifo_post2.reset_bufarray.buf2._y : 0 [by b.fifo_post2._reset_BX:=1] - 550611 b.fifo_post2._reset_BXX[0] : 1 [by b.fifo_post2.reset_bufarray.buf2._y:=0] - 550612 b.fifo_post2.fifo_element[1].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] - 550626 b.fifo_post2.fifo_element[2].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] - 551071 b.fifo_post2.fifo_element[0].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] - 551196 b.fifo_post2.fifo_element[0]._reset_BX : 1 [by b.fifo_post2.fifo_element[0].reset_buf._y:=0] - 551377 b.fifo_post2.fifo_element[0].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._reset_BX:=1] - 551764 b.fifo_post2.fifo_element[4].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] - 551849 b.fifo_post2.fifo_element[2]._reset_BX : 1 [by b.fifo_post2.fifo_element[2].reset_buf._y:=0] - 551883 b.fifo_post2.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[0].reset_bufarray.buf2._y:=0] - 552564 b.fifo_post2.fifo_element[3].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] - 552903 b.fifo_post2.fifo_element[3]._reset_BX : 1 [by b.fifo_post2.fifo_element[3].reset_buf._y:=0] - 552904 b.fifo_post2.fifo_element[3].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._reset_BX:=1] - 553069 b.fifo_post2.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[3].reset_bufarray.buf2._y:=0] - 563769 b.fifo_post2.fifo_element[1]._reset_BX : 1 [by b.fifo_post2.fifo_element[1].reset_buf._y:=0] - 563853 b.fifo_post2.fifo_element[1].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._reset_BX:=1] - 565242 b.fifo_post2.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[1].reset_bufarray.buf2._y:=0] - 574631 b.fifo_post2.fifo_element[2].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._reset_BX:=1] - 574632 b.fifo_post2.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[2].reset_bufarray.buf2._y:=0] - 576280 b.fifo_post1.fifo_element[4]._reset_BX : 1 [by b.fifo_post1.fifo_element[4].reset_buf._y:=0] - 576396 b.fifo_post1.fifo_element[4].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._reset_BX:=1] - 583644 b.fifo_post1.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[1].reset_bufarray.buf2._y:=0] - 586782 b.fifo_post2.fifo_element[4]._reset_BX : 1 [by b.fifo_post2.fifo_element[4].reset_buf._y:=0] - 586783 b.fifo_post2.fifo_element[4].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._reset_BX:=1] - 586943 b.fifo_post2.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[4].reset_bufarray.buf2._y:=0] - 589886 b.fifo_post1.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[4].reset_bufarray.buf2._y:=0] - 589886 b.in.d.d[0].t : 1 - 589886 b.in.d.d[7].t : 1 - 589886 b.in.d.d[2].t : 1 - 589886 b.in.d.d[6].t : 1 - 589886 b.in.d.d[5].t : 1 - 589886 b.in.d.d[1].t : 1 - 589886 b.in.d.d[4].t : 1 - 589886 b.in.d.d[3].t : 1 - 589892 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 0 [by b.in.d.d[7].t:=1] - 589893 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.in.d.d[0].t:=1] - 589893 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=0] - 589894 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=0] - 589895 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.in.d.d[5].t:=1] - 589895 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.in.d.d[6].t:=1] - 589898 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.in.d.d[2].t:=1] - 589989 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=0] - 590407 b.fifo_pre.fifo_element[0].t_buf_func[7]._y : 0 [by b.in.d.d[7].t:=1] - 590468 b.fifo_pre.fifo_element[0].t_buf_func[0]._y : 0 [by b.in.d.d[0].t:=1] - 590504 b.fifo_pre.fifo_element[0].t_buf_func[3]._y : 0 [by b.in.d.d[3].t:=1] - 590508 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 0 [by b.in.d.d[2].t:=1] - 590644 b.fifo_pre.fifo_element[0].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[3]._y:=0] - 590656 b.fifo_pre.fifo_element[0].t_buf_func[4]._y : 0 [by b.in.d.d[4].t:=1] - 590690 b.fifo_pre.fifo_element[1].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=1] - 590829 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=0] - 590852 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[6]:=1] - 590926 b.fifo_pre.fifo_element[0].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[4]._y:=0] - 590927 b.fifo_pre.fifo_element[1].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=1] - 591048 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=0] - 591265 b.fifo_pre.fifo_element[0].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[7]._y:=0] - 591495 b.fifo_pre.fifo_element[1].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[3]._y:=0] - 591497 b.fifo_pre.fifo_element[2].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=1] - 591674 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=0] - 592241 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=1] - 592404 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=1] - 592407 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=0] - 592533 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.in.d.d[4].t:=1] - 592654 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=0] - 592815 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=1] - 593656 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=0] - 593679 b.fifo_pre.fifo_element[1].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=1] - 593683 b.fifo_pre.fifo_element[1].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[7]._y:=0] - 593684 b.fifo_pre.fifo_element[2].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=1] - 593756 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=1] - 593761 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=0] - 595680 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[10]:=1] - 595751 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=0] - 596237 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=0] - 596841 b.fifo_pre.fifo_element[2].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[7]._y:=0] - 596860 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=0] - 596860 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=1] - 596875 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] - 597176 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=0] - 597206 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] - 597211 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] - 597279 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=0] - 597282 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] - 597288 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=0] - 600146 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=0] - 600927 b.fifo_pre.fifo_element[1].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[4]._y:=0] - 601185 b.fifo_pre.fifo_element[2].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=1] - 601203 b.fifo_pre.fifo_element[2].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[4]._y:=0] - 601217 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=1] - 601682 b.fifo_pre.fifo_element[3].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=1] - 601773 b.fifo_pre.fifo_element[3].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[4]._y:=0] - 601778 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=1] - 601982 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=0] - 602228 b.fifo_pre.fifo_element[4].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=1] - 602568 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=0] - 602797 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] - 603177 b.demux.demux.out1_t_buf_func[4].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[4]._y:=0] - 603193 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=1] - 606838 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=0] - 606882 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] - 606883 b.demux.demux.out1_t_buf_func[2].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=0] - 607084 b.demux.demux.vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].n1:=1] - 607101 b.demux.demux.vc.ct.in[2] : 1 [by b.demux.demux.vc.OR2_tf[2]._y:=0] - 608439 b.fifo_pre.fifo_element[2].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[3]._y:=0] - 608440 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=1] - 608544 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=0] - 608870 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=1] - 609019 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=0] - 609027 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[3]:=1] - 612556 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] - 612619 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=1] - 612620 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=0] - 613461 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=0] - 613704 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.in.d.d[1].t:=1] - 614021 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=0] - 614449 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=1] - 615052 b.fifo_pre.fifo_element[3].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=1] - 615503 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=0] - 616605 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 0 [by b.in.d.d[6].t:=1] - 616606 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=0] - 618035 b.fifo_pre.fifo_element[3].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=1] - 618164 b.fifo_pre.fifo_element[3].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[7]._y:=0] - 618230 b.fifo_pre.fifo_element[4].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=1] - 618238 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=1] - 618742 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] - 618751 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=0] - 623848 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] - 624466 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=0] - 624471 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] - 624472 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=0] - 624474 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[6]:=1] - 624776 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] - 625746 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=0] - 626954 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=0] - 627325 b.fifo_pre.fifo_element[0].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[0]._y:=0] - 627327 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=1] - 627350 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[2]:=1] - 627494 b.fifo_pre.fifo_element[1].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=1] - 627501 b.fifo_pre.fifo_element[1].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[0]._y:=0] - 627557 b.fifo_pre.fifo_element[2].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=1] - 627576 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=1] - 627590 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=0] - 627658 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 0 [by b.in.d.d[5].t:=1] - 628160 b.fifo_pre.fifo_element[3].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[3]._y:=0] - 628179 b.fifo_pre.fifo_element[4].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=1] - 628254 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=1] - 628268 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=0] - 628330 b.demux.demux.out1_t_buf_func[3].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[3]._y:=0] - 628805 b.demux.demux.vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].n1:=1] - 628810 b.demux.demux.vc.ct.in[3] : 1 [by b.demux.demux.vc.OR2_tf[3]._y:=0] - 628811 b.demux.demux.vc.ct.C2Els[1]._y : 0 [by b.demux.demux.vc.ct.in[3]:=1] - 628812 b.demux.demux.vc.ct.tmp[8] : 1 [by b.demux.demux.vc.ct.C2Els[1]._y:=0] - 630721 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=0] - 631044 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[1]:=1] - 631045 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=0] - 631177 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=0] - 631937 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=0] - 631959 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] - 636334 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=0] - 638462 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=0] - 640714 b.fifo_pre.fifo_element[4].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[7]._y:=0] - 642067 b.fifo_pre.fifo_element[0].t_buf_func[1]._y : 0 [by b.in.d.d[1].t:=1] - 643200 b.fifo_pre.fifo_element[0].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[1]._y:=0] - 643291 b.fifo_pre.fifo_element[1].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=1] - 643588 b.demux.demux.vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].n1:=1] - 643635 b.fifo_pre.fifo_element[1].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[1]._y:=0] - 643759 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=1] - 643760 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=0] - 643773 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=1] - 644045 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=1] - 645409 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=0] - 645420 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=1] - 646041 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=0] - 653750 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=0] - 654235 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.in.d.d[3].t:=1] - 654341 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=0] - 654540 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[1]:=1] - 654553 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=0] - 655322 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[3]:=1] - 655323 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=0] - 656317 b.fifo_pre.fifo_element[2].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[0]._y:=0] - 656319 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=1] - 656354 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=0] - 656389 b.fifo_pre.fifo_element[3].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=1] - 656446 b.fifo_pre.fifo_element[3].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[0]._y:=0] - 656450 b.fifo_pre.fifo_element[4].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=1] - 656487 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=1] - 656594 b.demux.demux.c_buf_t.in : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[0]._y:=0] - 656603 b.demux.demux.c_buf_t.buf2._y : 0 [by b.demux.demux.c_buf_t.in:=1] - 657005 b.demux.demux.c_f_c_t_or._y : 0 [by b.demux.demux.c_buf_t.in:=1] - 657015 b.demux.demux._c_v : 1 [by b.demux.demux.c_f_c_t_or._y:=0] - 657931 b.demux.demux.vc.OR2_tf[0]._y : 0 [by b.demux.demux.c_buf_t.in:=1] - 658048 b.demux.demux.vc.ct.in[0] : 1 [by b.demux.demux.vc.OR2_tf[0]._y:=0] - 658446 b.demux.demux._c_t_buf[0] : 1 [by b.demux.demux.c_buf_t.buf2._y:=0] - 658447 b.demux.demux.out1_t_buf_func[4]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] - 658448 b.demux.demux.out1_t_buf_func[2]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] - 658448 b.demux.demux.out1_t_buf_func[4].y : 1 [by b.demux.demux.out1_t_buf_func[4]._y:=0] - 658449 b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].y:=1] - 658454 b.demux.demux.out1_t_buf_func[2].y : 1 [by b.demux.demux.out1_t_buf_func[2]._y:=0] - 658459 b.fifo_post1.fifo_element[0].t_buf_func[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].y:=1] - 658466 b.fifo_post1.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[2]._y:=0] - 658528 b.fifo_post1.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y:=0] - 658529 b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=1] - 658544 b.demux.demux.out1_t_buf_func[0]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] - 658554 b.demux.demux.out1_t_buf_func[0].y : 1 [by b.demux.demux.out1_t_buf_func[0]._y:=0] - 658565 b.fifo_post1.fifo_element[0].t_buf_func[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].y:=1] - 658566 b.fifo_post1.fifo_element[0].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[0]._y:=0] - 658569 b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=1] - 658577 b.fifo_post1.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y:=0] - 658617 b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].y:=1] - 658631 b.fifo_post1.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y:=0] - 658704 b.fifo_post1.fifo_element[1].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=1] - 658732 b.fifo_post1.fifo_element[1].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[0]._y:=0] - 659323 b.fifo_post1.fifo_element[0].t_buf_func[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].y:=1] - 659791 b.fifo_post1.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y:=0] - 660991 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=1] - 661571 b.fifo_post1.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=1] - 661597 b.fifo_post1.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[2]._y:=0] - 661856 b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=1] - 661968 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=0] - 661969 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[12]:=1] - 662454 b.fifo_pre.fifo_element[0]._in_v : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=0] - 662464 b.fifo_pre.fifo_element[0].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[0]._in_v:=1] - 662965 b.in.v : 1 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=0] - 662992 b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=1] - 664357 b.demux.demux.vc.ct.in[4] : 1 [by b.demux.demux.vc.OR2_tf[4]._y:=0] - 664447 b.fifo_post1.fifo_element[0].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[4]._y:=0] - 664448 b.fifo_post1.fifo_element[1].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=1] - 664449 b.fifo_post1.fifo_element[1].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[4]._y:=0] - 664451 b.fifo_post1.fifo_element[2].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=1] - 664455 b.fifo_post1.fifo_element[2].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[4]._y:=0] - 664475 b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=1] - 664602 b.fifo_post1.fifo_element[3].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=1] - 664654 b.fifo_post1.fifo_element[3].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[4]._y:=0] - 664713 b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=1] - 664716 b.fifo_post1.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y:=0] - 664773 b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=1] - 665229 b.fifo_post1.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y:=0] - 665620 b.fifo_post1.fifo_element[4].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=1] - 665633 b.out1.d.d[4].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[4]._y:=0] - 665737 b.fifo_post1.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=1] - 665757 b.fifo_post1.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[2]._y:=0] - 665776 b.fifo_post1.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y:=0] - 665956 b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=1] - 666023 b.fifo_post1.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=1] - 666097 b.fifo_post1.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[2]._y:=0] - 667870 b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=1] - 667930 b.fifo_post1.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y:=0] - 669708 b.fifo_post1.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y:=0] - 669799 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=0] - 670216 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] - 670787 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=0] - 674244 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] - 674259 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=0] - 675190 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] - 675602 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=0] - 675610 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=0] - 675758 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] - 676576 b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=1] - 676684 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[5]:=1] - 677453 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=1] - 677638 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=0] - 677717 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=0] - 677724 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=1] - 677735 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=0] - 677740 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=1] - 677794 b.demux.demux.out1_t_buf_func[3]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] - 677797 b.demux.demux.out1_t_buf_func[3].y : 1 [by b.demux.demux.out1_t_buf_func[3]._y:=0] - 677798 b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].y:=1] - 677804 b.fifo_post1.fifo_element[0].t_buf_func[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].y:=1] - 678553 b.fifo_pre.fifo_element[2]._in_v : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=0] - 678554 b.fifo_pre.fifo_element[2].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[2]._in_v:=1] - 678854 b.fifo_pre.fifo_element[2].in.v : 1 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=0] - 679692 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=0] - 679950 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=0] - 680040 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] - 680049 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] - 680089 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=0] - 680090 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[6]:=1] - 680195 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=0] - 680239 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=0] - 680264 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] - 680282 b.demux.demux.out1_t_buf_func[6].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=0] - 680285 b.demux.demux.out1_t_buf_func[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].n1:=1] - 680287 b.demux.demux.out1_t_buf_func[6].y : 1 [by b.demux.demux.out1_t_buf_func[6]._y:=0] - 680334 b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].y:=1] - 680345 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] - 681569 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=0] - 681775 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=0] - 682471 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[5]:=1] - 682473 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=0] - 683033 b.fifo_post1.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y:=0] - 683493 b.fifo_pre.fifo_element[2].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=1] - 683494 b.fifo_pre.fifo_element[2].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[1]._y:=0] - 683728 b.fifo_post1.fifo_element[0].t_buf_func[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].y:=1] - 684660 b.fifo_post1.fifo_element[2].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=1] - 685116 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] - 685128 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=0] - 685129 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] - 685156 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] - 685686 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=0] - 685709 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[5]:=1] - 685711 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=0] - 685880 b.fifo_pre.fifo_element[3].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=1] - 685960 b.fifo_pre.fifo_element[3].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[1]._y:=0] - 689604 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=1] - 689607 b.fifo_post1.fifo_element[0].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[3]._y:=0] - 689648 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[6]:=1] - 689722 b.fifo_post1.fifo_element[1].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=1] - 689837 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[9]:=1] - 689879 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=0] - 690459 b.fifo_pre.fifo_element[4].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=1] - 690517 b.demux.demux.out1_t_buf_func[1].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[1]._y:=0] - 690660 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[11]:=1] - 691434 b.demux.demux.out1_t_buf_func[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].n1:=1] - 692710 b.demux.demux.out1_t_buf_func[1].y : 1 [by b.demux.demux.out1_t_buf_func[1]._y:=0] - 692817 b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].y:=1] - 692831 b.fifo_post1.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y:=0] - 692835 b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[1]:=1] - 694222 b.fifo_post1.fifo_element[0].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y:=0] - 695306 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=0] - 695380 b.fifo_post1.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=1] - 695941 b.fifo_post1.fifo_element[0].t_buf_func[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].y:=1] - 696143 b.fifo_post1.fifo_element[0].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[1]._y:=0] - 696154 b.fifo_post1.fifo_element[1].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=1] - 696156 b.fifo_post1.fifo_element[1].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[1]._y:=0] - 696158 b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=1] - 696262 b.fifo_post1.fifo_element[2].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=1] - 696351 b.fifo_post1.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y:=0] - 696958 b.fifo_post1.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y:=0] - 696993 b.out1.d.d[2].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[2]._y:=0] - 697455 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=0] - 699858 b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=1] - 699954 b.fifo_post1.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y:=0] - 702248 b.demux.demux.vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].n1:=1] - 702264 b.fifo_post1.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[6]._y:=0] - 702265 b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=1] - 703585 b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[1]:=1] - 703977 b.fifo_post1.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=1] - 703981 b.fifo_post1.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[6]._y:=0] - 704388 b.fifo_post1.fifo_element[1].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y:=0] - 704714 b.fifo_post1.fifo_element[2].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[1]._y:=0] - 704850 b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=1] - 705489 b.fifo_post1.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y:=0] - 705830 b.demux.demux.vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].n1:=1] - 707783 b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=1] - 708669 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=0] - 708794 b.fifo_post1.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y:=0] - 710646 b.fifo_post1.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y:=0] - 712170 b.fifo_post1.fifo_element[1].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[3]._y:=0] - 712171 b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=1] - 712178 b.fifo_post1.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y:=0] - 713603 b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].y:=1] - 713936 b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[3]:=1] - 715080 b.fifo_post1.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y:=0] - 715101 b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[2]:=1] - 715691 b.fifo_post1.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y:=0] - 715934 b.fifo_post1.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y:=0] - 715971 b.demux.demux.vc.ct.in[1] : 1 [by b.demux.demux.vc.OR2_tf[1]._y:=0] - 716107 b.demux.demux.vc.ct.C2Els[0]._y : 0 [by b.demux.demux.vc.ct.in[1]:=1] - 716543 b.fifo_post1.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y:=0] - 716556 b.demux.demux.vc.ct.in[6] : 1 [by b.demux.demux.vc.OR2_tf[6]._y:=0] - 716963 b.demux.demux.out1_t_buf_func[5].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=0] - 716964 b.demux.demux.out1_t_buf_func[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] - 717680 b.fifo_post1.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y:=0] - 717685 b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[0]:=1] - 717763 b.fifo_post1.fifo_element[2].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y:=0] - 720249 b.fifo_post1.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=1] - 720250 b.fifo_post1.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[6]._y:=0] - 720261 b.fifo_post1.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=1] - 720262 b.fifo_post1.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[6]._y:=0] - 720303 b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=1] - 720470 b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=1] - 720582 b.fifo_post1.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y:=0] - 720992 b.fifo_post1.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y:=0] - 721631 b.demux.demux.vc.ct.tmp[7] : 1 [by b.demux.demux.vc.ct.C2Els[0]._y:=0] - 725375 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=1] - 725405 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=0] - 725486 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=1] - 726081 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=1] - 726086 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=0] - 726087 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[1]:=1] - 726117 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=0] - 730918 b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=1] - 732016 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] - 732142 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=0] - 732143 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[5]:=1] - 733386 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=0] - 733850 b.fifo_post1.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y:=0] - 733913 b.fifo_post1.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y:=0] - 735419 b.fifo_post1.fifo_element[3].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=1] - 735455 b.fifo_post1.fifo_element[3].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[1]._y:=0] - 735456 b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=1] - 736131 b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[3]:=1] - 736132 b.fifo_post1.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y:=0] - 737467 b.fifo_post1.fifo_element[4].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=1] - 739115 b.fifo_post1.fifo_element[2].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[0]._y:=0] - 739116 b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=1] - 739523 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[13]:=1] - 741683 b.fifo_post1.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y:=0] - 742988 b.fifo_pre.fifo_element[1]._in_v : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=0] - 743120 b.fifo_pre.fifo_element[1].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[1]._in_v:=1] - 743292 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=0] - 744266 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[10]:=1] - 744336 b.out1.d.d[1].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[1]._y:=0] - 745282 b.fifo_pre.fifo_element[1].in.v : 1 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=0] - 745283 b.fifo_pre.fifo_element[1].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] - 745284 b.fifo_pre.fifo_element[1].in.a : 1 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=0] - 745293 b.fifo_pre.fifo_element[1]._en : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] - 745294 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] - 745320 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] - 745323 b.fifo_pre.fifo_element[0]._out_a_B : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] - 745391 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] - 745702 b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[0]:=1] - 748177 b.fifo_pre.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=1] - 749430 b.fifo_pre.fifo_element[0].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] - 751748 b.fifo_post1.fifo_element[3].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y:=0] - 751985 b.fifo_post1.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=1] - 752003 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=0] - 755924 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[1]:=1] - 755934 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=0] - 756208 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[8]:=1] - 756218 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=0] - 756222 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[12]:=1] - 756223 b.fifo_pre.fifo_element[4]._in_v : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=0] - 756393 b.fifo_pre.fifo_element[4].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[4]._in_v:=1] - 759354 b.fifo_pre.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=1] - 762164 b.fifo_post1.fifo_element[2].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=1] - 762187 b.fifo_post1.fifo_element[2].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[3]._y:=0] - 762240 b.fifo_post1.fifo_element[3].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=1] - 763509 b.fifo_post1.fifo_element[3].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[3]._y:=0] - 763510 b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=1] - 763520 b.fifo_post1.fifo_element[4].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=1] - 763521 b.out1.d.d[3].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[3]._y:=0] - 763564 b.fifo_post1.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y:=0] - 763585 b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[3]:=1] - 764507 b.out1.d.d[6].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[6]._y:=0] - 767311 b.demux.demux.out1_t_buf_func[5].y : 1 [by b.demux.demux.out1_t_buf_func[5]._y:=0] - 769397 b.fifo_pre.fifo_element[4].in.v : 1 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=0] - 771364 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[8]:=1] - 771368 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=0] - 771601 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[12]:=1] - 771846 b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].y:=1] - 772445 b.fifo_pre.fifo_element[3]._in_v : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=0] - 777359 b.fifo_post1.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y:=0] - 778269 b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=1] - 778278 b.fifo_post1.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y:=0] - 778758 b.fifo_pre.fifo_element[3].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[3]._in_v:=1] - 778952 b.fifo_post1.fifo_element[0].t_buf_func[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].y:=1] - 779104 b.fifo_post1.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[5]._y:=0] - 779126 b.fifo_post1.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=1] - 780833 b.fifo_post1.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[5]._y:=0] - 780835 b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=1] - 780864 b.fifo_post1.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y:=0] - 781150 b.fifo_post1.fifo_element[3].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=1] - 781459 b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=1] - 781461 b.fifo_post1.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y:=0] - 781473 b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[5]:=1] - 781475 b.fifo_post1.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y:=0] - 781488 b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.tmp[9]:=1] - 781499 b.fifo_post1.fifo_element[1]._in_v : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y:=0] - 781548 b.fifo_post1.fifo_element[1].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[1]._in_v:=1] - 782328 b.demux.demux.vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] - 782336 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] - 782570 b.fifo_post1.fifo_element[3].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[0]._y:=0] - 782573 b.fifo_post1.fifo_element[4].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=1] - 782574 b.out1.d.d[0].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[0]._y:=0] - 782671 b.fifo_post1.fifo_element[1].in.v : 1 [by b.fifo_post1.fifo_element[1].in_v_buf._y:=0] - 782724 b.demux.demux.vc.ct.in[5] : 1 [by b.demux.demux.vc.OR2_tf[5]._y:=0] - 786483 b.fifo_post1.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y:=0] - 786532 b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[5]:=1] - 786656 b.fifo_post1.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y:=0] - 786673 b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.tmp[9]:=1] - 788137 b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[3]:=1] - 788138 b.fifo_post1.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y:=0] - 789539 b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[5]:=1] - 793956 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=1] - 794350 b.demux.demux.vc.ct.C3Els[0]._y : 0 [by b.demux.demux.vc.ct.in[5]:=1] - 797816 b.fifo_post1.fifo_element[0]._in_v : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y:=0] - 797836 b.fifo_post1.fifo_element[0].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[0]._in_v:=1] - 799420 b.fifo_pre.fifo_element[3].in.v : 1 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=0] - 799561 b.fifo_pre.fifo_element[3].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] - 799864 b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=1] - 800897 b.fifo_pre.fifo_element[2].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] - 800971 b.fifo_pre.fifo_element[2].in.a : 1 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=0] - 800972 b.fifo_pre.fifo_element[1]._out_a_B : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] - 800973 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] - 800989 b.fifo_pre.fifo_element[2]._en : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] - 801495 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=1] - 801496 b.fifo_pre.fifo_element[1].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801498 b.fifo_pre.fifo_element[1].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801498 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801499 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=1] - 801530 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=0] - 801538 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801540 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=1] - 801543 b.fifo_pre.fifo_element[1].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1]._y:=1] - 801544 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=1] - 801544 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=0] - 801546 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=1] - 801548 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=0] - 801576 b.demux.out1.v : 1 [by b.fifo_post1.fifo_element[0].in_v_buf._y:=0] - 801577 b.demux.demux.out_or._y : 0 [by b.demux.out1.v:=1] - 801580 b.demux.demux._out_v : 1 [by b.demux.demux.out_or._y:=0] - 801588 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=1] - 801683 b.fifo_pre.fifo_element[1].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801695 b.fifo_pre.fifo_element[1].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0]._y:=1] - 801737 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=0] - 801766 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=1] - 801796 b.fifo_pre.fifo_element[1].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801813 b.fifo_pre.fifo_element[1].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 801814 b.fifo_pre.fifo_element[1].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3]._y:=1] - 801824 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=0] - 801876 b.fifo_pre.fifo_element[1].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7]._y:=1] - 801886 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 802006 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=1] - 802007 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=0] - 802008 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=1] - 802076 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=1] - 802240 b.fifo_post1.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y:=0] - 802270 b.demux.demux.vc.ct.tmp[9] : 1 [by b.demux.demux.vc.ct.C3Els[0]._y:=0] - 802395 b.fifo_pre.fifo_element[3].in.a : 1 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=0] - 802408 b.fifo_pre.fifo_element[2]._out_a_B : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] - 802431 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] - 802432 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=1] - 803248 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] - 803267 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=0] - 803268 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=1] - 803901 b.fifo_pre.fifo_element[3]._en : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] - 803902 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] - 803903 b.fifo_pre.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=1] - 804018 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[2]:=0] - 804076 b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[0]:=1] - 804078 b.fifo_post1.fifo_element[4].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y:=0] - 804108 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=1] - 804173 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] - 804175 b.fifo_pre.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=1] - 804515 b.in.a : 1 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=0] - 804519 b.fifo_pre.fifo_element[0]._en : 0 [by b.in.a:=1] - 804530 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] - 804587 b.fifo_pre.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=1] - 805010 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] - 805081 b.fifo_pre.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=1] - 805451 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=1] - 805452 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 805453 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=1] - 805454 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 805464 b.fifo_pre.fifo_element[0].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 805465 b.fifo_pre.fifo_element[0].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4]._y:=1] - 805466 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=1] - 805473 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=0] - 805490 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 805507 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=1] - 805958 b.fifo_pre.fifo_element[0].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 806059 b.fifo_pre.fifo_element[0].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1]._y:=1] - 806082 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=0] - 806099 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=0] - 806118 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=1] - 806289 b.fifo_pre.fifo_element[0].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 807598 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=1] - 808281 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=0] - 808949 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] - 808959 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=1] - 813067 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=1] - 814372 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[4]:=0] - 814472 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=1] - 814627 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=1] - 818209 b.fifo_pre.fifo_element[0].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 818259 b.fifo_pre.fifo_element[0].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3]._y:=1] - 821002 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=0] - 821784 b.fifo_pre.fifo_element[0].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 825347 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=0] - 825694 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] - 825699 b.fifo_pre.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=1] - 825700 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 825700 b.fifo_pre.fifo_element[2].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 825700 b.fifo_pre.fifo_element[2].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 825703 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 825704 b.fifo_pre.fifo_element[2].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4]._y:=1] - 825708 b.fifo_pre.fifo_element[2].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 825745 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=1] - 825759 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=0] - 825768 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=0] - 825828 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=1] - 825872 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=1] - 826252 b.fifo_pre.fifo_element[2].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0]._y:=1] - 826264 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 826271 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=0] - 826297 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=1] - 826432 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=1] - 827202 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=0] - 827377 b.fifo_pre.fifo_element[2].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 827395 b.fifo_pre.fifo_element[2].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7]._y:=1] - 828302 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=0] - 828348 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=1] - 828918 b.fifo_post1.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y:=0] - 829753 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=1] - 830041 b.fifo_pre.fifo_element[0].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0]._y:=1] - 830115 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=0] - 830173 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=1] - 830180 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[0]:=0] - 832253 b.fifo_pre.fifo_element[2].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_t[0]:=0] - 832280 b.fifo_post1.fifo_element[0].inack_ctl._y : 0 [by b.demux.out1.v:=1] - 832483 b.demux.out1.a : 1 [by b.fifo_post1.fifo_element[0].inack_ctl._y:=0] - 832500 b.fifo_pre.fifo_element[2].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1]._y:=1] - 832650 b.fifo_post1.fifo_element[0]._en : 0 [by b.demux.out1.a:=1] - 832693 b.fifo_post1.fifo_element[0].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._en:=0] - 832782 b.demux.demux._out1_a_B : 0 [by b.demux.out1.a:=1] - 832845 b.fifo_post1.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[0].en_buf_f.buf2._y:=1] - 832978 b.fifo_post1.fifo_element[0].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._en:=0] - 833095 b.fifo_post1.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[0].en_buf_t.buf2._y:=1] - 834572 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=1] - 834574 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[4]:=0] - 834738 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=1] - 836157 b.demux.demux.vc.ct.C3Els[1]._y : 0 [by b.demux.demux.vc.ct.tmp[9]:=1] - 836231 b.fifo_post1.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=1] - 836289 b.fifo_post1.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[5]._y:=0] - 836290 b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=1] - 836290 b.fifo_post1.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=1] - 836379 b.demux.demux._in_v : 1 [by b.demux.demux.vc.ct.C3Els[1]._y:=0] - 836381 b.demux.demux.in_v_buf._y : 0 [by b.demux.demux._in_v:=1] - 836385 b.demux.in.v : 1 [by b.demux.demux.in_v_buf._y:=0] - 836519 b.fifo_post1.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y:=0] - 836635 b.fifo_post1.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[5]._y:=0] - 836648 b.fifo_pre.fifo_element[0].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7]._y:=1] - 836649 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=0] - 836668 b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[5]:=1] - 836669 b.fifo_post1.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y:=0] - 837265 b.fifo_post1.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=1] - 837278 b.out1.d.d[5].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[5]._y:=0] - 838183 b.fifo_pre.fifo_element[1].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4]._y:=1] - 838316 b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=1] - 838323 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=0] - 838355 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=1] - 838945 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=0] - 839087 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=1] - 839211 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[7]:=0] - 839272 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=1] - 839581 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=0] - 839659 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=1] - 839706 b.fifo_pre.fifo_element[4].inack_ctl._y : 0 [by b.demux.in.v:=1] - 839708 b.fifo_pre.fifo_element[4].in.a : 1 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=0] - 839961 b.fifo_pre.fifo_element[3]._out_a_B : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] - 840074 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=1] - 840159 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=0] - 840192 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=1] - 840776 b.demux.demux.c_el._y : 0 [by b.demux.demux._in_v:=1] - 840779 b.demux.demux._in_c_v_ : 1 [by b.demux.demux.c_el._y:=0] - 840906 b.fifo_post1.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y:=0] - 841008 b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.tmp[9]:=1] - 841027 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=0] - 841047 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=1] - 841336 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] - 841558 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[1]:=0] - 842112 b.fifo_post1.fifo_element[3]._in_v : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y:=0] - 842860 b.fifo_post1.fifo_element[3].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[3]._in_v:=1] - 843760 b.demux.demux.out1_a_B_buf_f.buf2._y : 1 [by b.demux.demux._out1_a_B:=0] - 845731 b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[5]:=1] - 845734 b.fifo_post1.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y:=0] - 846443 b.demux.demux._out1_a_BX_t[0] : 0 [by b.demux.demux.out1_a_B_buf_f.buf2._y:=1] - 848200 b.demux.demux.out1_a_B_buf_t.buf2._y : 1 [by b.demux.demux._out1_a_B:=0] - 850378 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=1] - 850407 b.fifo_pre.fifo_element[2].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3]._y:=1] - 851422 b.demux.demux._out1_a_BX_f[0] : 0 [by b.demux.demux.out1_a_B_buf_t.buf2._y:=1] - 851960 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[7]:=0] - 852996 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=1] - 853625 b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.tmp[9]:=1] - 853830 b.fifo_post1.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y:=0] - 853831 b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.tmp[9]:=1] - 853918 b.fifo_post1.fifo_element[2]._in_v : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y:=0] - 855002 b.fifo_post1.fifo_element[2].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[2]._in_v:=1] - 855012 b.fifo_post1.fifo_element[4]._in_v : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y:=0] - 855050 b.fifo_post1.fifo_element[4].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[4]._in_v:=1] - 855973 b.fifo_post1.fifo_element[2].in.v : 1 [by b.fifo_post1.fifo_element[2].in_v_buf._y:=0] - 855976 b.fifo_post1.fifo_element[1].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[2].in.v:=1] - 855978 b.fifo_post1.fifo_element[1].in.a : 1 [by b.fifo_post1.fifo_element[1].inack_ctl._y:=0] - 856002 b.fifo_post1.fifo_element[1]._en : 0 [by b.fifo_post1.fifo_element[1].in.a:=1] - 856007 b.fifo_post1.fifo_element[1].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._en:=0] - 856082 b.fifo_post1.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[1].en_buf_t.buf2._y:=1] - 856318 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=1] - 856599 b.fifo_post1.fifo_element[0]._out_a_B : 0 [by b.fifo_post1.fifo_element[1].in.a:=1] - 857327 b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_B:=0] - 858474 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=1] - 858486 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[7]:=0] - 859162 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=1] - 860395 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[4]:=0] - 860697 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[11]:=0] - 860711 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=1] - 861355 b.fifo_post1.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y:=1] - 861369 b.fifo_post1.fifo_element[0].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 861391 b.fifo_post1.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 861392 b.fifo_post1.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 861395 b.fifo_post1.fifo_element[0].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 861401 b.fifo_post1.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 861408 b.fifo_post1.fifo_element[0].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3]._y:=1] - 861516 b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=0] - 861523 b.fifo_post1.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6]._y:=1] - 861524 b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=0] - 861540 b.fifo_post1.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y:=1] - 861590 b.fifo_post1.fifo_element[0].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1]._y:=1] - 861603 b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=0] - 861904 b.fifo_post1.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y:=1] - 862210 b.fifo_post1.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2]._y:=1] - 862237 b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=0] - 862499 b.fifo_post1.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y:=1] - 862970 b.fifo_post1.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5]._y:=1] - 862981 b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=0] - 862997 b.fifo_post1.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y:=1] - 863350 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] - 863362 b.fifo_post1.fifo_element[4].in.v : 1 [by b.fifo_post1.fifo_element[4].in_v_buf._y:=0] - 863601 b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_B:=0] - 863602 b.fifo_post1.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y:=1] - 863916 b.fifo_post1.fifo_element[0].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 863921 b.fifo_post1.fifo_element[0].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0]._y:=1] - 864030 b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=0] - 864034 b.fifo_post1.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y:=1] - 865510 b.fifo_post1.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y:=1] - 867543 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=1] - 867565 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[3]:=0] - 867852 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=0] - 867859 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=1] - 868686 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=0] - 869071 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=1] - 870675 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[9]:=0] - 870995 b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[2]:=0] - 871133 b.fifo_post1.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y:=1] - 872125 b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[1]:=0] - 872128 b.fifo_post1.fifo_element[1].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y:=1] - 873086 b.fifo_post1.fifo_element[3].in.v : 1 [by b.fifo_post1.fifo_element[3].in_v_buf._y:=0] - 873090 b.fifo_post1.fifo_element[3].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[3].in.v:=1] - 873095 b.fifo_post1.fifo_element[3].in.a : 1 [by b.fifo_post1.fifo_element[3].inack_ctl._y:=0] - 874432 b.fifo_pre.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=1] - 877703 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=1] - 879390 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] - 879426 b.fifo_post1.fifo_element[2].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[3].in.v:=1] - 879857 b.fifo_post1.fifo_element[2].in.a : 1 [by b.fifo_post1.fifo_element[2].inack_ctl._y:=0] - 879875 b.fifo_post1.fifo_element[2]._en : 0 [by b.fifo_post1.fifo_element[2].in.a:=1] - 880023 b.fifo_post1.fifo_element[2].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._en:=0] - 880110 b.fifo_post1.fifo_element[2].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._en:=0] - 880125 b.fifo_post1.fifo_element[1]._out_a_B : 0 [by b.fifo_post1.fifo_element[2].in.a:=1] - 880130 b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_B:=0] - 882695 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=1] - 882787 b.fifo_post1.fifo_element[0].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_BX_t[0]:=0] - 882789 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[12]:=0] - 882790 b.fifo_pre.fifo_element[3]._in_v : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=1] - 882933 b.fifo_pre.fifo_element[4]._en : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] - 882950 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] - 883184 b.fifo_post1.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[2].en_buf_t.buf2._y:=1] - 883217 b.fifo_pre.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=1] - 883432 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=1] - 883439 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=0] - 883443 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=1] - 883768 b.demux.demux.inack_ctl._y : 0 [by b.demux.demux._in_c_v_:=1] - 883773 b.demux.in.a : 1 [by b.demux.demux.inack_ctl._y:=0] - 883778 b.fifo_pre.fifo_element[4]._out_a_B : 0 [by b.demux.in.a:=1] - 883779 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] - 883783 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=1] - 883919 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] - 884113 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=1] - 884114 b.fifo_pre.fifo_element[4].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884116 b.fifo_pre.fifo_element[4].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884129 b.fifo_pre.fifo_element[4].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884134 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884146 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884152 b.demux.demux.out1_t_buf_func[3].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[3]._y:=1] - 884226 b.fifo_post1.fifo_element[0].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4]._y:=1] - 884252 b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=0] - 884262 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884386 b.fifo_pre.fifo_element[4].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 884387 b.demux.demux.out1_t_buf_func[1].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[1]._y:=1] - 884586 b.demux.demux.out1_t_buf_func[4].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[4]._y:=1] - 884589 b.fifo_post1.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y:=1] - 884591 b.demux.demux.vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_t_buf_func[4].n1:=0] - 884634 b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[4]:=0] - 884638 b.fifo_post1.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y:=1] - 884674 b.demux.demux.vc.ct.in[4] : 0 [by b.demux.demux.vc.OR2_tf[4]._y:=1] - 884784 b.demux.demux.out1_t_buf_func[5].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=1] - 884821 b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.tmp[9]:=0] - 885365 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=1] - 885531 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[9]:=0] - 885795 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=1] - 885830 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[12]:=0] - 885833 b.fifo_pre.fifo_element[4].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 885849 b.fifo_pre.fifo_element[1]._in_v : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=1] - 885864 b.demux.demux.c_buf_t.in : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[0]._y:=1] - 885942 b.demux.demux.c_f_c_t_or._y : 1 [by b.demux.demux.c_buf_t.in:=0] - 886040 b.demux.demux._c_v : 0 [by b.demux.demux.c_f_c_t_or._y:=1] - 886372 b.fifo_pre.fifo_element[3].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[3]._in_v:=0] - 886438 b.fifo_pre.fifo_element[3].in.v : 0 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=1] - 886766 b.demux.demux.vc.OR2_tf[0]._y : 1 [by b.demux.demux.c_buf_t.in:=0] - 886767 b.demux.demux.vc.ct.in[0] : 0 [by b.demux.demux.vc.OR2_tf[0]._y:=1] - 886862 b.fifo_post1.fifo_element[1]._in_v : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y:=1] - 886893 b.fifo_post1.fifo_element[1].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[1]._in_v:=0] - 887943 b.demux.demux.vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].n1:=0] - 887962 b.demux.demux.vc.ct.in[5] : 0 [by b.demux.demux.vc.OR2_tf[5]._y:=1] - 888748 b.demux.demux.vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_t_buf_func[3].n1:=0] - 889168 b.demux.demux.vc.ct.in[3] : 0 [by b.demux.demux.vc.OR2_tf[3]._y:=1] - 889721 b.demux.demux.out1_t_buf_func[6].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=1] - 889725 b.demux.demux.vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_t_buf_func[6].n1:=0] - 889759 b.demux.demux.vc.ct.in[6] : 0 [by b.demux.demux.vc.OR2_tf[6]._y:=1] - 889809 b.demux.demux.vc.ct.C3Els[0]._y : 1 [by b.demux.demux.vc.ct.in[6]:=0] - 889824 b.demux.demux.vc.ct.tmp[9] : 0 [by b.demux.demux.vc.ct.C3Els[0]._y:=1] - 890865 b.fifo_post1.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y:=1] - 892192 b.demux.demux.c_buf_t.buf2._y : 1 [by b.demux.demux.c_buf_t.in:=0] - 892196 b.demux.demux._c_t_buf[0] : 0 [by b.demux.demux.c_buf_t.buf2._y:=1] - 893180 b.fifo_post1.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[2].en_buf_f.buf2._y:=1] - 893449 b.fifo_pre.fifo_element[1].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[1]._in_v:=0] - 893656 b.fifo_pre.fifo_element[1].in.v : 0 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=1] - 893770 b.fifo_pre.fifo_element[4].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[7]._y:=1] - 894761 b.fifo_post1.fifo_element[2]._out_a_B : 0 [by b.fifo_post1.fifo_element[3].in.a:=1] - 895136 b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_B:=0] - 895146 b.fifo_post1.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y:=1] - 895148 b.fifo_post1.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 895162 b.fifo_post1.fifo_element[2].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 895182 b.fifo_post1.fifo_element[2].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1]._y:=1] - 895183 b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=0] - 895184 b.fifo_post1.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y:=1] - 896013 b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_B:=0] - 896435 b.fifo_post1.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5]._y:=1] - 896436 b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=0] - 896438 b.fifo_post1.fifo_element[2].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 896556 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=1] - 896581 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[11]:=0] - 896611 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=1] - 896802 b.fifo_post1.fifo_element[2].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 897107 b.fifo_post1.fifo_element[2].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4]._y:=1] - 897381 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=0] - 897382 b.fifo_pre.fifo_element[2]._in_v : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=1] - 898134 b.fifo_pre.fifo_element[2].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[2]._in_v:=0] - 898252 b.fifo_pre.fifo_element[2].in.v : 0 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=1] - 898323 b.fifo_pre.fifo_element[2].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] - 898333 b.fifo_pre.fifo_element[2].in.a : 0 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=1] - 898335 b.fifo_pre.fifo_element[2]._en : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] - 898344 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] - 898389 b.fifo_pre.fifo_element[1].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] - 898415 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] - 898446 b.fifo_pre.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=0] - 899318 b.fifo_pre.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=0] - 899666 b.fifo_post1.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y:=1] - 899667 b.fifo_post1.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 899699 b.fifo_post1.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 899699 b.fifo_post1.fifo_element[1].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 899709 b.fifo_post1.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6]._y:=1] - 899781 b.fifo_post1.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 901011 b.fifo_post1.fifo_element[1].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 901753 b.fifo_post1.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2]._y:=1] - 902033 b.fifo_post1.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 902035 b.fifo_post1.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6]._y:=1] - 902072 b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=0] - 902846 b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=0] - 902850 b.fifo_post1.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y:=1] - 903499 b.fifo_post1.fifo_element[1].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 903501 b.fifo_post1.fifo_element[1].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0]._y:=1] - 903511 b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=0] - 903512 b.fifo_post1.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y:=1] - 903704 b.fifo_post1.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5]._y:=1] - 904293 b.fifo_pre.fifo_element[1].in.a : 0 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=1] - 904876 b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=0] - 904893 b.fifo_post1.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y:=1] - 904962 b.fifo_post1.fifo_element[2].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 904996 b.fifo_post1.fifo_element[2].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0]._y:=1] - 906036 b.demux.demux._en : 0 [by b.demux.in.a:=1] - 906037 b.demux.demux.out1_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] - 906040 b.demux.demux.out1_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] - 906066 b.demux.demux.out2_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] - 906070 b.fifo_post1.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y:=1] - 906112 b.demux.demux._en1_X_f[0] : 0 [by b.demux.demux.out1_en_buf_f.buf2._y:=1] - 906203 b.demux.demux.out2_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] - 906307 b.demux.demux._en2_X_f[0] : 0 [by b.demux.demux.out2_en_buf_f.buf2._y:=1] - 908879 b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=0] - 909687 b.fifo_post1.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y:=1] - 910987 b.fifo_post1.fifo_element[2].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3]._y:=1] - 911222 b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=0] - 911329 b.fifo_post1.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y:=1] - 912850 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] - 913122 b.fifo_post1.fifo_element[1].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] - 914284 b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=0] - 914294 b.fifo_post1.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y:=1] - 914883 b.fifo_post1.fifo_element[1].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3]._y:=1] - 914884 b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=0] - 915811 b.fifo_post1.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y:=1] - 915815 b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[3]:=0] - 916167 b.fifo_pre.fifo_element[1]._en : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] - 916187 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] - 916191 b.fifo_pre.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=0] - 916940 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] - 916941 b.fifo_pre.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=0] - 917031 b.fifo_post1.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y:=1] - 917889 b.fifo_post1.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y:=1] - 919104 b.fifo_post1.fifo_element[1].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._en:=0] - 919624 b.fifo_post1.fifo_element[1].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1]._y:=1] - 919895 b.fifo_post1.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_BX_t[0]:=0] - 919942 b.fifo_post1.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2]._y:=1] - 920074 b.fifo_post1.fifo_element[3]._en : 0 [by b.fifo_post1.fifo_element[3].in.a:=1] - 920126 b.fifo_post1.fifo_element[3].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._en:=0] - 920172 b.fifo_post1.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[3].en_buf_f.buf2._y:=1] - 921306 b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=0] - 921320 b.fifo_post1.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y:=1] - 922430 b.fifo_post1.fifo_element[3].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._en:=0] - 922490 b.fifo_post1.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[3].en_buf_t.buf2._y:=1] - 924266 b.fifo_pre.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=1] - 924550 b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[0]:=0] - 925944 b.fifo_post1.fifo_element[1].in.v : 0 [by b.fifo_post1.fifo_element[1].in_v_buf._y:=1] - 926613 b.fifo_post1.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[1].en_buf_f.buf2._y:=1] - 927233 b.demux.demux._en1_X_t[0] : 0 [by b.demux.demux.out1_en_buf_t.buf2._y:=1] - 927234 b.demux.demux.out1_t_buf_func[5]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 927252 b.demux.demux.out1_t_buf_func[3]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 927264 b.demux.demux.out1_t_buf_func[1]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 927265 b.demux.demux.out1_t_buf_func[1].y : 0 [by b.demux.demux.out1_t_buf_func[1]._y:=1] - 927293 b.demux.demux.out1_t_buf_func[0]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 927293 b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_t_buf_func[1].y:=0] - 927294 b.demux.demux.out1_t_buf_func[0].y : 0 [by b.demux.demux.out1_t_buf_func[0]._y:=1] - 927295 b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.demux.demux.out1_t_buf_func[0].y:=0] - 927321 b.fifo_post1.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y:=1] - 927531 b.demux.demux.out1_t_buf_func[3].y : 0 [by b.demux.demux.out1_t_buf_func[3]._y:=1] - 927613 b.fifo_post1.fifo_element[3].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y:=1] - 927729 b.demux.demux.out1_t_buf_func[2]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 927784 b.demux.demux.out1_t_buf_func[2].y : 0 [by b.demux.demux.out1_t_buf_func[2]._y:=1] - 928243 b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_t_buf_func[2].y:=0] - 928276 b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_t_buf_func[3].y:=0] - 929257 b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=0] - 929281 b.demux.demux.out1_t_buf_func[4]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 929324 b.demux.demux.out1_t_buf_func[4].y : 0 [by b.demux.demux.out1_t_buf_func[4]._y:=1] - 929798 b.fifo_post1.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y:=1] - 930153 b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_t_buf_func[4].y:=0] - 930154 b.fifo_post1.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y:=1] - 931167 b.demux.demux.out1_t_buf_func[2].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=1] - 931315 b.demux.demux.vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_t_buf_func[2].n1:=0] - 931413 b.demux.demux.vc.ct.in[2] : 0 [by b.demux.demux.vc.OR2_tf[2]._y:=1] - 932264 b.fifo_post1.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y:=1] - 932276 b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[2]:=0] - 932281 b.fifo_post1.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y:=1] - 932879 b.demux.demux.vc.ct.C2Els[1]._y : 1 [by b.demux.demux.vc.ct.in[2]:=0] - 932904 b.demux.demux.vc.ct.tmp[8] : 0 [by b.demux.demux.vc.ct.C2Els[1]._y:=1] - 933491 b.fifo_post1.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y:=1] - 933521 b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[1]:=0] - 933608 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=1] - 933614 b.fifo_pre.fifo_element[3].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 933620 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 933625 b.fifo_pre.fifo_element[3].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 933649 b.fifo_pre.fifo_element[3].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4]._y:=1] - 933650 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=0] - 933703 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=1] - 933706 b.fifo_pre.fifo_element[3].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0]._y:=1] - 933987 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 934198 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=0] - 934214 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=1] - 934275 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=1] - 934280 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[4]:=0] - 934811 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=1] - 934911 b.fifo_pre.fifo_element[3].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 935402 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=0] - 935405 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=1] - 935496 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=0] - 936189 b.demux.demux.out1_t_buf_func[5].y : 0 [by b.demux.demux.out1_t_buf_func[5]._y:=1] - 937378 b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].y:=0] - 937843 b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[5]:=0] - 937858 b.fifo_post1.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y:=1] - 938229 b.fifo_pre.fifo_element[3].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 938280 b.fifo_pre.fifo_element[3].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1]._y:=1] - 938281 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=0] - 938294 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=1] - 938620 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[1]:=0] - 939184 b.demux.demux.vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_t_buf_func[1].n1:=0] - 939357 b.demux.demux.vc.ct.in[1] : 0 [by b.demux.demux.vc.OR2_tf[1]._y:=1] - 939360 b.demux.demux.vc.ct.C2Els[0]._y : 1 [by b.demux.demux.vc.ct.in[1]:=0] - 939568 b.demux.demux.vc.ct.tmp[7] : 0 [by b.demux.demux.vc.ct.C2Els[0]._y:=1] - 939569 b.demux.demux.vc.ct.C3Els[1]._y : 1 [by b.demux.demux.vc.ct.tmp[7]:=0] - 940234 b.demux.demux._in_v : 0 [by b.demux.demux.vc.ct.C3Els[1]._y:=1] - 940259 b.demux.demux.in_v_buf._y : 1 [by b.demux.demux._in_v:=0] - 940308 b.demux.in.v : 0 [by b.demux.demux.in_v_buf._y:=1] - 940321 b.demux.demux.c_el._y : 1 [by b.demux.demux._in_v:=0] - 940389 b.demux.demux._in_c_v_ : 0 [by b.demux.demux.c_el._y:=1] - 941182 b.fifo_post1.fifo_element[0].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y:=1] - 942172 b.fifo_pre.fifo_element[3].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7]._y:=1] - 942256 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=0] - 943744 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=1] - 944269 b.fifo_pre.fifo_element[0]._out_a_B : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] - 944277 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] - 944337 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] - 944401 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=0] - 947567 b.demux.demux._en2_X_t[0] : 0 [by b.demux.demux.out2_en_buf_t.buf2._y:=1] - 948559 b.fifo_pre.fifo_element[1]._out_a_B : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] - 948560 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] - 948565 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] - 948583 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=0] - 951396 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=0] - 951680 b.fifo_post1.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y:=1] - 956533 b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_B:=0] - 957307 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=1] - 958878 b.fifo_post1.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y:=1] - 961020 b.fifo_post1.fifo_element[1].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4]._y:=1] - 963419 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=0] - 965899 b.fifo_post1.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y:=1] - 965915 b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[3]:=0] - 966017 b.fifo_post1.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y:=1] - 966423 b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=0] - 966540 b.fifo_post1.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y:=1] - 967149 b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.tmp[8]:=0] - 970515 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=1] - 970677 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[6]:=0] - 972557 b.fifo_post1.fifo_element[3]._in_v : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y:=1] - 972725 b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=0] - 973017 b.fifo_post1.fifo_element[3].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[3]._in_v:=0] - 973509 b.fifo_post1.fifo_element[3].in.v : 0 [by b.fifo_post1.fifo_element[3].in_v_buf._y:=1] - 976484 b.demux.demux.out1_t_buf_func[6]._y : 1 [by b.demux.demux._en1_X_t[0]:=0] - 976529 b.demux.demux.out1_t_buf_func[6].y : 0 [by b.demux.demux.out1_t_buf_func[6]._y:=1] - 978270 b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_t_buf_func[6].y:=0] - 981626 b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[4]:=0] - 981628 b.fifo_post1.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y:=1] - 984228 b.fifo_pre.fifo_element[3].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 985120 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_BX_t[0]:=0] - 985179 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=1] - 985402 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=0] - 986136 b.fifo_pre.fifo_element[3].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3]._y:=1] - 986575 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=0] - 989500 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=1] - 992265 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=1] - 1000536 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=1] - 1000546 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[11]:=0] - 1000749 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=1] - 1021460 b.fifo_post1.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y:=1] - 1021507 b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[6]:=0] - 1021508 b.fifo_post1.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y:=1] - 1022313 b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.tmp[9]:=0] - 1022418 b.fifo_post1.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y:=1] - 1022504 b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[1]:=0] - 1026758 b.fifo_post1.fifo_element[0]._in_v : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y:=1] - 1036448 b.fifo_post1.fifo_element[2].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y:=1] - 1036465 b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.tmp[7]:=0] - 1036908 b.fifo_post1.fifo_element[2]._in_v : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y:=1] - 1037003 b.fifo_post1.fifo_element[2].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[2]._in_v:=0] - 1043983 b.fifo_post1.fifo_element[0].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[0]._in_v:=0] - 1047568 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=1] - 1050677 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[2]:=0] - 1050692 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=1] - 1050693 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[9]:=0] - 1050874 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=1] - 1050875 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[12]:=0] - 1051456 b.fifo_pre.fifo_element[4]._in_v : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=1] - 1051464 b.fifo_pre.fifo_element[4].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[4]._in_v:=0] - 1055493 b.fifo_pre.fifo_element[4].in.v : 0 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=1] - 1055494 b.fifo_pre.fifo_element[3].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[4].in.v:=0] - 1055501 b.fifo_pre.fifo_element[3].in.a : 0 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=1] - 1055502 b.fifo_pre.fifo_element[3]._en : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] - 1055517 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] - 1055545 b.fifo_pre.fifo_element[2]._out_a_B : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] - 1055550 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] - 1055859 b.fifo_pre.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=0] - 1056212 b.fifo_pre.fifo_element[4].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[4].in.v:=0] - 1056409 b.fifo_pre.fifo_element[4].in.a : 0 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=1] - 1058510 b.fifo_post1.fifo_element[2].in.v : 0 [by b.fifo_post1.fifo_element[2].in_v_buf._y:=1] - 1058529 b.fifo_post1.fifo_element[2].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[2].in.v:=0] - 1058736 b.fifo_post1.fifo_element[2].in.a : 0 [by b.fifo_post1.fifo_element[2].inack_ctl._y:=1] - 1059342 b.fifo_pre.fifo_element[3]._out_a_B : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] - 1059352 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] - 1063283 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] - 1067092 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=0] - 1071428 b.fifo_post1.fifo_element[1].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[2].in.v:=0] - 1073767 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=0] - 1076896 b.fifo_post1.fifo_element[2]._en : 1 [by b.fifo_post1.fifo_element[2].in.a:=0] - 1076920 b.fifo_post1.fifo_element[2].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._en:=1] - 1076923 b.fifo_post1.fifo_element[2].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._en:=1] - 1076998 b.fifo_post1.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[2].en_buf_t.buf2._y:=0] - 1079538 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] - 1082291 b.fifo_post1.fifo_element[1].in.a : 0 [by b.fifo_post1.fifo_element[1].inack_ctl._y:=1] - 1082308 b.fifo_post1.fifo_element[0]._out_a_B : 1 [by b.fifo_post1.fifo_element[1].in.a:=0] - 1082311 b.fifo_post1.fifo_element[1]._en : 1 [by b.fifo_post1.fifo_element[1].in.a:=0] - 1083839 b.fifo_post1.fifo_element[1].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._en:=1] - 1083863 b.fifo_post1.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[1].en_buf_t.buf2._y:=0] - 1085861 b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._out_a_B:=1] - 1085865 b.fifo_post1.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y:=0] - 1086944 b.fifo_post1.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[2].en_buf_f.buf2._y:=0] - 1091493 b.fifo_post1.fifo_element[1].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._en:=1] - 1091519 b.fifo_post1.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[1].en_buf_f.buf2._y:=0] - 1094922 b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._out_a_B:=1] - 1095392 b.fifo_pre.fifo_element[4]._en : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] - 1095624 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=0] - 1095651 b.fifo_post1.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y:=0] - 1095691 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] - 1095692 b.fifo_pre.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=0] - 1096117 b.fifo_post1.fifo_element[1]._out_a_B : 1 [by b.fifo_post1.fifo_element[2].in.a:=0] - 1096127 b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._out_a_B:=1] - 1097447 b.fifo_post1.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y:=0] - 1099406 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] - 1099407 b.fifo_pre.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=0] - 1104963 b.demux.out1.v : 0 [by b.fifo_post1.fifo_element[0].in_v_buf._y:=1] - 1105053 b.fifo_post1.fifo_element[0].inack_ctl._y : 1 [by b.demux.out1.v:=0] - 1105830 b.demux.demux.out_or._y : 1 [by b.demux.out1.v:=0] - 1107551 b.demux.out1.a : 0 [by b.fifo_post1.fifo_element[0].inack_ctl._y:=1] - 1107582 b.demux.demux._out1_a_B : 1 [by b.demux.out1.a:=0] - 1109814 b.fifo_post1.fifo_element[0]._en : 1 [by b.demux.out1.a:=0] - 1109831 b.demux.demux.out1_a_B_buf_f.buf2._y : 0 [by b.demux.demux._out1_a_B:=1] - 1109912 b.demux.demux._out1_a_BX_t[0] : 1 [by b.demux.demux.out1_a_B_buf_f.buf2._y:=0] - 1110029 b.fifo_post1.fifo_element[0].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._en:=1] - 1110198 b.demux.demux.out1_a_B_buf_t.buf2._y : 0 [by b.demux.demux._out1_a_B:=1] - 1110199 b.demux.demux._out1_a_BX_f[0] : 1 [by b.demux.demux.out1_a_B_buf_t.buf2._y:=0] - 1110845 b.fifo_post1.fifo_element[0].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._en:=1] - 1110978 b.demux.demux._out_v : 0 [by b.demux.demux.out_or._y:=1] - 1110981 b.demux.demux.inack_ctl._y : 1 [by b.demux.demux._out_v:=0] - 1110984 b.demux.in.a : 0 [by b.demux.demux.inack_ctl._y:=1] - 1110993 b.fifo_pre.fifo_element[4]._out_a_B : 1 [by b.demux.in.a:=0] - 1111010 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] - 1111010 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] - 1111060 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=0] - 1112832 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=0] - 1113454 b.demux.demux._en : 1 [by b.demux.in.a:=0] - 1113455 b.demux.demux.out1_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] - 1113462 b.demux.demux.out2_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] - 1113488 b.demux.demux._en1_X_f[0] : 1 [by b.demux.demux.out1_en_buf_f.buf2._y:=0] - 1113499 b.demux.demux.out1_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] - 1113954 b.demux.demux._en2_X_f[0] : 1 [by b.demux.demux.out2_en_buf_f.buf2._y:=0] - 1114132 b.fifo_post1.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[0].en_buf_f.buf2._y:=0] - 1115106 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] - 1115110 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=0] - 1117046 b.fifo_post1.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[0].en_buf_t.buf2._y:=0] - 1130486 b.demux.demux._en1_X_t[0] : 1 [by b.demux.demux.out1_en_buf_t.buf2._y:=0] - 1133854 b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._out_a_B:=1] - 1133930 b.fifo_post1.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y:=0] - 1144194 b.fifo_pre.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=0] - 1159695 b.demux.demux.out2_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] - 1159801 b.demux.demux._en2_X_t[0] : 1 [by b.demux.demux.out2_en_buf_t.buf2._y:=0] - 1159801 b.out1.v : 1 - 1185070 b.fifo_post1.fifo_element[4].inack_ctl._y : 0 [by b.out1.v:=1] - 1198710 b.fifo_post1.fifo_element[4].in.a : 1 [by b.fifo_post1.fifo_element[4].inack_ctl._y:=0] - 1198826 b.fifo_post1.fifo_element[3]._out_a_B : 0 [by b.fifo_post1.fifo_element[4].in.a:=1] - 1198863 b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_B:=0] - 1198875 b.fifo_post1.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y:=1] - 1198876 b.fifo_post1.fifo_element[3].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1198878 b.fifo_post1.fifo_element[3].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4]._y:=1] - 1198880 b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=0] - 1199096 b.fifo_post1.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1199100 b.fifo_post1.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1199159 b.fifo_post1.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6]._y:=1] - 1199297 b.fifo_post1.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5]._y:=1] - 1199307 b.fifo_post1.fifo_element[3].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1199461 b.fifo_post1.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y:=1] - 1200009 b.fifo_post1.fifo_element[3].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0]._y:=1] - 1200010 b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=0] - 1201429 b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_B:=0] - 1201901 b.fifo_post1.fifo_element[3].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1202906 b.fifo_post1.fifo_element[3].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1]._y:=1] - 1202956 b.fifo_post1.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1202989 b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=0] - 1203014 b.fifo_post1.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y:=1] - 1203173 b.fifo_post1.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2]._y:=1] - 1204000 b.fifo_post1.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y:=1] - 1204043 b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=0] - 1204151 b.fifo_post1.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y:=1] - 1205255 b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[0]:=0] - 1207306 b.fifo_post1.fifo_element[3].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] - 1207310 b.fifo_post1.fifo_element[3].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3]._y:=1] - 1208945 b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=0] - 1208964 b.fifo_post1.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y:=1] - 1214392 b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=0] - 1214455 b.fifo_post1.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y:=1] - 1214468 b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[2]:=0] - 1216433 b.fifo_post1.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y:=1] - 1242507 b.fifo_post1.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y:=1] - 1245278 b.fifo_post1.fifo_element[4]._en : 0 [by b.fifo_post1.fifo_element[4].in.a:=1] - 1245472 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._en:=0] - 1247932 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._en:=0] - 1256146 b.fifo_post1.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=1] - 1260628 b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=0] - 1261876 b.fifo_post1.fifo_element[4].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y:=1] - 1266627 b.fifo_post1.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y:=1] - 1266630 b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[6]:=0] - 1266635 b.fifo_post1.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y:=1] - 1266637 b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.tmp[9]:=0] - 1268693 b.fifo_post1.fifo_element[4]._in_v : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y:=1] - 1268803 b.fifo_post1.fifo_element[4].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[4]._in_v:=0] - 1282816 b.fifo_post1.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=1] - 1292773 b.fifo_post1.fifo_element[4].in.v : 0 [by b.fifo_post1.fifo_element[4].in_v_buf._y:=1] - 1293910 b.fifo_post1.fifo_element[3].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[4].in.v:=0] - 1293915 b.fifo_post1.fifo_element[3].in.a : 0 [by b.fifo_post1.fifo_element[3].inack_ctl._y:=1] - 1310040 b.fifo_post1.fifo_element[3]._en : 1 [by b.fifo_post1.fifo_element[3].in.a:=0] - 1310087 b.fifo_post1.fifo_element[3].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._en:=1] - 1318457 b.fifo_post1.fifo_element[3].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._en:=1] - 1318521 b.fifo_post1.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[3].en_buf_f.buf2._y:=0] - 1319028 b.fifo_post1.fifo_element[2]._out_a_B : 1 [by b.fifo_post1.fifo_element[3].in.a:=0] - 1319029 b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._out_a_B:=1] - 1319068 b.fifo_post1.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y:=0] - 1319099 b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._out_a_B:=1] - 1319117 b.fifo_post1.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y:=0] - 1367260 b.fifo_post1.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[3].en_buf_t.buf2._y:=0] - 1367260 b.in.d.d[0].t : 0 - 1367260 b.in.d.d[7].t : 0 - 1367260 b.in.d.d[2].t : 0 - 1367260 b.in.d.d[6].t : 0 - 1367260 b.in.d.d[5].t : 0 - 1367260 b.in.d.d[1].t : 0 - 1367260 b.in.d.d[4].t : 0 - 1367260 b.in.d.d[3].t : 0 - 1367261 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].t:=0] - 1367261 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].t:=0] - 1367262 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] - 1367263 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].t:=0] - 1367269 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].t:=0] - 1367294 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 1 [by b.in.d.d[7].t:=0] - 1367298 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=1] - 1367311 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].t:=0] - 1367354 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] - 1369476 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].t:=0] - 1370304 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].t:=0] - 1370908 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] - 1372034 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] - 1375813 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] - 1385798 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] - 1385827 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=0] - 1385828 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] - 1386640 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[6]:=0] - 1386707 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=1] - 1386884 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[11]:=0] - 1386889 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=1] - 1388897 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] - 1388898 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[1]:=0] - 1388899 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] - 1392369 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=0] - 1392629 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] - 1447314 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=0] - 1460283 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] - 1461822 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[12]:=0] - 1461848 b.fifo_pre.fifo_element[0]._in_v : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=1] - 1461898 b.fifo_pre.fifo_element[0].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[0]._in_v:=0] - 1461904 b.in.v : 0 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=1] - 1521924 b.fifo_pre.fifo_element[0].inack_ctl._y : 1 [by b.in.v:=0] - 1533128 b.in.a : 0 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=1] - 1533131 b.fifo_pre.fifo_element[0]._en : 1 [by b.in.a:=0] - 1533269 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._en:=1] - 1533446 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._en:=1] - 1534561 b.fifo_pre.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=0] - 1583013 b.fifo_pre.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=0] + 487749 Reset : 0 + 494967 b._reset_B : 1 [by Reset:=0] + 494968 b.fifo_post1.reset_buf._y : 0 [by b._reset_B:=1] + 494969 b.fifo_pre.reset_buf._y : 0 [by b._reset_B:=1] + 494980 b.fifo_post1._reset_BX : 1 [by b.fifo_post1.reset_buf._y:=0] + 495027 b.fifo_pre._reset_BX : 1 [by b.fifo_pre.reset_buf._y:=0] + 495086 b.demux.demux.reset_buf._y : 0 [by b._reset_B:=1] + 495141 b.fifo_post1.reset_bufarray.buf2._y : 0 [by b.fifo_post1._reset_BX:=1] + 495154 b.demux.demux._reset_BX : 1 [by b.demux.demux.reset_buf._y:=0] + 495158 b.demux.demux.reset_bufarray.buf4._y : 0 [by b.demux.demux._reset_BX:=1] + 495191 b.fifo_post2.reset_buf._y : 0 [by b._reset_B:=1] + 495245 b.demux.demux._reset_BXX[0] : 1 [by b.demux.demux.reset_bufarray.buf4._y:=0] + 495375 b.fifo_pre.reset_bufarray.buf2._y : 0 [by b.fifo_pre._reset_BX:=1] + 495386 b.fifo_pre._reset_BXX[0] : 1 [by b.fifo_pre.reset_bufarray.buf2._y:=0] + 495387 b.fifo_pre.fifo_element[2].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] + 495387 b.fifo_pre.fifo_element[1].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] + 495388 b.fifo_pre.fifo_element[1]._reset_BX : 1 [by b.fifo_pre.fifo_element[1].reset_buf._y:=0] + 495535 b.fifo_post2._reset_BX : 1 [by b.fifo_post2.reset_buf._y:=0] + 495557 b.fifo_pre.fifo_element[1].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._reset_BX:=1] + 495587 b.fifo_pre.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[1].reset_bufarray.buf3._y:=0] + 495798 b.fifo_pre.fifo_element[3].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] + 495801 b.fifo_pre.fifo_element[3]._reset_BX : 1 [by b.fifo_pre.fifo_element[3].reset_buf._y:=0] + 495979 b.fifo_pre.fifo_element[0].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] + 496151 b.fifo_pre.fifo_element[4].reset_buf._y : 0 [by b.fifo_pre._reset_BXX[0]:=1] + 496190 b.fifo_pre.fifo_element[4]._reset_BX : 1 [by b.fifo_pre.fifo_element[4].reset_buf._y:=0] + 503643 b.fifo_pre.fifo_element[3].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._reset_BX:=1] + 503653 b.fifo_pre.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[3].reset_bufarray.buf3._y:=0] + 504991 b.fifo_pre.fifo_element[2]._reset_BX : 1 [by b.fifo_pre.fifo_element[2].reset_buf._y:=0] + 505844 b.fifo_pre.fifo_element[2].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._reset_BX:=1] + 505846 b.fifo_pre.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[2].reset_bufarray.buf3._y:=0] + 505868 b.fifo_pre.fifo_element[0]._reset_BX : 1 [by b.fifo_pre.fifo_element[0].reset_buf._y:=0] + 506906 b.fifo_pre.fifo_element[0].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._reset_BX:=1] + 510008 b.fifo_pre.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[0].reset_bufarray.buf3._y:=0] + 529224 b.fifo_post1._reset_BXX[0] : 1 [by b.fifo_post1.reset_bufarray.buf2._y:=0] + 529227 b.fifo_post1.fifo_element[3].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] + 529231 b.fifo_post1.fifo_element[2].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] + 529395 b.fifo_post1.fifo_element[1].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] + 529412 b.fifo_post1.fifo_element[0].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] + 529415 b.fifo_post1.fifo_element[0]._reset_BX : 1 [by b.fifo_post1.fifo_element[0].reset_buf._y:=0] + 529445 b.fifo_post1.fifo_element[0].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._reset_BX:=1] + 529555 b.fifo_post1.fifo_element[3]._reset_BX : 1 [by b.fifo_post1.fifo_element[3].reset_buf._y:=0] + 530070 b.fifo_post1.fifo_element[2]._reset_BX : 1 [by b.fifo_post1.fifo_element[2].reset_buf._y:=0] + 530077 b.fifo_post1.fifo_element[2].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._reset_BX:=1] + 530078 b.fifo_post1.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[2].reset_bufarray.buf2._y:=0] + 531069 b.fifo_post1.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[0].reset_bufarray.buf2._y:=0] + 531602 b.fifo_post1.fifo_element[4].reset_buf._y : 0 [by b.fifo_post1._reset_BXX[0]:=1] + 535724 b.fifo_pre.fifo_element[4].reset_bufarray.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._reset_BX:=1] + 535730 b.fifo_pre.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_pre.fifo_element[4].reset_bufarray.buf3._y:=0] + 540576 b.fifo_post1.fifo_element[3].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._reset_BX:=1] + 549587 b.fifo_post1.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[3].reset_bufarray.buf2._y:=0] + 549734 b.fifo_post1.fifo_element[1]._reset_BX : 1 [by b.fifo_post1.fifo_element[1].reset_buf._y:=0] + 550000 b.fifo_post1.fifo_element[1].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._reset_BX:=1] + 559210 b.fifo_post2.reset_bufarray.buf2._y : 0 [by b.fifo_post2._reset_BX:=1] + 559279 b.fifo_post2._reset_BXX[0] : 1 [by b.fifo_post2.reset_bufarray.buf2._y:=0] + 559280 b.fifo_post2.fifo_element[1].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] + 559294 b.fifo_post2.fifo_element[2].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] + 559739 b.fifo_post2.fifo_element[0].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] + 559864 b.fifo_post2.fifo_element[0]._reset_BX : 1 [by b.fifo_post2.fifo_element[0].reset_buf._y:=0] + 560045 b.fifo_post2.fifo_element[0].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._reset_BX:=1] + 560432 b.fifo_post2.fifo_element[4].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] + 560517 b.fifo_post2.fifo_element[2]._reset_BX : 1 [by b.fifo_post2.fifo_element[2].reset_buf._y:=0] + 560551 b.fifo_post2.fifo_element[0]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[0].reset_bufarray.buf2._y:=0] + 561232 b.fifo_post2.fifo_element[3].reset_buf._y : 0 [by b.fifo_post2._reset_BXX[0]:=1] + 561571 b.fifo_post2.fifo_element[3]._reset_BX : 1 [by b.fifo_post2.fifo_element[3].reset_buf._y:=0] + 561572 b.fifo_post2.fifo_element[3].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._reset_BX:=1] + 561737 b.fifo_post2.fifo_element[3]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[3].reset_bufarray.buf2._y:=0] + 572437 b.fifo_post2.fifo_element[1]._reset_BX : 1 [by b.fifo_post2.fifo_element[1].reset_buf._y:=0] + 572521 b.fifo_post2.fifo_element[1].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._reset_BX:=1] + 573910 b.fifo_post2.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[1].reset_bufarray.buf2._y:=0] + 583299 b.fifo_post2.fifo_element[2].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._reset_BX:=1] + 583300 b.fifo_post2.fifo_element[2]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[2].reset_bufarray.buf2._y:=0] + 584948 b.fifo_post1.fifo_element[4]._reset_BX : 1 [by b.fifo_post1.fifo_element[4].reset_buf._y:=0] + 585064 b.fifo_post1.fifo_element[4].reset_bufarray.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._reset_BX:=1] + 592312 b.fifo_post1.fifo_element[1]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[1].reset_bufarray.buf2._y:=0] + 595450 b.fifo_post2.fifo_element[4]._reset_BX : 1 [by b.fifo_post2.fifo_element[4].reset_buf._y:=0] + 595451 b.fifo_post2.fifo_element[4].reset_bufarray.buf2._y : 0 [by b.fifo_post2.fifo_element[4]._reset_BX:=1] + 595611 b.fifo_post2.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_post2.fifo_element[4].reset_bufarray.buf2._y:=0] + 598554 b.fifo_post1.fifo_element[4]._reset_BXX[0] : 1 [by b.fifo_post1.fifo_element[4].reset_bufarray.buf2._y:=0] + 598554 b.in.d.d[0].t : 1 + 598554 b.in.d.d[7].t : 1 + 598554 b.in.d.d[2].t : 1 + 598554 b.in.d.d[6].t : 1 + 598554 b.in.d.d[5].t : 1 + 598554 b.in.d.d[1].t : 1 + 598554 b.in.d.d[4].t : 1 + 598554 b.in.d.d[3].t : 1 + 598560 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 0 [by b.in.d.d[7].t:=1] + 598561 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.in.d.d[0].t:=1] + 598561 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=0] + 598562 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=0] + 598563 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.in.d.d[5].t:=1] + 598563 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.in.d.d[6].t:=1] + 598566 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.in.d.d[2].t:=1] + 598657 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=0] + 599075 b.fifo_pre.fifo_element[0].t_buf_func[7]._y : 0 [by b.in.d.d[7].t:=1] + 599136 b.fifo_pre.fifo_element[0].t_buf_func[0]._y : 0 [by b.in.d.d[0].t:=1] + 599172 b.fifo_pre.fifo_element[0].t_buf_func[3]._y : 0 [by b.in.d.d[3].t:=1] + 599176 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 0 [by b.in.d.d[2].t:=1] + 599312 b.fifo_pre.fifo_element[0].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[3]._y:=0] + 599324 b.fifo_pre.fifo_element[0].t_buf_func[4]._y : 0 [by b.in.d.d[4].t:=1] + 599358 b.fifo_pre.fifo_element[1].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=1] + 599497 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=0] + 599520 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[6]:=1] + 599594 b.fifo_pre.fifo_element[0].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[4]._y:=0] + 599595 b.fifo_pre.fifo_element[1].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=1] + 599716 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=0] + 599933 b.fifo_pre.fifo_element[0].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[7]._y:=0] + 600163 b.fifo_pre.fifo_element[1].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[3]._y:=0] + 600165 b.fifo_pre.fifo_element[2].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=1] + 600342 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=0] + 600909 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=1] + 601072 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=1] + 601075 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=0] + 601201 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.in.d.d[4].t:=1] + 601322 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=0] + 601483 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=1] + 602324 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=0] + 602347 b.fifo_pre.fifo_element[1].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=1] + 602351 b.fifo_pre.fifo_element[1].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[7]._y:=0] + 602352 b.fifo_pre.fifo_element[2].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=1] + 602424 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=1] + 602429 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=0] + 604348 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[10]:=1] + 604419 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=0] + 604905 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=0] + 605509 b.fifo_pre.fifo_element[2].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[7]._y:=0] + 605528 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=0] + 605528 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=1] + 605543 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] + 605844 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=0] + 605874 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] + 605879 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] + 605947 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=0] + 605950 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] + 605956 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=0] + 608814 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=0] + 609595 b.fifo_pre.fifo_element[1].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[4]._y:=0] + 609853 b.fifo_pre.fifo_element[2].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=1] + 609871 b.fifo_pre.fifo_element[2].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[4]._y:=0] + 609885 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=1] + 610350 b.fifo_pre.fifo_element[3].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=1] + 610441 b.fifo_pre.fifo_element[3].t_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[4]._y:=0] + 610446 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=1] + 610650 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=0] + 610896 b.fifo_pre.fifo_element[4].t_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=1] + 611236 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=0] + 611465 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] + 611845 b.demux.demux.out1_t_buf_func[3].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[4]._y:=0] + 611861 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=1] + 615506 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=0] + 615550 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] + 615551 b.demux.demux.out1_t_buf_func[1].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=0] + 615752 b.demux.demux.vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].n1:=1] + 615769 b.demux.demux.vc.ct.in[1] : 1 [by b.demux.demux.vc.OR2_tf[1]._y:=0] + 617107 b.fifo_pre.fifo_element[2].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[3]._y:=0] + 617108 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=1] + 617212 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=0] + 617538 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=1] + 617687 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=0] + 617695 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[3]:=1] + 621224 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] + 621287 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=1] + 621288 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=0] + 622129 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=0] + 622372 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.in.d.d[1].t:=1] + 622689 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=0] + 623117 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=1] + 623720 b.fifo_pre.fifo_element[3].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=1] + 624171 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=0] + 625273 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 0 [by b.in.d.d[6].t:=1] + 625274 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=0] + 626703 b.fifo_pre.fifo_element[3].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=1] + 626832 b.fifo_pre.fifo_element[3].t_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[7]._y:=0] + 626898 b.fifo_pre.fifo_element[4].t_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=1] + 626906 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=1] + 627410 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] + 627419 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=0] + 632516 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] + 633134 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=0] + 633139 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] + 633140 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=0] + 633142 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[6]:=1] + 633444 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] + 634414 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=0] + 635622 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=0] + 635993 b.fifo_pre.fifo_element[0].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[0]._y:=0] + 635995 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=1] + 636018 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[2]:=1] + 636162 b.fifo_pre.fifo_element[1].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=1] + 636169 b.fifo_pre.fifo_element[1].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[0]._y:=0] + 636225 b.fifo_pre.fifo_element[2].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=1] + 636244 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=1] + 636258 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=0] + 636326 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 0 [by b.in.d.d[5].t:=1] + 636828 b.fifo_pre.fifo_element[3].t_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[3]._y:=0] + 636847 b.fifo_pre.fifo_element[4].t_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=1] + 636922 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=1] + 636936 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=0] + 636998 b.demux.demux.out1_t_buf_func[2].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[3]._y:=0] + 637473 b.demux.demux.vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].n1:=1] + 637478 b.demux.demux.vc.ct.in[2] : 1 [by b.demux.demux.vc.OR2_tf[2]._y:=0] + 639389 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=0] + 639712 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[1]:=1] + 639713 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=0] + 639845 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=0] + 640605 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=0] + 640606 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] + 640606 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] + 640628 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=0] + 645002 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=0] + 647130 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=0] + 649382 b.demux.demux.out1_t_buf_func[6].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[7]._y:=0] + 650515 b.demux.demux.vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].n1:=1] + 650735 b.fifo_pre.fifo_element[0].t_buf_func[1]._y : 0 [by b.in.d.d[1].t:=1] + 650826 b.fifo_pre.fifo_element[0].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[1]._y:=0] + 651088 b.demux.demux.vc.ct.in[6] : 1 [by b.demux.demux.vc.OR2_tf[6]._y:=0] + 651170 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=1] + 651294 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=0] + 652256 b.demux.demux.vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].n1:=1] + 652257 b.demux.demux.vc.ct.in[3] : 1 [by b.demux.demux.vc.OR2_tf[3]._y:=0] + 652542 b.demux.demux.vc.ct.C2Els[1]._y : 0 [by b.demux.demux.vc.ct.in[3]:=1] + 654810 b.demux.demux.vc.ct.tmp[8] : 1 [by b.demux.demux.vc.ct.C2Els[1]._y:=0] + 662903 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.in.d.d[3].t:=1] + 664267 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=0] + 664278 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[3]:=1] + 664985 b.fifo_pre.fifo_element[2].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[0]._y:=0] + 665091 b.fifo_pre.fifo_element[3].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=1] + 666072 b.fifo_pre.fifo_element[3].t_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[0]._y:=0] + 666073 b.fifo_pre.fifo_element[4].t_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=1] + 666085 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=1] + 666087 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=0] + 671595 b.fifo_pre.fifo_element[1].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=1] + 671667 b.fifo_pre.fifo_element[1].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[1]._y:=0] + 671702 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=1] + 671724 b.fifo_pre.fifo_element[2].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=1] + 671728 b.fifo_pre.fifo_element[2].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[1]._y:=0] + 671741 b.demux.demux.c_buf_t.in : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[0]._y:=0] + 671743 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=0] + 671750 b.demux.demux.c_buf_t.buf2._y : 0 [by b.demux.demux.c_buf_t.in:=1] + 671872 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=1] + 671882 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=0] + 672152 b.demux.demux.c_f_c_t_or._y : 0 [by b.demux.demux.c_buf_t.in:=1] + 672269 b.demux.demux._c_v : 1 [by b.demux.demux.c_f_c_t_or._y:=0] + 672608 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=0] + 672706 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=1] + 672708 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=0] + 673080 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=1] + 673081 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=0] + 673082 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=1] + 673088 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=0] + 673484 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=1] + 673485 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=0] + 673593 b.demux.demux._c_t_buf[0] : 1 [by b.demux.demux.c_buf_t.buf2._y:=0] + 673598 b.demux.demux.out1_t_buf_func[3]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] + 673600 b.demux.demux.out1_t_buf_func[6]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] + 673661 b.demux.demux.out1_t_buf_func[3].y : 1 [by b.demux.demux.out1_t_buf_func[3]._y:=0] + 673671 b.fifo_post1.fifo_element[0].t_buf_func[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].y:=1] + 673672 b.demux.demux.out1_t_buf_func[1]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] + 673683 b.demux.demux.out1_t_buf_func[1].y : 1 [by b.demux.demux.out1_t_buf_func[1]._y:=0] + 673684 b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].y:=1] + 673686 b.fifo_post1.fifo_element[0].t_buf_func[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].y:=1] + 673694 b.fifo_post1.fifo_element[0].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[1]._y:=0] + 673708 b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=1] + 673722 b.fifo_post1.fifo_element[1].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=1] + 673734 b.fifo_post1.fifo_element[0].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[3]._y:=0] + 673822 b.fifo_post1.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y:=0] + 674360 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[0]:=1] + 674386 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=0] + 674711 b.fifo_post1.fifo_element[1].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=1] + 674923 b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_t_buf_func[3].y:=1] + 675781 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[8]:=1] + 675782 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=0] + 676705 b.demux.demux.out1_t_buf_func[6].y : 1 [by b.demux.demux.out1_t_buf_func[6]._y:=0] + 676715 b.fifo_post1.fifo_element[0].t_buf_func[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].y:=1] + 676832 b.fifo_post1.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y:=0] + 677190 b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].y:=1] + 677216 b.fifo_post1.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[6]._y:=0] + 677217 b.fifo_post1.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=1] + 677218 b.fifo_post1.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[6]._y:=0] + 677220 b.fifo_post1.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=1] + 677224 b.fifo_post1.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[6]._y:=0] + 677244 b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=1] + 677371 b.fifo_post1.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=1] + 677423 b.fifo_post1.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[6]._y:=0] + 677482 b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=1] + 677485 b.fifo_post1.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y:=0] + 677542 b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=1] + 677998 b.fifo_post1.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y:=0] + 678389 b.fifo_post1.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=1] + 678402 b.out1.d.d[6].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[6]._y:=0] + 678545 b.fifo_post1.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y:=0] + 678851 b.fifo_post1.fifo_element[1].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[3]._y:=0] + 678858 b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=1] + 678871 b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=1] + 678884 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] + 678958 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=0] + 679050 b.fifo_post1.fifo_element[2].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=1] + 679124 b.fifo_post1.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y:=0] + 680731 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=1] + 680791 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=0] + 682913 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=0] + 683484 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] + 683499 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=0] + 683906 b.fifo_post1.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y:=0] + 684278 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=0] + 684430 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[5]:=1] + 685040 b.fifo_pre.fifo_element[3].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=1] + 685452 b.fifo_pre.fifo_element[3].t_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[1]._y:=0] + 685929 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=0] + 686121 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=1] + 686534 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=1] + 687567 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=0] + 687752 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[1]:=1] + 687759 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=0] + 688618 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=0] + 688623 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] + 688629 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] + 688632 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=0] + 688633 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[6]:=1] + 688640 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=0] + 689345 b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=1] + 689436 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=0] + 689437 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] + 689737 b.demux.demux.out1_t_buf_func[5].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=0] + 689863 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=1] + 689962 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=0] + 690052 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=1] + 690238 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[5]:=1] + 690251 b.fifo_pre.fifo_element[2]._in_v : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=0] + 690252 b.fifo_pre.fifo_element[2].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[2]._in_v:=1] + 690278 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=0] + 690357 b.fifo_pre.fifo_element[2].in.v : 1 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=0] + 690384 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[10]:=1] + 690409 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=0] + 691152 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[1]:=1] + 691170 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=0] + 692056 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[12]:=1] + 692059 b.fifo_pre.fifo_element[0]._in_v : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=0] + 692061 b.fifo_pre.fifo_element[0].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[0]._in_v:=1] + 692108 b.in.v : 1 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=0] + 692578 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=0] + 695161 b.demux.demux.out1_t_buf_func[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] + 696019 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[9]:=1] + 697449 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=0] + 699650 b.fifo_post1.fifo_element[1].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[1]._y:=0] + 699679 b.fifo_pre.fifo_element[4].t_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=1] + 699681 b.demux.demux.out1_t_buf_func[0].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[1]._y:=0] + 699682 b.demux.demux.vc.OR2_tf[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].n1:=1] + 700552 b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=1] + 701239 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] + 702068 b.demux.demux.vc.ct.in[0] : 1 [by b.demux.demux.vc.OR2_tf[0]._y:=0] + 702080 b.demux.demux.vc.ct.C2Els[0]._y : 0 [by b.demux.demux.vc.ct.in[0]:=1] + 702081 b.demux.demux.vc.ct.tmp[7] : 1 [by b.demux.demux.vc.ct.C2Els[0]._y:=0] + 707523 b.fifo_post1.fifo_element[2].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=1] + 707551 b.fifo_post1.fifo_element[2].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[1]._y:=0] + 708108 b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=1] + 708131 b.fifo_post1.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y:=0] + 708333 b.fifo_post1.fifo_element[2].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[3]._y:=0] + 708335 b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=1] + 708413 b.fifo_post1.fifo_element[3].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=1] + 709266 b.fifo_post1.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y:=0] + 711979 b.fifo_post1.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y:=0] + 712912 b.fifo_post1.fifo_element[3].t_buf_func[3].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[3]._y:=0] + 713136 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[8]:=1] + 713251 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=0] + 713482 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[12]:=1] + 719088 b.fifo_post1.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y:=0] + 722193 b.fifo_post1.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y:=0] + 728742 b.demux.demux.out1_t_buf_func[2]._y : 0 [by b.demux.demux._c_t_buf[0]:=1] + 730747 b.fifo_post1.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y:=0] + 731977 b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=1] + 732758 b.fifo_post1.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y:=0] + 735930 b.fifo_pre.fifo_element[1]._in_v : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=0] + 735988 b.fifo_pre.fifo_element[1].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[1]._in_v:=1] + 736360 b.demux.demux.out1_t_buf_func[2].y : 1 [by b.demux.demux.out1_t_buf_func[2]._y:=0] + 737277 b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].y:=1] + 737501 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] + 737608 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=0] + 737622 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] + 737626 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=0] + 738553 b.fifo_post1.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y:=0] + 738755 b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[2]:=1] + 739013 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] + 739024 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=0] + 739026 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[5]:=1] + 739028 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=0] + 739239 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] + 739345 b.demux.demux.out1_t_buf_func[4].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=0] + 739358 b.fifo_post1.fifo_element[3].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=1] + 739454 b.fifo_post1.fifo_element[3].t_buf_func[1].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[1]._y:=0] + 740145 b.demux.demux.vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].n1:=1] + 740146 b.demux.demux.vc.ct.in[4] : 1 [by b.demux.demux.vc.OR2_tf[4]._y:=0] + 740839 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] + 741006 b.fifo_post1.fifo_element[0].t_buf_func[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].y:=1] + 742061 b.demux.demux.vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] + 742268 b.demux.demux.out1_t_buf_func[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].n1:=1] + 742272 b.demux.demux.out1_t_buf_func[0].y : 1 [by b.demux.demux.out1_t_buf_func[0]._y:=0] + 742470 b.fifo_post1.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y:=0] + 742552 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=0] + 742688 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[5]:=1] + 742864 b.demux.demux.vc.ct.in[5] : 1 [by b.demux.demux.vc.OR2_tf[5]._y:=0] + 743085 b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=1] + 743503 b.demux.demux.vc.ct.C3Els[0]._y : 0 [by b.demux.demux.vc.ct.in[5]:=1] + 744514 b.demux.demux.vc.ct.tmp[9] : 1 [by b.demux.demux.vc.ct.C3Els[0]._y:=0] + 746074 b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].y:=1] + 746075 b.fifo_post1.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y:=0] + 747797 b.demux.demux.out1_t_buf_func[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].n1:=1] + 747804 b.demux.demux.out1_t_buf_func[4].y : 1 [by b.demux.demux.out1_t_buf_func[4]._y:=0] + 748740 b.demux.demux.out1_t_buf_func[5].y : 1 [by b.demux.demux.out1_t_buf_func[5]._y:=0] + 748761 b.fifo_post1.fifo_element[0].t_buf_func[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].y:=1] + 749281 b.fifo_post1.fifo_element[0].t_buf_func[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].y:=1] + 749351 b.fifo_post1.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[5]._y:=0] + 749417 b.fifo_post1.fifo_element[0].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[4]._y:=0] + 749418 b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=1] + 749423 b.fifo_post1.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y:=0] + 749562 b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].y:=1] + 749640 b.fifo_post1.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y:=0] + 751301 b.fifo_pre.fifo_element[1].in.v : 1 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=0] + 751302 b.fifo_pre.fifo_element[1].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] + 751313 b.fifo_pre.fifo_element[1].in.a : 1 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=0] + 751314 b.fifo_pre.fifo_element[1]._en : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] + 751347 b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].y:=1] + 751354 b.fifo_pre.fifo_element[0]._out_a_B : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] + 751384 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] + 751435 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] + 751440 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=1] + 751521 b.fifo_pre.fifo_element[0].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] + 751522 b.in.a : 1 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=0] + 751552 b.fifo_pre.fifo_element[0]._en : 0 [by b.in.a:=1] + 751593 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] + 751719 b.fifo_pre.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=1] + 751869 b.fifo_post1.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y:=0] + 751870 b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[5]:=1] + 753226 b.fifo_post1.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y:=0] + 753762 b.fifo_post1.fifo_element[4].t_buf_func[1]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=1] + 754223 b.fifo_post1.fifo_element[4].t_buf_func[3]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=1] + 754484 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] + 754520 b.fifo_pre.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=1] + 754521 b.fifo_pre.fifo_element[0].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 754521 b.fifo_pre.fifo_element[0].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 754521 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 754653 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=1] + 754675 b.fifo_post1.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[2]._y:=0] + 754875 b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=1] + 754876 b.fifo_post1.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y:=0] + 755649 b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=1] + 755650 b.fifo_post1.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y:=0] + 755659 b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[2]:=1] + 755694 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=0] + 755698 b.fifo_post1.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y:=0] + 755721 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[6]:=1] + 755722 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=0] + 756504 b.out1.d.d[3].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[3]._y:=0] + 756532 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 756815 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=0] + 756883 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=1] + 757087 b.fifo_pre.fifo_element[0].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 757986 b.fifo_pre.fifo_element[0].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[7]._y:=1] + 758540 b.fifo_pre.fifo_element[0].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[4]._y:=1] + 758540 b.fifo_post1.fifo_element[0].t_buf_func[0]._y : 0 [by b.demux.demux.out1_t_buf_func[0].y:=1] + 758605 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[11]:=1] + 759024 b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[5]:=1] + 759034 b.fifo_post1.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y:=0] + 759284 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=1] + 759899 b.out1.d.d[1].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[1]._y:=0] + 761389 b.fifo_pre.fifo_element[0].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 761663 b.fifo_pre.fifo_element[0].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[3]._y:=1] + 761673 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[3].y:=0] + 761677 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=1] + 761678 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[3]:=0] + 761848 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=1] + 762412 b.fifo_post1.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=1] + 763019 b.fifo_post1.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y:=0] + 764586 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[4].y:=0] + 764609 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=1] + 770566 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=1] + 771127 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=0] + 771180 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[13]:=1] + 772449 b.fifo_pre.fifo_element[4]._in_v : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=0] + 772450 b.fifo_pre.fifo_element[4].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[4]._in_v:=1] + 772461 b.fifo_pre.fifo_element[4].in.v : 1 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=0] + 773393 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=0] + 773447 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[10]:=1] + 773448 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=0] + 773469 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[13]:=1] + 775416 b.fifo_post1.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[2]._y:=0] + 779951 b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=1] + 779955 b.fifo_post1.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y:=0] + 780188 b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[2]:=1] + 781032 b.fifo_post1.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y:=0] + 783037 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] + 786648 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=0] + 787057 b.fifo_post1.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=1] + 787066 b.fifo_post1.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[2]._y:=0] + 791769 b.demux.demux.vc.ct.C3Els[1]._y : 0 [by b.demux.demux.vc.ct.tmp[9]:=1] + 791921 b.demux.demux._in_v : 1 [by b.demux.demux.vc.ct.C3Els[1]._y:=0] + 791943 b.demux.demux.c_el._y : 0 [by b.demux.demux._in_v:=1] + 792961 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=1] + 793650 b.demux.demux._in_c_v_ : 1 [by b.demux.demux.c_el._y:=0] + 794100 b.fifo_pre.fifo_element[0].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[0]._y:=1] + 794102 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[0].y:=0] + 794276 b.demux.demux.in_v_buf._y : 0 [by b.demux.demux._in_v:=1] + 794305 b.demux.in.v : 1 [by b.demux.demux.in_v_buf._y:=0] + 796069 b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.in[0]:=1] + 796423 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 796425 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=1] + 796437 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=0] + 796439 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=1] + 796452 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[5]:=0] + 796463 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=1] + 796555 b.fifo_pre.fifo_element[0].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[0]._en_X_t[0]:=0] + 796604 b.fifo_pre.fifo_element[0].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[1]._y:=1] + 796799 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] + 796925 b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=1] + 797195 b.fifo_pre.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=1] + 797489 b.fifo_post1.fifo_element[0].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y:=0] + 797674 b.fifo_pre.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=1] + 797727 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[1].y:=0] + 797730 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=1] + 799764 b.fifo_post1.fifo_element[1].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=1] + 799765 b.fifo_post1.fifo_element[1].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[4]._y:=0] + 799814 b.fifo_post1.fifo_element[2].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=1] + 799938 b.fifo_post1.fifo_element[2].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[4]._y:=0] + 799955 b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=1] + 799956 b.fifo_post1.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y:=0] + 802980 b.fifo_pre.fifo_element[4].inack_ctl._y : 0 [by b.demux.in.v:=1] + 806551 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[7].y:=0] + 807728 b.fifo_post1.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=1] + 807748 b.fifo_post1.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[2]._y:=0] + 807889 b.fifo_post1.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=1] + 809366 b.out1.d.d[2].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[2]._y:=0] + 811081 b.fifo_post1.fifo_element[3].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=1] + 811391 b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=1] + 811488 b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=1] + 811562 b.fifo_post1.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y:=0] + 811580 b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[2]:=1] + 811581 b.fifo_post1.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y:=0] + 813625 b.fifo_post1.fifo_element[0].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[0]._y:=0] + 813626 b.fifo_post1.fifo_element[1].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=1] + 813767 b.fifo_post1.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y:=0] + 813915 b.fifo_post1.fifo_element[3].t_buf_func[4].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[4]._y:=0] + 814148 b.fifo_post1.fifo_element[1].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[0]._y:=0] + 814151 b.fifo_post1.fifo_element[2].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=1] + 814336 b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=1] + 814471 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=1] + 814472 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[7]:=0] + 814475 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=1] + 814518 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=0] + 814542 b.fifo_post1.fifo_element[2].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[0]._y:=0] + 814587 b.fifo_post1.fifo_element[3].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=1] + 814588 b.fifo_post1.fifo_element[3].t_buf_func[0].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[0]._y:=0] + 814602 b.fifo_post1.fifo_element[4].t_buf_func[0]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=1] + 814604 b.out1.d.d[0].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[0]._y:=0] + 814619 b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=1] + 814627 b.fifo_post1.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y:=0] + 814628 b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[0]:=1] + 814630 b.fifo_post1.fifo_element[4].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y:=0] + 814654 b.fifo_post1.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y:=0] + 814694 b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[0]:=1] + 814695 b.fifo_post1.fifo_element[2].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y:=0] + 814716 b.fifo_post1.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=1] + 814783 b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[0].vc.ct.tmp[7]:=1] + 814786 b.fifo_post1.fifo_element[0]._in_v : 1 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y:=0] + 814798 b.fifo_post1.fifo_element[0].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[0]._in_v:=1] + 814819 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=1] + 814840 b.demux.out1.v : 1 [by b.fifo_post1.fifo_element[0].in_v_buf._y:=0] + 814869 b.demux.demux.out_or._y : 0 [by b.demux.out1.v:=1] + 820040 b.fifo_post1.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y:=0] + 820120 b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[2]:=1] + 820121 b.fifo_post1.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y:=0] + 821602 b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=1] + 821612 b.fifo_post1.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y:=0] + 821864 b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.in[0]:=1] + 821995 b.fifo_post1.fifo_element[1].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y:=0] + 822115 b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[1].vc.ct.tmp[7]:=1] + 823376 b.fifo_post1.fifo_element[1]._in_v : 1 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y:=0] + 823377 b.fifo_post1.fifo_element[1].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[1]._in_v:=1] + 838620 b.fifo_post1.fifo_element[4].t_buf_func[4]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=1] + 838802 b.fifo_pre.fifo_element[3]._in_v : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=0] + 840456 b.out1.d.d[4].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[4]._y:=0] + 843283 b.demux.demux._out_v : 1 [by b.demux.demux.out_or._y:=0] + 844789 b.demux.demux.inack_ctl._y : 0 [by b.demux.demux._out_v:=1] + 844802 b.demux.in.a : 1 [by b.demux.demux.inack_ctl._y:=0] + 844825 b.fifo_pre.fifo_element[4]._out_a_B : 0 [by b.demux.in.a:=1] + 844826 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] + 844827 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=1] + 845420 b.fifo_post1.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[5]._y:=0] + 845642 b.demux.demux._en : 0 [by b.demux.in.a:=1] + 845643 b.demux.demux.out2_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] + 845643 b.demux.demux.out1_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] + 845644 b.demux.demux.out1_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] + 845645 b.demux.demux._en2_X_f[0] : 0 [by b.demux.demux.out2_en_buf_f.buf2._y:=1] + 845647 b.demux.demux._en1_X_t[0] : 0 [by b.demux.demux.out1_en_buf_t.buf2._y:=1] + 845655 b.demux.demux._en1_X_f[0] : 0 [by b.demux.demux.out1_en_buf_f.buf2._y:=1] + 845692 b.fifo_post1.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=1] + 845732 b.demux.demux.out2_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] + 845789 b.demux.demux._en2_X_t[0] : 0 [by b.demux.demux.out2_en_buf_t.buf2._y:=1] + 846170 b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=1] + 846183 b.fifo_post1.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[5]._y:=0] + 846241 b.fifo_post1.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y:=0] + 846244 b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.in[5]:=1] + 846690 b.fifo_post1.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=1] + 846703 b.fifo_post1.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[5]._y:=0] + 846704 b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=1] + 846742 b.fifo_post1.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=1] + 846743 b.out1.d.d[5].t : 1 [by b.fifo_post1.fifo_element[4].t_buf_func[5]._y:=0] + 847542 b.fifo_post1.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y:=0] + 849500 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=1] + 850129 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=0] + 850141 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=1] + 850142 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[8]:=0] + 850150 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=1] + 851229 b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=1] + 858823 b.fifo_post1.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y:=0] + 858840 b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[0]:=1] + 859002 b.fifo_post1.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y:=0] + 859103 b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[2].vc.ct.tmp[9]:=1] + 859143 b.fifo_post1.fifo_element[2]._in_v : 1 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y:=0] + 859179 b.fifo_post1.fifo_element[2].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[2]._in_v:=1] + 860678 b.fifo_post1.fifo_element[2].in.v : 1 [by b.fifo_post1.fifo_element[2].in_v_buf._y:=0] + 861614 b.fifo_post1.fifo_element[3].vc.ct.tmp[7] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y:=0] + 862516 b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=1] + 867271 b.fifo_pre.fifo_element[4].in.a : 1 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=0] + 867281 b.fifo_pre.fifo_element[3]._out_a_B : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] + 867381 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] + 867431 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=1] + 868586 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] + 870031 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[12]:=0] + 871329 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=1] + 872689 b.fifo_pre.fifo_element[3].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[3]._in_v:=1] + 873329 b.fifo_post1.fifo_element[1].in.v : 1 [by b.fifo_post1.fifo_element[1].in_v_buf._y:=0] + 873334 b.fifo_post1.fifo_element[0].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[1].in.v:=1] + 873617 b.fifo_pre.fifo_element[4]._en : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] + 873618 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] + 873619 b.fifo_pre.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=1] + 874182 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] + 874183 b.fifo_pre.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=1] + 875012 b.demux.out1.a : 1 [by b.fifo_post1.fifo_element[0].inack_ctl._y:=0] + 875016 b.demux.demux._out1_a_B : 0 [by b.demux.out1.a:=1] + 875025 b.demux.demux.out1_a_B_buf_f.buf2._y : 1 [by b.demux.demux._out1_a_B:=0] + 875029 b.demux.demux._out1_a_BX_t[0] : 0 [by b.demux.demux.out1_a_B_buf_f.buf2._y:=1] + 875043 b.demux.demux.out1_t_buf_func[4]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 875061 b.demux.demux.out1_a_B_buf_t.buf2._y : 1 [by b.demux.demux._out1_a_B:=0] + 875080 b.demux.demux._out1_a_BX_f[0] : 0 [by b.demux.demux.out1_a_B_buf_t.buf2._y:=1] + 875093 b.demux.demux.out1_t_buf_func[2]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 875098 b.demux.demux.out1_t_buf_func[5]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 875126 b.demux.demux.out1_t_buf_func[2].y : 0 [by b.demux.demux.out1_t_buf_func[2]._y:=1] + 875198 b.demux.demux.out1_t_buf_func[1]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 875259 b.demux.demux.out1_t_buf_func[5].y : 0 [by b.demux.demux.out1_t_buf_func[5]._y:=1] + 875277 b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].y:=0] + 875573 b.demux.demux.out1_t_buf_func[3]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 876184 b.fifo_post1.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[5]._y:=1] + 876276 b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=1] + 876330 b.fifo_post1.fifo_element[1].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[1].in.v:=1] + 876373 b.demux.demux.out1_t_buf_func[4].y : 0 [by b.demux.demux.out1_t_buf_func[4]._y:=1] + 876388 b.fifo_post1.fifo_element[1].in.a : 1 [by b.fifo_post1.fifo_element[1].inack_ctl._y:=0] + 876591 b.fifo_post1.fifo_element[0]._out_a_B : 0 [by b.fifo_post1.fifo_element[1].in.a:=1] + 876635 b.fifo_post1.fifo_element[1]._en : 0 [by b.fifo_post1.fifo_element[1].in.a:=1] + 876678 b.fifo_post1.fifo_element[1].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._en:=0] + 876758 b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_B:=0] + 876890 b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._out_a_B:=0] + 876910 b.fifo_post1.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y:=1] + 877006 b.fifo_post1.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[1].en_buf_t.buf2._y:=1] + 877749 b.demux.demux.out1_t_buf_func[1].y : 0 [by b.demux.demux.out1_t_buf_func[1]._y:=1] + 878944 b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_t_buf_func[2].y:=0] + 879061 b.fifo_post1.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[2]._y:=1] + 880946 b.fifo_pre.fifo_element[3].in.v : 1 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=0] + 880948 b.fifo_pre.fifo_element[3].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] + 881110 b.fifo_pre.fifo_element[2].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] + 881168 b.fifo_pre.fifo_element[2].in.a : 1 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=0] + 881169 b.fifo_pre.fifo_element[2]._en : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] + 881169 b.fifo_pre.fifo_element[1]._out_a_B : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] + 881170 b.fifo_pre.fifo_element[3].in.a : 1 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=0] + 881171 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] + 881174 b.fifo_pre.fifo_element[3]._en : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] + 881320 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=1] + 881398 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] + 881399 b.fifo_pre.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=1] + 881514 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] + 881566 b.fifo_post1.fifo_element[0]._en : 0 [by b.demux.out1.a:=1] + 881567 b.fifo_post1.fifo_element[0].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._en:=0] + 881580 b.fifo_post1.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[0].en_buf_f.buf2._y:=1] + 881804 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] + 882458 b.fifo_post1.fifo_element[1].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._en:=0] + 882566 b.fifo_pre.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=1] + 882598 b.fifo_pre.fifo_element[3].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 882600 b.fifo_pre.fifo_element[3].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[7]._y:=1] + 882690 b.fifo_pre.fifo_element[3].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 882855 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] + 882893 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 882943 b.fifo_pre.fifo_element[3].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[4]._y:=1] + 883014 b.fifo_pre.fifo_element[3].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 883047 b.fifo_pre.fifo_element[3].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[3]._y:=1] + 883050 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[3].y:=0] + 883059 b.fifo_pre.fifo_element[3].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 883066 b.fifo_pre.fifo_element[3].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 883833 b.demux.demux.out1_t_buf_func[6]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 883853 b.demux.demux.out1_t_buf_func[6].y : 0 [by b.demux.demux.out1_t_buf_func[6]._y:=1] + 883896 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[4].y:=0] + 883952 b.fifo_pre.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=1] + 884170 b.fifo_pre.fifo_element[3].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[0]._y:=1] + 884230 b.fifo_pre.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=1] + 884491 b.fifo_pre.fifo_element[2]._out_a_B : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] + 884918 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[0].y:=0] + 884921 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=1] + 885048 b.fifo_post1.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[1].en_buf_f.buf2._y:=1] + 885566 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] + 885769 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 885816 b.fifo_post1.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y:=0] + 885905 b.fifo_post1.fifo_element[0].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[0]._en:=0] + 887174 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] + 887868 b.fifo_post1.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y:=1] + 887884 b.fifo_pre.fifo_element[3].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[1]._y:=1] + 887885 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[1].y:=0] + 887972 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=1] + 888561 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=1] + 888563 b.fifo_pre.fifo_element[2].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 888564 b.fifo_pre.fifo_element[2].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 888568 b.fifo_pre.fifo_element[2].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[4]._y:=1] + 888585 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 888599 b.fifo_pre.fifo_element[2].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 888639 b.fifo_pre.fifo_element[2].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[3]._y:=1] + 888651 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[3].y:=0] + 888991 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=1] + 889056 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[1]:=0] + 889182 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 889196 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=1] + 889313 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=1] + 889327 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=1] + 889353 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=0] + 889399 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=1] + 889532 b.fifo_pre.fifo_element[2].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 889546 b.fifo_pre.fifo_element[2].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[0]._y:=1] + 890526 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=0] + 890563 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=1] + 891757 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=0] + 891793 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=1] + 892627 b.fifo_pre.fifo_element[2].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[1]._y:=1] + 892666 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[1].y:=0] + 892716 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=1] + 892798 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=1] + 892875 b.fifo_post1.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y:=0] + 893167 b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_t_buf_func[1].y:=0] + 893362 b.fifo_post1.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[1]._y:=1] + 893457 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=1] + 893458 b.fifo_pre.fifo_element[1].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893470 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893473 b.fifo_pre.fifo_element[1].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893484 b.fifo_pre.fifo_element[1].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893484 b.fifo_pre.fifo_element[1].t_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[4]._y:=1] + 893500 b.fifo_pre.fifo_element[1].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[7]._y:=1] + 893501 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[7].y:=0] + 893506 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=1] + 893565 b.fifo_pre.fifo_element[1].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893674 b.fifo_pre.fifo_element[1].t_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[1]._y:=1] + 893678 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[1].y:=0] + 893720 b.fifo_pre.fifo_element[1].t_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[3]._y:=1] + 893742 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[3].y:=0] + 893845 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 893852 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=1] + 894266 b.fifo_pre.fifo_element[1].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 894453 b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.in[5]:=1] + 894651 b.fifo_pre.fifo_element[1].t_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[0]._y:=1] + 894679 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=0] + 894817 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=1] + 895513 b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_t_buf_func[6].y:=0] + 895516 b.fifo_post1.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[6]._y:=1] + 895570 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[4].y:=0] + 895574 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=1] + 896057 b.fifo_post1.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y:=0] + 896062 b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[3].vc.ct.tmp[9]:=1] + 896873 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 897364 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 897895 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] + 898326 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=1] + 898331 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 898344 b.fifo_pre.fifo_element[4].t_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 898438 b.demux.demux.c_buf_t.in : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[0]._y:=1] + 898439 b.demux.demux.c_f_c_t_or._y : 1 [by b.demux.demux.c_buf_t.in:=0] + 898474 b.fifo_pre.fifo_element[4].t_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 898561 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 898578 b.demux.demux.out1_t_buf_func[1].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=1] + 898594 b.fifo_pre.fifo_element[4].t_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 898601 b.demux.demux.out1_t_buf_func[0].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[1]._y:=1] + 898605 b.demux.demux.vc.OR2_tf[0]._y : 1 [by b.demux.demux.out1_t_buf_func[0].n1:=0] + 898610 b.demux.demux.vc.ct.in[0] : 0 [by b.demux.demux.vc.OR2_tf[0]._y:=1] + 898845 b.demux.demux.vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_t_buf_func[1].n1:=0] + 899736 b.demux.demux.out1_t_buf_func[0]._y : 1 [by b.demux.demux._out1_a_BX_t[0]:=0] + 899741 b.demux.demux.out1_t_buf_func[0].y : 0 [by b.demux.demux.out1_t_buf_func[0]._y:=1] + 899742 b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.demux.demux.out1_t_buf_func[0].y:=0] + 899877 b.demux.demux.c_buf_t.buf2._y : 1 [by b.demux.demux.c_buf_t.in:=0] + 899881 b.demux.demux._c_t_buf[0] : 0 [by b.demux.demux.c_buf_t.buf2._y:=1] + 899883 b.fifo_post1.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[0]._y:=1] + 900077 b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[0]:=0] + 900293 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=1] + 901487 b.fifo_pre.fifo_element[4].t_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 901760 b.demux.demux.out1_t_buf_func[3].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[4]._y:=1] + 901793 b.demux.demux.vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_t_buf_func[3].n1:=0] + 901794 b.demux.demux.vc.ct.in[3] : 0 [by b.demux.demux.vc.OR2_tf[3]._y:=1] + 901797 b.fifo_post1.fifo_element[0].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[0]._y:=1] + 901914 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[4]:=0] + 901930 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=1] + 901966 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=1] + 901987 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=0] + 902021 b.demux.demux._c_v : 0 [by b.demux.demux.c_f_c_t_or._y:=1] + 902136 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=1] + 903261 b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.in[4]:=1] + 903264 b.fifo_post1.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y:=0] + 903302 b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y : 0 [by b.fifo_post1.fifo_element[4].vc.ct.tmp[9]:=1] + 903689 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 904146 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=1] + 904566 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[4].y:=0] + 904796 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=0] + 905745 b.demux.demux.out1_t_buf_func[3].y : 0 [by b.demux.demux.out1_t_buf_func[3]._y:=1] + 905771 b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_t_buf_func[3].y:=0] + 906108 b.fifo_post1.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[3]._y:=1] + 906364 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=1] + 906671 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[0].y:=0] + 906672 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=1] + 909066 b.demux.demux.out1_t_buf_func[5].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=1] + 909071 b.demux.demux.vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].n1:=0] + 909116 b.demux.demux.vc.ct.in[5] : 0 [by b.demux.demux.vc.OR2_tf[5]._y:=1] + 909392 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=1] + 910978 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[0].y:=0] + 911061 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=1] + 911065 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[0]:=0] + 911248 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=1] + 911396 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 911542 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=1] + 911567 b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[3]:=0] + 911733 b.fifo_post1.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C2Els[1]._y:=1] + 912956 b.fifo_post1.fifo_element[4]._in_v : 1 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y:=0] + 913220 b.fifo_post1.fifo_element[4].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[4]._in_v:=1] + 913255 b.fifo_post1.fifo_element[4].in.v : 1 [by b.fifo_post1.fifo_element[4].in_v_buf._y:=0] + 913583 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[3]:=0] + 913602 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=1] + 914214 b.fifo_pre.fifo_element[4].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 914245 b.demux.demux.out1_t_buf_func[6].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[7]._y:=1] + 914555 b.demux.demux.out1_t_buf_func[4].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=1] + 914717 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] + 914795 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=1] + 916572 b.fifo_pre.fifo_element[1]._in_v : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=1] + 917474 b.fifo_pre.fifo_element[1].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[1]._in_v:=0] + 917572 b.fifo_pre.fifo_element[1].in.v : 0 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=1] + 918539 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=1] + 918605 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=0] + 918606 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=1] + 918637 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[2]:=0] + 920883 b.demux.demux.vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_t_buf_func[4].n1:=0] + 920902 b.demux.demux.vc.ct.in[4] : 0 [by b.demux.demux.vc.OR2_tf[4]._y:=1] + 921108 b.demux.demux.vc.ct.in[1] : 0 [by b.demux.demux.vc.OR2_tf[1]._y:=1] + 921528 b.demux.demux.vc.ct.C2Els[0]._y : 1 [by b.demux.demux.vc.ct.in[1]:=0] + 921532 b.demux.demux.vc.ct.tmp[7] : 0 [by b.demux.demux.vc.ct.C2Els[0]._y:=1] + 921845 b.demux.demux.vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_t_buf_func[6].n1:=0] + 921879 b.demux.demux.vc.ct.in[6] : 0 [by b.demux.demux.vc.OR2_tf[6]._y:=1] + 921929 b.demux.demux.vc.ct.C3Els[0]._y : 1 [by b.demux.demux.vc.ct.in[6]:=0] + 921944 b.demux.demux.vc.ct.tmp[9] : 0 [by b.demux.demux.vc.ct.C3Els[0]._y:=1] + 922322 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=1] + 922326 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=0] + 922533 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=1] + 925825 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[7].y:=0] + 926039 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=1] + 926049 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=0] + 926200 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=1] + 926216 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[7]:=0] + 928391 b.demux.demux.out1_t_buf_func[2].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[3]._y:=1] + 929625 b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_t_buf_func[4].y:=0] + 929683 b.demux.demux.vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_t_buf_func[2].n1:=0] + 929685 b.demux.demux.vc.ct.in[2] : 0 [by b.demux.demux.vc.OR2_tf[2]._y:=1] + 930501 b.fifo_post1.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[0].en_buf_t.buf2._y:=1] + 930502 b.fifo_post1.fifo_element[0].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 930502 b.fifo_post1.fifo_element[0].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 930502 b.fifo_post1.fifo_element[0].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 930521 b.fifo_post1.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 930527 b.fifo_post1.fifo_element[0].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[3]._y:=1] + 930532 b.fifo_post1.fifo_element[0].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[1]._y:=1] + 930832 b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[3].y:=0] + 930833 b.fifo_post1.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[3]._y:=1] + 931281 b.fifo_post1.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[0].vc.OR2_tf[4]._y:=1] + 931291 b.fifo_post1.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[5]._y:=1] + 931409 b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[5].y:=0] + 931480 b.fifo_post1.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[5]._y:=1] + 931788 b.fifo_post1.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 931925 b.fifo_post1.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[6]._y:=1] + 931935 b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[6].y:=0] + 931937 b.fifo_post1.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[6]._y:=1] + 932033 b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.in[4]:=0] + 934154 b.fifo_post1.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 934234 b.fifo_post1.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[2]._y:=1] + 934243 b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[2].y:=0] + 934345 b.fifo_post1.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[2]._y:=1] + 935865 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=1] + 936572 b.demux.demux.vc.ct.C2Els[1]._y : 1 [by b.demux.demux.vc.ct.in[2]:=0] + 936768 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[9]:=0] + 938113 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=1] + 938301 b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[1].y:=0] + 938416 b.fifo_post1.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[1]._y:=1] + 940249 b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[2]:=0] + 940405 b.demux.demux.vc.ct.tmp[8] : 0 [by b.demux.demux.vc.ct.C2Els[1]._y:=1] + 940438 b.demux.demux.vc.ct.C3Els[1]._y : 1 [by b.demux.demux.vc.ct.tmp[8]:=0] + 940439 b.demux.demux._in_v : 0 [by b.demux.demux.vc.ct.C3Els[1]._y:=1] + 940472 b.demux.demux.in_v_buf._y : 1 [by b.demux.demux._in_v:=0] + 940482 b.demux.in.v : 0 [by b.demux.demux.in_v_buf._y:=1] + 943041 b.fifo_post1.fifo_element[3]._in_v : 1 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y:=0] + 944476 b.demux.demux.c_el._y : 1 [by b.demux.demux._in_v:=0] + 945051 b.fifo_post1.fifo_element[0].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[4]._y:=1] + 947023 b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[4].y:=0] + 947613 b.demux.demux._in_c_v_ : 0 [by b.demux.demux.c_el._y:=1] + 950965 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=1] + 951096 b.fifo_post1.fifo_element[0].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[0]._en_X_t[0]:=0] + 951582 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=1] + 951584 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=0] + 951587 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=1] + 951621 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=1] + 951625 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[6]:=0] + 951627 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=1] + 951663 b.fifo_pre.fifo_element[2].t_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 951673 b.fifo_pre.fifo_element[2].t_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[7]._y:=1] + 951674 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[7].y:=0] + 953705 b.fifo_post1.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[1]._y:=1] + 955585 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[4]:=0] + 956849 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=1] + 957688 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=1] + 957705 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[9]:=0] + 957739 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=1] + 960565 b.fifo_post1.fifo_element[0].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[0].t_buf_func[0]._y:=1] + 961469 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[0]:=0] + 961636 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=1] + 961637 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=0] + 961667 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=1] + 965636 b.fifo_post1.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[4]._y:=1] + 965640 b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[4]:=0] + 967459 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=1] + 967531 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=0] + 969853 b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[0].t_buf_func[0].y:=0] + 969957 b.fifo_post1.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[1].vc.OR2_tf[0]._y:=1] + 970765 b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.in[0]:=0] + 982259 b.fifo_post1.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[0]._y:=1] + 982366 b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[0].vc.ct.tmp[9]:=0] + 984305 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[5]:=0] + 986066 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=1] + 986076 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[10]:=0] + 986836 b.fifo_post1.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[0]._y:=1] + 989035 b.fifo_post1.fifo_element[1].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C2Els[0]._y:=1] + 989036 b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[1].vc.ct.tmp[7]:=0] + 989963 b.fifo_post1.fifo_element[1]._in_v : 0 [by b.fifo_post1.fifo_element[1].vc.ct.C3Els[1]._y:=1] + 989967 b.fifo_post1.fifo_element[1].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[1]._in_v:=0] + 992041 b.fifo_post1.fifo_element[1].in.v : 0 [by b.fifo_post1.fifo_element[1].in_v_buf._y:=1] + 993782 b.fifo_post1.fifo_element[0]._in_v : 0 [by b.fifo_post1.fifo_element[0].vc.ct.C3Els[1]._y:=1] + 993802 b.fifo_post1.fifo_element[0].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[0]._in_v:=0] + 994575 b.demux.out1.v : 0 [by b.fifo_post1.fifo_element[0].in_v_buf._y:=1] + 994576 b.fifo_post1.fifo_element[0].inack_ctl._y : 1 [by b.demux.out1.v:=0] + 994579 b.demux.demux.out_or._y : 1 [by b.demux.out1.v:=0] + 996332 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=1] + 996825 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[7]:=0] + 996872 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=1] + 998236 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[11]:=0] + 998288 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=1] + 1000644 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[13]:=0] + 1000690 b.fifo_pre.fifo_element[3]._in_v : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=1] + 1000704 b.fifo_pre.fifo_element[3].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[3]._in_v:=0] + 1000764 b.fifo_pre.fifo_element[3].in.v : 0 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=1] + 1002088 b.demux.demux._out_v : 0 [by b.demux.demux.out_or._y:=1] + 1004362 b.fifo_post1.fifo_element[3].in_v_buf._y : 0 [by b.fifo_post1.fifo_element[3]._in_v:=1] + 1004422 b.fifo_post1.fifo_element[3].in.v : 1 [by b.fifo_post1.fifo_element[3].in_v_buf._y:=0] + 1004453 b.fifo_post1.fifo_element[3].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[3].in.v:=1] + 1004472 b.fifo_post1.fifo_element[3].in.a : 1 [by b.fifo_post1.fifo_element[3].inack_ctl._y:=0] + 1004473 b.fifo_post1.fifo_element[2]._out_a_B : 0 [by b.fifo_post1.fifo_element[3].in.a:=1] + 1004918 b.fifo_post1.fifo_element[2].inack_ctl._y : 0 [by b.fifo_post1.fifo_element[3].in.v:=1] + 1005151 b.demux.demux.inack_ctl._y : 1 [by b.demux.demux._out_v:=0] + 1005152 b.demux.in.a : 0 [by b.demux.demux.inack_ctl._y:=1] + 1005153 b.fifo_pre.fifo_element[4]._out_a_B : 1 [by b.demux.in.a:=0] + 1005154 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] + 1005180 b.demux.demux._en : 1 [by b.demux.in.a:=0] + 1005180 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=0] + 1005197 b.fifo_post1.fifo_element[2].in.a : 1 [by b.fifo_post1.fifo_element[2].inack_ctl._y:=0] + 1005235 b.demux.demux.out1_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] + 1005278 b.demux.demux._en1_X_t[0] : 1 [by b.demux.demux.out1_en_buf_t.buf2._y:=0] + 1005639 b.demux.demux.out2_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] + 1005925 b.demux.demux.out2_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] + 1005926 b.demux.demux._en2_X_f[0] : 1 [by b.demux.demux.out2_en_buf_f.buf2._y:=0] + 1006468 b.demux.demux._en2_X_t[0] : 1 [by b.demux.demux.out2_en_buf_t.buf2._y:=0] + 1006520 b.fifo_post1.fifo_element[3]._en : 0 [by b.fifo_post1.fifo_element[3].in.a:=1] + 1006618 b.fifo_post1.fifo_element[3].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._en:=0] + 1006668 b.fifo_post1.fifo_element[3].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._en:=0] + 1006680 b.fifo_post1.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[3].en_buf_f.buf2._y:=1] + 1006719 b.fifo_post1.fifo_element[2]._en : 0 [by b.fifo_post1.fifo_element[2].in.a:=1] + 1006724 b.fifo_post1.fifo_element[2].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._en:=0] + 1006744 b.fifo_post1.fifo_element[2].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._en:=0] + 1006754 b.fifo_post1.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[2].en_buf_f.buf2._y:=1] + 1008084 b.fifo_post1.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[3].en_buf_t.buf2._y:=1] + 1009032 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=1] + 1009049 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=0] + 1009201 b.demux.demux.out1_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] + 1011351 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] + 1013428 b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_B:=0] + 1013434 b.fifo_post1.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y:=1] + 1013670 b.fifo_pre.fifo_element[2]._in_v : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=1] + 1013682 b.fifo_pre.fifo_element[2].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[2]._in_v:=0] + 1014061 b.fifo_pre.fifo_element[2].in.v : 0 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=1] + 1014096 b.fifo_pre.fifo_element[1].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] + 1014179 b.fifo_pre.fifo_element[1].in.a : 0 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=1] + 1014180 b.fifo_pre.fifo_element[0]._out_a_B : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] + 1014260 b.fifo_pre.fifo_element[1]._en : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] + 1014405 b.fifo_post1.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[2].en_buf_t.buf2._y:=1] + 1014408 b.fifo_post1.fifo_element[2].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1014410 b.fifo_post1.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1014421 b.fifo_post1.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1014436 b.fifo_post1.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[6]._y:=1] + 1014487 b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[6].y:=0] + 1014488 b.fifo_post1.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[6]._y:=1] + 1014675 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] + 1014688 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=0] + 1014805 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] + 1015084 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] + 1015090 b.fifo_post1.fifo_element[2].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1015131 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=0] + 1015263 b.fifo_post1.fifo_element[2].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[3]._y:=1] + 1015266 b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[3].y:=0] + 1015364 b.fifo_pre.fifo_element[2].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] + 1015365 b.fifo_pre.fifo_element[2].in.a : 0 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=1] + 1015388 b.demux.out1.a : 0 [by b.fifo_post1.fifo_element[0].inack_ctl._y:=1] + 1015390 b.fifo_pre.fifo_element[1]._out_a_B : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] + 1015437 b.fifo_post1.fifo_element[0]._en : 1 [by b.demux.out1.a:=0] + 1015445 b.fifo_post1.fifo_element[0].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._en:=1] + 1015458 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] + 1015474 b.fifo_post1.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[3]._y:=1] + 1015474 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] + 1015475 b.demux.demux._out1_a_B : 1 [by b.demux.out1.a:=0] + 1015476 b.demux.demux.out1_a_B_buf_t.buf2._y : 0 [by b.demux.demux._out1_a_B:=1] + 1015481 b.demux.demux.out1_a_B_buf_f.buf2._y : 0 [by b.demux.demux._out1_a_B:=1] + 1015499 b.demux.demux._out1_a_BX_f[0] : 1 [by b.demux.demux.out1_a_B_buf_t.buf2._y:=0] + 1015513 b.fifo_post1.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[0].en_buf_t.buf2._y:=0] + 1015582 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=0] + 1015597 b.fifo_post1.fifo_element[2].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[1]._y:=1] + 1015956 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] + 1016030 b.fifo_pre.fifo_element[2]._en : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] + 1016046 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] + 1016132 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] + 1016249 b.fifo_pre.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=0] + 1016925 b.fifo_post1.fifo_element[0].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._en:=1] + 1017178 b.fifo_pre.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=0] + 1017942 b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[1].y:=0] + 1021359 b.fifo_pre.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=0] + 1021666 b.fifo_post1.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1021828 b.fifo_post1.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[2]._y:=1] + 1022533 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=0] + 1023350 b.fifo_post1.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[1]._y:=1] + 1028712 b.fifo_post1.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[5]._y:=1] + 1029172 b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[5].y:=0] + 1030335 b.demux.demux._out1_a_BX_t[0] : 1 [by b.demux.demux.out1_a_B_buf_f.buf2._y:=0] + 1032011 b.fifo_post1.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[0].en_buf_f.buf2._y:=0] + 1037432 b.fifo_post1.fifo_element[2].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1037924 b.fifo_post1.fifo_element[2].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[4]._y:=1] + 1037969 b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[4].y:=0] + 1039710 b.fifo_post1.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[4]._y:=1] + 1041839 b.fifo_post1.fifo_element[1]._out_a_B : 0 [by b.fifo_post1.fifo_element[2].in.a:=1] + 1041841 b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_B:=0] + 1043749 b.fifo_post1.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y:=1] + 1043759 b.fifo_post1.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1043806 b.fifo_post1.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[5]._y:=1] + 1043807 b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[5].y:=0] + 1043808 b.fifo_post1.fifo_element[1].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1043952 b.fifo_post1.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1043972 b.fifo_post1.fifo_element[1].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1044038 b.fifo_post1.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[6]._y:=1] + 1044188 b.fifo_post1.fifo_element[1].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1044205 b.fifo_post1.fifo_element[1].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[3]._y:=1] + 1044612 b.fifo_post1.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[5]._y:=1] + 1044648 b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[3].y:=0] + 1044743 b.fifo_post1.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[3]._y:=1] + 1048253 b.fifo_post1.fifo_element[1].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[0]._y:=1] + 1049424 b.fifo_post1.fifo_element[2].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[2]._en_X_t[0]:=0] + 1049433 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[13]:=0] + 1049439 b.fifo_post1.fifo_element[1].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1049454 b.fifo_post1.fifo_element[1].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[4]._y:=1] + 1049455 b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[4].y:=0] + 1049636 b.fifo_post1.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[4]._y:=1] + 1051687 b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[2].y:=0] + 1051688 b.fifo_post1.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[2]._y:=1] + 1052269 b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[2]:=0] + 1052277 b.fifo_post1.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[1]._y:=1] + 1052542 b.fifo_pre.fifo_element[4]._in_v : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=1] + 1053724 b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[2]._out_a_B:=0] + 1054443 b.fifo_post1.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y:=1] + 1056571 b.fifo_pre.fifo_element[4].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[4]._in_v:=0] + 1056572 b.fifo_pre.fifo_element[4].in.v : 0 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=1] + 1056573 b.fifo_pre.fifo_element[3].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[4].in.v:=0] + 1056579 b.fifo_pre.fifo_element[4].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[4].in.v:=0] + 1056594 b.fifo_pre.fifo_element[4].in.a : 0 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=1] + 1056617 b.fifo_pre.fifo_element[3].in.a : 0 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=1] + 1056622 b.fifo_pre.fifo_element[3]._en : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] + 1056819 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] + 1056936 b.fifo_pre.fifo_element[3]._out_a_B : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] + 1056955 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] + 1057916 b.fifo_post1.fifo_element[1].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[1]._y:=1] + 1058123 b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[1].y:=0] + 1059869 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] + 1060713 b.demux.demux._en1_X_f[0] : 1 [by b.demux.demux.out1_en_buf_f.buf2._y:=0] + 1061263 b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[6].y:=0] + 1061273 b.fifo_post1.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[6]._y:=1] + 1061971 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=0] + 1065214 b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[6]:=0] + 1065964 b.fifo_pre.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=0] + 1069760 b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[0].y:=0] + 1069873 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=0] + 1073569 b.fifo_post1.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[0]._y:=1] + 1076283 b.fifo_post1.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[1]._y:=1] + 1078865 b.fifo_post1.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[5]._y:=1] + 1078889 b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[5]:=0] + 1078916 b.fifo_post1.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[0]._y:=1] + 1079629 b.fifo_post1.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[0]._y:=1] + 1080630 b.fifo_pre.fifo_element[4]._en : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] + 1080705 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] + 1085029 b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_B:=0] + 1085049 b.fifo_post1.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y:=1] + 1087146 b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[1]:=0] + 1087163 b.fifo_post1.fifo_element[2].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[0]._y:=1] + 1090654 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] + 1094207 b.fifo_pre.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=0] + 1095802 b.fifo_pre.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=0] + 1096696 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] + 1097250 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=0] + 1105915 b.fifo_post1.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[1]._out_a_BX_t[0]:=0] + 1109310 b.fifo_pre.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=0] + 1110404 b.fifo_post1.fifo_element[2].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[2].t_buf_func[0]._y:=1] + 1111932 b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[2].t_buf_func[0].y:=0] + 1111956 b.fifo_post1.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[3].vc.OR2_tf[0]._y:=1] + 1111960 b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.in[0]:=0] + 1111986 b.fifo_post1.fifo_element[3].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C2Els[0]._y:=1] + 1112715 b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[3].vc.ct.tmp[7]:=0] + 1113014 b.fifo_post1.fifo_element[3]._in_v : 0 [by b.fifo_post1.fifo_element[3].vc.ct.C3Els[1]._y:=1] + 1115097 b.fifo_post1.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[1].t_buf_func[2]._y:=1] + 1115098 b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[1].t_buf_func[2].y:=0] + 1115108 b.fifo_post1.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[2].vc.OR2_tf[2]._y:=1] + 1116178 b.fifo_pre.fifo_element[2]._out_a_B : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] + 1116179 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] + 1117028 b.fifo_post1.fifo_element[3].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[3]._in_v:=0] + 1117046 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=0] + 1117118 b.fifo_post1.fifo_element[3].in.v : 0 [by b.fifo_post1.fifo_element[3].in_v_buf._y:=1] + 1117498 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] + 1119996 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=0] + 1145361 b.fifo_pre.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=0] + 1152845 b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.in[2]:=0] + 1157993 b.fifo_post1.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C2Els[1]._y:=1] + 1158024 b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[2].vc.ct.tmp[8]:=0] + 1160287 b.fifo_post1.fifo_element[2]._in_v : 0 [by b.fifo_post1.fifo_element[2].vc.ct.C3Els[1]._y:=1] + 1162536 b.fifo_post1.fifo_element[2].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[2]._in_v:=0] + 1165152 b.fifo_post1.fifo_element[2].in.v : 0 [by b.fifo_post1.fifo_element[2].in_v_buf._y:=1] + 1165367 b.fifo_post1.fifo_element[1].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[2].in.v:=0] + 1165448 b.fifo_post1.fifo_element[1].in.a : 0 [by b.fifo_post1.fifo_element[1].inack_ctl._y:=1] + 1165449 b.fifo_post1.fifo_element[0]._out_a_B : 1 [by b.fifo_post1.fifo_element[1].in.a:=0] + 1165452 b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._out_a_B:=1] + 1165455 b.fifo_post1.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[0].out_a_B_buf_f.buf2._y:=0] + 1166183 b.fifo_post1.fifo_element[2].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[2].in.v:=0] + 1168653 b.fifo_post1.fifo_element[2].in.a : 0 [by b.fifo_post1.fifo_element[2].inack_ctl._y:=1] + 1168662 b.fifo_post1.fifo_element[2]._en : 1 [by b.fifo_post1.fifo_element[2].in.a:=0] + 1168670 b.fifo_post1.fifo_element[1]._out_a_B : 1 [by b.fifo_post1.fifo_element[2].in.a:=0] + 1168678 b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._out_a_B:=1] + 1168679 b.fifo_post1.fifo_element[2].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._en:=1] + 1168712 b.fifo_post1.fifo_element[2].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._en:=1] + 1168713 b.fifo_post1.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[2].en_buf_t.buf2._y:=0] + 1168723 b.fifo_post1.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[1].out_a_B_buf_f.buf2._y:=0] + 1168736 b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[0]._out_a_B:=1] + 1168769 b.fifo_post1.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[0].out_a_B_buf_t.buf2._y:=0] + 1170492 b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._out_a_B:=1] + 1170984 b.fifo_post1.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[1].out_a_B_buf_t.buf2._y:=0] + 1172465 b.fifo_post1.fifo_element[1]._en : 1 [by b.fifo_post1.fifo_element[1].in.a:=0] + 1172469 b.fifo_post1.fifo_element[1].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._en:=1] + 1172545 b.fifo_post1.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[1].en_buf_t.buf2._y:=0] + 1189452 b.fifo_post1.fifo_element[1].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[1]._en:=1] + 1189558 b.fifo_post1.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[1].en_buf_f.buf2._y:=0] + 1214920 b.fifo_post1.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[2].en_buf_f.buf2._y:=0] + 1214920 b.out1.v : 1 + 1240189 b.fifo_post1.fifo_element[4].inack_ctl._y : 0 [by b.out1.v:=1] + 1253829 b.fifo_post1.fifo_element[4].in.a : 1 [by b.fifo_post1.fifo_element[4].inack_ctl._y:=0] + 1253945 b.fifo_post1.fifo_element[3]._out_a_B : 0 [by b.fifo_post1.fifo_element[4].in.a:=1] + 1253982 b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_B:=0] + 1253994 b.fifo_post1.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y:=1] + 1253995 b.fifo_post1.fifo_element[3].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1253997 b.fifo_post1.fifo_element[3].t_buf_func[4].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[4]._y:=1] + 1253999 b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[4].y:=0] + 1254215 b.fifo_post1.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1254219 b.fifo_post1.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1254278 b.fifo_post1.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[6]._y:=1] + 1254416 b.fifo_post1.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[5]._y:=1] + 1254426 b.fifo_post1.fifo_element[3].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1254580 b.fifo_post1.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[4]._y:=1] + 1255128 b.fifo_post1.fifo_element[3].t_buf_func[0].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[0]._y:=1] + 1255129 b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[0].y:=0] + 1256548 b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_B:=0] + 1257020 b.fifo_post1.fifo_element[3].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1258025 b.fifo_post1.fifo_element[3].t_buf_func[1].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[1]._y:=1] + 1258075 b.fifo_post1.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1258108 b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[1].y:=0] + 1258133 b.fifo_post1.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[1]._y:=1] + 1258292 b.fifo_post1.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[2]._y:=1] + 1259119 b.fifo_post1.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[0]._y:=1] + 1259162 b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[5].y:=0] + 1259270 b.fifo_post1.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[5]._y:=1] + 1260374 b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[0]:=0] + 1262425 b.fifo_post1.fifo_element[3].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[3]._out_a_BX_t[0]:=0] + 1262429 b.fifo_post1.fifo_element[3].t_buf_func[3].y : 0 [by b.fifo_post1.fifo_element[3].t_buf_func[3]._y:=1] + 1264064 b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[3].y:=0] + 1264083 b.fifo_post1.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[3]._y:=1] + 1269511 b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[2].y:=0] + 1269574 b.fifo_post1.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[2]._y:=1] + 1269587 b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[2]:=0] + 1271552 b.fifo_post1.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[1]._y:=1] + 1297626 b.fifo_post1.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y:=1] + 1300397 b.fifo_post1.fifo_element[4]._en : 0 [by b.fifo_post1.fifo_element[4].in.a:=1] + 1300591 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._en:=0] + 1303051 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._en:=0] + 1311265 b.fifo_post1.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=1] + 1315747 b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_post1.fifo_element[3].t_buf_func[6].y:=0] + 1316995 b.fifo_post1.fifo_element[4].vc.ct.tmp[7] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C2Els[0]._y:=1] + 1321746 b.fifo_post1.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_post1.fifo_element[4].vc.OR2_tf[6]._y:=1] + 1321749 b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.in[6]:=0] + 1321754 b.fifo_post1.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[0]._y:=1] + 1321756 b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y : 1 [by b.fifo_post1.fifo_element[4].vc.ct.tmp[9]:=0] + 1323812 b.fifo_post1.fifo_element[4]._in_v : 0 [by b.fifo_post1.fifo_element[4].vc.ct.C3Els[1]._y:=1] + 1323922 b.fifo_post1.fifo_element[4].in_v_buf._y : 1 [by b.fifo_post1.fifo_element[4]._in_v:=0] + 1337935 b.fifo_post1.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=1] + 1347892 b.fifo_post1.fifo_element[4].in.v : 0 [by b.fifo_post1.fifo_element[4].in_v_buf._y:=1] + 1349029 b.fifo_post1.fifo_element[3].inack_ctl._y : 1 [by b.fifo_post1.fifo_element[4].in.v:=0] + 1349034 b.fifo_post1.fifo_element[3].in.a : 0 [by b.fifo_post1.fifo_element[3].inack_ctl._y:=1] + 1365159 b.fifo_post1.fifo_element[3]._en : 1 [by b.fifo_post1.fifo_element[3].in.a:=0] + 1365206 b.fifo_post1.fifo_element[3].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._en:=1] + 1373576 b.fifo_post1.fifo_element[3].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._en:=1] + 1373640 b.fifo_post1.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[3].en_buf_f.buf2._y:=0] + 1374147 b.fifo_post1.fifo_element[2]._out_a_B : 1 [by b.fifo_post1.fifo_element[3].in.a:=0] + 1374148 b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._out_a_B:=1] + 1374187 b.fifo_post1.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[2].out_a_B_buf_t.buf2._y:=0] + 1374218 b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[2]._out_a_B:=1] + 1374236 b.fifo_post1.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[2].out_a_B_buf_f.buf2._y:=0] + 1422379 b.fifo_post1.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[3].en_buf_t.buf2._y:=0] + 1422379 b.in.d.d[0].t : 0 + 1422379 b.in.d.d[7].t : 0 + 1422379 b.in.d.d[2].t : 0 + 1422379 b.in.d.d[6].t : 0 + 1422379 b.in.d.d[5].t : 0 + 1422379 b.in.d.d[1].t : 0 + 1422379 b.in.d.d[4].t : 0 + 1422379 b.in.d.d[3].t : 0 + 1422380 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].t:=0] + 1422380 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].t:=0] + 1422381 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] + 1422382 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].t:=0] + 1422388 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].t:=0] + 1422413 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 1 [by b.in.d.d[7].t:=0] + 1422417 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=1] + 1422430 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].t:=0] + 1422473 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] + 1424595 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].t:=0] + 1425423 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].t:=0] + 1426027 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] + 1427153 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] + 1430932 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] + 1440917 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] + 1440946 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[4]:=0] + 1440947 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] + 1441759 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[6]:=0] + 1441826 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=1] + 1442003 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[11]:=0] + 1442008 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=1] + 1444016 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] + 1444017 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[1]:=0] + 1444018 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] + 1447488 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=0] + 1447748 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] + 1502433 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=0] + 1515402 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] + 1516941 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[12]:=0] + 1516967 b.fifo_pre.fifo_element[0]._in_v : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=1] + 1517017 b.fifo_pre.fifo_element[0].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[0]._in_v:=0] + 1517023 b.in.v : 0 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=1] + 1577043 b.fifo_pre.fifo_element[0].inack_ctl._y : 1 [by b.in.v:=0] + 1588247 b.in.a : 0 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=1] + 1588250 b.fifo_pre.fifo_element[0]._en : 1 [by b.in.a:=0] + 1588388 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._en:=1] + 1588565 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._en:=1] + 1589680 b.fifo_pre.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=0] + 1638132 b.fifo_pre.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=0] First Cond Checked - 1583013 b.out1.a : 1 - 1614428 b.fifo_post1.fifo_element[4]._out_a_B : 0 [by b.out1.a:=1] - 1614433 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_B:=0] - 1614656 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_B:=0] - 1614928 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=1] - 1641156 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=1] - 1641157 b.fifo_post1.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1641159 b.fifo_post1.fifo_element[4].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1641160 b.fifo_post1.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1641161 b.out1.d.d[2].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[2]._y:=1] - 1641210 b.out1.d.d[5].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[5]._y:=1] - 1641384 b.fifo_post1.fifo_element[4].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1642226 b.fifo_post1.fifo_element[4].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1642803 b.out1.d.d[1].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[1]._y:=1] - 1646449 b.fifo_post1.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1649405 b.out1.d.d[4].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[4]._y:=1] - 1649698 b.fifo_post1.fifo_element[4].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] - 1649699 b.out1.d.d[3].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[3]._y:=1] - 1655060 b.out1.d.d[0].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[0]._y:=1] - 1657581 b.out1.d.d[6].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[6]._y:=1] + 1638132 b.out1.a : 1 + 1669547 b.fifo_post1.fifo_element[4]._out_a_B : 0 [by b.out1.a:=1] + 1669552 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_B:=0] + 1669775 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_B:=0] + 1670047 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=1] + 1696275 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=1] + 1696276 b.fifo_post1.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1696278 b.fifo_post1.fifo_element[4].t_buf_func[0]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1696279 b.fifo_post1.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1696280 b.out1.d.d[2].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[2]._y:=1] + 1696329 b.out1.d.d[5].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[5]._y:=1] + 1696503 b.fifo_post1.fifo_element[4].t_buf_func[1]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1697345 b.fifo_post1.fifo_element[4].t_buf_func[4]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1697922 b.out1.d.d[1].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[1]._y:=1] + 1701568 b.fifo_post1.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1704524 b.out1.d.d[4].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[4]._y:=1] + 1704817 b.fifo_post1.fifo_element[4].t_buf_func[3]._y : 1 [by b.fifo_post1.fifo_element[4]._out_a_BX_t[0]:=0] + 1704818 b.out1.d.d[3].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[3]._y:=1] + 1710179 b.out1.d.d[0].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[0]._y:=1] + 1712700 b.out1.d.d[6].t : 0 [by b.fifo_post1.fifo_element[4].t_buf_func[6]._y:=1] System reset completed Output neutral checked - 1657581 b.out1.a : 0 - 1657581 b.out1.v : 0 - 1657583 b.fifo_post1.fifo_element[4].inack_ctl._y : 1 [by b.out1.v:=0] - 1657642 b.fifo_post1.fifo_element[4]._out_a_B : 1 [by b.out1.a:=0] - 1657651 b.fifo_post1.fifo_element[4].in.a : 0 [by b.fifo_post1.fifo_element[4].inack_ctl._y:=1] - 1657653 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] - 1657661 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=0] - 1657916 b.fifo_post1.fifo_element[3]._out_a_B : 1 [by b.fifo_post1.fifo_element[4].in.a:=0] - 1657950 b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._out_a_B:=1] - 1661898 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] - 1662148 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=0] - 1666301 b.fifo_post1.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y:=0] - 1669658 b.fifo_post1.fifo_element[4]._en : 1 [by b.fifo_post1.fifo_element[4].in.a:=0] - 1669835 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] - 1669892 b.fifo_post1.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=0] - 1687681 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] - 1687700 b.fifo_post1.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=0] - 1709899 b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._out_a_B:=1] - 1709918 b.fifo_post1.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y:=0] - 1709918 b.in.d.d[0].f : 1 - 1709918 b.in.d.d[7].f : 1 - 1709918 b.in.d.d[2].t : 1 - 1709918 b.in.d.d[6].t : 1 - 1709918 b.in.d.d[5].t : 1 - 1709918 b.in.d.d[1].f : 1 - 1709918 b.in.d.d[4].f : 1 - 1709918 b.in.d.d[3].f : 1 - 1709919 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 0 [by b.in.d.d[2].t:=1] - 1709919 b.fifo_pre.fifo_element[0].f_buf_func[3]._y : 0 [by b.in.d.d[3].f:=1] - 1709923 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.in.d.d[5].t:=1] - 1709930 b.fifo_pre.fifo_element[0].f_buf_func[7]._y : 0 [by b.in.d.d[7].f:=1] - 1709931 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.in.d.d[6].t:=1] - 1709932 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=0] - 1709942 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.in.d.d[2].t:=1] - 1709959 b.fifo_pre.fifo_element[0].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[7]._y:=0] - 1709961 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.in.d.d[3].f:=1] - 1709962 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=1] - 1709962 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=0] - 1709969 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=0] - 1709989 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=0] - 1709994 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=1] - 1709995 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=0] - 1710122 b.fifo_pre.fifo_element[0].f_buf_func[0]._y : 0 [by b.in.d.d[0].f:=1] - 1710153 b.fifo_pre.fifo_element[1].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=1] - 1710213 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 0 [by b.in.d.d[7].f:=1] - 1710249 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.in.d.d[1].f:=1] - 1710593 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=0] - 1710866 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=0] - 1710915 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.in.d.d[4].f:=1] - 1711152 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=0] - 1711982 b.fifo_pre.fifo_element[0].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[3]._y:=0] - 1711983 b.fifo_pre.fifo_element[1].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=1] - 1711989 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=1] - 1712019 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=0] - 1712762 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 0 [by b.in.d.d[5].t:=1] - 1713453 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=0] - 1713455 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] - 1713456 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=0] - 1713457 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] - 1713458 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] - 1713516 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=0] - 1713527 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[2]:=1] - 1713883 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=0] - 1714269 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] - 1714465 b.fifo_pre.fifo_element[1].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[3]._y:=0] - 1715240 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=1] - 1715298 b.fifo_pre.fifo_element[0].f_buf_func[4]._y : 0 [by b.in.d.d[4].f:=1] - 1715409 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=0] - 1716319 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=0] - 1716542 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[5]:=1] - 1717142 b.fifo_pre.fifo_element[0].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[0]._y:=0] - 1717146 b.fifo_pre.fifo_element[1].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=1] - 1717183 b.fifo_pre.fifo_element[0].f_buf_func[1]._y : 0 [by b.in.d.d[1].f:=1] - 1717362 b.fifo_pre.fifo_element[1].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[0]._y:=0] - 1717364 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=1] - 1717401 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=0] - 1717826 b.fifo_pre.fifo_element[0].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[1]._y:=0] - 1717836 b.fifo_pre.fifo_element[2].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=1] - 1717837 b.fifo_pre.fifo_element[2].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[0]._y:=0] - 1718067 b.fifo_pre.fifo_element[1].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[7]._y:=0] - 1718068 b.fifo_pre.fifo_element[2].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=1] - 1718070 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=1] - 1718072 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=0] - 1718073 b.fifo_pre.fifo_element[2].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[7]._y:=0] - 1718134 b.fifo_pre.fifo_element[3].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=1] - 1718833 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.in.d.d[0].f:=1] - 1718971 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=0] - 1719258 b.fifo_pre.fifo_element[1].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=1] - 1719361 b.fifo_pre.fifo_element[1].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[1]._y:=0] - 1719362 b.fifo_pre.fifo_element[2].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=1] - 1719393 b.fifo_pre.fifo_element[3].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[7]._y:=0] - 1719418 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=1] - 1719432 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=0] - 1719433 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[8]:=1] - 1719479 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=0] - 1719760 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=0] - 1719761 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] - 1719822 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] - 1719833 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=1] - 1719834 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=0] - 1719838 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=0] - 1719844 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=0] - 1719847 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] - 1719933 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] - 1719949 b.demux.demux.out1_t_buf_func[2].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=0] - 1720026 b.demux.demux.vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_t_buf_func[2].n1:=1] - 1720032 b.demux.demux.vc.ct.in[2] : 1 [by b.demux.demux.vc.OR2_tf[2]._y:=0] - 1720561 b.fifo_pre.fifo_element[4].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=1] - 1720714 b.fifo_pre.fifo_element[2].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[1]._y:=0] - 1720715 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=1] - 1720720 b.fifo_pre.fifo_element[3].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=1] - 1720797 b.fifo_pre.fifo_element[4].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[7]._y:=0] - 1722663 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=0] - 1725842 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 0 [by b.in.d.d[6].t:=1] - 1726842 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=1] - 1726849 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=0] - 1727461 b.fifo_pre.fifo_element[3].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=1] - 1728124 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=0] - 1734533 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=1] - 1735038 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=0] - 1735054 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=0] - 1735298 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] - 1735371 b.fifo_pre.fifo_element[3].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[1]._y:=0] - 1736123 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=0] - 1736363 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=0] - 1736756 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=1] - 1737205 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] - 1737834 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=1] - 1738420 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[7]:=1] - 1738432 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=0] - 1739165 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=1] - 1739535 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=0] - 1739554 b.fifo_pre.fifo_element[4].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=1] - 1739555 b.demux.demux.out1_f_buf_func[1].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[1]._y:=0] - 1739574 b.demux.demux.vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_f_buf_func[1].n1:=1] - 1740626 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=1] - 1743771 b.fifo_pre.fifo_element[0].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[4]._y:=0] - 1744882 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=0] - 1744938 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[2]:=1] - 1744975 b.fifo_pre.fifo_element[1].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=1] - 1745056 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=0] - 1745888 b.demux.demux.vc.ct.in[1] : 1 [by b.demux.demux.vc.OR2_tf[1]._y:=0] - 1746529 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=0] - 1746530 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] - 1746547 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=0] - 1746561 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] - 1746922 b.fifo_pre.fifo_element[1].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[4]._y:=0] - 1746924 b.fifo_pre.fifo_element[2].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=1] - 1746940 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=1] - 1746948 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=0] - 1747078 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=0] - 1747598 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=1] - 1747600 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=0] - 1747605 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[4]:=1] - 1747637 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=0] - 1747928 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[10]:=1] - 1747964 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=0] - 1748336 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=0] - 1748337 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] - 1748422 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=0] - 1748424 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] - 1748475 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] - 1749084 b.fifo_pre.fifo_element[2].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=1] - 1749087 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] - 1749099 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=0] - 1749230 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] - 1749263 b.demux.demux.out1_t_buf_func[5].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=0] - 1749284 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=1] - 1749297 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=0] - 1749371 b.fifo_pre.fifo_element[2].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[3]._y:=0] - 1749372 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=1] - 1749376 b.fifo_pre.fifo_element[3].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=1] - 1749378 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=0] - 1749991 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=0] - 1751386 b.demux.demux.vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] - 1751391 b.demux.demux.vc.ct.in[5] : 1 [by b.demux.demux.vc.OR2_tf[5]._y:=0] - 1751553 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=0] - 1752043 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] - 1752044 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=0] - 1753782 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=1] - 1754930 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=0] - 1754931 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=1] - 1754968 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=0] - 1755477 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=0] - 1756099 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] - 1756710 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=0] - 1756721 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[6]:=1] - 1756722 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=0] - 1756782 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] - 1757494 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=0] - 1757719 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[0]:=1] - 1757924 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=0] - 1757927 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] - 1759576 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=0] - 1760925 b.fifo_pre.fifo_element[3].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[3]._y:=0] - 1760932 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=1] - 1761688 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=0] - 1763975 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=1] - 1764057 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=0] - 1764096 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=1] - 1764184 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=0] - 1764431 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] - 1764433 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=0] - 1764450 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[6]:=1] - 1764514 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=0] - 1764702 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=0] - 1775405 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] - 1777103 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[11]:=1] - 1777139 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=0] - 1777327 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[13]:=1] - 1778911 b.fifo_pre.fifo_element[3].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[0]._y:=0] - 1778964 b.fifo_pre.fifo_element[0]._in_v : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=0] - 1778965 b.fifo_pre.fifo_element[0].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[0]._in_v:=1] - 1779204 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=1] - 1779338 b.in.v : 1 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=0] - 1779447 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=0] - 1779448 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[0]:=1] - 1779479 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=0] - 1780380 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[8]:=1] - 1780381 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=0] - 1783978 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=0] - 1784486 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=1] - 1784487 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=0] - 1784488 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[8]:=1] - 1785206 b.fifo_pre.fifo_element[4].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=1] - 1787818 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=0] - 1787824 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[12]:=1] - 1793420 b.fifo_pre.fifo_element[4].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=1] - 1793803 b.fifo_pre.fifo_element[2].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[4]._y:=0] - 1793808 b.fifo_pre.fifo_element[3].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=1] - 1794334 b.demux.demux.c_buf_f.in : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[0]._y:=0] - 1794335 b.demux.demux.c_buf_f.buf2._y : 0 [by b.demux.demux.c_buf_f.in:=1] - 1794335 b.demux.demux.vc.OR2_tf[0]._y : 0 [by b.demux.demux.c_buf_f.in:=1] - 1794393 b.fifo_pre.fifo_element[3].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[4]._y:=0] - 1794625 b.fifo_pre.fifo_element[4].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=1] - 1795549 b.demux.demux._c_f_buf[0] : 1 [by b.demux.demux.c_buf_f.buf2._y:=0] - 1795559 b.demux.demux.out2_t_buf_func[5]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] - 1795724 b.demux.demux.out2_t_buf_func[5].y : 1 [by b.demux.demux.out2_t_buf_func[5]._y:=0] - 1795727 b.fifo_post2.fifo_element[0].t_buf_func[5]._y : 0 [by b.demux.demux.out2_t_buf_func[5].y:=1] - 1795799 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] - 1795802 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=0] - 1795942 b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.demux.demux.out2_t_buf_func[5].y:=1] - 1796546 b.demux.demux.c_f_c_t_or._y : 0 [by b.demux.demux.c_buf_f.in:=1] - 1797097 b.demux.demux._c_v : 1 [by b.demux.demux.c_f_c_t_or._y:=0] - 1797207 b.demux.demux.out2_f_buf_func[0]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] - 1797270 b.demux.demux.out2_f_buf_func[0].y : 1 [by b.demux.demux.out2_f_buf_func[0]._y:=0] - 1797399 b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.demux.demux.out2_f_buf_func[0].y:=1] - 1797530 b.fifo_post2.fifo_element[0].f_buf_func[0]._y : 0 [by b.demux.demux.out2_f_buf_func[0].y:=1] - 1797738 b.fifo_post2.fifo_element[0].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[0]._y:=0] - 1797744 b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=1] - 1797749 b.fifo_post2.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y:=0] - 1797842 b.fifo_post2.fifo_element[1].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=1] - 1798428 b.fifo_post2.fifo_element[1].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[0]._y:=0] - 1798443 b.fifo_post2.fifo_element[2].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=1] - 1798471 b.fifo_post2.fifo_element[2].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[0]._y:=0] - 1798472 b.fifo_post2.fifo_element[3].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=1] - 1798476 b.fifo_post2.fifo_element[3].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[0]._y:=0] - 1798477 b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=1] - 1798532 b.fifo_post2.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y:=0] - 1798640 b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=1] - 1798698 b.demux.demux.out2_f_buf_func[1]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] - 1798709 b.demux.demux.out2_f_buf_func[1].y : 1 [by b.demux.demux.out2_f_buf_func[1]._y:=0] - 1798728 b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.demux.demux.out2_f_buf_func[1].y:=1] - 1798729 b.fifo_post2.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y:=0] - 1798731 b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[1]:=1] - 1798740 b.fifo_post2.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y:=0] - 1798863 b.fifo_post2.fifo_element[4].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=1] - 1799325 b.fifo_pre.fifo_element[1]._in_v : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=0] - 1799443 b.fifo_pre.fifo_element[1].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[1]._in_v:=1] - 1799603 b.demux.demux.out2_t_buf_func[2]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] - 1799613 b.demux.demux.out2_t_buf_func[2].y : 1 [by b.demux.demux.out2_t_buf_func[2]._y:=0] - 1799618 b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.demux.demux.out2_t_buf_func[2].y:=1] - 1799625 b.fifo_post2.fifo_element[0].t_buf_func[2]._y : 0 [by b.demux.demux.out2_t_buf_func[2].y:=1] - 1800062 b.fifo_post2.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y:=0] - 1800142 b.fifo_post2.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y:=0] - 1800260 b.out2.d.d[0].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[0]._y:=0] - 1800488 b.fifo_post2.fifo_element[0].f_buf_func[1]._y : 0 [by b.demux.demux.out2_f_buf_func[1].y:=1] - 1800820 b.fifo_post2.fifo_element[0].f_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[1]._y:=0] - 1800829 b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[1].y:=1] - 1800858 b.fifo_post2.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y:=0] - 1800867 b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[1]:=1] - 1800873 b.fifo_post2.fifo_element[1].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y:=0] - 1800926 b.fifo_post2.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[2]._y:=0] - 1800946 b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[2].y:=1] - 1801031 b.fifo_post2.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[2].y:=1] - 1801038 b.fifo_post2.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[2]._y:=0] - 1801042 b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[2].y:=1] - 1801043 b.fifo_post2.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y:=0] - 1801523 b.fifo_post2.fifo_element[1].f_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[1].y:=1] - 1801537 b.fifo_post2.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y:=0] - 1802401 b.fifo_post2.fifo_element[1].f_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[1]._y:=0] - 1802442 b.fifo_post2.fifo_element[2].f_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[1].y:=1] - 1802443 b.fifo_post2.fifo_element[2].f_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[1]._y:=0] - 1802583 b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[1].y:=1] - 1803446 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[5]:=1] - 1803447 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=0] - 1803584 b.fifo_post2.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y:=0] - 1803816 b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[1]:=1] - 1804551 b.demux.demux.out1_t_buf_func[6].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=0] - 1804784 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=1] - 1804831 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=0] - 1804854 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=1] - 1805680 b.fifo_post2.fifo_element[3].f_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[1].y:=1] - 1805682 b.demux.demux.out2_t_buf_func[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].n1:=1] - 1805686 b.demux.demux.out2_t_buf_func[6].y : 1 [by b.demux.demux.out2_t_buf_func[6]._y:=0] - 1805708 b.fifo_post2.fifo_element[0].t_buf_func[6]._y : 0 [by b.demux.demux.out2_t_buf_func[6].y:=1] - 1805731 b.fifo_post2.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[6]._y:=0] - 1805732 b.fifo_post2.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[6].y:=1] - 1805734 b.fifo_post2.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[6]._y:=0] - 1805735 b.fifo_post2.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[6].y:=1] - 1805740 b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[6].y:=1] - 1805741 b.fifo_post2.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y:=0] - 1805745 b.fifo_post2.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[6]._y:=0] - 1805764 b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[6].y:=1] - 1805801 b.fifo_post2.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[2].y:=1] - 1806141 b.demux.demux.vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_t_buf_func[6].n1:=1] - 1806145 b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[6].y:=1] - 1806153 b.fifo_post2.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y:=0] - 1806276 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=1] - 1806362 b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.demux.demux.out2_t_buf_func[6].y:=1] - 1807413 b.demux.demux.vc.ct.in[6] : 1 [by b.demux.demux.vc.OR2_tf[6]._y:=0] - 1807450 b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[1].y:=1] - 1807681 b.fifo_post2.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y:=0] - 1807899 b.demux.demux.out1_f_buf_func[4].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[4]._y:=0] - 1807900 b.demux.demux.out2_f_buf_func[4]._y : 0 [by b.demux.demux.out1_f_buf_func[4].n1:=1] - 1807903 b.demux.demux.out2_f_buf_func[4].y : 1 [by b.demux.demux.out2_f_buf_func[4]._y:=0] - 1807904 b.fifo_post2.fifo_element[0].f_buf_func[4]._y : 0 [by b.demux.demux.out2_f_buf_func[4].y:=1] - 1807906 b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.demux.demux.out2_f_buf_func[4].y:=1] - 1807914 b.fifo_post2.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y:=0] - 1808018 b.demux.demux.vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_f_buf_func[4].n1:=1] - 1808021 b.demux.demux.vc.ct.in[4] : 1 [by b.demux.demux.vc.OR2_tf[4]._y:=0] - 1808022 b.demux.demux.vc.ct.C3Els[0]._y : 0 [by b.demux.demux.vc.ct.in[4]:=1] - 1808059 b.demux.demux.vc.ct.tmp[9] : 1 [by b.demux.demux.vc.ct.C3Els[0]._y:=0] - 1808108 b.fifo_post2.fifo_element[0].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y:=0] - 1808420 b.fifo_post2.fifo_element[0].f_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[4]._y:=0] - 1808647 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[8]:=1] - 1808711 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=0] - 1809099 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=0] - 1809173 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[4]:=1] - 1809233 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=0] - 1809317 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[10]:=1] - 1810301 b.fifo_pre.fifo_element[1].in.v : 1 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=0] - 1810310 b.fifo_pre.fifo_element[0].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] - 1810368 b.demux.demux.vc.ct.in[0] : 1 [by b.demux.demux.vc.OR2_tf[0]._y:=0] - 1810373 b.demux.demux.vc.ct.C2Els[0]._y : 0 [by b.demux.demux.vc.ct.in[0]:=1] - 1810518 b.in.a : 1 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=0] - 1810902 b.fifo_pre.fifo_element[0]._en : 0 [by b.in.a:=1] - 1810933 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] - 1810937 b.fifo_pre.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=1] - 1811693 b.fifo_post2.fifo_element[1].f_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[4].y:=1] - 1811878 b.fifo_post2.fifo_element[1].f_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[4]._y:=0] - 1811893 b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[4].y:=1] - 1811895 b.fifo_post2.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y:=0] - 1812153 b.fifo_post2.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y:=0] - 1813394 b.fifo_post2.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y:=0] - 1814308 b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[6]:=1] - 1814309 b.fifo_post2.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y:=0] - 1815607 b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=1] - 1816238 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] - 1816824 b.fifo_pre.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=1] - 1817919 b.fifo_post2.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y:=0] - 1818642 b.demux.demux.vc.ct.tmp[7] : 1 [by b.demux.demux.vc.ct.C2Els[0]._y:=0] - 1819449 b.fifo_post2.fifo_element[3].f_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[1]._y:=0] - 1819472 b.fifo_post2.fifo_element[4].f_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[1].y:=1] - 1820007 b.out2.d.d[1].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[1]._y:=0] - 1822145 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=1] - 1822306 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=0] - 1822307 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[4]:=1] - 1823258 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=0] - 1824732 b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[4].y:=1] - 1825484 b.fifo_post2.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y:=0] - 1826623 b.fifo_pre.fifo_element[2]._in_v : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=0] - 1826628 b.fifo_pre.fifo_element[2].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[2]._in_v:=1] - 1827135 b.demux.demux.out1_f_buf_func[3].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[3]._y:=0] - 1827160 b.demux.demux.out2_f_buf_func[3]._y : 0 [by b.demux.demux.out1_f_buf_func[3].n1:=1] - 1827167 b.demux.demux.vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_f_buf_func[3].n1:=1] - 1828407 b.fifo_post2.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[5]._y:=0] - 1828811 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=0] - 1829111 b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[1].y:=1] - 1829505 b.fifo_post2.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y:=0] - 1829582 b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[1]:=1] - 1829620 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[13]:=1] - 1829622 b.fifo_pre.fifo_element[4]._in_v : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=0] - 1829750 b.fifo_pre.fifo_element[4].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[4]._in_v:=1] - 1830235 b.fifo_post2.fifo_element[4].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y:=0] - 1830757 b.fifo_post2.fifo_element[3].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y:=0] - 1830930 b.fifo_post2.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=1] - 1830931 b.fifo_post2.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[5]._y:=0] - 1831031 b.demux.demux.vc.ct.in[3] : 1 [by b.demux.demux.vc.OR2_tf[3]._y:=0] - 1831327 b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=1] - 1834037 b.demux.demux.out2_f_buf_func[3].y : 1 [by b.demux.demux.out2_f_buf_func[3]._y:=0] - 1834229 b.fifo_post2.fifo_element[0].f_buf_func[3]._y : 0 [by b.demux.demux.out2_f_buf_func[3].y:=1] - 1834761 b.fifo_post2.fifo_element[0].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[3]._y:=0] - 1835025 b.fifo_post2.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[2]._y:=0] - 1835071 b.fifo_post2.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[2].y:=1] - 1835153 b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[2].y:=1] - 1835559 b.fifo_post2.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[2]._y:=0] - 1835575 b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[2].y:=1] - 1835632 b.fifo_post2.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y:=0] - 1837072 b.fifo_post2.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[2].y:=1] - 1837079 b.out2.d.d[2].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[2]._y:=0] - 1838086 b.fifo_pre.fifo_element[4].in.v : 1 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=0] - 1838503 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[6]:=1] - 1838957 b.fifo_pre.fifo_element[2].in.v : 1 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=0] - 1839302 b.fifo_post2.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y:=0] - 1839662 b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=1] - 1839822 b.fifo_post2.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y:=0] - 1840001 b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[5]:=1] - 1840696 b.fifo_post2.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y:=0] - 1841250 b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.demux.demux.out2_f_buf_func[3].y:=1] - 1849782 b.fifo_post2.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=1] - 1851010 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=0] - 1851177 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[11]:=1] - 1851294 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=0] - 1851412 b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[3]:=1] - 1853992 b.fifo_pre.fifo_element[1].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[2].in.v:=1] - 1854226 b.fifo_pre.fifo_element[1].in.a : 1 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=0] - 1855554 b.fifo_post2.fifo_element[1].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=1] - 1855740 b.fifo_post2.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y:=0] - 1855766 b.fifo_post2.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y:=0] - 1855785 b.fifo_post2.fifo_element[1].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[3]._y:=0] - 1855933 b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=1] - 1855934 b.fifo_post2.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y:=0] - 1855946 b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[3]:=1] - 1855996 b.fifo_pre.fifo_element[1]._en : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] - 1856023 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] - 1856028 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] - 1856100 b.fifo_pre.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=1] - 1856753 b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=1] - 1856761 b.fifo_post2.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y:=0] - 1856762 b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[5]:=1] - 1856898 b.fifo_post2.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y:=0] - 1857188 b.fifo_pre.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=1] - 1858046 b.fifo_post2.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y:=0] - 1858758 b.fifo_post2.fifo_element[2].f_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[4].y:=1] - 1858768 b.fifo_post2.fifo_element[2].f_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[4]._y:=0] - 1858773 b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[0]:=1] - 1858789 b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[4].y:=1] - 1858790 b.fifo_post2.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y:=0] - 1861221 b.fifo_post2.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[6].y:=1] - 1861283 b.fifo_post2.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[5]._y:=0] - 1861349 b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=1] - 1861350 b.fifo_post2.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y:=0] - 1861362 b.fifo_pre.fifo_element[0]._out_a_B : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] - 1861575 b.fifo_post2.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=1] - 1861576 b.fifo_post2.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[5]._y:=0] - 1861710 b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=1] - 1861773 b.fifo_post2.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y:=0] - 1862102 b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[5]:=1] - 1862103 b.fifo_post2.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y:=0] - 1863193 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] - 1864525 b.fifo_post2.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y:=0] - 1865413 b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.tmp[8]:=1] - 1865913 b.fifo_post2.fifo_element[2].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y:=0] - 1866141 b.demux.demux.vc.ct.C2Els[1]._y : 0 [by b.demux.demux.vc.ct.in[3]:=1] - 1866250 b.demux.demux.vc.ct.tmp[8] : 1 [by b.demux.demux.vc.ct.C2Els[1]._y:=0] - 1866261 b.demux.demux.vc.ct.C3Els[1]._y : 0 [by b.demux.demux.vc.ct.tmp[8]:=1] - 1866304 b.demux.demux._in_v : 1 [by b.demux.demux.vc.ct.C3Els[1]._y:=0] - 1866366 b.fifo_post2.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=1] - 1866633 b.demux.demux.c_el._y : 0 [by b.demux.demux._in_v:=1] - 1866667 b.demux.demux._in_c_v_ : 1 [by b.demux.demux.c_el._y:=0] - 1866711 b.out2.d.d[5].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[5]._y:=0] - 1868174 b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[3]:=1] - 1868908 b.fifo_post2.fifo_element[1]._in_v : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y:=0] - 1868909 b.fifo_post2.fifo_element[1].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[1]._in_v:=1] - 1868910 b.fifo_post2.fifo_element[1].in.v : 1 [by b.fifo_post2.fifo_element[1].in_v_buf._y:=0] - 1869617 b.fifo_post2.fifo_element[3].f_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[4].y:=1] - 1869752 b.fifo_post2.fifo_element[3].f_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[4]._y:=0] - 1869759 b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[4].y:=1] - 1869760 b.fifo_post2.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y:=0] - 1869880 b.fifo_post2.fifo_element[4].f_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[4].y:=1] - 1872025 b.fifo_post2.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y:=0] - 1874607 b.fifo_post2.fifo_element[2].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=1] - 1874705 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] - 1874714 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=1] - 1874716 b.fifo_pre.fifo_element[0].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] - 1874754 b.fifo_pre.fifo_element[0].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] - 1874764 b.fifo_pre.fifo_element[0].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] - 1874766 b.fifo_pre.fifo_element[0].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1]._y:=1] - 1875117 b.fifo_pre.fifo_element[0].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] - 1875240 b.fifo_pre.fifo_element[0].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0]._y:=1] - 1875338 b.fifo_post2.fifo_element[2].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[3]._y:=0] - 1875339 b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=1] - 1875354 b.fifo_post2.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y:=0] - 1875357 b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[3]:=1] - 1875358 b.fifo_post2.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y:=0] - 1875386 b.demux.demux.in_v_buf._y : 0 [by b.demux.demux._in_v:=1] - 1877464 b.fifo_pre.fifo_element[0].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7]._y:=1] - 1878276 b.out2.d.d[4].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[4]._y:=0] - 1878739 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[13]:=1] - 1878750 b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.tmp[8]:=1] - 1878798 b.fifo_post2.fifo_element[3]._in_v : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y:=0] - 1879140 b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.tmp[8]:=1] - 1879181 b.fifo_post2.fifo_element[2]._in_v : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y:=0] - 1879786 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=1] - 1880206 b.fifo_post2.fifo_element[2].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[2]._in_v:=1] - 1880354 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 1880376 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=1] - 1880377 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=0] - 1881096 b.fifo_post2.fifo_element[2].in.v : 1 [by b.fifo_post2.fifo_element[2].in_v_buf._y:=0] - 1882088 b.fifo_post2.fifo_element[3].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[3]._in_v:=1] - 1882089 b.fifo_post2.fifo_element[3].in.v : 1 [by b.fifo_post2.fifo_element[3].in_v_buf._y:=0] - 1882097 b.fifo_post2.fifo_element[2].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[3].in.v:=1] - 1882578 b.fifo_post2.fifo_element[2].in.a : 1 [by b.fifo_post2.fifo_element[2].inack_ctl._y:=0] - 1882579 b.fifo_post2.fifo_element[1]._out_a_B : 0 [by b.fifo_post2.fifo_element[2].in.a:=1] - 1882580 b.fifo_post2.fifo_element[2]._en : 0 [by b.fifo_post2.fifo_element[2].in.a:=1] - 1882648 b.fifo_post2.fifo_element[2].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._en:=0] - 1882666 b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_B:=0] - 1882684 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 1882701 b.fifo_pre.fifo_element[0].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4]._y:=1] - 1882702 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=0] - 1883029 b.demux.in.v : 1 [by b.demux.demux.in_v_buf._y:=0] - 1883047 b.fifo_pre.fifo_element[4].inack_ctl._y : 0 [by b.demux.in.v:=1] - 1883584 b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_B:=0] - 1883618 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=0] - 1884228 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=0] - 1884229 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=1] - 1885515 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=1] - 1885717 b.fifo_post2.fifo_element[2].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._en:=0] - 1886588 b.fifo_post2.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[6]._y:=0] - 1886590 b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[6].y:=1] - 1886609 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=1] - 1886924 b.fifo_post2.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y:=0] - 1886995 b.fifo_pre.fifo_element[3]._in_v : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=0] - 1887831 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] - 1888312 b.fifo_pre.fifo_element[3].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[3]._in_v:=1] - 1888950 b.fifo_post2.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[6].y:=1] - 1889285 b.fifo_pre.fifo_element[3].in.v : 1 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=0] - 1889300 b.fifo_pre.fifo_element[3].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] - 1889321 b.fifo_pre.fifo_element[2].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] - 1889322 b.fifo_pre.fifo_element[2].in.a : 1 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=0] - 1889323 b.fifo_pre.fifo_element[2]._en : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] - 1889362 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] - 1889366 b.fifo_pre.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=1] - 1889555 b.out2.d.d[6].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[6]._y:=0] - 1889635 b.fifo_pre.fifo_element[3].in.a : 1 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=0] - 1891858 b.fifo_pre.fifo_element[0].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] - 1891859 b.fifo_pre.fifo_element[0].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3]._y:=1] - 1891860 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=0] - 1891869 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=1] - 1891870 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[3]:=0] - 1892521 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] - 1894166 b.fifo_pre.fifo_element[1]._out_a_B : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] - 1894197 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] - 1894403 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=1] - 1894404 b.fifo_pre.fifo_element[1].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] - 1894415 b.fifo_pre.fifo_element[1].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4]._y:=1] - 1894487 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] - 1895572 b.fifo_pre.fifo_element[1].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] - 1895646 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=1] - 1895647 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 1895650 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 1895657 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=1] - 1895695 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=0] - 1895702 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=1] - 1896105 b.fifo_post2.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y:=1] - 1896234 b.fifo_pre.fifo_element[1].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] - 1896242 b.fifo_pre.fifo_element[1].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3]._y:=1] - 1896246 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=0] - 1896290 b.fifo_pre.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=1] - 1896704 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=1] - 1896829 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=1] - 1897053 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] - 1897054 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=1] - 1897065 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=0] - 1897866 b.fifo_pre.fifo_element[1].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] - 1898157 b.fifo_pre.fifo_element[1].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7]._y:=1] - 1898200 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=0] - 1898651 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=0] - 1898801 b.fifo_post2.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[2].en_buf_f.buf2._y:=1] - 1898825 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=1] - 1900185 b.fifo_pre.fifo_element[4].in.a : 1 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=0] - 1900504 b.fifo_pre.fifo_element[3]._out_a_B : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] - 1900518 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] - 1900520 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=1] - 1900523 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] - 1900528 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=1] - 1900722 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=1] - 1901086 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=0] - 1901193 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=1] - 1902037 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[2]:=0] - 1903495 b.fifo_post2.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y:=1] - 1904563 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=1] - 1905304 b.fifo_post2.fifo_element[3].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=1] - 1905308 b.fifo_post2.fifo_element[3].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[3]._y:=0] - 1905322 b.fifo_post2.fifo_element[1].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[2].in.v:=1] - 1905408 b.fifo_post2.fifo_element[1].in.a : 1 [by b.fifo_post2.fifo_element[1].inack_ctl._y:=0] - 1905409 b.fifo_post2.fifo_element[1]._en : 0 [by b.fifo_post2.fifo_element[1].in.a:=1] - 1905415 b.fifo_post2.fifo_element[0]._out_a_B : 0 [by b.fifo_post2.fifo_element[1].in.a:=1] - 1905417 b.fifo_post2.fifo_element[1].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._en:=0] - 1905417 b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_B:=0] - 1905419 b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_B:=0] - 1905420 b.fifo_post2.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y:=1] - 1905480 b.fifo_post2.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[1].en_buf_t.buf2._y:=1] - 1906153 b.fifo_pre.fifo_element[4]._en : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] - 1906304 b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=1] - 1906305 b.fifo_post2.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y:=0] - 1906663 b.fifo_post2.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[2].en_buf_t.buf2._y:=1] - 1906981 b.fifo_post2.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_t[0]:=0] - 1906985 b.fifo_post2.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[2]._y:=1] - 1907006 b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[2].y:=0] - 1907194 b.fifo_post2.fifo_element[1].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._en:=0] - 1907201 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=0] - 1907206 b.fifo_pre.fifo_element[2]._out_a_B : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] - 1907224 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=1] - 1907227 b.fifo_post2.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[1].en_buf_f.buf2._y:=1] - 1907241 b.fifo_post2.fifo_element[1].f_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_f[0]:=0] - 1907337 b.fifo_post2.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y:=1] - 1907399 b.fifo_post2.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_t[0]:=0] - 1907410 b.fifo_post2.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5]._y:=1] - 1907423 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=0] - 1907424 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] - 1907425 b.fifo_pre.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=1] - 1907432 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=1] - 1907433 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[8]:=0] - 1907474 b.fifo_post2.fifo_element[1].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_f[0]:=0] - 1907602 b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=0] - 1907606 b.fifo_post2.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_t[0]:=0] - 1907803 b.fifo_post2.fifo_element[1].f_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_f[0]:=0] - 1907805 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=1] - 1907807 b.fifo_post2.fifo_element[1].f_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[4]._y:=1] - 1907829 b.fifo_post2.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[6]._y:=1] - 1907963 b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[4].y:=0] - 1907990 b.fifo_post2.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y:=1] - 1908025 b.fifo_post2.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y:=1] - 1908194 b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[6].y:=0] - 1908215 b.fifo_post2.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y:=1] - 1908256 b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[6]:=0] - 1908259 b.fifo_post2.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y:=1] - 1909027 b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[3]:=1] - 1909030 b.fifo_post2.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y:=0] - 1909443 b.fifo_post2.fifo_element[1].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0]._y:=1] - 1910912 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] - 1911533 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=1] - 1911562 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[7]:=0] - 1911563 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=1] - 1911608 b.fifo_post2.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y:=1] - 1912797 b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=0] - 1912928 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=1] - 1912937 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] - 1912963 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] - 1913190 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=1] - 1913191 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=0] - 1913424 b.fifo_post2.fifo_element[1].f_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[1]._y:=1] - 1913439 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=1] - 1913628 b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[1].y:=0] - 1914016 b.fifo_post2.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y:=1] - 1914062 b.fifo_post2.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y:=1] - 1914314 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] - 1914319 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=1] - 1914332 b.fifo_pre.fifo_element[2].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_f[0]:=0] - 1914333 b.fifo_pre.fifo_element[2].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_f[0]:=0] - 1914453 b.fifo_pre.fifo_element[2].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_f[0]:=0] - 1914474 b.fifo_pre.fifo_element[2].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_f[0]:=0] - 1914475 b.fifo_pre.fifo_element[2].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4]._y:=1] - 1914558 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=0] - 1914584 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=1] - 1915196 b.fifo_pre.fifo_element[2].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0]._y:=1] - 1915197 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=0] - 1915227 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=1] - 1915997 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=1] - 1916188 b.fifo_post2.fifo_element[1].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[1]._en_X_f[0]:=0] - 1916191 b.fifo_post2.fifo_element[1].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3]._y:=1] - 1916219 b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=0] - 1916228 b.fifo_post2.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y:=1] - 1916250 b.fifo_pre.fifo_element[2].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1]._y:=1] - 1916271 b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[3]:=0] - 1916272 b.fifo_post2.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y:=1] - 1916355 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=0] - 1916367 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=1] - 1916372 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=0] - 1916412 b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[6]:=1] - 1917218 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[5]:=0] - 1918116 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] - 1918130 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=1] - 1918491 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=1] - 1919028 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[1]:=0] - 1919282 b.fifo_pre.fifo_element[2].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_f[0]:=0] - 1919285 b.fifo_pre.fifo_element[2].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3]._y:=1] - 1921020 b.fifo_pre.fifo_element[2].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7]._y:=1] - 1921021 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=0] - 1921472 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=1] - 1921843 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=1] - 1922268 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=0] - 1924284 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=1] - 1924401 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=0] - 1924411 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=1] - 1924575 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=1] - 1924604 b.fifo_post2.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y:=0] - 1924705 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[4]:=0] - 1924706 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=1] - 1924902 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=1] - 1924903 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=0] - 1924914 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=1] - 1924944 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=0] - 1925146 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=1] - 1925147 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=0] - 1926875 b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.tmp[8]:=1] - 1926963 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=1] - 1927015 b.fifo_post2.fifo_element[0]._in_v : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y:=0] - 1927186 b.fifo_post2.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y:=0] - 1927187 b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.tmp[9]:=1] - 1928938 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=1] - 1929563 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] - 1929768 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=1] - 1930246 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[13]:=0] - 1933516 b.fifo_pre.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=1] - 1934494 b.fifo_post2.fifo_element[4].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=1] - 1934499 b.out2.d.d[3].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[3]._y:=0] - 1937722 b.fifo_pre.fifo_element[1].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] - 1938906 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=1] - 1940568 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=0] - 1944680 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=0] - 1944700 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=1] - 1945081 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[5]:=0] - 1946762 b.fifo_pre.fifo_element[3]._en : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] - 1947030 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] - 1947045 b.fifo_pre.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=1] - 1951492 b.fifo_pre.fifo_element[1]._in_v : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=1] - 1951518 b.fifo_pre.fifo_element[1].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0]._y:=1] - 1951521 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=0] - 1952780 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=1] - 1953659 b.fifo_pre.fifo_element[1].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[1]._in_v:=0] - 1953668 b.fifo_pre.fifo_element[1].in.v : 0 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=1] - 1956863 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[6]:=0] - 1957666 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=1] - 1960251 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=1] - 1960252 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[11]:=0] - 1961165 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] - 1961167 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=1] - 1961232 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=0] - 1962093 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=1] - 1964063 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=1] - 1967804 b.fifo_post2.fifo_element[4]._in_v : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y:=0] - 1967805 b.fifo_post2.fifo_element[4].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[4]._in_v:=1] - 1967807 b.fifo_post2.fifo_element[4].in.v : 1 [by b.fifo_post2.fifo_element[4].in_v_buf._y:=0] - 1967810 b.fifo_post2.fifo_element[3].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[4].in.v:=1] - 1967840 b.fifo_post2.fifo_element[3].in.a : 1 [by b.fifo_post2.fifo_element[3].inack_ctl._y:=0] - 1967985 b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[1]:=0] - 1968162 b.fifo_post2.fifo_element[2].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y:=1] - 1968169 b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.tmp[7]:=0] - 1968935 b.fifo_post2.fifo_element[2]._in_v : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y:=1] - 1969152 b.fifo_post2.fifo_element[3]._en : 0 [by b.fifo_post2.fifo_element[3].in.a:=1] - 1970056 b.fifo_post2.fifo_element[3].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._en:=0] - 1970062 b.fifo_post2.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[3].en_buf_t.buf2._y:=1] - 1974373 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] - 1974456 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=1] - 1974458 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=0] - 1974495 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=1] - 1976508 b.fifo_post2.fifo_element[2].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[2]._in_v:=0] - 1976996 b.fifo_post2.fifo_element[2].in.v : 0 [by b.fifo_post2.fifo_element[2].in_v_buf._y:=1] - 1985913 b.fifo_post2.fifo_element[2]._out_a_B : 0 [by b.fifo_post2.fifo_element[3].in.a:=1] - 1988384 b.fifo_post2.fifo_element[3].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._en:=0] - 1988878 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] - 1989122 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=1] - 1989138 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=0] - 1989153 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=1] - 1989665 b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_B:=0] - 1989839 b.fifo_post2.fifo_element[0].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[0]._in_v:=1] - 1990102 b.demux.out2.v : 1 [by b.fifo_post2.fifo_element[0].in_v_buf._y:=0] - 1990108 b.demux.demux.out_or._y : 0 [by b.demux.out2.v:=1] - 1990127 b.fifo_post2.fifo_element[0].inack_ctl._y : 0 [by b.demux.out2.v:=1] - 1991039 b.fifo_post2.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[3].en_buf_f.buf2._y:=1] - 1993042 b.demux.out2.a : 1 [by b.fifo_post2.fifo_element[0].inack_ctl._y:=0] - 1993068 b.fifo_post2.fifo_element[0]._en : 0 [by b.demux.out2.a:=1] - 1993072 b.fifo_post2.fifo_element[0].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._en:=0] - 1993075 b.fifo_post2.fifo_element[0].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._en:=0] - 1993139 b.fifo_post2.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[0].en_buf_f.buf2._y:=1] - 1993140 b.fifo_post2.fifo_element[0].f_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] - 1993143 b.fifo_post2.fifo_element[0].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] - 1993197 b.fifo_post2.fifo_element[0].f_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[1]._y:=1] - 1993198 b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[1].y:=0] - 1993246 b.fifo_post2.fifo_element[0].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] - 1993270 b.fifo_post2.fifo_element[0].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3]._y:=1] - 1993691 b.fifo_post2.fifo_element[0].f_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] - 1993692 b.fifo_post2.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[0].en_buf_t.buf2._y:=1] - 1993757 b.fifo_post2.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_t[0]:=0] - 1993814 b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=0] - 1994176 b.fifo_post2.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y:=1] - 1995210 b.fifo_post2.fifo_element[0].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0]._y:=1] - 1995344 b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=0] - 1997905 b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_B:=0] - 1999096 b.fifo_post2.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y:=1] - 1999097 b.fifo_post2.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] - 1999119 b.fifo_post2.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] - 1999153 b.fifo_post2.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] - 1999189 b.fifo_post2.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[2]._y:=1] - 1999191 b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[2].y:=0] - 1999230 b.fifo_post2.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y:=1] - 1999253 b.fifo_post2.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[6]._y:=1] - 1999269 b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[6].y:=0] - 1999403 b.fifo_post2.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y:=1] - 1999466 b.fifo_post2.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5]._y:=1] - 1999467 b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=0] - 1999468 b.fifo_post2.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y:=1] - 1999867 b.demux.demux._out2_a_B : 0 [by b.demux.out2.a:=1] - 1999869 b.demux.demux.out2_a_B_buf_f.buf2._y : 1 [by b.demux.demux._out2_a_B:=0] - 1999872 b.demux.demux.out2_a_B_buf_t.buf2._y : 1 [by b.demux.demux._out2_a_B:=0] - 1999913 b.fifo_post2.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y:=1] - 2000012 b.demux.demux._out2_a_BX_t[0] : 0 [by b.demux.demux.out2_a_B_buf_f.buf2._y:=1] - 2000119 b.demux.demux._out2_a_BX_f[0] : 0 [by b.demux.demux.out2_a_B_buf_t.buf2._y:=1] - 2000580 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=1] - 2000883 b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[0]:=0] - 2000891 b.fifo_post2.fifo_element[1].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y:=1] - 2001155 b.fifo_post2.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y:=1] - 2001158 b.fifo_post2.fifo_element[2].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] - 2001175 b.fifo_post2.fifo_element[2].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] - 2001310 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=0] - 2001374 b.fifo_pre.fifo_element[1].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1]._y:=1] - 2002064 b.fifo_post2.fifo_element[2].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0]._y:=1] - 2008264 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] - 2008267 b.fifo_pre.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=1] - 2008268 b.fifo_pre.fifo_element[3].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] - 2008268 b.fifo_pre.fifo_element[3].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] - 2008269 b.fifo_pre.fifo_element[3].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] - 2008272 b.fifo_pre.fifo_element[3].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7]._y:=1] - 2008273 b.fifo_pre.fifo_element[3].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3]._y:=1] - 2008323 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=0] - 2008340 b.fifo_pre.fifo_element[3].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] - 2008343 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=1] - 2008546 b.fifo_pre.fifo_element[3].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4]._y:=1] - 2011274 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=0] - 2011275 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=1] - 2013423 b.fifo_post2.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_t[0]:=0] - 2013818 b.fifo_post2.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[2]._y:=1] - 2013833 b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[2].y:=0] - 2014756 b.fifo_post2.fifo_element[2].f_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] - 2015131 b.fifo_post2.fifo_element[2].f_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[4]._y:=1] - 2016473 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=0] - 2017135 b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[4].y:=0] - 2018505 b.fifo_post2.fifo_element[0].f_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[4]._y:=1] - 2018506 b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[4].y:=0] - 2018508 b.fifo_post2.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y:=1] - 2018566 b.fifo_post2.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5]._y:=1] - 2018876 b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=0] - 2018897 b.fifo_post2.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y:=1] - 2018905 b.fifo_post2.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y:=1] - 2019875 b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=0] - 2020363 b.fifo_pre.fifo_element[3].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] - 2020414 b.fifo_pre.fifo_element[3].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1]._y:=1] - 2020679 b.fifo_post2.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y:=1] - 2020888 b.fifo_post2.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_t[0]:=0] - 2021347 b.fifo_post2.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[6]._y:=1] - 2023581 b.fifo_post2.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y:=1] - 2026568 b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[4]:=0] - 2026635 b.fifo_post2.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y:=1] - 2028139 b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[6].y:=0] - 2028189 b.fifo_post2.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y:=1] - 2028211 b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[6]:=0] - 2028714 b.fifo_post2.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y:=1] - 2030177 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=0] - 2030956 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=1] - 2030957 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[4]:=0] - 2033804 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=1] - 2033926 b.demux.demux._out_v : 1 [by b.demux.demux.out_or._y:=0] - 2034437 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=0] - 2034516 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=1] - 2035434 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[9]:=0] - 2035480 b.fifo_post2.fifo_element[2].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3]._y:=1] - 2035965 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=1] - 2035997 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[12]:=0] - 2036184 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[7]:=0] - 2036600 b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=0] - 2036605 b.fifo_post2.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y:=1] - 2036835 b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[3]:=0] - 2036967 b.fifo_post2.fifo_element[2].f_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] - 2037000 b.fifo_post2.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y:=1] - 2037005 b.fifo_post2.fifo_element[2].f_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[1]._y:=1] - 2037062 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=1] - 2037065 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=0] - 2037069 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=1] - 2041435 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=1] - 2043483 b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[1].y:=0] - 2043681 b.fifo_post2.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y:=1] - 2044159 b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[1]:=0] - 2044183 b.fifo_post2.fifo_element[3].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y:=1] - 2045971 b.fifo_pre.fifo_element[3].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0]._y:=1] - 2046412 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=0] - 2048986 b.demux.demux.inack_ctl._y : 0 [by b.demux.demux._out_v:=1] - 2048989 b.demux.in.a : 1 [by b.demux.demux.inack_ctl._y:=0] - 2048991 b.demux.demux._en : 0 [by b.demux.in.a:=1] - 2049001 b.demux.demux.out1_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] - 2049029 b.demux.demux.out1_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] - 2049061 b.demux.demux.out2_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] - 2049118 b.demux.demux._en2_X_f[0] : 0 [by b.demux.demux.out2_en_buf_f.buf2._y:=1] - 2049119 b.demux.demux.out2_f_buf_func[1]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] - 2049155 b.demux.demux.out2_f_buf_func[1].y : 0 [by b.demux.demux.out2_f_buf_func[1]._y:=1] - 2049210 b.demux.demux._en1_X_t[0] : 0 [by b.demux.demux.out1_en_buf_t.buf2._y:=1] - 2049370 b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.demux.demux.out2_f_buf_func[1].y:=0] - 2049709 b.demux.demux.out2_f_buf_func[4]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] - 2049710 b.demux.demux.out2_f_buf_func[4].y : 0 [by b.demux.demux.out2_f_buf_func[4]._y:=1] - 2050823 b.fifo_post2.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y:=1] - 2051769 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=0] - 2051791 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=1] - 2051860 b.demux.demux.out2_f_buf_func[3]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] - 2052709 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=1] - 2053147 b.fifo_pre.fifo_element[4]._out_a_B : 0 [by b.demux.in.a:=1] - 2053150 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] - 2053166 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=1] - 2053168 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 2053173 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] - 2053175 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=1] - 2053213 b.fifo_pre.fifo_element[4].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] - 2053225 b.demux.demux.out1_t_buf_func[5].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=1] - 2053248 b.fifo_pre.fifo_element[4].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] - 2053249 b.demux.demux.out1_f_buf_func[3].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[3]._y:=1] - 2053263 b.fifo_pre.fifo_element[4].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] - 2053482 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 2053571 b.fifo_pre.fifo_element[4].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[7]._y:=1] - 2053624 b.demux.demux.out1_t_buf_func[2].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=1] - 2053749 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[10]:=0] - 2054095 b.fifo_post2.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y:=1] - 2054116 b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[3]:=0] - 2054248 b.demux.demux.out2_f_buf_func[3].y : 0 [by b.demux.demux.out2_f_buf_func[3]._y:=1] - 2054446 b.fifo_post2.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y:=1] - 2054515 b.demux.demux.vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_t_buf_func[2].n1:=0] - 2054516 b.demux.demux.vc.ct.in[2] : 0 [by b.demux.demux.vc.OR2_tf[2]._y:=1] - 2054583 b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.tmp[8]:=0] - 2055417 b.fifo_pre.fifo_element[4].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] - 2055584 b.demux.demux._en1_X_f[0] : 0 [by b.demux.demux.out1_en_buf_f.buf2._y:=1] - 2056067 b.demux.demux.out2_f_buf_func[0]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] - 2056072 b.demux.demux.out2_f_buf_func[0].y : 0 [by b.demux.demux.out2_f_buf_func[0]._y:=1] - 2056178 b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.tmp[7]:=0] - 2056184 b.fifo_post2.fifo_element[3]._in_v : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y:=1] - 2056187 b.fifo_post2.fifo_element[3].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[3]._in_v:=0] - 2056550 b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.demux.demux.out2_f_buf_func[0].y:=0] - 2056620 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[8]:=0] - 2057783 b.fifo_post2.fifo_element[1]._in_v : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y:=1] - 2057829 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=1] - 2058911 b.fifo_post2.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y:=1] - 2059511 b.demux.demux.c_buf_f.in : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[0]._y:=1] - 2059512 b.demux.demux.c_f_c_t_or._y : 1 [by b.demux.demux.c_buf_f.in:=0] - 2059546 b.demux.demux._c_v : 0 [by b.demux.demux.c_f_c_t_or._y:=1] - 2059556 b.demux.demux.vc.OR2_tf[0]._y : 1 [by b.demux.demux.c_buf_f.in:=0] - 2059563 b.demux.demux.vc.ct.in[0] : 0 [by b.demux.demux.vc.OR2_tf[0]._y:=1] - 2060347 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=1] - 2060707 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[12]:=0] - 2062180 b.fifo_post2.fifo_element[1].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[1]._in_v:=0] - 2062335 b.fifo_post2.fifo_element[1].in.v : 0 [by b.fifo_post2.fifo_element[1].in_v_buf._y:=1] - 2062842 b.fifo_pre.fifo_element[2]._in_v : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=1] - 2062865 b.fifo_pre.fifo_element[2].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[2]._in_v:=0] - 2062874 b.fifo_pre.fifo_element[2].in.v : 0 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=1] - 2064387 b.fifo_pre.fifo_element[3]._in_v : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=1] - 2064848 b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.demux.demux.out2_f_buf_func[3].y:=0] - 2068024 b.fifo_pre.fifo_element[3].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[3]._in_v:=0] - 2070358 b.demux.demux.c_buf_f.buf2._y : 1 [by b.demux.demux.c_buf_f.in:=0] - 2071098 b.demux.demux._c_f_buf[0] : 0 [by b.demux.demux.c_buf_f.buf2._y:=1] - 2075635 b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[0]:=0] - 2076220 b.fifo_post2.fifo_element[0].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y:=1] - 2077107 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] - 2077754 b.demux.demux.out1_t_buf_func[6].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=1] - 2077815 b.demux.demux.vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_t_buf_func[6].n1:=0] - 2077818 b.demux.demux.vc.ct.in[6] : 0 [by b.demux.demux.vc.OR2_tf[6]._y:=1] - 2078163 b.fifo_pre.fifo_element[1].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] - 2078174 b.fifo_pre.fifo_element[1].in.a : 0 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=1] - 2078177 b.fifo_pre.fifo_element[1]._en : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] - 2078181 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] - 2078217 b.fifo_pre.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=0] - 2078316 b.fifo_pre.fifo_element[0]._out_a_B : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] - 2078937 b.demux.demux.out2_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] - 2078991 b.demux.demux._en2_X_t[0] : 0 [by b.demux.demux.out2_en_buf_t.buf2._y:=1] - 2079181 b.demux.demux.out2_t_buf_func[6]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] - 2079193 b.demux.demux.out2_t_buf_func[6].y : 0 [by b.demux.demux.out2_t_buf_func[6]._y:=1] - 2079194 b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.demux.demux.out2_t_buf_func[6].y:=0] - 2081778 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] - 2081785 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=0] - 2081849 b.fifo_post2.fifo_element[1].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[1].in.v:=0] - 2082292 b.demux.demux.out2_t_buf_func[2]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] - 2082321 b.demux.demux.out2_t_buf_func[2].y : 0 [by b.demux.demux.out2_t_buf_func[2]._y:=1] - 2083625 b.fifo_post2.fifo_element[1].in.a : 0 [by b.fifo_post2.fifo_element[1].inack_ctl._y:=1] - 2083626 b.fifo_post2.fifo_element[0]._out_a_B : 1 [by b.fifo_post2.fifo_element[1].in.a:=0] - 2083642 b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._out_a_B:=1] - 2083645 b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._out_a_B:=1] - 2084616 b.fifo_post2.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y:=0] - 2085338 b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.demux.demux.out2_t_buf_func[2].y:=0] - 2085339 b.fifo_post2.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y:=1] - 2086169 b.fifo_pre.fifo_element[4].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] - 2086184 b.demux.demux.out1_f_buf_func[1].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[1]._y:=1] - 2086402 b.fifo_post2.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y:=0] - 2088206 b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.demux.demux.out2_f_buf_func[4].y:=0] - 2088722 b.fifo_post2.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y:=1] - 2090470 b.fifo_post2.fifo_element[3].in.v : 0 [by b.fifo_post2.fifo_element[3].in_v_buf._y:=1] - 2090497 b.fifo_post2.fifo_element[2].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[3].in.v:=0] - 2091026 b.fifo_pre.fifo_element[3].in.v : 0 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=1] - 2091027 b.fifo_pre.fifo_element[2].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[3].in.v:=0] - 2091256 b.fifo_post2.fifo_element[2].in.a : 0 [by b.fifo_post2.fifo_element[2].inack_ctl._y:=1] - 2091298 b.fifo_post2.fifo_element[2]._en : 1 [by b.fifo_post2.fifo_element[2].in.a:=0] - 2091409 b.fifo_post2.fifo_element[2].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._en:=1] - 2091410 b.fifo_post2.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[2].en_buf_t.buf2._y:=0] - 2092073 b.fifo_pre.fifo_element[2].in.a : 0 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=1] - 2092081 b.fifo_pre.fifo_element[1]._out_a_B : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] - 2092085 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] - 2092370 b.demux.demux.out2_t_buf_func[5]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] - 2092373 b.demux.demux.out2_t_buf_func[5].y : 0 [by b.demux.demux.out2_t_buf_func[5]._y:=1] - 2092377 b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.demux.demux.out2_t_buf_func[5].y:=0] - 2092563 b.fifo_pre.fifo_element[2]._en : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] - 2092656 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] - 2092666 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=0] - 2093902 b.fifo_post2.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y:=1] - 2095244 b.demux.demux.vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_f_buf_func[1].n1:=0] - 2095298 b.fifo_post2.fifo_element[2].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._en:=1] - 2098369 b.fifo_pre.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=0] - 2100561 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] - 2100565 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=0] - 2100860 b.fifo_post2.fifo_element[1]._out_a_B : 1 [by b.fifo_post2.fifo_element[2].in.a:=0] - 2100864 b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._out_a_B:=1] - 2101118 b.fifo_post2.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y:=0] - 2101591 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] - 2101835 b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._out_a_B:=1] - 2101845 b.fifo_post2.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y:=0] - 2103189 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=1] - 2104266 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[0]:=0] - 2104270 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=1] - 2105397 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[8]:=0] - 2106199 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] - 2106210 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=0] - 2108357 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=1] - 2108365 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[12]:=0] - 2108389 b.fifo_pre.fifo_element[4]._in_v : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=1] - 2108492 b.fifo_pre.fifo_element[4].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[4]._in_v:=0] - 2108544 b.fifo_pre.fifo_element[4].in.v : 0 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=1] - 2109086 b.demux.demux.out1_f_buf_func[4].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[4]._y:=1] - 2109108 b.fifo_pre.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=0] - 2114427 b.demux.demux.vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_f_buf_func[4].n1:=0] - 2114437 b.demux.demux.vc.ct.in[4] : 0 [by b.demux.demux.vc.OR2_tf[4]._y:=1] - 2116872 b.demux.demux.vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_f_buf_func[3].n1:=0] - 2117567 b.fifo_post2.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y:=1] - 2117569 b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[3]:=0] - 2117620 b.fifo_post2.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y:=1] - 2117650 b.demux.demux.vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].n1:=0] - 2118685 b.demux.demux.vc.ct.in[5] : 0 [by b.demux.demux.vc.OR2_tf[5]._y:=1] - 2119771 b.demux.demux.vc.ct.C3Els[0]._y : 1 [by b.demux.demux.vc.ct.in[5]:=0] - 2119775 b.demux.demux.vc.ct.tmp[9] : 0 [by b.demux.demux.vc.ct.C3Els[0]._y:=1] - 2121909 b.fifo_post2.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[2].en_buf_f.buf2._y:=0] - 2123014 b.fifo_post2.fifo_element[1]._en : 1 [by b.fifo_post2.fifo_element[1].in.a:=0] - 2123015 b.fifo_post2.fifo_element[1].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._en:=1] - 2123015 b.fifo_post2.fifo_element[1].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._en:=1] - 2123017 b.fifo_post2.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[1].en_buf_f.buf2._y:=0] - 2125787 b.demux.demux.vc.ct.in[3] : 0 [by b.demux.demux.vc.OR2_tf[3]._y:=1] - 2126949 b.fifo_post2.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[1].en_buf_t.buf2._y:=0] - 2134413 b.fifo_post2.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y:=1] - 2134522 b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[6]:=0] - 2134531 b.fifo_post2.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y:=1] - 2135698 b.demux.demux.vc.ct.in[1] : 0 [by b.demux.demux.vc.OR2_tf[1]._y:=1] - 2140083 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] - 2141588 b.demux.demux.vc.ct.C2Els[1]._y : 1 [by b.demux.demux.vc.ct.in[3]:=0] - 2141882 b.demux.demux.vc.ct.tmp[8] : 0 [by b.demux.demux.vc.ct.C2Els[1]._y:=1] - 2143582 b.fifo_pre.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=0] - 2157759 b.demux.demux.vc.ct.C2Els[0]._y : 1 [by b.demux.demux.vc.ct.in[1]:=0] - 2158162 b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.tmp[9]:=0] - 2161774 b.demux.demux.vc.ct.tmp[7] : 0 [by b.demux.demux.vc.ct.C2Els[0]._y:=1] - 2170010 b.demux.demux.vc.ct.C3Els[1]._y : 1 [by b.demux.demux.vc.ct.tmp[7]:=0] - 2170199 b.demux.demux._in_v : 0 [by b.demux.demux.vc.ct.C3Els[1]._y:=1] - 2171113 b.demux.demux.in_v_buf._y : 1 [by b.demux.demux._in_v:=0] - 2171114 b.demux.in.v : 0 [by b.demux.demux.in_v_buf._y:=1] - 2171208 b.fifo_pre.fifo_element[4].inack_ctl._y : 1 [by b.demux.in.v:=0] - 2171278 b.fifo_pre.fifo_element[4].in.a : 0 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=1] - 2171296 b.fifo_pre.fifo_element[3]._out_a_B : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] - 2171337 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] - 2171749 b.fifo_pre.fifo_element[4]._en : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] - 2171876 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=0] - 2172061 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] - 2172064 b.fifo_pre.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=0] - 2172263 b.fifo_pre.fifo_element[3].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[4].in.v:=0] - 2172951 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] - 2173821 b.demux.demux.c_el._y : 1 [by b.demux.demux._in_v:=0] - 2173842 b.demux.demux._in_c_v_ : 0 [by b.demux.demux.c_el._y:=1] - 2175395 b.fifo_pre.fifo_element[3].in.a : 0 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=1] - 2175457 b.fifo_pre.fifo_element[3]._en : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] - 2175462 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] - 2175477 b.fifo_pre.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=0] - 2176468 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] - 2179953 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=0] - 2181949 b.fifo_post2.fifo_element[0]._in_v : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y:=1] - 2181950 b.fifo_post2.fifo_element[0].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[0]._in_v:=0] - 2181985 b.demux.out2.v : 0 [by b.fifo_post2.fifo_element[0].in_v_buf._y:=1] - 2182288 b.fifo_post2.fifo_element[0].inack_ctl._y : 1 [by b.demux.out2.v:=0] - 2189239 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] - 2190240 b.fifo_pre.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=0] - 2190916 b.demux.demux.out_or._y : 1 [by b.demux.out2.v:=0] - 2190950 b.demux.demux._out_v : 0 [by b.demux.demux.out_or._y:=1] - 2190975 b.demux.demux.inack_ctl._y : 1 [by b.demux.demux._out_v:=0] - 2190982 b.demux.in.a : 0 [by b.demux.demux.inack_ctl._y:=1] - 2190985 b.fifo_pre.fifo_element[4]._out_a_B : 1 [by b.demux.in.a:=0] - 2191029 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] - 2191116 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=0] - 2192292 b.demux.demux._en : 1 [by b.demux.in.a:=0] - 2192308 b.demux.demux.out1_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] - 2192330 b.demux.demux.out2_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] - 2192339 b.demux.demux._en2_X_t[0] : 1 [by b.demux.demux.out2_en_buf_t.buf2._y:=0] - 2195213 b.fifo_pre.fifo_element[2]._out_a_B : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] - 2195229 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] - 2195538 b.demux.demux._en1_X_f[0] : 1 [by b.demux.demux.out1_en_buf_f.buf2._y:=0] - 2195867 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] - 2195902 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=0] - 2197831 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=0] - 2201967 b.demux.demux.out2_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] - 2201976 b.demux.demux._en2_X_f[0] : 1 [by b.demux.demux.out2_en_buf_f.buf2._y:=0] - 2213090 b.demux.out2.a : 0 [by b.fifo_post2.fifo_element[0].inack_ctl._y:=1] - 2213261 b.fifo_post2.fifo_element[0]._en : 1 [by b.demux.out2.a:=0] - 2213263 b.fifo_post2.fifo_element[0].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._en:=1] - 2213265 b.fifo_post2.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[0].en_buf_t.buf2._y:=0] - 2214194 b.demux.demux._out2_a_B : 1 [by b.demux.out2.a:=0] - 2214936 b.fifo_post2.fifo_element[0].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._en:=1] - 2214993 b.demux.demux.out2_a_B_buf_f.buf2._y : 0 [by b.demux.demux._out2_a_B:=1] - 2214994 b.demux.demux._out2_a_BX_t[0] : 1 [by b.demux.demux.out2_a_B_buf_f.buf2._y:=0] - 2215114 b.fifo_post2.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[0].en_buf_f.buf2._y:=0] - 2222018 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] - 2222040 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=0] - 2224224 b.fifo_pre.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=0] - 2237024 b.demux.demux.out1_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] - 2244488 b.demux.demux.out2_a_B_buf_t.buf2._y : 0 [by b.demux.demux._out2_a_B:=1] - 2244525 b.demux.demux._out2_a_BX_f[0] : 1 [by b.demux.demux.out2_a_B_buf_t.buf2._y:=0] - 2247096 b.demux.demux._en1_X_t[0] : 1 [by b.demux.demux.out1_en_buf_t.buf2._y:=0] - 2247096 b.out2.v : 1 - 2247099 b.fifo_post2.fifo_element[4].inack_ctl._y : 0 [by b.out2.v:=1] - 2247100 b.fifo_post2.fifo_element[4].in.a : 1 [by b.fifo_post2.fifo_element[4].inack_ctl._y:=0] - 2248421 b.fifo_post2.fifo_element[3]._out_a_B : 0 [by b.fifo_post2.fifo_element[4].in.a:=1] - 2250572 b.fifo_post2.fifo_element[4]._en : 0 [by b.fifo_post2.fifo_element[4].in.a:=1] - 2250576 b.fifo_post2.fifo_element[4].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[4]._en:=0] - 2250592 b.fifo_post2.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[4].en_buf_f.buf2._y:=1] - 2250691 b.fifo_post2.fifo_element[4].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[4]._en:=0] - 2251884 b.fifo_post2.fifo_element[3].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_B:=0] - 2251889 b.fifo_post2.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[3].out_a_B_buf_f.buf2._y:=1] - 2251908 b.fifo_post2.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] - 2251929 b.fifo_post2.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[2]._y:=1] - 2252319 b.fifo_post2.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] - 2252838 b.fifo_post2.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] - 2252917 b.fifo_post2.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5]._y:=1] - 2253243 b.fifo_post2.fifo_element[3].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_B:=0] - 2253816 b.fifo_post2.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[4].en_buf_t.buf2._y:=1] - 2254348 b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[2].y:=0] - 2254349 b.fifo_post2.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y:=1] - 2254640 b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=0] - 2254647 b.fifo_post2.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y:=1] - 2274939 b.fifo_post2.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[3].out_a_B_buf_t.buf2._y:=1] - 2274952 b.fifo_post2.fifo_element[3].f_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] - 2274956 b.fifo_post2.fifo_element[3].f_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[1]._y:=1] - 2274963 b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[1].y:=0] - 2275360 b.fifo_post2.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y:=1] - 2277928 b.fifo_post2.fifo_element[3].f_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] - 2278041 b.fifo_post2.fifo_element[3].f_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[4]._y:=1] - 2278047 b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[4].y:=0] - 2278048 b.fifo_post2.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y:=1] - 2279569 b.fifo_post2.fifo_element[3].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] - 2282000 b.fifo_post2.fifo_element[3].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3]._y:=1] - 2282009 b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=0] - 2282254 b.fifo_post2.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y:=1] - 2283906 b.fifo_post2.fifo_element[3].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] - 2288478 b.fifo_post2.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[6]._y:=1] - 2310332 b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[6].y:=0] - 2310403 b.fifo_post2.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y:=1] - 2317328 b.fifo_post2.fifo_element[3].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0]._y:=1] - 2317653 b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=0] - 2322769 b.fifo_post2.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y:=1] - 2322797 b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[0]:=0] - 2322812 b.fifo_post2.fifo_element[4].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y:=1] - 2322881 b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[3]:=0] - 2326354 b.fifo_post2.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y:=1] - 2369881 b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[6]:=0] - 2371628 b.fifo_post2.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y:=1] - 2386928 b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.tmp[9]:=0] - 2386929 b.fifo_post2.fifo_element[4]._in_v : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y:=1] - 2386930 b.fifo_post2.fifo_element[4].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[4]._in_v:=0] - 2386947 b.fifo_post2.fifo_element[4].in.v : 0 [by b.fifo_post2.fifo_element[4].in_v_buf._y:=1] - 2393304 b.fifo_post2.fifo_element[3].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[4].in.v:=0] - 2393387 b.fifo_post2.fifo_element[3].in.a : 0 [by b.fifo_post2.fifo_element[3].inack_ctl._y:=1] - 2393456 b.fifo_post2.fifo_element[3]._en : 1 [by b.fifo_post2.fifo_element[3].in.a:=0] - 2393467 b.fifo_post2.fifo_element[3].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._en:=1] - 2393483 b.fifo_post2.fifo_element[3].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._en:=1] - 2393484 b.fifo_post2.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[3].en_buf_f.buf2._y:=0] - 2393555 b.fifo_post2.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[3].en_buf_t.buf2._y:=0] - 2400298 b.fifo_post2.fifo_element[2]._out_a_B : 1 [by b.fifo_post2.fifo_element[3].in.a:=0] - 2400299 b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._out_a_B:=1] - 2400698 b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._out_a_B:=1] - 2401312 b.fifo_post2.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y:=0] - 2417943 b.fifo_post2.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y:=0] - 2417943 b.in.d.d[0].f : 0 - 2417943 b.in.d.d[6].t : 0 - 2417943 b.in.d.d[2].t : 0 - 2417943 b.in.d.d[5].t : 0 - 2417943 b.in.d.d[1].f : 0 - 2417943 b.in.d.d[4].f : 0 - 2417943 b.in.d.d[3].f : 0 - 2417990 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].f:=0] - 2418026 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].f:=0] - 2418032 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].f:=0] - 2418272 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].t:=0] - 2418286 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] - 2418668 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] - 2418985 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].t:=0] - 2418989 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] - 2419233 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] - 2419450 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].t:=0] - 2419451 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] - 2421497 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] - 2421498 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=0] - 2421714 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] - 2423917 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].f:=0] - 2424363 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] - 2426079 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[3]:=0] - 2430455 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] - 2446204 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=0] - 2446211 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] - 2447753 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[5]:=0] - 2451661 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] + 1712700 b.out1.a : 0 + 1712700 b.out1.v : 0 + 1712702 b.fifo_post1.fifo_element[4].inack_ctl._y : 1 [by b.out1.v:=0] + 1712761 b.fifo_post1.fifo_element[4]._out_a_B : 1 [by b.out1.a:=0] + 1712770 b.fifo_post1.fifo_element[4].in.a : 0 [by b.fifo_post1.fifo_element[4].inack_ctl._y:=1] + 1712772 b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] + 1712780 b.fifo_post1.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_f.buf2._y:=0] + 1713035 b.fifo_post1.fifo_element[3]._out_a_B : 1 [by b.fifo_post1.fifo_element[4].in.a:=0] + 1713069 b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._out_a_B:=1] + 1717017 b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._out_a_B:=1] + 1717267 b.fifo_post1.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[4].out_a_B_buf_t.buf2._y:=0] + 1721420 b.fifo_post1.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_post1.fifo_element[3].out_a_B_buf_t.buf2._y:=0] + 1724777 b.fifo_post1.fifo_element[4]._en : 1 [by b.fifo_post1.fifo_element[4].in.a:=0] + 1724954 b.fifo_post1.fifo_element[4].en_buf_t.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] + 1725011 b.fifo_post1.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_t.buf2._y:=0] + 1742800 b.fifo_post1.fifo_element[4].en_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[4]._en:=1] + 1742819 b.fifo_post1.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_post1.fifo_element[4].en_buf_f.buf2._y:=0] + 1765018 b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post1.fifo_element[3]._out_a_B:=1] + 1765037 b.fifo_post1.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_post1.fifo_element[3].out_a_B_buf_f.buf2._y:=0] + 1765037 b.in.d.d[0].f : 1 + 1765037 b.in.d.d[7].f : 1 + 1765037 b.in.d.d[2].t : 1 + 1765037 b.in.d.d[6].t : 1 + 1765037 b.in.d.d[5].t : 1 + 1765037 b.in.d.d[1].f : 1 + 1765037 b.in.d.d[4].f : 1 + 1765037 b.in.d.d[3].f : 1 + 1765038 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 0 [by b.in.d.d[2].t:=1] + 1765038 b.fifo_pre.fifo_element[0].f_buf_func[3]._y : 0 [by b.in.d.d[3].f:=1] + 1765042 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.in.d.d[5].t:=1] + 1765049 b.fifo_pre.fifo_element[0].f_buf_func[7]._y : 0 [by b.in.d.d[7].f:=1] + 1765050 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.in.d.d[6].t:=1] + 1765051 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=0] + 1765061 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.in.d.d[2].t:=1] + 1765078 b.fifo_pre.fifo_element[0].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[7]._y:=0] + 1765080 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.in.d.d[3].f:=1] + 1765081 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=1] + 1765081 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=0] + 1765088 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=0] + 1765108 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=0] + 1765113 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[2]:=1] + 1765114 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=0] + 1765241 b.fifo_pre.fifo_element[0].f_buf_func[0]._y : 0 [by b.in.d.d[0].f:=1] + 1765272 b.fifo_pre.fifo_element[1].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=1] + 1765332 b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y : 0 [by b.in.d.d[7].f:=1] + 1765368 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.in.d.d[1].f:=1] + 1765712 b.fifo_pre.fifo_element[0].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[7]._y:=0] + 1765985 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=0] + 1766034 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.in.d.d[4].f:=1] + 1766271 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=0] + 1767101 b.fifo_pre.fifo_element[0].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[3]._y:=0] + 1767102 b.fifo_pre.fifo_element[1].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=1] + 1767108 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=1] + 1767138 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=0] + 1767881 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 0 [by b.in.d.d[5].t:=1] + 1768572 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=0] + 1768574 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] + 1768575 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=0] + 1768576 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=1] + 1768577 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] + 1768635 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=0] + 1768646 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[2]:=1] + 1769002 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=0] + 1769388 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=1] + 1769584 b.fifo_pre.fifo_element[1].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[3]._y:=0] + 1770359 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=1] + 1770417 b.fifo_pre.fifo_element[0].f_buf_func[4]._y : 0 [by b.in.d.d[4].f:=1] + 1770528 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=0] + 1771438 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=0] + 1771661 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[5]:=1] + 1772261 b.fifo_pre.fifo_element[0].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[0]._y:=0] + 1772265 b.fifo_pre.fifo_element[1].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=1] + 1772302 b.fifo_pre.fifo_element[0].f_buf_func[1]._y : 0 [by b.in.d.d[1].f:=1] + 1772481 b.fifo_pre.fifo_element[1].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[0]._y:=0] + 1772483 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=1] + 1772520 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=0] + 1772945 b.fifo_pre.fifo_element[0].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[1]._y:=0] + 1772955 b.fifo_pre.fifo_element[2].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=1] + 1772956 b.fifo_pre.fifo_element[2].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[0]._y:=0] + 1773186 b.fifo_pre.fifo_element[1].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[7]._y:=0] + 1773187 b.fifo_pre.fifo_element[2].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=1] + 1773189 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=1] + 1773191 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=0] + 1773192 b.fifo_pre.fifo_element[2].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[7]._y:=0] + 1773253 b.fifo_pre.fifo_element[3].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=1] + 1773952 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.in.d.d[0].f:=1] + 1774090 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=0] + 1774377 b.fifo_pre.fifo_element[1].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=1] + 1774480 b.fifo_pre.fifo_element[1].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[1]._y:=0] + 1774481 b.fifo_pre.fifo_element[2].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=1] + 1774512 b.fifo_pre.fifo_element[3].f_buf_func[7].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[7]._y:=0] + 1774537 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=1] + 1774551 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=0] + 1774552 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[8]:=1] + 1774598 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=0] + 1774879 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=0] + 1774880 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] + 1774941 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=1] + 1774952 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=1] + 1774953 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=0] + 1774957 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=0] + 1774963 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=0] + 1774966 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] + 1775052 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=1] + 1775068 b.demux.demux.out1_t_buf_func[1].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=0] + 1775145 b.demux.demux.vc.OR2_tf[1]._y : 0 [by b.demux.demux.out1_t_buf_func[1].n1:=1] + 1775151 b.demux.demux.vc.ct.in[1] : 1 [by b.demux.demux.vc.OR2_tf[1]._y:=0] + 1775680 b.fifo_pre.fifo_element[4].f_buf_func[7]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=1] + 1775833 b.fifo_pre.fifo_element[2].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[1]._y:=0] + 1775834 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=1] + 1775839 b.fifo_pre.fifo_element[3].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=1] + 1775916 b.demux.demux.out1_f_buf_func[6].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[7]._y:=0] + 1777782 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=0] + 1780961 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 0 [by b.in.d.d[6].t:=1] + 1780968 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=0] + 1781961 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=1] + 1782221 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=0] + 1782558 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] + 1782580 b.fifo_pre.fifo_element[3].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=1] + 1783243 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=0] + 1783645 b.fifo_pre.fifo_element[3].f_buf_func[0].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[0]._y:=0] + 1784725 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=0] + 1785030 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=1] + 1785112 b.demux.demux.vc.OR2_tf[6]._y : 0 [by b.demux.demux.out1_f_buf_func[6].n1:=1] + 1786196 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] + 1786208 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=0] + 1787828 b.fifo_pre.fifo_element[4].f_buf_func[0]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=1] + 1788198 b.demux.demux.c_buf_f.in : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[0]._y:=0] + 1788199 b.demux.demux.c_buf_f.buf2._y : 0 [by b.demux.demux.c_buf_f.in:=1] + 1788218 b.demux.demux._c_f_buf[0] : 1 [by b.demux.demux.c_buf_f.buf2._y:=0] + 1789652 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=1] + 1790173 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=0] + 1790490 b.fifo_pre.fifo_element[3].f_buf_func[1].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[1]._y:=0] + 1790546 b.fifo_pre.fifo_element[4].f_buf_func[1]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=1] + 1790664 b.demux.demux.out1_f_buf_func[0].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[1]._y:=0] + 1790696 b.demux.demux.vc.OR2_tf[0]._y : 0 [by b.demux.demux.out1_f_buf_func[0].n1:=1] + 1790697 b.demux.demux.vc.ct.in[0] : 1 [by b.demux.demux.vc.OR2_tf[0]._y:=0] + 1791694 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=1] + 1792211 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=0] + 1792503 b.demux.demux.vc.ct.C2Els[0]._y : 0 [by b.demux.demux.vc.ct.in[0]:=1] + 1792521 b.demux.demux.vc.ct.tmp[7] : 1 [by b.demux.demux.vc.ct.C2Els[0]._y:=0] + 1792611 b.demux.demux.out2_f_buf_func[0]._y : 0 [by b.demux.demux.out1_f_buf_func[0].n1:=1] + 1792613 b.demux.demux.out2_f_buf_func[0].y : 1 [by b.demux.demux.out2_f_buf_func[0]._y:=0] + 1792621 b.fifo_post2.fifo_element[0].f_buf_func[0]._y : 0 [by b.demux.demux.out2_f_buf_func[0].y:=1] + 1792623 b.fifo_post2.fifo_element[0].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[0]._y:=0] + 1792628 b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=1] + 1792655 b.fifo_post2.fifo_element[1].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=1] + 1792691 b.fifo_post2.fifo_element[1].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[0]._y:=0] + 1792692 b.fifo_post2.fifo_element[2].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=1] + 1792777 b.fifo_post2.fifo_element[2].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[0]._y:=0] + 1792779 b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=1] + 1792830 b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=1] + 1792919 b.fifo_post2.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y:=0] + 1793442 b.fifo_post2.fifo_element[3].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=1] + 1793479 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=0] + 1793539 b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.in[7]:=1] + 1793551 b.fifo_pre.fifo_element[0].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[3]._y:=0] + 1793729 b.fifo_post2.fifo_element[3].f_buf_func[0].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[0]._y:=0] + 1793762 b.fifo_post2.fifo_element[4].f_buf_func[0]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=1] + 1793825 b.demux.demux.vc.ct.in[6] : 1 [by b.demux.demux.vc.OR2_tf[6]._y:=0] + 1793860 b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=1] + 1793873 b.fifo_post2.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y:=0] + 1794284 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=1] + 1794346 b.fifo_post2.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y:=0] + 1794532 b.demux.demux.out2_t_buf_func[1]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] + 1794533 b.demux.demux.out2_t_buf_func[1].y : 1 [by b.demux.demux.out2_t_buf_func[1]._y:=0] + 1794538 b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y : 0 [by b.demux.demux.out2_t_buf_func[1].y:=1] + 1794539 b.fifo_post2.fifo_element[0].t_buf_func[1]._y : 0 [by b.demux.demux.out2_t_buf_func[1].y:=1] + 1795745 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=1] + 1795750 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=0] + 1795751 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=1] + 1795885 b.out2.d.d[0].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[0]._y:=0] + 1796495 b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[11]:=1] + 1796496 b.fifo_pre.fifo_element[0].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[5]._y:=0] + 1796533 b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[13]:=1] + 1798890 b.fifo_pre.fifo_element[0].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[4]._y:=0] + 1798943 b.fifo_post2.fifo_element[0].t_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[1]._y:=0] + 1798954 b.fifo_post2.fifo_element[1].t_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[1].y:=1] + 1798955 b.fifo_post2.fifo_element[1].t_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[1]._y:=0] + 1799463 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=0] + 1799512 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=1] + 1799522 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=1] + 1799525 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=0] + 1799554 b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[1].y:=1] + 1799561 b.fifo_post2.fifo_element[1].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y:=0] + 1800001 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=0] + 1800097 b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[1].y:=1] + 1800195 b.fifo_pre.fifo_element[1].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=1] + 1800757 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[2]:=1] + 1800812 b.fifo_post2.fifo_element[2].t_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[1].y:=1] + 1800922 b.fifo_pre.fifo_element[1].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[4]._y:=0] + 1800924 b.fifo_pre.fifo_element[2].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=1] + 1800941 b.fifo_pre.fifo_element[2].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[4]._y:=0] + 1801005 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=1] + 1801010 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=1] + 1801041 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=0] + 1801131 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=0] + 1801198 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=0] + 1801648 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=0] + 1801941 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] + 1801942 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=0] + 1802505 b.fifo_post2.fifo_element[2].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y:=0] + 1802522 b.demux.demux.out2_f_buf_func[6]._y : 0 [by b.demux.demux._c_f_buf[0]:=1] + 1802706 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=0] + 1802768 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[9]:=1] + 1802769 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=0] + 1802895 b.demux.demux.out2_f_buf_func[6].y : 1 [by b.demux.demux.out2_f_buf_func[6]._y:=0] + 1802926 b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y : 0 [by b.demux.demux.out2_f_buf_func[6].y:=1] + 1802927 b.fifo_post2.fifo_element[0].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y:=0] + 1802949 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=1] + 1803302 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=0] + 1803303 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[0]:=1] + 1803304 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=0] + 1803796 b.fifo_post2.fifo_element[0].f_buf_func[6]._y : 0 [by b.demux.demux.out2_f_buf_func[6].y:=1] + 1804203 b.fifo_pre.fifo_element[2].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=1] + 1804403 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=1] + 1804409 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=0] + 1805540 b.fifo_pre.fifo_element[0]._in_v : 1 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[6]._y:=0] + 1805655 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] + 1806087 b.fifo_post2.fifo_element[0].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y:=0] + 1806454 b.fifo_pre.fifo_element[0].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[0]._in_v:=1] + 1806459 b.in.v : 1 [by b.fifo_pre.fifo_element[0].in_v_buf._y:=0] + 1807126 b.fifo_post2.fifo_element[0].f_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[6]._y:=0] + 1807711 b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[6].y:=1] + 1807712 b.fifo_post2.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y:=0] + 1809338 b.fifo_post2.fifo_element[1].f_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[6].y:=1] + 1809339 b.fifo_post2.fifo_element[1].f_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[6]._y:=0] + 1810553 b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[6].y:=1] + 1812160 b.fifo_post2.fifo_element[2].t_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[1]._y:=0] + 1812392 b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[1].y:=1] + 1815910 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[0]:=1] + 1815920 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=0] + 1816157 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=1] + 1816446 b.fifo_post2.fifo_element[3].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y:=0] + 1817815 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=0] + 1817980 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] + 1817983 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=0] + 1818033 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=1] + 1818036 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=0] + 1819595 b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[1]:=1] + 1820146 b.fifo_post2.fifo_element[3].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y:=0] + 1822417 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=0] + 1822436 b.fifo_post2.fifo_element[2].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y:=0] + 1822480 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[8]:=1] + 1822609 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=0] + 1823842 b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[1]:=1] + 1824102 b.fifo_post2.fifo_element[1].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y:=0] + 1824879 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[6]:=1] + 1825229 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=0] + 1825372 b.fifo_post2.fifo_element[2].f_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[6].y:=1] + 1825434 b.fifo_post2.fifo_element[3].t_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[1].y:=1] + 1825440 b.fifo_post2.fifo_element[3].t_buf_func[1].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[1]._y:=0] + 1825544 b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[1].y:=1] + 1825580 b.fifo_post2.fifo_element[2].f_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[6]._y:=0] + 1825595 b.fifo_post2.fifo_element[3].f_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[6].y:=1] + 1825623 b.fifo_post2.fifo_element[3].f_buf_func[6].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[6]._y:=0] + 1825624 b.fifo_post2.fifo_element[4].f_buf_func[6]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[6].y:=1] + 1825628 b.out2.d.d[6].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[6]._y:=0] + 1825792 b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[6].y:=1] + 1825793 b.fifo_post2.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y:=0] + 1826130 b.fifo_post2.fifo_element[4].vc.ct.in[1] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y:=0] + 1826517 b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[1]:=1] + 1826572 b.fifo_post2.fifo_element[4].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y:=0] + 1827758 b.fifo_post2.fifo_element[4].t_buf_func[1]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[1].y:=1] + 1827858 b.out2.d.d[1].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[1]._y:=0] + 1828333 b.fifo_post2.fifo_element[2].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y:=0] + 1828344 b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[0]:=1] + 1828363 b.fifo_post2.fifo_element[2].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y:=0] + 1830087 b.fifo_pre.fifo_element[3].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=1] + 1831866 b.fifo_pre.fifo_element[3].f_buf_func[4].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[4]._y:=0] + 1831867 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=1] + 1831868 b.fifo_pre.fifo_element[4].f_buf_func[4]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=1] + 1832418 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=1] + 1832536 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=0] + 1833149 b.demux.demux.c_f_c_t_or._y : 0 [by b.demux.demux.c_buf_f.in:=1] + 1833159 b.demux.demux._c_v : 1 [by b.demux.demux.c_f_c_t_or._y:=0] + 1833265 b.demux.demux.out1_f_buf_func[3].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[4]._y:=0] + 1833270 b.demux.demux.out2_f_buf_func[3]._y : 0 [by b.demux.demux.out1_f_buf_func[3].n1:=1] + 1833277 b.demux.demux.vc.OR2_tf[3]._y : 0 [by b.demux.demux.out1_f_buf_func[3].n1:=1] + 1833794 b.demux.demux.out2_f_buf_func[3].y : 1 [by b.demux.demux.out2_f_buf_func[3]._y:=0] + 1833803 b.fifo_post2.fifo_element[0].f_buf_func[3]._y : 0 [by b.demux.demux.out2_f_buf_func[3].y:=1] + 1833997 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=0] + 1834026 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[6]:=1] + 1834035 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=0] + 1834126 b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y : 0 [by b.demux.demux.out2_f_buf_func[3].y:=1] + 1834132 b.fifo_post2.fifo_element[0].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y:=0] + 1834247 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] + 1834267 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=0] + 1834372 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] + 1834379 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=0] + 1834506 b.fifo_post2.fifo_element[0].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[3]._y:=0] + 1834510 b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=1] + 1834511 b.fifo_post2.fifo_element[1].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y:=0] + 1834578 b.demux.demux.vc.ct.in[3] : 1 [by b.demux.demux.vc.OR2_tf[3]._y:=0] + 1834858 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=1] + 1835736 b.demux.demux.out1_t_buf_func[4].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=0] + 1835777 b.demux.demux.vc.OR2_tf[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].n1:=1] + 1835778 b.demux.demux.vc.ct.in[4] : 1 [by b.demux.demux.vc.OR2_tf[4]._y:=0] + 1837387 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=0] + 1837527 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[4]:=1] + 1839269 b.fifo_post2.fifo_element[1].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=1] + 1839492 b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y : 0 [by b.demux.demux.out2_f_buf_func[0].y:=1] + 1839493 b.fifo_post2.fifo_element[0].vc.ct.in[0] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y:=0] + 1840270 b.fifo_post2.fifo_element[1].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[3]._y:=0] + 1840502 b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=1] + 1840764 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=0] + 1840785 b.demux.demux.out2_t_buf_func[4]._y : 0 [by b.demux.demux.out1_t_buf_func[4].n1:=1] + 1840830 b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[0]:=1] + 1840877 b.fifo_post2.fifo_element[0].vc.ct.tmp[7] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y:=0] + 1841244 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=0] + 1841267 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[4]:=1] + 1841633 b.fifo_post2.fifo_element[2].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y:=0] + 1842375 b.demux.demux.out2_t_buf_func[4].y : 1 [by b.demux.demux.out2_t_buf_func[4]._y:=0] + 1842379 b.fifo_post2.fifo_element[0].t_buf_func[4]._y : 0 [by b.demux.demux.out2_t_buf_func[4].y:=1] + 1842759 b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[6].y:=1] + 1842781 b.fifo_post2.fifo_element[3].vc.ct.in[6] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y:=0] + 1843055 b.fifo_post2.fifo_element[0].t_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[4]._y:=0] + 1843064 b.fifo_post2.fifo_element[1].t_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[4].y:=1] + 1843065 b.fifo_post2.fifo_element[1].t_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[4]._y:=0] + 1843067 b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[4].y:=1] + 1843068 b.fifo_post2.fifo_element[2].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y:=0] + 1843078 b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[4].y:=1] + 1843088 b.fifo_post2.fifo_element[1].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y:=0] + 1843095 b.fifo_post2.fifo_element[2].t_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[4].y:=1] + 1843096 b.fifo_post2.fifo_element[2].t_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[4]._y:=0] + 1843394 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=1] + 1843496 b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[4].y:=1] + 1846132 b.fifo_pre.fifo_element[2].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[3]._y:=0] + 1846140 b.fifo_pre.fifo_element[3].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=1] + 1847404 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=1] + 1848596 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=1] + 1848827 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=0] + 1848828 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] + 1848831 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=0] + 1848834 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[6]:=1] + 1848835 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=0] + 1848946 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=1] + 1848963 b.fifo_pre.fifo_element[3].f_buf_func[3].y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[3]._y:=0] + 1848966 b.fifo_pre.fifo_element[4].f_buf_func[3]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=1] + 1848967 b.demux.demux.out1_f_buf_func[2].n1 : 1 [by b.fifo_pre.fifo_element[4].f_buf_func[3]._y:=0] + 1848971 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=1] + 1849004 b.demux.demux.out2_f_buf_func[2]._y : 0 [by b.demux.demux.out1_f_buf_func[2].n1:=1] + 1849068 b.demux.demux.out2_f_buf_func[2].y : 1 [by b.demux.demux.out2_f_buf_func[2]._y:=0] + 1849128 b.fifo_post2.fifo_element[0].f_buf_func[2]._y : 0 [by b.demux.demux.out2_f_buf_func[2].y:=1] + 1849142 b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y : 0 [by b.demux.demux.out2_f_buf_func[2].y:=1] + 1849212 b.fifo_post2.fifo_element[0].f_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[2]._y:=0] + 1849221 b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[2].y:=1] + 1849226 b.fifo_post2.fifo_element[1].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y:=0] + 1849420 b.fifo_post2.fifo_element[1].f_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[2].y:=1] + 1849462 b.demux.demux.out1_t_buf_func[5].n1 : 1 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=0] + 1849493 b.demux.demux.vc.OR2_tf[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] + 1849497 b.demux.demux.vc.ct.in[5] : 1 [by b.demux.demux.vc.OR2_tf[5]._y:=0] + 1849682 b.demux.demux.vc.ct.C3Els[0]._y : 0 [by b.demux.demux.vc.ct.in[5]:=1] + 1849697 b.demux.demux.vc.ct.tmp[9] : 1 [by b.demux.demux.vc.ct.C3Els[0]._y:=0] + 1849804 b.fifo_post2.fifo_element[1].f_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[2]._y:=0] + 1849806 b.fifo_post2.fifo_element[2].f_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[2].y:=1] + 1850663 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.in[5]:=1] + 1850664 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=0] + 1850720 b.fifo_post2.fifo_element[2].f_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[2]._y:=0] + 1851306 b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[2].y:=1] + 1851329 b.fifo_post2.fifo_element[3].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y:=0] + 1852244 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=0] + 1852779 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=1] + 1852940 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=0] + 1852941 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[9]:=1] + 1853892 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=0] + 1854436 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=0] + 1854798 b.demux.demux.out2_t_buf_func[5]._y : 0 [by b.demux.demux.out1_t_buf_func[5].n1:=1] + 1854803 b.demux.demux.out2_t_buf_func[5].y : 1 [by b.demux.demux.out2_t_buf_func[5]._y:=0] + 1854828 b.fifo_post2.fifo_element[0].t_buf_func[5]._y : 0 [by b.demux.demux.out2_t_buf_func[5].y:=1] + 1854860 b.fifo_post2.fifo_element[0].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[5]._y:=0] + 1855188 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[3]:=1] + 1855549 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=0] + 1856144 b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y : 0 [by b.demux.demux.out2_t_buf_func[4].y:=1] + 1856953 b.fifo_post2.fifo_element[0].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y:=0] + 1857495 b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[2]:=1] + 1857889 b.fifo_post2.fifo_element[1].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y:=0] + 1858072 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=1] + 1858149 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=0] + 1858724 b.fifo_post2.fifo_element[1].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=1] + 1858726 b.fifo_post2.fifo_element[1].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[5]._y:=0] + 1858802 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[13]:=1] + 1858803 b.fifo_pre.fifo_element[1]._in_v : 1 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=0] + 1858854 b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=1] + 1859199 b.fifo_pre.fifo_element[1].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[1]._in_v:=1] + 1860382 b.fifo_post2.fifo_element[3].f_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[2].y:=1] + 1860737 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=1] + 1861737 b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=1] + 1861929 b.fifo_post2.fifo_element[1].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y:=0] + 1862461 b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.in[5]:=1] + 1863036 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=0] + 1865279 b.demux.demux.vc.OR2_tf[2]._y : 0 [by b.demux.demux.out1_f_buf_func[2].n1:=1] + 1865407 b.demux.demux.vc.ct.in[2] : 1 [by b.demux.demux.vc.OR2_tf[2]._y:=0] + 1865453 b.demux.demux.vc.ct.C2Els[1]._y : 0 [by b.demux.demux.vc.ct.in[2]:=1] + 1865941 b.demux.demux.vc.ct.tmp[8] : 1 [by b.demux.demux.vc.ct.C2Els[1]._y:=0] + 1867062 b.fifo_post2.fifo_element[2].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=1] + 1867078 b.fifo_post2.fifo_element[2].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[5]._y:=0] + 1867132 b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y : 0 [by b.demux.demux.out2_t_buf_func[5].y:=1] + 1867135 b.fifo_post2.fifo_element[3].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=1] + 1867139 b.fifo_post2.fifo_element[0].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y:=0] + 1867211 b.fifo_post2.fifo_element[2].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=1] + 1867362 b.fifo_post2.fifo_element[1].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y:=0] + 1867522 b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[1].vc.ct.tmp[9]:=1] + 1867910 b.fifo_post2.fifo_element[2].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[3]._y:=0] + 1867950 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=0] + 1868357 b.fifo_post2.fifo_element[3].f_buf_func[2].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[2]._y:=0] + 1868474 b.fifo_post2.fifo_element[4].f_buf_func[2]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[2].y:=1] + 1868524 b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[2].y:=1] + 1868591 b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=1] + 1868605 b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=1] + 1868636 b.fifo_post2.fifo_element[0].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y:=0] + 1868825 b.fifo_post2.fifo_element[3].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y:=0] + 1870375 b.fifo_post2.fifo_element[3].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y:=0] + 1870606 b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[3]:=1] + 1872720 b.fifo_post2.fifo_element[3].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y:=0] + 1872868 b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.in[4]:=1] + 1875772 b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[2]:=1] + 1875773 b.fifo_post2.fifo_element[0].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y:=0] + 1877705 b.fifo_post2.fifo_element[2].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y:=0] + 1877717 b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[5]:=1] + 1879112 b.fifo_post2.fifo_element[1]._in_v : 1 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y:=0] + 1879144 b.fifo_post2.fifo_element[1].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[1]._in_v:=1] + 1879171 b.fifo_post2.fifo_element[1].in.v : 1 [by b.fifo_post2.fifo_element[1].in_v_buf._y:=0] + 1879451 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.in[5]:=1] + 1879528 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=0] + 1879642 b.fifo_post2.fifo_element[3].t_buf_func[5].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[5]._y:=0] + 1879643 b.fifo_post2.fifo_element[4].t_buf_func[5]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=1] + 1879650 b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=1] + 1879779 b.out2.d.d[5].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[5]._y:=0] + 1880377 b.fifo_post2.fifo_element[4].vc.ct.in[5] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y:=0] + 1880688 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[10]:=1] + 1880698 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=0] + 1881637 b.fifo_post2.fifo_element[4].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y:=0] + 1882174 b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.in[5]:=1] + 1882195 b.fifo_post2.fifo_element[0].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y:=0] + 1882426 b.fifo_post2.fifo_element[3].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=1] + 1883014 b.fifo_post2.fifo_element[3].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y:=0] + 1883534 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=0] + 1883535 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[9]:=1] + 1883829 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[10]:=1] + 1883895 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=0] + 1884187 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[13]:=1] + 1884188 b.fifo_pre.fifo_element[4]._in_v : 1 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=0] + 1884940 b.fifo_pre.fifo_element[4].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[4]._in_v:=1] + 1886528 b.demux.demux.vc.ct.C3Els[1]._y : 0 [by b.demux.demux.vc.ct.tmp[8]:=1] + 1888359 b.demux.demux._in_v : 1 [by b.demux.demux.vc.ct.C3Els[1]._y:=0] + 1888360 b.demux.demux.in_v_buf._y : 0 [by b.demux.demux._in_v:=1] + 1888493 b.demux.demux.c_el._y : 0 [by b.demux.demux._in_v:=1] + 1888556 b.demux.demux._in_c_v_ : 1 [by b.demux.demux.c_el._y:=0] + 1889566 b.fifo_post2.fifo_element[3].f_buf_func[3].y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[3]._y:=0] + 1889567 b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=1] + 1890455 b.fifo_post2.fifo_element[4].vc.ct.in[3] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y:=0] + 1891690 b.fifo_post2.fifo_element[3].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y:=0] + 1891799 b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[3].vc.ct.tmp[9]:=1] + 1891810 b.fifo_post2.fifo_element[3]._in_v : 1 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y:=0] + 1891853 b.fifo_post2.fifo_element[3].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[3]._in_v:=1] + 1893044 b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[0].vc.ct.tmp[9]:=1] + 1893103 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[10]:=1] + 1893150 b.demux.in.v : 1 [by b.demux.demux.in_v_buf._y:=0] + 1893373 b.fifo_post2.fifo_element[0]._in_v : 1 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y:=0] + 1893407 b.fifo_post2.fifo_element[0].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[0]._in_v:=1] + 1893448 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=0] + 1893449 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[13]:=1] + 1893450 b.fifo_pre.fifo_element[2]._in_v : 1 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=0] + 1893585 b.fifo_pre.fifo_element[2].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[2]._in_v:=1] + 1893592 b.fifo_pre.fifo_element[2].in.v : 1 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=0] + 1893796 b.fifo_post2.fifo_element[2].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y:=0] + 1893950 b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[3]:=1] + 1894078 b.fifo_post2.fifo_element[4].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y:=0] + 1894309 b.fifo_pre.fifo_element[1].in.v : 1 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=0] + 1894310 b.fifo_pre.fifo_element[1].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] + 1895919 b.out2.d.d[2].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[2]._y:=0] + 1896684 b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[2].y:=1] + 1897415 b.fifo_post2.fifo_element[2].vc.ct.in[2] : 1 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y:=0] + 1897424 b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.in[2]:=1] + 1897827 b.fifo_post2.fifo_element[2].vc.ct.tmp[8] : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y:=0] + 1897867 b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[2].vc.ct.tmp[8]:=1] + 1898283 b.fifo_pre.fifo_element[4].in.v : 1 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=0] + 1898333 b.fifo_pre.fifo_element[4].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[4].in.v:=1] + 1898335 b.fifo_pre.fifo_element[4].in.a : 1 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=0] + 1898347 b.fifo_pre.fifo_element[3]._out_a_B : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] + 1898572 b.fifo_post2.fifo_element[3].t_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[4].y:=1] + 1898695 b.fifo_post2.fifo_element[3].t_buf_func[4].y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[4]._y:=0] + 1898696 b.fifo_post2.fifo_element[4].t_buf_func[4]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[4].y:=1] + 1900935 b.fifo_post2.fifo_element[3].in.v : 1 [by b.fifo_post2.fifo_element[3].in_v_buf._y:=0] + 1901083 b.fifo_pre.fifo_element[4]._en : 0 [by b.fifo_pre.fifo_element[4].in.a:=1] + 1901086 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] + 1901087 b.fifo_pre.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=1] + 1901098 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._en:=0] + 1901425 b.fifo_pre.fifo_element[1].in.a : 1 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=0] + 1902705 b.fifo_pre.fifo_element[0].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[1].in.v:=1] + 1904490 b.fifo_pre.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=1] + 1906159 b.fifo_post2.fifo_element[4].f_buf_func[3]._y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=1] + 1906207 b.out2.d.d[3].f : 1 [by b.fifo_post2.fifo_element[4].f_buf_func[3]._y:=0] + 1906284 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] + 1907199 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._out_a_B:=0] + 1907240 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=1] + 1908189 b.fifo_pre.fifo_element[0]._out_a_B : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] + 1908757 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] + 1908902 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=0] + 1909068 b.fifo_pre.fifo_element[1]._en : 0 [by b.fifo_pre.fifo_element[1].in.a:=1] + 1909090 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] + 1909091 b.fifo_pre.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=1] + 1909214 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_B:=0] + 1909574 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=1] + 1909958 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._en:=0] + 1910961 b.in.a : 1 [by b.fifo_pre.fifo_element[0].inack_ctl._y:=0] + 1910962 b.fifo_pre.fifo_element[0]._en : 0 [by b.in.a:=1] + 1910970 b.fifo_pre.fifo_element[0].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] + 1910972 b.fifo_pre.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_f.buf3._y:=1] + 1911443 b.fifo_pre.fifo_element[0].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[0]._en:=0] + 1911444 b.fifo_pre.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[0].en_buf_t.buf3._y:=1] + 1911655 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=1] + 1911723 b.fifo_pre.fifo_element[0].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] + 1911742 b.fifo_pre.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] + 1912660 b.fifo_pre.fifo_element[0].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_t[0]:=0] + 1914352 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=1] + 1914353 b.fifo_pre.fifo_element[0].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] + 1914370 b.fifo_pre.fifo_element[0].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] + 1914860 b.fifo_pre.fifo_element[0].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[6]._y:=1] + 1914861 b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[6].y:=0] + 1915011 b.fifo_post2.fifo_element[2]._in_v : 1 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y:=0] + 1915013 b.fifo_post2.fifo_element[2].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[2]._in_v:=1] + 1916947 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 0 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[12]:=1] + 1917281 b.fifo_pre.fifo_element[3]._in_v : 1 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=0] + 1917361 b.fifo_pre.fifo_element[0].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[4]._y:=1] + 1917375 b.fifo_post2.fifo_element[2].in.v : 1 [by b.fifo_post2.fifo_element[2].in_v_buf._y:=0] + 1918348 b.fifo_post2.fifo_element[1].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[2].in.v:=1] + 1918678 b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[4].y:=0] + 1918693 b.fifo_pre.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[4]._y:=1] + 1918953 b.fifo_post2.fifo_element[1].in.a : 1 [by b.fifo_post2.fifo_element[1].inack_ctl._y:=0] + 1918989 b.fifo_post2.fifo_element[1]._en : 0 [by b.fifo_post2.fifo_element[1].in.a:=1] + 1918990 b.fifo_post2.fifo_element[1].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._en:=0] + 1918990 b.fifo_post2.fifo_element[1].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._en:=0] + 1919288 b.fifo_post2.fifo_element[0]._out_a_B : 0 [by b.fifo_post2.fifo_element[1].in.a:=1] + 1919292 b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_B:=0] + 1919327 b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_B:=0] + 1922188 b.fifo_post2.fifo_element[1]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[1].en_buf_t.buf2._y:=1] + 1923834 b.fifo_post2.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[1].en_buf_f.buf2._y:=1] + 1926874 b.fifo_pre.fifo_element[0].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[1]._y:=1] + 1926875 b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[1].y:=0] + 1926876 b.fifo_pre.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[1]._y:=1] + 1927895 b.fifo_pre.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[5]._y:=1] + 1927904 b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[5].y:=0] + 1927905 b.fifo_pre.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[5]._y:=1] + 1928662 b.out2.d.d[4].t : 1 [by b.fifo_post2.fifo_element[4].t_buf_func[4]._y:=0] + 1930656 b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[4].y:=1] + 1931490 b.fifo_pre.fifo_element[0].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] + 1931521 b.fifo_pre.fifo_element[0].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[7]._y:=1] + 1931842 b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[7].y:=0] + 1932048 b.fifo_pre.fifo_element[1].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[7]._y:=1] + 1932864 b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[5]:=0] + 1933489 b.fifo_pre.fifo_element[0].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[0].t_buf_func[2]._y:=1] + 1934033 b.fifo_pre.fifo_element[1].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[2]._y:=1] + 1934184 b.fifo_pre.fifo_element[1]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=1] + 1934425 b.fifo_post2.fifo_element[4].vc.ct.in[4] : 1 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y:=0] + 1935807 b.fifo_pre.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[6]._y:=1] + 1935808 b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[6]:=0] + 1936231 b.fifo_pre.fifo_element[0].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] + 1936242 b.fifo_pre.fifo_element[0].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[0]._y:=1] + 1936256 b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.in[4]:=1] + 1936898 b.fifo_post2.fifo_element[0]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y:=1] + 1937415 b.fifo_post2.fifo_element[4].vc.ct.tmp[9] : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y:=0] + 1939271 b.fifo_pre.fifo_element[1].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[3]._y:=1] + 1939275 b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[11]:=0] + 1940478 b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[0].y:=0] + 1940479 b.fifo_pre.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[0]._y:=1] + 1940489 b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[0]:=0] + 1940682 b.fifo_pre.fifo_element[1].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[5]._y:=1] + 1945561 b.fifo_pre.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[0]._y:=1] + 1946769 b.fifo_pre.fifo_element[3].in_v_buf._y : 0 [by b.fifo_pre.fifo_element[3]._in_v:=1] + 1946807 b.fifo_pre.fifo_element[3].in.v : 1 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=0] + 1946814 b.fifo_pre.fifo_element[3].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] + 1946815 b.fifo_pre.fifo_element[2].inack_ctl._y : 0 [by b.fifo_pre.fifo_element[3].in.v:=1] + 1946818 b.fifo_pre.fifo_element[3].in.a : 1 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=0] + 1946819 b.fifo_pre.fifo_element[3]._en : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] + 1946829 b.fifo_pre.fifo_element[2]._out_a_B : 0 [by b.fifo_pre.fifo_element[3].in.a:=1] + 1946872 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] + 1947046 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=1] + 1947110 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] + 1947273 b.fifo_pre.fifo_element[2].in.a : 1 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=0] + 1947287 b.fifo_pre.fifo_element[1]._out_a_B : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] + 1947289 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] + 1947294 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=1] + 1947306 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_B:=0] + 1947401 b.fifo_pre.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 1947592 b.fifo_pre.fifo_element[2]._en : 0 [by b.fifo_pre.fifo_element[2].in.a:=1] + 1947596 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] + 1947658 b.fifo_pre.fifo_element[1].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 1947744 b.fifo_pre.fifo_element[1].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[2]._y:=1] + 1947745 b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[2].y:=0] + 1947752 b.fifo_pre.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[2]._y:=1] + 1948138 b.fifo_pre.fifo_element[1].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_t[0]:=0] + 1948588 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._en:=0] + 1948596 b.fifo_pre.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=1] + 1949837 b.demux.out2.v : 1 [by b.fifo_post2.fifo_element[0].in_v_buf._y:=0] + 1949839 b.demux.demux.out_or._y : 0 [by b.demux.out2.v:=1] + 1949841 b.fifo_post2.fifo_element[0].inack_ctl._y : 0 [by b.demux.out2.v:=1] + 1949902 b.demux.demux._out_v : 1 [by b.demux.demux.out_or._y:=0] + 1949903 b.demux.demux.inack_ctl._y : 0 [by b.demux.demux._out_v:=1] + 1949923 b.fifo_pre.fifo_element[1].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[6]._y:=1] + 1951842 b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[6].y:=0] + 1952029 b.demux.in.a : 1 [by b.demux.demux.inack_ctl._y:=0] + 1953078 b.fifo_pre.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=1] + 1953079 b.fifo_pre.fifo_element[3].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 1953082 b.fifo_pre.fifo_element[3].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 1953100 b.fifo_pre.fifo_element[3].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[6]._y:=1] + 1953133 b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[6].y:=0] + 1953156 b.fifo_pre.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[6]._y:=1] + 1953300 b.fifo_pre.fifo_element[4]._out_a_B : 0 [by b.demux.in.a:=1] + 1953343 b.fifo_pre.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[6]._y:=1] + 1953413 b.fifo_pre.fifo_element[3].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[2]._y:=1] + 1953612 b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[2].y:=0] + 1953859 b.fifo_pre.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[2]._y:=1] + 1954446 b.fifo_post2.fifo_element[2].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[2].in.v:=1] + 1954460 b.fifo_post2.fifo_element[2].in.a : 1 [by b.fifo_post2.fifo_element[2].inack_ctl._y:=0] + 1955036 b.fifo_post2.fifo_element[1]._out_a_B : 0 [by b.fifo_post2.fifo_element[2].in.a:=1] + 1955047 b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_B:=0] + 1955239 b.fifo_post2.fifo_element[1]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y:=1] + 1955240 b.fifo_post2.fifo_element[1].t_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_t[0]:=0] + 1955240 b.fifo_post2.fifo_element[1].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_t[0]:=0] + 1955248 b.fifo_post2.fifo_element[1].t_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_t[0]:=0] + 1955612 b.fifo_post2.fifo_element[1].t_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[4]._y:=1] + 1955671 b.fifo_post2.fifo_element[1].t_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[1]._y:=1] + 1955675 b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[1].y:=0] + 1955800 b.fifo_pre.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_t[0]:=0] + 1955831 b.fifo_post2.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[1]._y:=1] + 1955835 b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[4].y:=0] + 1955862 b.fifo_post2.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[4]._y:=1] + 1955934 b.fifo_pre.fifo_element[0].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[0]._out_a_BX_f[0]:=0] + 1955955 b.fifo_pre.fifo_element[0].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[0].f_buf_func[3]._y:=1] + 1955996 b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[0].f_buf_func[3].y:=0] + 1955999 b.fifo_pre.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[3]._y:=1] + 1956032 b.demux.out2.a : 1 [by b.fifo_post2.fifo_element[0].inack_ctl._y:=0] + 1956035 b.demux.demux._out2_a_B : 0 [by b.demux.out2.a:=1] + 1956064 b.demux.demux.out2_a_B_buf_f.buf2._y : 1 [by b.demux.demux._out2_a_B:=0] + 1956065 b.demux.demux._out2_a_BX_t[0] : 0 [by b.demux.demux.out2_a_B_buf_f.buf2._y:=1] + 1956165 b.fifo_pre.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[3].t_buf_func[5]._y:=1] + 1957006 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] + 1957015 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=1] + 1957050 b.fifo_pre.fifo_element[4].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 1957209 b.fifo_post2.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[1].t_buf_func[5]._y:=1] + 1957210 b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[1].t_buf_func[5].y:=0] + 1957268 b.fifo_pre.fifo_element[4].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 1957384 b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[3].t_buf_func[5].y:=0] + 1957458 b.fifo_post2.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[5]._y:=1] + 1957472 b.demux.demux.out1_t_buf_func[5].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[6]._y:=1] + 1957818 b.fifo_pre.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[5]._y:=1] + 1958051 b.demux.demux.out2_a_B_buf_t.buf2._y : 1 [by b.demux.demux._out2_a_B:=0] + 1958056 b.demux.demux._out2_a_BX_f[0] : 0 [by b.demux.demux.out2_a_B_buf_t.buf2._y:=1] + 1959193 b.fifo_pre.fifo_element[1].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[1].t_buf_func[5]._y:=1] + 1959348 b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[1].t_buf_func[5].y:=0] + 1959361 b.fifo_pre.fifo_element[2].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[5]._y:=1] + 1959386 b.fifo_post2.fifo_element[0]._en : 0 [by b.demux.out2.a:=1] + 1959520 b.fifo_post2.fifo_element[0].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._en:=0] + 1959534 b.fifo_post2.fifo_element[0]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[0].en_buf_t.buf2._y:=1] + 1960162 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_B:=0] + 1960408 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_B:=0] + 1961219 b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_B:=0] + 1961241 b.fifo_post2.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y:=1] + 1961242 b.fifo_post2.fifo_element[1].f_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_f[0]:=0] + 1961267 b.fifo_post2.fifo_element[1].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_f[0]:=0] + 1961272 b.fifo_post2.fifo_element[1].f_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[6]._y:=1] + 1961275 b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[6].y:=0] + 1961303 b.fifo_post2.fifo_element[2].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[6]._y:=1] + 1961312 b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[6]:=0] + 1961324 b.fifo_post2.fifo_element[1].f_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_f[0]:=0] + 1961355 b.fifo_post2.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[0]._y:=1] + 1961446 b.fifo_post2.fifo_element[1].f_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[2]._y:=1] + 1961447 b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[2].y:=0] + 1961459 b.fifo_post2.fifo_element[2].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[2]._y:=1] + 1961963 b.fifo_post2.fifo_element[1].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[1]._out_a_BX_f[0]:=0] + 1962080 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=1] + 1962094 b.fifo_pre.fifo_element[2].t_buf_func[6]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 1962203 b.fifo_pre.fifo_element[4].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_t[0]:=0] + 1962488 b.fifo_post2.fifo_element[1].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[3]._y:=1] + 1962740 b.demux.demux.out1_t_buf_func[4].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[5]._y:=1] + 1962743 b.demux.demux.vc.OR2_tf[4]._y : 1 [by b.demux.demux.out1_t_buf_func[4].n1:=0] + 1963421 b.fifo_post2.fifo_element[2]._en : 0 [by b.fifo_post2.fifo_element[2].in.a:=1] + 1963422 b.fifo_post2.fifo_element[2].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._en:=0] + 1963847 b.fifo_post2.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[2].en_buf_f.buf2._y:=1] + 1963872 b.fifo_post2.fifo_element[2].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._en:=0] + 1964082 b.fifo_post2.fifo_element[1].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[1].f_buf_func[0]._y:=1] + 1964349 b.fifo_post2.fifo_element[0].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[0]._en:=0] + 1964359 b.fifo_post2.fifo_element[0]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[0].en_buf_f.buf2._y:=1] + 1964360 b.fifo_post2.fifo_element[0].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] + 1964360 b.fifo_post2.fifo_element[0].f_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] + 1964371 b.fifo_post2.fifo_element[0].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[3]._y:=1] + 1964390 b.fifo_post2.fifo_element[0].f_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[6]._y:=1] + 1964391 b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[6].y:=0] + 1964503 b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[0].y:=0] + 1964573 b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[3].y:=0] + 1964643 b.fifo_post2.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[0]._y:=1] + 1964644 b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[0]:=0] + 1965751 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 1 [by b.fifo_pre.fifo_element[3]._en:=0] + 1966630 b.fifo_post2.fifo_element[0].f_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] + 1966705 b.fifo_pre.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 1967095 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=1] + 1967100 b.fifo_pre.fifo_element[4].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] + 1967108 b.fifo_post2.fifo_element[0].f_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[2]._y:=1] + 1967115 b.fifo_pre.fifo_element[4].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] + 1967481 b.demux.demux.c_buf_f.in : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[0]._y:=1] + 1967496 b.demux.demux.c_buf_f.buf2._y : 1 [by b.demux.demux.c_buf_f.in:=0] + 1967749 b.demux.demux.c_f_c_t_or._y : 1 [by b.demux.demux.c_buf_f.in:=0] + 1968035 b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[1].f_buf_func[3].y:=0] + 1968365 b.fifo_pre.fifo_element[2].t_buf_func[6].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[6]._y:=1] + 1969012 b.fifo_post2.fifo_element[1].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[6]._y:=1] + 1969704 b.fifo_pre.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=1] + 1969705 b.fifo_pre.fifo_element[3].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] + 1969707 b.fifo_pre.fifo_element[3].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] + 1969709 b.fifo_pre.fifo_element[3].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[0]._y:=1] + 1969713 b.fifo_pre.fifo_element[3].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] + 1969774 b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[0].y:=0] + 1969775 b.fifo_pre.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[0]._y:=1] + 1970532 b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[6].y:=0] + 1970534 b.fifo_pre.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[6]._y:=1] + 1970542 b.fifo_post2.fifo_element[2]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[2].en_buf_t.buf2._y:=1] + 1970963 b.fifo_pre.fifo_element[3].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] + 1970966 b.fifo_pre.fifo_element[3].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[1]._y:=1] + 1970996 b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[1].y:=0] + 1971546 b.fifo_pre.fifo_element[3].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[7]._y:=1] + 1972232 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 0 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=1] + 1972239 b.fifo_pre.fifo_element[1].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] + 1972308 b.fifo_pre.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[1]._y:=1] + 1972314 b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[1]:=0] + 1972397 b.fifo_pre.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[0]._y:=1] + 1972409 b.fifo_pre.fifo_element[1].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] + 1972411 b.fifo_pre.fifo_element[1].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[0]._y:=1] + 1972448 b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[0].y:=0] + 1972544 b.fifo_pre.fifo_element[3].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[3]._y:=1] + 1972854 b.fifo_pre.fifo_element[2].t_buf_func[2]._y : 1 [by b.fifo_pre.fifo_element[2]._out_a_BX_t[0]:=0] + 1972869 b.fifo_pre.fifo_element[4].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] + 1972936 b.fifo_pre.fifo_element[2].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[0]._y:=1] + 1972998 b.fifo_pre.fifo_element[1].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] + 1973092 b.fifo_pre.fifo_element[3].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[3]._en_X_f[0]:=0] + 1973108 b.fifo_pre.fifo_element[3].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[3].f_buf_func[4]._y:=1] + 1973123 b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[4].y:=0] + 1973143 b.fifo_pre.fifo_element[1].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[1]._y:=1] + 1973242 b.fifo_pre.fifo_element[1].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[3]._y:=1] + 1973248 b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[3].y:=0] + 1973273 b.fifo_pre.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[3]._y:=1] + 1973406 b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[1].y:=0] + 1975439 b.demux.demux._en : 0 [by b.demux.in.a:=1] + 1975443 b.demux.demux.out2_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] + 1975446 b.demux.demux.out1_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] + 1975465 b.demux.demux.out1_en_buf_t.buf2._y : 1 [by b.demux.demux._en:=0] + 1975469 b.demux.demux._en1_X_t[0] : 0 [by b.demux.demux.out1_en_buf_t.buf2._y:=1] + 1975510 b.demux.demux._en2_X_t[0] : 0 [by b.demux.demux.out2_en_buf_t.buf2._y:=1] + 1975511 b.demux.demux.out2_t_buf_func[5]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] + 1975524 b.demux.demux.out1_f_buf_func[2].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[3]._y:=1] + 1975568 b.demux.demux.out2_t_buf_func[5].y : 0 [by b.demux.demux.out2_t_buf_func[5]._y:=1] + 1975569 b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.demux.demux.out2_t_buf_func[5].y:=0] + 1975617 b.demux.demux.out2_t_buf_func[4]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] + 1975641 b.demux.demux.out2_t_buf_func[4].y : 0 [by b.demux.demux.out2_t_buf_func[4]._y:=1] + 1976062 b.demux.demux.out2_t_buf_func[1]._y : 1 [by b.demux.demux._en2_X_t[0]:=0] + 1976063 b.demux.demux._en1_X_f[0] : 0 [by b.demux.demux.out1_en_buf_f.buf2._y:=1] + 1976185 b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.demux.demux.out2_t_buf_func[4].y:=0] + 1976321 b.fifo_pre.fifo_element[2].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[1]._y:=1] + 1976419 b.fifo_post2.fifo_element[0]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y:=1] + 1976484 b.fifo_post2.fifo_element[0].t_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_BX_t[0]:=0] + 1976547 b.fifo_post2.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[5]._y:=1] + 1976606 b.fifo_pre.fifo_element[2].t_buf_func[2].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[2]._y:=1] + 1976618 b.fifo_post2.fifo_element[0].t_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[1]._y:=1] + 1976782 b.fifo_pre.fifo_element[2]._en_X_f[0] : 0 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=1] + 1976783 b.fifo_pre.fifo_element[2].f_buf_func[3]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_f[0]:=0] + 1976805 b.fifo_pre.fifo_element[2].f_buf_func[0]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_f[0]:=0] + 1976807 b.fifo_pre.fifo_element[2].f_buf_func[0].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[0]._y:=1] + 1976808 b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[0].t_buf_func[2].y:=0] + 1976824 b.fifo_pre.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[1].vc.OR2_tf[2]._y:=1] + 1976839 b.fifo_pre.fifo_element[2].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_f[0]:=0] + 1976840 b.fifo_pre.fifo_element[2].f_buf_func[1].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[1]._y:=1] + 1976841 b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[1].y:=0] + 1976846 b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[0].y:=0] + 1976846 b.fifo_pre.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[1]._y:=1] + 1976848 b.fifo_pre.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[0]._y:=1] + 1976852 b.fifo_pre.fifo_element[2].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_f[0]:=0] + 1976938 b.fifo_pre.fifo_element[2].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[2]._en_X_f[0]:=0] + 1976958 b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.in[2]:=0] + 1976991 b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[0]:=0] + 1976999 b.fifo_pre.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[0]._y:=1] + 1977096 b.fifo_pre.fifo_element[2].f_buf_func[3].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[3]._y:=1] + 1977099 b.fifo_pre.fifo_element[2].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[7]._y:=1] + 1977099 b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[3].y:=0] + 1977119 b.fifo_pre.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[3]._y:=1] + 1977591 b.demux.demux.vc.OR2_tf[2]._y : 1 [by b.demux.demux.out1_f_buf_func[2].n1:=0] + 1977688 b.fifo_pre.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[1]._y:=1] + 1977908 b.fifo_pre.fifo_element[2].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[2].f_buf_func[4]._y:=1] + 1978594 b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[9]:=0] + 1979693 b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[2].y:=0] + 1979805 b.fifo_pre.fifo_element[1].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] + 1979868 b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[1].y:=0] + 1979871 b.fifo_post2.fifo_element[1].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[1]._y:=1] + 1981175 b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[2].y:=0] + 1981248 b.fifo_pre.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[2]._y:=1] + 1981616 b.demux.demux._c_f_buf[0] : 0 [by b.demux.demux.c_buf_f.buf2._y:=1] + 1982264 b.demux.demux.out2_en_buf_f.buf2._y : 1 [by b.demux.demux._en:=0] + 1982265 b.demux.demux._en2_X_f[0] : 0 [by b.demux.demux.out2_en_buf_f.buf2._y:=1] + 1982266 b.demux.demux.out2_f_buf_func[3]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] + 1982267 b.demux.demux.out2_f_buf_func[6]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] + 1982269 b.demux.demux.out2_f_buf_func[0]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] + 1982270 b.demux.demux.out2_f_buf_func[2]._y : 1 [by b.demux.demux._en2_X_f[0]:=0] + 1982290 b.demux.demux.out2_f_buf_func[2].y : 0 [by b.demux.demux.out2_f_buf_func[2]._y:=1] + 1982319 b.demux.demux.out2_f_buf_func[0].y : 0 [by b.demux.demux.out2_f_buf_func[0]._y:=1] + 1982543 b.demux.demux.out2_f_buf_func[3].y : 0 [by b.demux.demux.out2_f_buf_func[3]._y:=1] + 1982554 b.fifo_pre.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[4]._y:=1] + 1982555 b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[4]:=0] + 1982993 b.demux.demux.out1_t_buf_func[1].n1 : 0 [by b.fifo_pre.fifo_element[4].t_buf_func[2]._y:=1] + 1983008 b.demux.demux.vc.OR2_tf[1]._y : 1 [by b.demux.demux.out1_t_buf_func[1].n1:=0] + 1984026 b.demux.demux.vc.ct.in[4] : 0 [by b.demux.demux.vc.OR2_tf[4]._y:=1] + 1984536 b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[3].y:=0] + 1984911 b.fifo_pre.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[3]._y:=1] + 1985250 b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.demux.demux.out2_f_buf_func[0].y:=0] + 1986915 b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[3]:=0] + 1987698 b.fifo_pre.fifo_element[4].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[2]._y:=1] + 1987951 b.fifo_pre.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_pre.fifo_element[2].t_buf_func[5]._y:=1] + 1987952 b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_pre.fifo_element[2].t_buf_func[5].y:=0] + 1987954 b.fifo_pre.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[5]._y:=1] + 1988685 b.fifo_pre.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[1]._y:=1] + 1988995 b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[9]:=0] + 1989016 b.fifo_pre.fifo_element[4].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[4]._y:=1] + 1989619 b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[3].f_buf_func[7].y:=0] + 1991192 b.demux.demux.vc.ct.in[2] : 0 [by b.demux.demux.vc.OR2_tf[2]._y:=1] + 1991464 b.fifo_pre.fifo_element[1].f_buf_func[7]._y : 1 [by b.fifo_pre.fifo_element[1]._out_a_BX_f[0]:=0] + 1992268 b.fifo_pre.fifo_element[1].f_buf_func[7].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[7]._y:=1] + 1992319 b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[7].y:=0] + 1992756 b.demux.demux.vc.ct.in[1] : 0 [by b.demux.demux.vc.OR2_tf[1]._y:=1] + 1993344 b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[2]:=0] + 1993361 b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y : 0 [by b.fifo_post2.fifo_element[4].vc.ct.tmp[9]:=1] + 1993803 b.fifo_pre.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[1]._y:=1] + 1993870 b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[9]:=0] + 1993920 b.fifo_pre.fifo_element[3].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[4]._y:=1] + 1994792 b.fifo_post2.fifo_element[1].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[2]._y:=1] + 1995363 b.fifo_post2.fifo_element[2].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[2].vc.OR2_tf[3]._y:=1] + 1995385 b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.in[3]:=0] + 1995888 b.fifo_post2.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[1]._y:=1] + 1996052 b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[1]:=0] + 1996480 b.fifo_post2.fifo_element[0].t_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_BX_t[0]:=0] + 1996481 b.fifo_post2.fifo_element[0].t_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[4]._y:=1] + 1996811 b.fifo_post2.fifo_element[0].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[0]._en_X_f[0]:=0] + 1996831 b.fifo_pre.fifo_element[2].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[0]._y:=1] + 1997282 b.fifo_pre.fifo_element[4].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[4].vc.OR2_tf[7]._y:=1] + 1997616 b.fifo_pre.fifo_element[1].f_buf_func[4].y : 0 [by b.fifo_pre.fifo_element[1].f_buf_func[4]._y:=1] + 1997695 b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[1].f_buf_func[4].y:=0] + 1998441 b.fifo_post2.fifo_element[0].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[0].f_buf_func[0]._y:=1] + 1998972 b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[0].f_buf_func[0].y:=0] + 1999363 b.fifo_pre.fifo_element[2].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[4]._y:=1] + 1999395 b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[4]:=0] + 2000092 b.fifo_post2.fifo_element[1].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[0]._y:=1] + 2000153 b.fifo_post2.fifo_element[4]._in_v : 1 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y:=0] + 2000158 b.fifo_post2.fifo_element[4].in_v_buf._y : 0 [by b.fifo_post2.fifo_element[4]._in_v:=1] + 2000388 b.fifo_post2.fifo_element[4].in.v : 1 [by b.fifo_post2.fifo_element[4].in_v_buf._y:=0] + 2000553 b.fifo_post2.fifo_element[3].inack_ctl._y : 0 [by b.fifo_post2.fifo_element[4].in.v:=1] + 2000591 b.fifo_post2.fifo_element[3].in.a : 1 [by b.fifo_post2.fifo_element[3].inack_ctl._y:=0] + 2000594 b.fifo_post2.fifo_element[2]._out_a_B : 0 [by b.fifo_post2.fifo_element[3].in.a:=1] + 2000598 b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_B:=0] + 2000796 b.fifo_post2.fifo_element[2]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y:=1] + 2000820 b.fifo_post2.fifo_element[2].f_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] + 2000876 b.demux.demux.out2_t_buf_func[1].y : 0 [by b.demux.demux.out2_t_buf_func[1]._y:=1] + 2000879 b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.demux.demux.out2_t_buf_func[1].y:=0] + 2000881 b.fifo_post2.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[1]._y:=1] + 2001237 b.fifo_post2.fifo_element[2].f_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] + 2001274 b.fifo_post2.fifo_element[2].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] + 2001344 b.fifo_post2.fifo_element[2].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[0]._y:=1] + 2001354 b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[0].y:=0] + 2003381 b.fifo_post2.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[4]._y:=1] + 2004174 b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.demux.demux.out2_f_buf_func[3].y:=0] + 2004212 b.fifo_post2.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[3]._y:=1] + 2005261 b.fifo_post2.fifo_element[2].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C2Els[0]._y:=1] + 2005343 b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[0]:=0] + 2005395 b.fifo_post2.fifo_element[2].f_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[6]._y:=1] + 2005452 b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[6].y:=0] + 2005470 b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[2].vc.ct.tmp[7]:=0] + 2005839 b.fifo_post2.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[0]._y:=1] + 2005840 b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[0]:=0] + 2006043 b.fifo_post2.fifo_element[3].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[6]._y:=1] + 2007069 b.fifo_post2.fifo_element[3]._en : 0 [by b.fifo_post2.fifo_element[3].in.a:=1] + 2007105 b.fifo_post2.fifo_element[3].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._en:=0] + 2007284 b.fifo_post2.fifo_element[3].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._en:=0] + 2007285 b.fifo_post2.fifo_element[3]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[3].en_buf_t.buf2._y:=1] + 2008212 b.fifo_post2.fifo_element[2]._in_v : 0 [by b.fifo_post2.fifo_element[2].vc.ct.C3Els[1]._y:=1] + 2008432 b.demux.demux.out2_f_buf_func[6].y : 0 [by b.demux.demux.out2_f_buf_func[6]._y:=1] + 2008454 b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.demux.demux.out2_f_buf_func[6].y:=0] + 2008558 b.fifo_post2.fifo_element[3]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[3].en_buf_f.buf2._y:=1] + 2009582 b.demux.demux._c_v : 0 [by b.demux.demux.c_f_c_t_or._y:=1] + 2010842 b.fifo_post2.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[6]._y:=1] + 2011088 b.fifo_pre.fifo_element[1].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[4]._y:=1] + 2011114 b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[1].vc.ct.tmp[12]:=0] + 2011117 b.fifo_pre.fifo_element[1]._in_v : 0 [by b.fifo_pre.fifo_element[1].vc.ct.C2Els[6]._y:=1] + 2011133 b.fifo_pre.fifo_element[1].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[1]._in_v:=0] + 2011395 b.demux.demux.vc.OR2_tf[5]._y : 1 [by b.demux.demux.out1_t_buf_func[5].n1:=0] + 2011397 b.demux.demux.vc.ct.in[5] : 0 [by b.demux.demux.vc.OR2_tf[5]._y:=1] + 2011449 b.fifo_pre.fifo_element[1].in.v : 0 [by b.fifo_pre.fifo_element[1].in_v_buf._y:=1] + 2011882 b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[6]:=0] + 2011898 b.fifo_post2.fifo_element[1].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[0]._y:=1] + 2012213 b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[4].y:=0] + 2012270 b.fifo_pre.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[4]._y:=1] + 2012272 b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[4]:=0] + 2012342 b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.in[7]:=0] + 2012360 b.fifo_pre.fifo_element[3].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[2]._y:=1] + 2012789 b.fifo_post2.fifo_element[0].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[0]._y:=1] + 2012791 b.fifo_post2.fifo_element[2].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_f[0]:=0] + 2012864 b.fifo_post2.fifo_element[2].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[3]._y:=1] + 2012911 b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y : 1 [by b.fifo_pre.fifo_element[2].f_buf_func[7].y:=0] + 2012949 b.fifo_pre.fifo_element[3].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[3].vc.OR2_tf[7]._y:=1] + 2013307 b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.in[7]:=0] + 2015106 b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[3].y:=0] + 2015107 b.fifo_post2.fifo_element[3].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[3]._y:=1] + 2017091 b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[3]:=0] + 2018233 b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[4].y:=0] + 2019921 b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.demux.demux.out2_f_buf_func[2].y:=0] + 2020063 b.fifo_post2.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[0].vc.OR2_tf[2]._y:=1] + 2020145 b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_B:=0] + 2020954 b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.in[2]:=0] + 2020975 b.fifo_post2.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C2Els[1]._y:=1] + 2023674 b.fifo_pre.fifo_element[2].vc.ct.in[7] : 0 [by b.fifo_pre.fifo_element[2].vc.OR2_tf[7]._y:=1] + 2024004 b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.in[7]:=0] + 2024225 b.fifo_post2.fifo_element[2]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y:=1] + 2024226 b.fifo_post2.fifo_element[2].t_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] + 2024362 b.fifo_post2.fifo_element[2].t_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] + 2024367 b.fifo_post2.fifo_element[2].t_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[1]._y:=1] + 2024481 b.fifo_post2.fifo_element[1].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[4]._y:=1] + 2024845 b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[1].y:=0] + 2024851 b.fifo_post2.fifo_element[3].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[1]._y:=1] + 2027107 b.fifo_pre.fifo_element[4].f_buf_func[4]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] + 2027110 b.demux.demux.out1_f_buf_func[3].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[4]._y:=1] + 2027397 b.fifo_post2.fifo_element[1].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[3]._y:=1] + 2027425 b.fifo_post2.fifo_element[2].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[2]._out_a_BX_t[0]:=0] + 2027785 b.fifo_pre.fifo_element[2].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[2]._y:=1] + 2028617 b.demux.demux.out1_f_buf_func[6].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[7]._y:=1] + 2029758 b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[3]:=0] + 2030747 b.fifo_pre.fifo_element[4].f_buf_func[1]._y : 1 [by b.fifo_pre.fifo_element[4]._out_a_BX_f[0]:=0] + 2030748 b.demux.demux.out1_f_buf_func[0].n1 : 0 [by b.fifo_pre.fifo_element[4].f_buf_func[1]._y:=1] + 2031152 b.fifo_post2.fifo_element[2].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[5]._y:=1] + 2031197 b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[5].y:=0] + 2031231 b.fifo_post2.fifo_element[3].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[5]._y:=1] + 2031300 b.fifo_post2.fifo_element[3].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[0]._y:=1] + 2031307 b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[0]:=0] + 2031667 b.fifo_post2.fifo_element[3].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[0]._y:=1] + 2033014 b.demux.demux.vc.OR2_tf[6]._y : 1 [by b.demux.demux.out1_f_buf_func[6].n1:=0] + 2034604 b.fifo_pre.fifo_element[2].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[3]._y:=1] + 2034759 b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[11]:=0] + 2035149 b.demux.demux.vc.ct.in[6] : 0 [by b.demux.demux.vc.OR2_tf[6]._y:=1] + 2035172 b.demux.demux.vc.ct.C3Els[0]._y : 1 [by b.demux.demux.vc.ct.in[6]:=0] + 2035181 b.demux.demux.vc.ct.tmp[9] : 0 [by b.demux.demux.vc.ct.C3Els[0]._y:=1] + 2035823 b.fifo_post2.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[0]._y:=1] + 2036700 b.fifo_post2.fifo_element[0].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[0]._out_a_BX_t[0]:=0] + 2040337 b.fifo_post2.fifo_element[0].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[0].t_buf_func[5]._y:=1] + 2041595 b.demux.demux.vc.OR2_tf[0]._y : 1 [by b.demux.demux.out1_f_buf_func[0].n1:=0] + 2045336 b.fifo_pre.fifo_element[4].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[3]._y:=1] + 2046076 b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[11]:=0] + 2046482 b.fifo_post2.fifo_element[1].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C2Els[1]._y:=1] + 2046661 b.fifo_pre.fifo_element[4].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[5]._y:=1] + 2046708 b.fifo_post2.fifo_element[2].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[2]._in_v:=0] + 2046769 b.fifo_post2.fifo_element[2].in.v : 0 [by b.fifo_post2.fifo_element[2].in_v_buf._y:=1] + 2047308 b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[4].vc.ct.tmp[13]:=0] + 2047311 b.fifo_pre.fifo_element[4]._in_v : 0 [by b.fifo_pre.fifo_element[4].vc.ct.C2Els[6]._y:=1] + 2047322 b.fifo_pre.fifo_element[4].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[4]._in_v:=0] + 2047325 b.fifo_pre.fifo_element[4].in.v : 0 [by b.fifo_pre.fifo_element[4].in_v_buf._y:=1] + 2051112 b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[0].vc.ct.tmp[9]:=0] + 2051254 b.fifo_post2.fifo_element[0]._in_v : 0 [by b.fifo_post2.fifo_element[0].vc.ct.C3Els[1]._y:=1] + 2054273 b.fifo_pre.fifo_element[2].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[5]._y:=1] + 2057597 b.fifo_post2.fifo_element[2].f_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[2].f_buf_func[2]._y:=1] + 2057601 b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[2].f_buf_func[2].y:=0] + 2057637 b.fifo_post2.fifo_element[3].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[2]._y:=1] + 2061393 b.demux.demux.vc.OR2_tf[3]._y : 1 [by b.demux.demux.out1_f_buf_func[3].n1:=0] + 2064597 b.demux.demux.vc.ct.in[0] : 0 [by b.demux.demux.vc.OR2_tf[0]._y:=1] + 2064651 b.demux.demux.vc.ct.C2Els[0]._y : 1 [by b.demux.demux.vc.ct.in[0]:=0] + 2064841 b.demux.demux.vc.ct.tmp[7] : 0 [by b.demux.demux.vc.ct.C2Els[0]._y:=1] + 2064855 b.demux.demux.vc.ct.in[3] : 0 [by b.demux.demux.vc.OR2_tf[3]._y:=1] + 2074668 b.fifo_post2.fifo_element[0].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[0]._in_v:=0] + 2077732 b.fifo_pre.fifo_element[3].vc.ct.tmp[11] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[3]._y:=1] + 2077744 b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[11]:=0] + 2077745 b.fifo_pre.fifo_element[3].vc.ct.tmp[13] : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[5]._y:=1] + 2077895 b.fifo_post2.fifo_element[2].t_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[2].t_buf_func[4]._y:=1] + 2077902 b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[2].t_buf_func[4].y:=0] + 2077969 b.demux.out2.v : 0 [by b.fifo_post2.fifo_element[0].in_v_buf._y:=1] + 2077998 b.demux.demux.out_or._y : 1 [by b.demux.out2.v:=0] + 2078234 b.demux.demux.vc.ct.C2Els[1]._y : 1 [by b.demux.demux.vc.ct.in[3]:=0] + 2079678 b.fifo_post2.fifo_element[3].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[3].vc.OR2_tf[4]._y:=1] + 2079679 b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[4]:=0] + 2079698 b.fifo_post2.fifo_element[3].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[0]._y:=1] + 2080714 b.fifo_pre.fifo_element[2].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[1]._y:=1] + 2080730 b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[9]:=0] + 2081015 b.demux.demux._out_v : 0 [by b.demux.demux.out_or._y:=1] + 2083490 b.fifo_pre.fifo_element[2].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[4]._y:=1] + 2084461 b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[2].vc.ct.tmp[12]:=0] + 2084462 b.fifo_pre.fifo_element[2]._in_v : 0 [by b.fifo_pre.fifo_element[2].vc.ct.C2Els[6]._y:=1] + 2084477 b.fifo_pre.fifo_element[2].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[2]._in_v:=0] + 2085520 b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.in[2]:=0] + 2086036 b.fifo_post2.fifo_element[3].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C2Els[1]._y:=1] + 2086063 b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[3].vc.ct.tmp[8]:=0] + 2086822 b.fifo_post2.fifo_element[3]._in_v : 0 [by b.fifo_post2.fifo_element[3].vc.ct.C3Els[1]._y:=1] + 2086823 b.fifo_post2.fifo_element[3].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[3]._in_v:=0] + 2087869 b.fifo_post2.fifo_element[3].in.v : 0 [by b.fifo_post2.fifo_element[3].in_v_buf._y:=1] + 2087911 b.fifo_post2.fifo_element[2].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[3].in.v:=0] + 2093056 b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[0].t_buf_func[5].y:=0] + 2093537 b.fifo_pre.fifo_element[2].in.v : 0 [by b.fifo_pre.fifo_element[2].in_v_buf._y:=1] + 2093648 b.fifo_pre.fifo_element[1].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[2].in.v:=0] + 2093649 b.fifo_pre.fifo_element[1].in.a : 0 [by b.fifo_pre.fifo_element[1].inack_ctl._y:=1] + 2093657 b.fifo_pre.fifo_element[0]._out_a_B : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] + 2093661 b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] + 2094139 b.fifo_pre.fifo_element[1]._en : 1 [by b.fifo_pre.fifo_element[1].in.a:=0] + 2094142 b.fifo_pre.fifo_element[1].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] + 2094143 b.fifo_pre.fifo_element[1].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._en:=1] + 2094242 b.fifo_pre.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_t.buf3._y:=0] + 2095667 b.fifo_pre.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_f.buf3._y:=0] + 2097056 b.fifo_post2.fifo_element[1].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[1].vc.OR2_tf[5]._y:=1] + 2097149 b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.in[5]:=0] + 2097515 b.fifo_post2.fifo_element[2].in.a : 0 [by b.fifo_post2.fifo_element[2].inack_ctl._y:=1] + 2102137 b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[0]._out_a_B:=1] + 2102141 b.fifo_pre.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[0].out_a_B_buf_f.buf3._y:=0] + 2102862 b.fifo_post2.fifo_element[1].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[0]._y:=1] + 2102866 b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[1].vc.ct.tmp[9]:=0] + 2103841 b.fifo_post2.fifo_element[1]._in_v : 0 [by b.fifo_post2.fifo_element[1].vc.ct.C3Els[1]._y:=1] + 2104095 b.fifo_post2.fifo_element[1].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[1]._in_v:=0] + 2111612 b.fifo_post2.fifo_element[1].in.v : 0 [by b.fifo_post2.fifo_element[1].in_v_buf._y:=1] + 2111622 b.fifo_post2.fifo_element[1].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[1].in.v:=0] + 2111626 b.fifo_post2.fifo_element[1].in.a : 0 [by b.fifo_post2.fifo_element[1].inack_ctl._y:=1] + 2112689 b.fifo_post2.fifo_element[0].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[1].in.v:=0] + 2112700 b.demux.out2.a : 0 [by b.fifo_post2.fifo_element[0].inack_ctl._y:=1] + 2112708 b.demux.demux._out2_a_B : 1 [by b.demux.out2.a:=0] + 2112724 b.fifo_post2.fifo_element[0]._en : 1 [by b.demux.out2.a:=0] + 2112753 b.fifo_post2.fifo_element[1]._en : 1 [by b.fifo_post2.fifo_element[1].in.a:=0] + 2112760 b.demux.demux.out2_a_B_buf_f.buf2._y : 0 [by b.demux.demux._out2_a_B:=1] + 2112762 b.demux.demux._out2_a_BX_t[0] : 1 [by b.demux.demux.out2_a_B_buf_f.buf2._y:=0] + 2112763 b.fifo_post2.fifo_element[1].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._en:=1] + 2112811 b.demux.demux.out2_a_B_buf_t.buf2._y : 0 [by b.demux.demux._out2_a_B:=1] + 2112814 b.fifo_post2.fifo_element[1]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[1].en_buf_f.buf2._y:=0] + 2113846 b.demux.demux._out2_a_BX_f[0] : 1 [by b.demux.demux.out2_a_B_buf_t.buf2._y:=0] + 2114586 b.fifo_post2.fifo_element[0]._out_a_B : 1 [by b.fifo_post2.fifo_element[1].in.a:=0] + 2114590 b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._out_a_B:=1] + 2114591 b.fifo_post2.fifo_element[0]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[0].out_a_B_buf_f.buf2._y:=0] + 2115672 b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._out_a_B:=1] + 2115673 b.fifo_post2.fifo_element[0]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[0].out_a_B_buf_t.buf2._y:=0] + 2117623 b.demux.demux.vc.ct.tmp[8] : 0 [by b.demux.demux.vc.ct.C2Els[1]._y:=1] + 2117625 b.demux.demux.vc.ct.C3Els[1]._y : 1 [by b.demux.demux.vc.ct.tmp[8]:=0] + 2118065 b.fifo_post2.fifo_element[0].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._en:=1] + 2121559 b.demux.demux._in_v : 0 [by b.demux.demux.vc.ct.C3Els[1]._y:=1] + 2121568 b.demux.demux.c_el._y : 1 [by b.demux.demux._in_v:=0] + 2121668 b.fifo_post2.fifo_element[1].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._en:=1] + 2121668 b.demux.demux.in_v_buf._y : 1 [by b.demux.demux._in_v:=0] + 2124126 b.fifo_post2.fifo_element[1]._out_a_B : 1 [by b.fifo_post2.fifo_element[2].in.a:=0] + 2124420 b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._out_a_B:=1] + 2125167 b.demux.in.v : 0 [by b.demux.demux.in_v_buf._y:=1] + 2128141 b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[1]._out_a_B:=1] + 2128330 b.fifo_post2.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[1].out_a_B_buf_f.buf2._y:=0] + 2132964 b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y : 1 [by b.fifo_pre.fifo_element[3].vc.ct.tmp[13]:=0] + 2133403 b.fifo_pre.fifo_element[4].inack_ctl._y : 1 [by b.demux.in.v:=0] + 2133866 b.fifo_post2.fifo_element[0]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[0].en_buf_t.buf2._y:=0] + 2133878 b.fifo_pre.fifo_element[3]._in_v : 0 [by b.fifo_pre.fifo_element[3].vc.ct.C2Els[6]._y:=1] + 2133879 b.fifo_pre.fifo_element[3].in_v_buf._y : 1 [by b.fifo_pre.fifo_element[3]._in_v:=0] + 2133973 b.fifo_pre.fifo_element[3].in.v : 0 [by b.fifo_pre.fifo_element[3].in_v_buf._y:=1] + 2134043 b.fifo_pre.fifo_element[3].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[3].in.v:=0] + 2134061 b.fifo_pre.fifo_element[3].in.a : 0 [by b.fifo_pre.fifo_element[3].inack_ctl._y:=1] + 2134102 b.fifo_pre.fifo_element[2]._out_a_B : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] + 2134444 b.fifo_pre.fifo_element[2].inack_ctl._y : 1 [by b.fifo_pre.fifo_element[3].in.v:=0] + 2134641 b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] + 2134644 b.fifo_pre.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_t.buf3._y:=0] + 2134756 b.fifo_pre.fifo_element[2].in.a : 0 [by b.fifo_pre.fifo_element[2].inack_ctl._y:=1] + 2135716 b.fifo_pre.fifo_element[3]._en : 1 [by b.fifo_pre.fifo_element[3].in.a:=0] + 2135737 b.fifo_pre.fifo_element[3].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] + 2135778 b.fifo_pre.fifo_element[3].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._en:=1] + 2136789 b.fifo_pre.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_t.buf3._y:=0] + 2137025 b.fifo_pre.fifo_element[4].in.a : 0 [by b.fifo_pre.fifo_element[4].inack_ctl._y:=1] + 2137030 b.fifo_pre.fifo_element[4]._en : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] + 2137031 b.fifo_pre.fifo_element[4].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] + 2137040 b.fifo_pre.fifo_element[3]._out_a_B : 1 [by b.fifo_pre.fifo_element[4].in.a:=0] + 2137066 b.fifo_pre.fifo_element[4]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_t.buf3._y:=0] + 2137343 b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] + 2137888 b.fifo_pre.fifo_element[2]._en : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] + 2137922 b.fifo_pre.fifo_element[2].en_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] + 2137947 b.fifo_pre.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_t.buf3._y:=0] + 2137969 b.fifo_post2.fifo_element[2]._en : 1 [by b.fifo_post2.fifo_element[2].in.a:=0] + 2137976 b.fifo_post2.fifo_element[2].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._en:=1] + 2137979 b.fifo_post2.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[2].en_buf_f.buf2._y:=0] + 2138889 b.fifo_pre.fifo_element[2].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._en:=1] + 2138933 b.fifo_pre.fifo_element[2]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[2].en_buf_f.buf3._y:=0] + 2139279 b.fifo_post2.fifo_element[2].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._en:=1] + 2141663 b.fifo_pre.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_pre.fifo_element[1].en_buf_t.buf3._y:=0] + 2141758 b.fifo_pre.fifo_element[1]._out_a_B : 1 [by b.fifo_pre.fifo_element[2].in.a:=0] + 2141845 b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] + 2143729 b.fifo_post2.fifo_element[1]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[1].en_buf_t.buf2._y:=0] + 2145199 b.demux.demux._in_c_v_ : 0 [by b.demux.demux.c_el._y:=1] + 2145237 b.demux.demux.inack_ctl._y : 1 [by b.demux.demux._in_c_v_:=0] + 2145253 b.demux.in.a : 0 [by b.demux.demux.inack_ctl._y:=1] + 2145262 b.fifo_pre.fifo_element[4]._out_a_B : 1 [by b.demux.in.a:=0] + 2145278 b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] + 2145916 b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._out_a_B:=1] + 2145951 b.fifo_pre.fifo_element[4]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_f.buf3._y:=0] + 2145971 b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y : 0 [by b.fifo_pre.fifo_element[3]._out_a_B:=1] + 2145980 b.fifo_pre.fifo_element[3]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_t.buf3._y:=0] + 2147880 b.fifo_pre.fifo_element[4]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[4].out_a_B_buf_t.buf3._y:=0] + 2148207 b.fifo_post2.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[1].out_a_B_buf_t.buf2._y:=0] + 2148483 b.demux.demux._en : 1 [by b.demux.in.a:=0] + 2148485 b.demux.demux.out1_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] + 2148487 b.demux.demux._en1_X_f[0] : 1 [by b.demux.demux.out1_en_buf_f.buf2._y:=0] + 2148654 b.demux.demux.out1_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] + 2149587 b.demux.demux.out2_en_buf_f.buf2._y : 0 [by b.demux.demux._en:=1] + 2150158 b.demux.demux.out2_en_buf_t.buf2._y : 0 [by b.demux.demux._en:=1] + 2150336 b.demux.demux._en2_X_t[0] : 1 [by b.demux.demux.out2_en_buf_t.buf2._y:=0] + 2150386 b.demux.demux._en2_X_f[0] : 1 [by b.demux.demux.out2_en_buf_f.buf2._y:=0] + 2151433 b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[1]._out_a_B:=1] + 2151434 b.fifo_pre.fifo_element[1]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_f.buf3._y:=0] + 2151592 b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[2]._out_a_B:=1] + 2151614 b.fifo_pre.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[2].out_a_B_buf_f.buf3._y:=0] + 2155555 b.fifo_pre.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[3].en_buf_f.buf3._y:=0] + 2168145 b.fifo_pre.fifo_element[3]._out_a_BX_t[0] : 1 [by b.fifo_pre.fifo_element[3].out_a_B_buf_f.buf3._y:=0] + 2170312 b.fifo_post2.fifo_element[2]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[2].en_buf_t.buf2._y:=0] + 2176443 b.fifo_post2.fifo_element[0].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[0]._en:=1] + 2178948 b.demux.demux._en1_X_t[0] : 1 [by b.demux.demux.out1_en_buf_t.buf2._y:=0] + 2184786 b.fifo_pre.fifo_element[4].en_buf_f.buf3._y : 0 [by b.fifo_pre.fifo_element[4]._en:=1] + 2184823 b.fifo_pre.fifo_element[4]._en_X_f[0] : 1 [by b.fifo_pre.fifo_element[4].en_buf_f.buf3._y:=0] + 2186515 b.fifo_post2.fifo_element[0]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[0].en_buf_f.buf2._y:=0] + 2186577 b.fifo_pre.fifo_element[1]._out_a_BX_f[0] : 1 [by b.fifo_pre.fifo_element[1].out_a_B_buf_t.buf3._y:=0] +WRONG ASSERT: "b.out2.d.d[1].f" has value 0 and not 1. +WRONG ASSERT: "b.out2.d.d[1].t" has value 1 and not 0. +WRONG ASSERT: "b.out2.d.d[2].f" has value 1 and not 0. +WRONG ASSERT: "b.out2.d.d[2].t" has value 0 and not 1. +WRONG ASSERT: "b.out2.d.d[4].f" has value 0 and not 1. +WRONG ASSERT: "b.out2.d.d[4].t" has value 1 and not 0. +WRONG ASSERT: "b.out2.d.d[6].f" has value 1 and not 0. +WRONG ASSERT: "b.out2.d.d[6].t" has value 0 and not 1. + 2186577 b.out2.v : 1 + 2186580 b.fifo_post2.fifo_element[4].inack_ctl._y : 0 [by b.out2.v:=1] + 2186581 b.fifo_post2.fifo_element[4].in.a : 1 [by b.fifo_post2.fifo_element[4].inack_ctl._y:=0] + 2187902 b.fifo_post2.fifo_element[3]._out_a_B : 0 [by b.fifo_post2.fifo_element[4].in.a:=1] + 2190053 b.fifo_post2.fifo_element[4]._en : 0 [by b.fifo_post2.fifo_element[4].in.a:=1] + 2190057 b.fifo_post2.fifo_element[4].en_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[4]._en:=0] + 2190073 b.fifo_post2.fifo_element[4]._en_X_f[0] : 0 [by b.fifo_post2.fifo_element[4].en_buf_f.buf2._y:=1] + 2190172 b.fifo_post2.fifo_element[4].en_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[4]._en:=0] + 2191365 b.fifo_post2.fifo_element[3].out_a_B_buf_f.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_B:=0] + 2191370 b.fifo_post2.fifo_element[3]._out_a_BX_t[0] : 0 [by b.fifo_post2.fifo_element[3].out_a_B_buf_f.buf2._y:=1] + 2191389 b.fifo_post2.fifo_element[3].t_buf_func[1]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] + 2191410 b.fifo_post2.fifo_element[3].t_buf_func[1].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[1]._y:=1] + 2191800 b.fifo_post2.fifo_element[3].t_buf_func[5]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] + 2192319 b.fifo_post2.fifo_element[3].t_buf_func[4]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_t[0]:=0] + 2192398 b.fifo_post2.fifo_element[3].t_buf_func[4].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[4]._y:=1] + 2192724 b.fifo_post2.fifo_element[3].out_a_B_buf_t.buf2._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_B:=0] + 2193297 b.fifo_post2.fifo_element[4]._en_X_t[0] : 0 [by b.fifo_post2.fifo_element[4].en_buf_t.buf2._y:=1] + 2193829 b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[1].y:=0] + 2193830 b.fifo_post2.fifo_element[4].vc.ct.in[1] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[1]._y:=1] + 2194121 b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[4].y:=0] + 2194128 b.fifo_post2.fifo_element[4].vc.ct.in[4] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[4]._y:=1] + 2214420 b.fifo_post2.fifo_element[3]._out_a_BX_f[0] : 0 [by b.fifo_post2.fifo_element[3].out_a_B_buf_t.buf2._y:=1] + 2214433 b.fifo_post2.fifo_element[3].f_buf_func[2]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] + 2214437 b.fifo_post2.fifo_element[3].f_buf_func[2].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[2]._y:=1] + 2214444 b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[2].y:=0] + 2214841 b.fifo_post2.fifo_element[4].vc.ct.in[2] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[2]._y:=1] + 2217409 b.fifo_post2.fifo_element[3].f_buf_func[6]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] + 2217522 b.fifo_post2.fifo_element[3].f_buf_func[6].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[6]._y:=1] + 2217528 b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[6].y:=0] + 2217529 b.fifo_post2.fifo_element[4].vc.ct.in[6] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[6]._y:=1] + 2219050 b.fifo_post2.fifo_element[3].f_buf_func[3]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] + 2221481 b.fifo_post2.fifo_element[3].f_buf_func[3].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[3]._y:=1] + 2221490 b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[3].y:=0] + 2221735 b.fifo_post2.fifo_element[4].vc.ct.in[3] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[3]._y:=1] + 2223387 b.fifo_post2.fifo_element[3].f_buf_func[0]._y : 1 [by b.fifo_post2.fifo_element[3]._out_a_BX_f[0]:=0] + 2227959 b.fifo_post2.fifo_element[3].t_buf_func[5].y : 0 [by b.fifo_post2.fifo_element[3].t_buf_func[5]._y:=1] + 2249813 b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y : 1 [by b.fifo_post2.fifo_element[3].t_buf_func[5].y:=0] + 2249884 b.fifo_post2.fifo_element[4].vc.ct.in[5] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[5]._y:=1] + 2256809 b.fifo_post2.fifo_element[3].f_buf_func[0].y : 0 [by b.fifo_post2.fifo_element[3].f_buf_func[0]._y:=1] + 2257134 b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y : 1 [by b.fifo_post2.fifo_element[3].f_buf_func[0].y:=0] + 2262250 b.fifo_post2.fifo_element[4].vc.ct.in[0] : 0 [by b.fifo_post2.fifo_element[4].vc.OR2_tf[0]._y:=1] + 2262278 b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[0]:=0] + 2262293 b.fifo_post2.fifo_element[4].vc.ct.tmp[7] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[0]._y:=1] + 2262362 b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[3]:=0] + 2265835 b.fifo_post2.fifo_element[4].vc.ct.tmp[8] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C2Els[1]._y:=1] + 2309362 b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.in[5]:=0] + 2311109 b.fifo_post2.fifo_element[4].vc.ct.tmp[9] : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[0]._y:=1] + 2326409 b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y : 1 [by b.fifo_post2.fifo_element[4].vc.ct.tmp[9]:=0] + 2326410 b.fifo_post2.fifo_element[4]._in_v : 0 [by b.fifo_post2.fifo_element[4].vc.ct.C3Els[1]._y:=1] + 2326411 b.fifo_post2.fifo_element[4].in_v_buf._y : 1 [by b.fifo_post2.fifo_element[4]._in_v:=0] + 2326428 b.fifo_post2.fifo_element[4].in.v : 0 [by b.fifo_post2.fifo_element[4].in_v_buf._y:=1] + 2332785 b.fifo_post2.fifo_element[3].inack_ctl._y : 1 [by b.fifo_post2.fifo_element[4].in.v:=0] + 2332868 b.fifo_post2.fifo_element[3].in.a : 0 [by b.fifo_post2.fifo_element[3].inack_ctl._y:=1] + 2332937 b.fifo_post2.fifo_element[3]._en : 1 [by b.fifo_post2.fifo_element[3].in.a:=0] + 2332948 b.fifo_post2.fifo_element[3].en_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._en:=1] + 2332964 b.fifo_post2.fifo_element[3].en_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[3]._en:=1] + 2332965 b.fifo_post2.fifo_element[3]._en_X_f[0] : 1 [by b.fifo_post2.fifo_element[3].en_buf_f.buf2._y:=0] + 2333036 b.fifo_post2.fifo_element[3]._en_X_t[0] : 1 [by b.fifo_post2.fifo_element[3].en_buf_t.buf2._y:=0] + 2339779 b.fifo_post2.fifo_element[2]._out_a_B : 1 [by b.fifo_post2.fifo_element[3].in.a:=0] + 2339780 b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._out_a_B:=1] + 2340179 b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y : 0 [by b.fifo_post2.fifo_element[2]._out_a_B:=1] + 2340793 b.fifo_post2.fifo_element[2]._out_a_BX_t[0] : 1 [by b.fifo_post2.fifo_element[2].out_a_B_buf_f.buf2._y:=0] + 2357424 b.fifo_post2.fifo_element[2]._out_a_BX_f[0] : 1 [by b.fifo_post2.fifo_element[2].out_a_B_buf_t.buf2._y:=0] + 2357424 b.in.d.d[0].f : 0 + 2357424 b.in.d.d[6].t : 0 + 2357424 b.in.d.d[2].t : 0 + 2357424 b.in.d.d[5].t : 0 + 2357424 b.in.d.d[1].f : 0 + 2357424 b.in.d.d[4].f : 0 + 2357424 b.in.d.d[3].f : 0 + 2357471 b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y : 1 [by b.in.d.d[1].f:=0] + 2357507 b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y : 1 [by b.in.d.d[0].f:=0] + 2357513 b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y : 1 [by b.in.d.d[4].f:=0] + 2357753 b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y : 1 [by b.in.d.d[2].t:=0] + 2357767 b.fifo_pre.fifo_element[0].vc.ct.in[2] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[2]._y:=1] + 2358149 b.fifo_pre.fifo_element[0].vc.ct.in[4] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[4]._y:=1] + 2358466 b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y : 1 [by b.in.d.d[6].t:=0] + 2358470 b.fifo_pre.fifo_element[0].vc.ct.in[6] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[6]._y:=1] + 2358714 b.fifo_pre.fifo_element[0].vc.ct.in[1] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[1]._y:=1] + 2358931 b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y : 1 [by b.in.d.d[5].t:=0] + 2358932 b.fifo_pre.fifo_element[0].vc.ct.in[5] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[5]._y:=1] + 2360978 b.fifo_pre.fifo_element[0].vc.ct.in[0] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[0]._y:=1] + 2360979 b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[0]:=0] + 2361195 b.fifo_pre.fifo_element[0].vc.ct.tmp[8] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[0]._y:=1] + 2363398 b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y : 1 [by b.in.d.d[3].f:=0] + 2363844 b.fifo_pre.fifo_element[0].vc.ct.in[3] : 0 [by b.fifo_pre.fifo_element[0].vc.OR2_tf[3]._y:=1] + 2365560 b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[3]:=0] + 2369936 b.fifo_pre.fifo_element[0].vc.ct.tmp[9] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[1]._y:=1] + 2385685 b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.tmp[9]:=0] + 2385692 b.fifo_pre.fifo_element[0].vc.ct.tmp[12] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[4]._y:=1] + 2387234 b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y : 1 [by b.fifo_pre.fifo_element[0].vc.ct.in[5]:=0] + 2391142 b.fifo_pre.fifo_element[0].vc.ct.tmp[10] : 0 [by b.fifo_pre.fifo_element[0].vc.ct.C2Els[2]._y:=1] Second Cond Checked diff --git a/test/unit_tests/fifo_demux_bit_7_fifo/run/test.prs b/test/unit_tests/fifo_demux_bit_7_fifo/run/test.prs index 3db8bf5..a8b73a5 100644 --- a/test/unit_tests/fifo_demux_bit_7_fifo/run/test.prs +++ b/test/unit_tests/fifo_demux_bit_7_fifo/run/test.prs @@ -8749,51 +8749,51 @@ = "b.demux.in.a" "b.demux.demux.cond.a" = "b.demux.in.a" "b.demux.demux.in.a" = "b.demux.in.v" "b.demux.demux.in.v" += "b.demux.in.d.d[7].d[0]" "b.demux.demux.in.d.d[6].f" += "b.demux.in.d.d[7].d[0]" "b.demux.demux.in.d.d[6].d[0]" = "b.demux.in.d.d[7].d[0]" "b.demux.in.d.d[7].f" += "b.demux.in.d.d[7].d[1]" "b.demux.demux.in.d.d[6].t" += "b.demux.in.d.d[7].d[1]" "b.demux.demux.in.d.d[6].d[1]" = "b.demux.in.d.d[7].d[1]" "b.demux.in.d.d[7].t" -= "b.demux.in.d.d[6].d[0]" "b.demux.demux.in.d.d[6].f" -= "b.demux.in.d.d[6].d[0]" "b.demux.demux.in.d.d[6].d[0]" += "b.demux.in.d.d[6].d[0]" "b.demux.demux.in.d.d[5].f" += "b.demux.in.d.d[6].d[0]" "b.demux.demux.in.d.d[5].d[0]" = "b.demux.in.d.d[6].d[0]" "b.demux.in.d.d[6].f" -= "b.demux.in.d.d[6].d[1]" "b.demux.demux.in.d.d[6].t" -= "b.demux.in.d.d[6].d[1]" "b.demux.demux.in.d.d[6].d[1]" += "b.demux.in.d.d[6].d[1]" "b.demux.demux.in.d.d[5].t" += "b.demux.in.d.d[6].d[1]" "b.demux.demux.in.d.d[5].d[1]" = "b.demux.in.d.d[6].d[1]" "b.demux.in.d.d[6].t" -= "b.demux.in.d.d[5].d[0]" "b.demux.demux.in.d.d[5].f" -= "b.demux.in.d.d[5].d[0]" "b.demux.demux.in.d.d[5].d[0]" += "b.demux.in.d.d[5].d[0]" "b.demux.demux.in.d.d[4].f" += "b.demux.in.d.d[5].d[0]" "b.demux.demux.in.d.d[4].d[0]" = "b.demux.in.d.d[5].d[0]" "b.demux.in.d.d[5].f" -= "b.demux.in.d.d[5].d[1]" "b.demux.demux.in.d.d[5].t" -= "b.demux.in.d.d[5].d[1]" "b.demux.demux.in.d.d[5].d[1]" += "b.demux.in.d.d[5].d[1]" "b.demux.demux.in.d.d[4].t" += "b.demux.in.d.d[5].d[1]" "b.demux.demux.in.d.d[4].d[1]" = "b.demux.in.d.d[5].d[1]" "b.demux.in.d.d[5].t" -= "b.demux.in.d.d[4].d[0]" "b.demux.demux.in.d.d[4].f" -= "b.demux.in.d.d[4].d[0]" "b.demux.demux.in.d.d[4].d[0]" += "b.demux.in.d.d[4].d[0]" "b.demux.demux.in.d.d[3].f" += "b.demux.in.d.d[4].d[0]" "b.demux.demux.in.d.d[3].d[0]" = "b.demux.in.d.d[4].d[0]" "b.demux.in.d.d[4].f" -= "b.demux.in.d.d[4].d[1]" "b.demux.demux.in.d.d[4].t" -= "b.demux.in.d.d[4].d[1]" "b.demux.demux.in.d.d[4].d[1]" += "b.demux.in.d.d[4].d[1]" "b.demux.demux.in.d.d[3].t" += "b.demux.in.d.d[4].d[1]" "b.demux.demux.in.d.d[3].d[1]" = "b.demux.in.d.d[4].d[1]" "b.demux.in.d.d[4].t" -= "b.demux.in.d.d[3].d[0]" "b.demux.demux.in.d.d[3].f" -= "b.demux.in.d.d[3].d[0]" "b.demux.demux.in.d.d[3].d[0]" += "b.demux.in.d.d[3].d[0]" "b.demux.demux.in.d.d[2].f" += "b.demux.in.d.d[3].d[0]" "b.demux.demux.in.d.d[2].d[0]" = "b.demux.in.d.d[3].d[0]" "b.demux.in.d.d[3].f" -= "b.demux.in.d.d[3].d[1]" "b.demux.demux.in.d.d[3].t" -= "b.demux.in.d.d[3].d[1]" "b.demux.demux.in.d.d[3].d[1]" += "b.demux.in.d.d[3].d[1]" "b.demux.demux.in.d.d[2].t" += "b.demux.in.d.d[3].d[1]" "b.demux.demux.in.d.d[2].d[1]" = "b.demux.in.d.d[3].d[1]" "b.demux.in.d.d[3].t" -= "b.demux.in.d.d[2].d[0]" "b.demux.demux.in.d.d[2].f" -= "b.demux.in.d.d[2].d[0]" "b.demux.demux.in.d.d[2].d[0]" += "b.demux.in.d.d[2].d[0]" "b.demux.demux.in.d.d[1].f" += "b.demux.in.d.d[2].d[0]" "b.demux.demux.in.d.d[1].d[0]" = "b.demux.in.d.d[2].d[0]" "b.demux.in.d.d[2].f" -= "b.demux.in.d.d[2].d[1]" "b.demux.demux.in.d.d[2].t" -= "b.demux.in.d.d[2].d[1]" "b.demux.demux.in.d.d[2].d[1]" += "b.demux.in.d.d[2].d[1]" "b.demux.demux.in.d.d[1].t" += "b.demux.in.d.d[2].d[1]" "b.demux.demux.in.d.d[1].d[1]" = "b.demux.in.d.d[2].d[1]" "b.demux.in.d.d[2].t" -= "b.demux.in.d.d[1].d[0]" "b.demux.demux.in.d.d[1].f" -= "b.demux.in.d.d[1].d[0]" "b.demux.demux.in.d.d[1].d[0]" += "b.demux.in.d.d[1].d[0]" "b.demux.demux.in.d.d[0].f" += "b.demux.in.d.d[1].d[0]" "b.demux.demux.in.d.d[0].d[0]" = "b.demux.in.d.d[1].d[0]" "b.demux.in.d.d[1].f" -= "b.demux.in.d.d[1].d[1]" "b.demux.demux.in.d.d[1].t" -= "b.demux.in.d.d[1].d[1]" "b.demux.demux.in.d.d[1].d[1]" += "b.demux.in.d.d[1].d[1]" "b.demux.demux.in.d.d[0].t" += "b.demux.in.d.d[1].d[1]" "b.demux.demux.in.d.d[0].d[1]" = "b.demux.in.d.d[1].d[1]" "b.demux.in.d.d[1].t" -= "b.demux.in.d.d[0].d[0]" "b.demux.demux.in.d.d[0].f" -= "b.demux.in.d.d[0].d[0]" "b.demux.demux.in.d.d[0].d[0]" = "b.demux.in.d.d[0].d[0]" "b.demux.demux.cond.d.d[0].f" = "b.demux.in.d.d[0].d[0]" "b.demux.demux.cond.d.d[0].d[0]" = "b.demux.in.d.d[0].d[0]" "b.demux.in.d.d[0].f" -= "b.demux.in.d.d[0].d[1]" "b.demux.demux.in.d.d[0].t" -= "b.demux.in.d.d[0].d[1]" "b.demux.demux.in.d.d[0].d[1]" = "b.demux.in.d.d[0].d[1]" "b.demux.demux.cond.d.d[0].t" = "b.demux.in.d.d[0].d[1]" "b.demux.demux.cond.d.d[0].d[1]" = "b.demux.in.d.d[0].d[1]" "b.demux.in.d.d[0].t" diff --git a/test/unit_tests/fifo_demux_bit_7_fifo/test.prsim b/test/unit_tests/fifo_demux_bit_7_fifo/test.prsim index fadf36d..a5a25bb 100644 --- a/test/unit_tests/fifo_demux_bit_7_fifo/test.prsim +++ b/test/unit_tests/fifo_demux_bit_7_fifo/test.prsim @@ -59,6 +59,7 @@ assert b.in.v 1 assert b.in.a 1 assert-qdi-channel-valid "b.out2" 7 100 +assert-qdi-channel-neutral "b.out1" 7 set b.out2.v 1 cycle assert b.in.a 1 diff --git a/test/unit_tests/nrn_hs_2d.v b/test/unit_tests/nrn_hs_2d.v new file mode 100644 index 0000000..fba7803 --- /dev/null +++ b/test/unit_tests/nrn_hs_2d.v @@ -0,0 +1,204 @@ +// +// Verilog module for: INV_X1<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0INV__X1(y, a); + output y; + input a; + +// -- signals --- + reg y; + wire a; + +// --- instances +endmodule + +// +// Verilog module for: A_2P_U_X4<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0A__2P__U__X4(p1, p2, y); + input p1; + input p2; + output y; + +// -- signals --- + reg y; + wire p2; + wire p1; + +// --- instances +endmodule + +// +// Verilog module for: INV_X2<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0INV__X2(y, a); + output y; + input a; + +// -- signals --- + reg y; + wire a; + +// --- instances +endmodule + +// +// Verilog module for: A_2C1N_RB_X1<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0A__2C1N__RB__X1(y, c1, c2, n1, pr_B, sr_B); + output y; + input c1; + input c2; + input n1; + input pr_B; + input sr_B; + +// -- signals --- + wire sr_B; + reg y; + wire c2; + wire c1; + reg _y; + wire pr_B; + wire n1; + +// --- instances +endmodule + +// +// Verilog module for: BUF_X2<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0BUF__X2(y, a); + output y; + input a; + +// -- signals --- + reg y; + reg _y; + wire a; + +// --- instances +endmodule + +// +// Verilog module for: A_1C1P_X1<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0A__1C1P__X1(y, c1, p1); + output y; + input c1; + input p1; + +// -- signals --- + wire c1; + wire p1; + reg y; + +// --- instances +endmodule + +// +// Verilog module for: A_2C1P1N_RB_X1<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0A__2C1P1N__RB__X1(y, c1, c2, p1, n1, pr_B, sr_B); + output y; + input c1; + input c2; + input p1; + input n1; + input pr_B; + input sr_B; + +// -- signals --- + wire sr_B; + wire n1; + wire p1; + wire c2; + reg y; + wire c1; + reg _y; + wire pr_B; + +// --- instances +endmodule + +// +// Verilog module for: A_3P_U_X4<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0A__3P__U__X4(p1, p2, p3, y); + input p1; + input p2; + input p3; + output y; + +// -- signals --- + wire p2; + wire p3; + wire p1; + reg y; + +// --- instances +endmodule + +// +// Verilog module for: nrn_hs_2d<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d(\in.d.d[0] , \in.a , \outx.d.d[0] , \outx.a , \outy.d.d[0] , \outy.a , reset_B); + input \in.d.d[0] ; + output \in.a ; + output \outx.d.d[0] ; + input \outx.a ; + output \outy.d.d[0] ; + input \outy.a ; + input reset_B; + +// -- signals --- + reg \outx.d.d[0] ; + reg \in.a ; + reg _reqB; + reg \outy.d.d[0] ; + wire reset_B; + reg _y_a_B; + wire \outy.a ; + reg _x_a_B; + reg _reset_BX; + wire \in.d.d[0] ; + wire \outx.a ; + reg _en; + reg _req; + +// --- instances +_0_0tmpl_0_0dataflow__neuro_0_0INV__X1 \req_inv (.y(_reqB), .a(_req)); +_0_0tmpl_0_0dataflow__neuro_0_0A__2P__U__X4 \pu_y (.p1(_reqB), .p2(\outy.a ), .y(\outy.d.d[0] )); +_0_0tmpl_0_0dataflow__neuro_0_0INV__X2 \inv_x (.y(_x_a_B), .a(\outx.a )); +_0_0tmpl_0_0dataflow__neuro_0_0INV__X2 \inv_y (.y(_y_a_B), .a(\outy.a )); +_0_0tmpl_0_0dataflow__neuro_0_0A__2C1N__RB__X1 \A_ack (.y(\in.a ), .c1(_en), .c2(\in.d.d[0] ), .n1(_req), .pr_B(_reset_BX), .sr_B(_reset_BX)); +_0_0tmpl_0_0dataflow__neuro_0_0BUF__X2 \reset_buf (.y(_reset_BX), .a(reset_B)); +_0_0tmpl_0_0dataflow__neuro_0_0A__1C1P__X1 \A_en (.y(_en), .c1(\in.a ), .p1(_req)); +_0_0tmpl_0_0dataflow__neuro_0_0A__2C1P1N__RB__X1 \A_req (.y(_req), .c1(_en), .c2(_y_a_B), .p1(_x_a_B), .n1(\in.d.d[0] ), .pr_B(_reset_BX), .sr_B(_reset_BX)); +_0_0tmpl_0_0dataflow__neuro_0_0A__3P__U__X4 \pu_x (.p1(\outx.a ), .p2(_reqB), .p3(_y_a_B), .y(\outx.d.d[0] )); +endmodule + +// +// Verilog module for: nrn_hs_2d_inst<> +// +module nrn__hs__2d__inst(\in.d.d[0] , \in.a , \outx.d.d[0] , \outx.a , \outy.d.d[0] , \outy.a ); + input \in.d.d[0] ; + output \in.a ; + output \outx.d.d[0] ; + input \outx.a ; + output \outy.d.d[0] ; + input \outy.a ; + +// -- signals --- + reg \outx.d.d[0] ; + wire \outy.a ; + wire \in.d.d[0] ; + reg \outy.d.d[0] ; + reg _reset_B; + wire \outx.a ; + reg \in.a ; + +// --- instances +_0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d \b (.\in.d.d[0] (\in.d.d[0] ), .\in.a (\in.a ), .\outx.d.d[0] (\outx.d.d[0] ), .\outx.a (\outx.a ), .\outy.d.d[0] (\outy.d.d[0] ), .\outy.a (\outy.a ), .reset_B(_reset_B)); +endmodule + diff --git a/test/unit_tests/nrn_hs_2d/run/prsim.out b/test/unit_tests/nrn_hs_2d/run/prsim.out new file mode 100644 index 0000000..dac5bbb --- /dev/null +++ b/test/unit_tests/nrn_hs_2d/run/prsim.out @@ -0,0 +1,746 @@ +b.b.dly_y[3].dly[0].y b.outy[4].a b.b.dly_y[2].dly[2].y b.outx[2].a b.b.neurons[3]._x_a_B b.outy[0].a b.outx[0].a b.b.dly_y[4].dly[3]._y b.in[4].r b.b.neurons[8]._x_a_B b.b.dly_y[3].dly[3].y b.b.dly_x[2].dly[1].y b.b.neurons[12]._y_a_B b.in[12].r b.in[5].r b.b.neurons[14]._y_a_B b.outy[3].a b.outy[1].a b.b.neurons[3]._y_a_B b.b.dly_x[0].dly[3]._y b.b.dly_y[0].dly[0].y b.in[14].r b.b.pd_x[0].in b.b.dly_y[4].dly[3].y b.in[1].r b.b.neurons[10]._x_a_B b.b.pd_x[1].in b.b.dly_y[3].dly[3].__y b.b.dly_y[0].dly[2].y b.b.dly_x[0].dly[1].y b.b.dly_y[2].dly[0].y b.b.dly_x[0].dly[1].___y b.in[2].r b.b.dly_x[2].dly[0].y b.in[11].r b.b.dly_y[2].dly[1].__y b.outx[1].a b.b.pd_y[2].in b.b.neurons[14]._x_a_B b.b.neurons[11]._y_a_B b.b.pd_x[1]._out b.b.pd_x[1].buf2._y b.in[8].r b.b.pd_y[4].__out b.b.dly_y[1].dly[1].y b.b.pd_y[4]._out b.b.neurons[6]._y_a_B b.b.pd_y[3].inv.y b.b.neurons[13]._y_a_B b.in[0].r b.b.neurons[7]._x_a_B b.b.dly_x[2].dly[2].___y b.b.pd_y[2].__out b.b.pd_y[0].in b.b.neurons[11]._x_a_B b.b.dly_x[2].dly[2].y b.b.pd_y[0].__out b.in[7].r b.b.pd_y[0].inv.y b.b.pd_y[3].in b.b.dly_y[2].dly[2].__y b.b.dly_y[2].dly[3].___y b.b.dly_x[1].dly[2].y b.in[3].r b.b.dly_x[1].dly[3].__y b.b.dly_x[1].dly[1].y b.b.dly_y[3].dly[1].y b.b.neurons[12]._x_a_B b.b.dly_y[4].dly[0].__y b.b.dly_y[3].dly[2].___y b.b.dly_y[0].dly[2]._y b.b.dly_y[1].dly[3].___y b.b.dly_x[2].dly[3].___y b.b.dly_y[2].dly[4]._y b.b.pd_x[0].buf2._y b.b.dly_x[0].dly[2].___y b.b.dly_y[0].dly[2].___y b.b.dly_y[3].dly[4].__y b.b.dly_x[1].dly[2].__y b.b.neurons[8]._y_a_B b.b.dly_y[1].dly[2].___y b.b.neurons[10]._y_a_B b.b.pd_y[4].in b.b.dly_y[2].dly[3].__y b.in[6].r b.b.pd_y[1].in b.b.neurons[9]._y_a_B b.b.dly_y[1].dly[0].__y b.b.dly_y[1].dly[3].__y b.outy[2].a b.b.dly_y[0].dly[0].___y b.b.dly_y[3].dly[3]._y b.in[9].r b.b.pd_x[2].inv.y b.b.dly_y[4].dly[4].__y b.b.dly_y[4].dly[1].y b.b.dly_x[2].dly[2]._y b.b.dly_y[2].dly[3].y b.b.dly_x[1].dly[1]._y b.b.neurons[13]._x_a_B b.b.neurons[5]._y_a_B b.b.dly_x[2].dly[4]._y b.b.pd_x[2]._out b.b.dly_y[0].dly[1].__y b.b.neurons[6]._x_a_B b.b.neurons[0]._x_a_B b.b.neurons[2]._y_a_B b.b.neurons[7]._y_a_B b.b.dly_y[2].dly[1].___y b.b.pd_x[2].in b.b.dly_y[4].dly[1]._y b.b.dly_y[3].dly[1].___y b.b.dly_x[1].dly[1].__y b.b.pd_y[3].__out b.b.dly_y[4].dly[2].___y b.b.dly_y[2].dly[1]._y b.b.dly_y[2].dly[0].___y b.b.pd_y[1].__out b.b.dly_y[0].dly[3].__y b.b.dly_x[1].dly[3].___y b.b.dly_x[1].dly[1].___y b.b.pd_x[0]._out b.b.dly_y[2].dly[1].y b.b.dly_x[0].dly[0]._y b.b.dly_y[4].dly[2].y b.b.neurons[1]._x_a_B b.b.neurons[2]._x_a_B b.b.dly_y[0].dly[1]._y b.b.pd_y[4].inv.y b.b.dly_y[4].dly[2]._y b.b.dly_y[1].dly[0].y b.b.pd_y[3]._out b.b.dly_x[1].dly[0].__y b.b.dly_x[1].dly[3].y b.b.dly_x[0].dly[3].y b.b.pd_y[3].buf2._y b.b.pd_y[0]._out b.in[10].r b.b.dly_y[1].dly[3]._y b.b.dly_x[0].dly[4]._y b.b.dly_x[1].dly[4]._y b.b.dly_y[4].dly[3].___y b.b.dly_x[1].dly[0].y b.b.dly_x[0].dly[0].y b.b.neurons[4]._x_a_B b.b.dly_y[3].dly[0]._y b.b.dly_y[0].dly[1].y b.b.dly_x[2].dly[0].__y b.b.dly_y[4].dly[0].y b.in[13].r b.b.dly_y[1].dly[2]._y b.b.dly_y[1].dly[2].y b.b.pd_y[1]._out b.b.dly_x[0].dly[3].__y b.b.neurons[5]._x_a_B b.b.dly_y[3].dly[4]._y b.b.dly_x[1].dly[0].___y b.b.dly_y[4].dly[4].___y b.b.pd_y[1].buf2._y b.b.dly_y[0].dly[3].___y b.b.dly_y[2].dly[0].__y b.b.dly_y[4].dly[4]._y b.b.pd_x[0].buf1._y b.b.dly_x[2].dly[3]._y b.b.dly_x[0].dly[4].__y b.b.dly_y[1].dly[4]._y b.b.neurons[4]._y_a_B b.b.pd_x[0].__out b.b.pd_x[2].__out b.b.dly_x[2].dly[3].__y b.b.pd_y[2].buf1._y b.b.neurons[9]._x_a_B b.b.dly_y[1].dly[0].___y b.b.dly_x[0].dly[0].__y b.b.dly_x[1].dly[0]._y b.b.dly_x[2].dly[1].__y b.b.dly_x[2].dly[3].y b.b.dly_x[0].dly[0].___y b.b.dly_y[1].dly[0]._y b.b.pd_y[1].buf1._y b.b.dly_y[4].dly[1].___y b.b.dly_y[2].dly[4].__y b.b.pd_x[1].__out b.b.dly_y[3].dly[1]._y b.b.dly_y[1].dly[1]._y b.b.dly_x[1].dly[2]._y b.b.dly_y[0].dly[3].y b.b.dly_y[3].dly[1].__y b.b.neurons[1]._y_a_B b.b.dly_x[0].dly[3].___y b.b.dly_y[0].dly[0].__y b.b.dly_y[3].dly[4].___y b.b.pd_x[1].buf1._y b.b.dly_x[2].dly[4].___y b.b.dly_y[0].dly[1].___y b.b.dly_y[0].dly[3]._y b.b.pd_y[2].inv.y b.b.dly_y[2].dly[2]._y b.b.dly_y[3].dly[0].__y b.b.dly_y[2].dly[0]._y b.b.dly_y[1].dly[4].___y b.b.dly_y[0].dly[4].___y b.b.neurons[0]._y_a_B b.b.dly_y[4].dly[2].__y b.b.dly_y[4].dly[1].__y b.b.dly_x[2].dly[4].__y b.b.dly_x[0].dly[1]._y b.b.pd_y[4].buf1._y b.b.dly_x[2].dly[2].__y b.b.dly_x[1].dly[4].___y b.b.dly_y[4].dly[0]._y b.b.dly_x[0].dly[2].__y b.b.dly_x[2].dly[0].___y b.b.pd_x[2].buf2._y b.b.dly_y[1].dly[3].y b.b.dly_y[2].dly[3]._y b.b.dly_x[0].dly[2].y b.b.dly_y[0].dly[4].__y b.b.dly_y[1].dly[2].__y b.b.dly_x[0].dly[2]._y b.b.dly_y[3].dly[2].y b.b.dly_y[2].dly[4].___y b.b.pd_y[2].buf2._y b.b.pd_x[0].inv.y b.b.pd_y[2]._out b.b.dly_y[0].dly[2].__y b.b.dly_y[1].dly[1].___y b.b.pd_y[1].inv.y b.b.pd_x[1].inv.y b.b.pd_y[0].buf1._y b.b.dly_y[4].dly[3].__y b.b.pd_y[0].buf2._y b.b.dly_y[2].dly[2].___y b.b.dly_x[1].dly[3]._y b.b.dly_y[4].dly[0].___y b.b.dly_y[1].dly[1].__y b.b.dly_x[0].dly[4].___y b.b.pd_y[3].buf1._y b.b.dly_y[1].dly[4].__y b.b.dly_y[3].dly[0].___y b.b.dly_x[1].dly[4].__y b.b.pd_y[4].buf2._y b.b.dly_y[0].dly[0]._y b.b.dly_y[3].dly[2].__y b.b.pd_x[2].buf1._y b.b.dly_x[2].dly[1]._y b.b.dly_y[3].dly[3].___y b.b.dly_y[0].dly[4]._y b.b.dly_x[2].dly[1].___y b.b.dly_y[3].dly[2]._y b.b.dly_x[1].dly[2].___y b.b.dly_x[0].dly[1].__y b.b.dly_x[2].dly[0]._y + 151293 b.in[0].r : 0 + 151293 b.b.neurons[0]._req : 1 + 151293 b.b.neurons[0]._en : 0 + 151293 b.in[2].r : 0 + 151293 b.in[6].r : 0 + 151293 b.in[14].r : 0 + 151293 b.outy[3].r : 1 + 151293 b.in[13].r : 0 + 151293 b.outy[2].r : 1 + 151293 b.outy[1].r : 1 + 151293 b.in[5].r : 0 + 151293 b.in[12].r : 0 + 151293 b.outy[0].r : 1 + 151293 b.outx[2].r : 1 + 151293 b.in[11].r : 0 + 151293 b.outx[1].r : 1 + 151293 b.outx[0].r : 1 + 151293 b.in[1].r : 0 + 151293 b.in[4].r : 0 + 151293 b.in[10].r : 0 + 151293 b.outy[4].a : 0 + 151293 b.outy[3].a : 0 + 151293 b.in[9].r : 0 + 151293 b.outy[2].a : 0 + 151293 b.outy[1].a : 0 + 151293 b.in[3].r : 0 + 151293 b.in[8].r : 0 + 151293 b.outy[0].a : 0 + 151293 b.outx[2].a : 0 + 151293 b.in[7].r : 0 + 151293 b.outx[1].a : 0 + 151293 b.outx[0].a : 0 + 151294 b.b.neurons[0].pu_y.a : X [by b.b.neurons[0]._req:=1] + 151294 b.b.keep_y[1]._y : 0 [by b.outy[1].r:=1] + 151294 b.b.dly_x[1].dly[0]._y : 1 [by b.outx[1].a:=0] + 151294 b.b.neurons[6]._x_a_B : 1 [by b.outx[0].a:=0] + 151294 b.b.neurons[5]._y_a_B : 1 [by b.outy[1].a:=0] + 151294 b.b.neurons[5]._x_a_B : 1 [by b.outx[2].a:=0] + 151294 b.b.neurons[7]._x_a_B : 1 [by b.outx[1].a:=0] +WARNING: unstable `b.b.keep_y[3]._y'- +>> cause: b.outy[3].r (val: 0) +>> time: 151296 + 151296 b.outy[3].r : 0 + 151296 b.b.neurons[10]._y_a_B : 1 [by b.outy[3].a:=0] + 151297 b.b.dly_y[4].dly[0]._y : 1 [by b.outy[4].a:=0] + 151297 b.b.neurons[0]._y_a_B : 1 [by b.outy[0].a:=0] + 151301 b.b.keep_x[1]._y : 0 [by b.outx[1].r:=1] + 151305 b.b.dly_x[2].dly[0]._y : 1 [by b.outx[2].a:=0] + 151306 b.b.dly_x[0].dly[0]._y : 1 [by b.outx[0].a:=0] + 151307 b.b.dly_x[0].dly[0].__y : 0 [by b.b.dly_x[0].dly[0]._y:=1] + 151310 b.b.neurons[0].pu_x.a : X [by b.b.neurons[0]._req:=1] + 151311 b.b.neurons[0].pu_x.a : 1 [by b.b.neurons[0]._req:=1] + 151322 b.b.neurons[0].pu_y.a : 0 [by b.b.neurons[0]._y_a_B:=1] + 151326 b.b.dly_x[2].dly[0].__y : 0 [by b.b.dly_x[2].dly[0]._y:=1] + 151327 b.outx[1].r : 0 + 151327 b.b.dly_x[2].dly[0].___y : 1 [by b.b.dly_x[2].dly[0].__y:=0] + 151330 b.b.neurons[0]._x_a_B : 1 [by b.outx[0].a:=0] + 151335 b.outy[1].r : 0 + 151340 b.b.keep_y[1]._y : 1 [by b.outy[1].r:=0] + 151341 b.b.neurons[9]._y_a_B : 1 [by b.outy[3].a:=0] + 151349 b.b.neurons[10]._x_a_B : 1 [by b.outx[1].a:=0] + 151366 b.b.dly_y[0].dly[0]._y : 1 [by b.outy[0].a:=0] + 151388 b.b.keep_x[2]._y : 0 [by b.outx[2].r:=1] + 151389 b.b.neurons[2]._y_a_B : 1 [by b.outy[0].a:=0] + 151429 b.b.neurons[2]._x_a_B : 1 [by b.outx[2].a:=0] + 151466 b.b.neurons[3]._y_a_B : 1 [by b.outy[1].a:=0] + 151471 b.b.neurons[11]._y_a_B : 1 [by b.outy[3].a:=0] + 151477 b.b.neurons[4]._y_a_B : 1 [by b.outy[1].a:=0] + 151488 b.b.keep_x[1]._y : 1 [by b.outx[1].r:=0] + 151534 b.b.neurons[11]._x_a_B : 1 [by b.outx[2].a:=0] + 151628 b.outx[2].r : 0 + 151654 b.b.dly_y[4].dly[0].__y : 0 [by b.b.dly_y[4].dly[0]._y:=1] + 151665 b.b.dly_y[4].dly[0].___y : 1 [by b.b.dly_y[4].dly[0].__y:=0] + 151947 b.b.dly_y[0].dly[0].__y : 0 [by b.b.dly_y[0].dly[0]._y:=1] + 151961 b.b.dly_y[0].dly[0].___y : 1 [by b.b.dly_y[0].dly[0].__y:=0] + 151979 b.b.dly_y[0].dly[0].y : 0 [by b.b.dly_y[0].dly[0].___y:=1] + 151983 b.b.dly_y[0].dly[1]._y : 1 [by b.b.dly_y[0].dly[0].y:=0] + 152036 b.b.keep_x[2]._y : 1 [by b.outx[2].r:=0] + 152087 b.b.dly_y[0].dly[1].__y : 0 [by b.b.dly_y[0].dly[1]._y:=1] + 152120 b.b.dly_y[1].dly[0]._y : 1 [by b.outy[1].a:=0] +WARNING: unstable `b.b.keep_x[0]._y'- +>> cause: b.outx[0].r (val: 0) +>> time: 152211 + 152211 b.outx[0].r : 0 [by b.b.neurons[0].pu_x.a:=1] + 152234 b.b.keep_y[2]._y : 0 [by b.outy[2].r:=1] + 152322 b.b.neurons[4]._x_a_B : 1 [by b.outx[1].a:=0] + 152364 b.b.dly_x[2].dly[0].y : 0 [by b.b.dly_x[2].dly[0].___y:=1] + 152712 b.b.dly_y[4].dly[0].y : 0 [by b.b.dly_y[4].dly[0].___y:=1] + 152940 b.b.dly_y[4].dly[1]._y : 1 [by b.b.dly_y[4].dly[0].y:=0] + 152985 b.b.neurons[12]._x_a_B : 1 [by b.outx[0].a:=0] + 153324 b.b.dly_y[1].dly[0].__y : 0 [by b.b.dly_y[1].dly[0]._y:=1] + 153691 b.b.neurons[13]._y_a_B : 1 [by b.outy[4].a:=0] + 153783 b.b.dly_y[4].dly[1].__y : 0 [by b.b.dly_y[4].dly[1]._y:=1] + 153853 b.b.dly_y[4].dly[1].___y : 1 [by b.b.dly_y[4].dly[1].__y:=0] + 153866 b.b.neurons[0]._req : 0 + 153869 b.b.neurons[0]._en : 1 [by b.b.neurons[0]._req:=0] + 153877 b.b.neurons[0].pu_y.a : 1 [by b.b.neurons[0]._req:=0] + 154110 b.b.keep_y[0]._y : 0 [by b.outy[0].r:=1] + 154508 b.b.neurons[14]._y_a_B : 1 [by b.outy[4].a:=0] + 154783 b.b.dly_y[1].dly[0].___y : 1 [by b.b.dly_y[1].dly[0].__y:=0] + 154837 b.b.dly_y[1].dly[0].y : 0 [by b.b.dly_y[1].dly[0].___y:=1] + 154857 b.b.neurons[9]._x_a_B : 1 [by b.outx[0].a:=0] + 155193 b.b.neurons[1]._x_a_B : 1 [by b.outx[1].a:=0] + 155252 b.b.neurons[14]._x_a_B : 1 [by b.outx[2].a:=0] + 155985 b.b.dly_y[1].dly[1]._y : 1 [by b.b.dly_y[1].dly[0].y:=0] + 157146 b.b.dly_y[1].dly[1].__y : 0 [by b.b.dly_y[1].dly[1]._y:=1] + 157244 b.b.neurons[7]._y_a_B : 1 [by b.outy[2].a:=0] + 159654 b.b.keep_y[3]._y : X [by b.outy[3].r:=0] + 159735 b.b.keep_y[3]._y : 1 [by b.outy[3].r:=0] + 160819 b.b.dly_x[2].dly[1]._y : 1 [by b.b.dly_x[2].dly[0].y:=0] + 160955 b.b.dly_x[0].dly[0].___y : 1 [by b.b.dly_x[0].dly[0].__y:=0] + 163192 b.b.neurons[6]._y_a_B : 1 [by b.outy[2].a:=0] + 165026 b.outy[0].r : 0 [by b.b.neurons[0].pu_y.a:=1] + 165118 b.b.keep_y[0]._y : 1 [by b.outy[0].r:=0] + 165180 b.b.keep_x[0]._y : X [by b.outx[0].r:=0] + 165798 b.b.dly_y[1].dly[1].___y : 1 [by b.b.dly_y[1].dly[1].__y:=0] + 167542 b.b.dly_y[1].dly[1].y : 0 [by b.b.dly_y[1].dly[1].___y:=1] + 168155 b.b.dly_y[1].dly[2]._y : 1 [by b.b.dly_y[1].dly[1].y:=0] + 168278 b.b.dly_x[1].dly[0].__y : 0 [by b.b.dly_x[1].dly[0]._y:=1] + 168323 b.b.dly_x[1].dly[0].___y : 1 [by b.b.dly_x[1].dly[0].__y:=0] + 169320 b.b.dly_x[1].dly[0].y : 0 [by b.b.dly_x[1].dly[0].___y:=1] + 170339 b.b.neurons[8]._x_a_B : 1 [by b.outx[2].a:=0] + 170969 b.b.dly_x[1].dly[1]._y : 1 [by b.b.dly_x[1].dly[0].y:=0] + 171494 b.b.dly_x[1].dly[1].__y : 0 [by b.b.dly_x[1].dly[1]._y:=1] + 171896 b.b.dly_x[2].dly[1].__y : 0 [by b.b.dly_x[2].dly[1]._y:=1] + 171948 b.b.dly_x[2].dly[1].___y : 1 [by b.b.dly_x[2].dly[1].__y:=0] + 171955 b.b.dly_x[2].dly[1].y : 0 [by b.b.dly_x[2].dly[1].___y:=1] + 172270 b.b.dly_y[2].dly[0]._y : 1 [by b.outy[2].a:=0] + 172394 b.b.dly_x[1].dly[1].___y : 1 [by b.b.dly_x[1].dly[1].__y:=0] + 172396 b.b.dly_x[1].dly[1].y : 0 [by b.b.dly_x[1].dly[1].___y:=1] + 172750 b.b.dly_x[1].dly[2]._y : 1 [by b.b.dly_x[1].dly[1].y:=0] + 172883 b.b.dly_x[1].dly[2].__y : 0 [by b.b.dly_x[1].dly[2]._y:=1] + 172884 b.b.dly_x[1].dly[2].___y : 1 [by b.b.dly_x[1].dly[2].__y:=0] + 172888 b.b.dly_x[1].dly[2].y : 0 [by b.b.dly_x[1].dly[2].___y:=1] + 173434 b.b.dly_x[1].dly[3]._y : 1 [by b.b.dly_x[1].dly[2].y:=0] + 173491 b.b.keep_x[0]._y : 1 [by b.outx[0].r:=0] + 174668 b.b.neurons[3]._x_a_B : 1 [by b.outx[0].a:=0] + 178737 b.b.dly_y[2].dly[0].__y : 0 [by b.b.dly_y[2].dly[0]._y:=1] + 178738 b.b.dly_y[2].dly[0].___y : 1 [by b.b.dly_y[2].dly[0].__y:=0] + 178938 b.b.dly_x[0].dly[0].y : 0 [by b.b.dly_x[0].dly[0].___y:=1] + 179017 b.b.dly_x[0].dly[1]._y : 1 [by b.b.dly_x[0].dly[0].y:=0] + 181450 b.b.dly_x[0].dly[1].__y : 0 [by b.b.dly_x[0].dly[1]._y:=1] + 181538 b.b.dly_x[0].dly[1].___y : 1 [by b.b.dly_x[0].dly[1].__y:=0] + 182177 b.b.dly_y[1].dly[2].__y : 0 [by b.b.dly_y[1].dly[2]._y:=1] + 183531 b.b.dly_y[0].dly[1].___y : 1 [by b.b.dly_y[0].dly[1].__y:=0] + 183590 b.b.dly_y[0].dly[1].y : 0 [by b.b.dly_y[0].dly[1].___y:=1] + 183620 b.b.dly_y[0].dly[2]._y : 1 [by b.b.dly_y[0].dly[1].y:=0] + 185087 b.b.dly_y[0].dly[2].__y : 0 [by b.b.dly_y[0].dly[2]._y:=1] + 187567 b.b.dly_x[2].dly[2]._y : 1 [by b.b.dly_x[2].dly[1].y:=0] + 188581 b.b.neurons[1]._y_a_B : 1 [by b.outy[0].a:=0] + 189320 b.b.dly_x[0].dly[1].y : 0 [by b.b.dly_x[0].dly[1].___y:=1] + 190005 b.b.dly_x[0].dly[2]._y : 1 [by b.b.dly_x[0].dly[1].y:=0] + 190778 b.b.neurons[8]._y_a_B : 1 [by b.outy[2].a:=0] + 191116 b.b.dly_y[2].dly[0].y : 0 [by b.b.dly_y[2].dly[0].___y:=1] + 191243 b.b.dly_y[2].dly[1]._y : 1 [by b.b.dly_y[2].dly[0].y:=0] + 191412 b.b.dly_y[2].dly[1].__y : 0 [by b.b.dly_y[2].dly[1]._y:=1] + 191455 b.b.dly_y[2].dly[1].___y : 1 [by b.b.dly_y[2].dly[1].__y:=0] + 191467 b.b.dly_y[2].dly[1].y : 0 [by b.b.dly_y[2].dly[1].___y:=1] + 192746 b.b.dly_y[2].dly[2]._y : 1 [by b.b.dly_y[2].dly[1].y:=0] + 192979 b.b.dly_y[2].dly[2].__y : 0 [by b.b.dly_y[2].dly[2]._y:=1] + 192982 b.b.dly_y[2].dly[2].___y : 1 [by b.b.dly_y[2].dly[2].__y:=0] + 193020 b.b.dly_y[2].dly[2].y : 0 [by b.b.dly_y[2].dly[2].___y:=1] + 193021 b.b.dly_y[2].dly[3]._y : 1 [by b.b.dly_y[2].dly[2].y:=0] + 196299 b.b.neurons[13]._x_a_B : 1 [by b.outx[1].a:=0] + 197671 b.b.neurons[12]._y_a_B : 1 [by b.outy[4].a:=0] + 198412 b.b.dly_y[3].dly[0]._y : 1 [by b.outy[3].a:=0] + 198504 b.b.dly_y[3].dly[0].__y : 0 [by b.b.dly_y[3].dly[0]._y:=1] + 201231 b.b.dly_y[3].dly[0].___y : 1 [by b.b.dly_y[3].dly[0].__y:=0] + 201233 b.b.dly_y[3].dly[0].y : 0 [by b.b.dly_y[3].dly[0].___y:=1] + 201234 b.b.dly_y[3].dly[1]._y : 1 [by b.b.dly_y[3].dly[0].y:=0] + 202735 b.b.dly_y[3].dly[1].__y : 0 [by b.b.dly_y[3].dly[1]._y:=1] + 202737 b.b.dly_y[3].dly[1].___y : 1 [by b.b.dly_y[3].dly[1].__y:=0] + 202755 b.b.dly_y[3].dly[1].y : 0 [by b.b.dly_y[3].dly[1].___y:=1] + 202874 b.b.dly_y[3].dly[2]._y : 1 [by b.b.dly_y[3].dly[1].y:=0] + 204275 b.b.dly_y[4].dly[1].y : 0 [by b.b.dly_y[4].dly[1].___y:=1] + 204283 b.b.dly_y[4].dly[2]._y : 1 [by b.b.dly_y[4].dly[1].y:=0] + 204337 b.b.dly_y[4].dly[2].__y : 0 [by b.b.dly_y[4].dly[2]._y:=1] + 205773 b.b.dly_y[2].dly[3].__y : 0 [by b.b.dly_y[2].dly[3]._y:=1] + 205778 b.b.dly_y[2].dly[3].___y : 1 [by b.b.dly_y[2].dly[3].__y:=0] + 206720 b.b.dly_x[0].dly[2].__y : 0 [by b.b.dly_x[0].dly[2]._y:=1] + 206721 b.b.dly_x[0].dly[2].___y : 1 [by b.b.dly_x[0].dly[2].__y:=0] + 206845 b.b.dly_y[2].dly[3].y : 0 [by b.b.dly_y[2].dly[3].___y:=1] + 206846 b.b.dly_y[2].dly[4]._y : 1 [by b.b.dly_y[2].dly[3].y:=0] + 206859 b.b.dly_x[0].dly[2].y : 0 [by b.b.dly_x[0].dly[2].___y:=1] + 206910 b.b.dly_y[2].dly[4].__y : 0 [by b.b.dly_y[2].dly[4]._y:=1] + 206912 b.b.dly_y[2].dly[4].___y : 1 [by b.b.dly_y[2].dly[4].__y:=0] + 206949 b.b.pd_y[2].in : 0 [by b.b.dly_y[2].dly[4].___y:=1] + 206951 b.b.dly_x[2].dly[2].__y : 0 [by b.b.dly_x[2].dly[2]._y:=1] + 206982 b.b.dly_x[0].dly[3]._y : 1 [by b.b.dly_x[0].dly[2].y:=0] + 207002 b.b.dly_x[2].dly[2].___y : 1 [by b.b.dly_x[2].dly[2].__y:=0] + 207013 b.b.dly_x[2].dly[2].y : 0 [by b.b.dly_x[2].dly[2].___y:=1] + 207014 b.b.dly_x[2].dly[3]._y : 1 [by b.b.dly_x[2].dly[2].y:=0] + 207023 b.b.dly_x[2].dly[3].__y : 0 [by b.b.dly_x[2].dly[3]._y:=1] + 207048 b.b.dly_x[2].dly[3].___y : 1 [by b.b.dly_x[2].dly[3].__y:=0] + 207092 b.b.pd_y[2].buf1._y : 1 [by b.b.pd_y[2].in:=0] + 207424 b.b.dly_x[0].dly[3].__y : 0 [by b.b.dly_x[0].dly[3]._y:=1] + 207569 b.b.dly_x[0].dly[3].___y : 1 [by b.b.dly_x[0].dly[3].__y:=0] + 208594 b.b.dly_y[3].dly[2].__y : 0 [by b.b.dly_y[3].dly[2]._y:=1] + 208824 b.b.dly_y[3].dly[2].___y : 1 [by b.b.dly_y[3].dly[2].__y:=0] + 209515 b.b.dly_y[3].dly[2].y : 0 [by b.b.dly_y[3].dly[2].___y:=1] + 209529 b.b.dly_y[3].dly[3]._y : 1 [by b.b.dly_y[3].dly[2].y:=0] + 210255 b.outy[2].r : 0 + 210504 b.b.dly_y[1].dly[2].___y : 1 [by b.b.dly_y[1].dly[2].__y:=0] + 210613 b.b.pd_y[2]._out : 0 [by b.b.pd_y[2].buf1._y:=1] + 210624 b.b.pd_y[2].buf2._y : 1 [by b.b.pd_y[2]._out:=0] + 210625 b.b.pd_y[2].__out : 0 [by b.b.pd_y[2].buf2._y:=1] + 210626 b.b.pd_y[2].inv.y : 1 [by b.b.pd_y[2].__out:=0] + 211072 b.b.dly_y[3].dly[3].__y : 0 [by b.b.dly_y[3].dly[3]._y:=1] + 211866 b.b.keep_y[2]._y : 1 [by b.outy[2].r:=0] + 217301 b.b.dly_x[2].dly[3].y : 0 [by b.b.dly_x[2].dly[3].___y:=1] + 217573 b.b.dly_y[3].dly[3].___y : 1 [by b.b.dly_y[3].dly[3].__y:=0] + 217940 b.b.dly_x[2].dly[4]._y : 1 [by b.b.dly_x[2].dly[3].y:=0] + 218072 b.b.dly_x[2].dly[4].__y : 0 [by b.b.dly_x[2].dly[4]._y:=1] + 218073 b.b.dly_x[2].dly[4].___y : 1 [by b.b.dly_x[2].dly[4].__y:=0] + 218090 b.b.pd_x[2].in : 0 [by b.b.dly_x[2].dly[4].___y:=1] + 218242 b.b.pd_x[2].buf1._y : 1 [by b.b.pd_x[2].in:=0] + 218997 b.b.dly_x[1].dly[3].__y : 0 [by b.b.dly_x[1].dly[3]._y:=1] + 219000 b.b.dly_x[1].dly[3].___y : 1 [by b.b.dly_x[1].dly[3].__y:=0] + 219366 b.b.dly_y[3].dly[3].y : 0 [by b.b.dly_y[3].dly[3].___y:=1] + 219372 b.b.dly_y[3].dly[4]._y : 1 [by b.b.dly_y[3].dly[3].y:=0] + 219424 b.b.dly_x[1].dly[3].y : 0 [by b.b.dly_x[1].dly[3].___y:=1] + 221225 b.b.pd_x[2]._out : 0 [by b.b.pd_x[2].buf1._y:=1] + 221885 b.b.dly_x[1].dly[4]._y : 1 [by b.b.dly_x[1].dly[3].y:=0] + 221960 b.b.dly_y[3].dly[4].__y : 0 [by b.b.dly_y[3].dly[4]._y:=1] + 221962 b.b.dly_y[3].dly[4].___y : 1 [by b.b.dly_y[3].dly[4].__y:=0] + 222055 b.b.pd_x[2].buf2._y : 1 [by b.b.pd_x[2]._out:=0] + 222156 b.b.pd_y[3].in : 0 [by b.b.dly_y[3].dly[4].___y:=1] + 222294 b.b.pd_y[3].buf1._y : 1 [by b.b.pd_y[3].in:=0] + 222311 b.b.pd_y[3]._out : 0 [by b.b.pd_y[3].buf1._y:=1] + 222328 b.b.pd_y[3].buf2._y : 1 [by b.b.pd_y[3]._out:=0] + 222658 b.b.pd_x[2].__out : 0 [by b.b.pd_x[2].buf2._y:=1] + 222659 b.b.pd_x[2].inv.y : 1 [by b.b.pd_x[2].__out:=0] + 222754 b.b.pd_y[3].__out : 0 [by b.b.pd_y[3].buf2._y:=1] + 222755 b.b.pd_y[3].inv.y : 1 [by b.b.pd_y[3].__out:=0] + 223737 b.b.dly_x[0].dly[3].y : 0 [by b.b.dly_x[0].dly[3].___y:=1] + 224763 b.b.dly_x[0].dly[4]._y : 1 [by b.b.dly_x[0].dly[3].y:=0] + 224764 b.b.dly_x[0].dly[4].__y : 0 [by b.b.dly_x[0].dly[4]._y:=1] + 224783 b.b.dly_x[0].dly[4].___y : 1 [by b.b.dly_x[0].dly[4].__y:=0] + 224951 b.b.pd_x[0].in : 0 [by b.b.dly_x[0].dly[4].___y:=1] + 225490 b.b.pd_x[0].buf1._y : 1 [by b.b.pd_x[0].in:=0] + 225651 b.b.pd_x[0]._out : 0 [by b.b.pd_x[0].buf1._y:=1] + 225824 b.b.pd_x[0].buf2._y : 1 [by b.b.pd_x[0]._out:=0] + 228016 b.b.dly_y[1].dly[2].y : 0 [by b.b.dly_y[1].dly[2].___y:=1] + 228371 b.b.pd_x[0].__out : 0 [by b.b.pd_x[0].buf2._y:=1] + 228372 b.b.pd_x[0].inv.y : 1 [by b.b.pd_x[0].__out:=0] + 243077 b.b.dly_y[1].dly[3]._y : 1 [by b.b.dly_y[1].dly[2].y:=0] + 243078 b.b.dly_y[1].dly[3].__y : 0 [by b.b.dly_y[1].dly[3]._y:=1] + 243468 b.b.dly_y[1].dly[3].___y : 1 [by b.b.dly_y[1].dly[3].__y:=0] + 243675 b.b.dly_y[1].dly[3].y : 0 [by b.b.dly_y[1].dly[3].___y:=1] + 244508 b.b.dly_y[1].dly[4]._y : 1 [by b.b.dly_y[1].dly[3].y:=0] + 244536 b.b.dly_y[1].dly[4].__y : 0 [by b.b.dly_y[1].dly[4]._y:=1] + 244543 b.b.dly_y[1].dly[4].___y : 1 [by b.b.dly_y[1].dly[4].__y:=0] + 244591 b.b.dly_y[0].dly[2].___y : 1 [by b.b.dly_y[0].dly[2].__y:=0] + 244595 b.b.dly_y[0].dly[2].y : 0 [by b.b.dly_y[0].dly[2].___y:=1] + 244817 b.b.dly_x[1].dly[4].__y : 0 [by b.b.dly_x[1].dly[4]._y:=1] + 244957 b.b.pd_y[1].in : 0 [by b.b.dly_y[1].dly[4].___y:=1] + 245123 b.b.pd_y[1].buf1._y : 1 [by b.b.pd_y[1].in:=0] + 246374 b.b.dly_y[0].dly[3]._y : 1 [by b.b.dly_y[0].dly[2].y:=0] + 254875 b.b.dly_y[4].dly[2].___y : 1 [by b.b.dly_y[4].dly[2].__y:=0] + 255019 b.b.dly_y[0].dly[3].__y : 0 [by b.b.dly_y[0].dly[3]._y:=1] + 255808 b.b.dly_y[4].dly[2].y : 0 [by b.b.dly_y[4].dly[2].___y:=1] + 255875 b.b.dly_y[0].dly[3].___y : 1 [by b.b.dly_y[0].dly[3].__y:=0] + 255947 b.b.dly_y[4].dly[3]._y : 1 [by b.b.dly_y[4].dly[2].y:=0] + 256142 b.b.dly_y[4].dly[3].__y : 0 [by b.b.dly_y[4].dly[3]._y:=1] + 256144 b.b.dly_y[4].dly[3].___y : 1 [by b.b.dly_y[4].dly[3].__y:=0] + 267691 b.b.dly_x[1].dly[4].___y : 1 [by b.b.dly_x[1].dly[4].__y:=0] + 267697 b.b.pd_x[1].in : 0 [by b.b.dly_x[1].dly[4].___y:=1] + 267951 b.b.pd_x[1].buf1._y : 1 [by b.b.pd_x[1].in:=0] + 267959 b.b.pd_x[1]._out : 0 [by b.b.pd_x[1].buf1._y:=1] + 267960 b.b.pd_x[1].buf2._y : 1 [by b.b.pd_x[1]._out:=0] + 267966 b.b.pd_x[1].__out : 0 [by b.b.pd_x[1].buf2._y:=1] + 282084 b.b.dly_y[0].dly[3].y : 0 [by b.b.dly_y[0].dly[3].___y:=1] + 284993 b.b.pd_y[1]._out : 0 [by b.b.pd_y[1].buf1._y:=1] + 285174 b.b.dly_y[0].dly[4]._y : 1 [by b.b.dly_y[0].dly[3].y:=0] + 285219 b.b.pd_y[1].buf2._y : 1 [by b.b.pd_y[1]._out:=0] + 285220 b.b.pd_y[1].__out : 0 [by b.b.pd_y[1].buf2._y:=1] + 285226 b.b.pd_y[1].inv.y : 1 [by b.b.pd_y[1].__out:=0] + 285993 b.b.dly_y[0].dly[4].__y : 0 [by b.b.dly_y[0].dly[4]._y:=1] + 285995 b.b.dly_y[0].dly[4].___y : 1 [by b.b.dly_y[0].dly[4].__y:=0] + 289557 b.b.pd_y[0].in : 0 [by b.b.dly_y[0].dly[4].___y:=1] + 289572 b.b.pd_y[0].buf1._y : 1 [by b.b.pd_y[0].in:=0] + 309593 b.b.dly_y[4].dly[3].y : 0 [by b.b.dly_y[4].dly[3].___y:=1] + 309700 b.b.dly_y[4].dly[4]._y : 1 [by b.b.dly_y[4].dly[3].y:=0] + 309793 b.b.dly_y[4].dly[4].__y : 0 [by b.b.dly_y[4].dly[4]._y:=1] + 310373 b.b.pd_y[0]._out : 0 [by b.b.pd_y[0].buf1._y:=1] + 311445 b.b.dly_y[4].dly[4].___y : 1 [by b.b.dly_y[4].dly[4].__y:=0] + 312203 b.b.pd_y[4].in : 0 [by b.b.dly_y[4].dly[4].___y:=1] + 314312 b.b.pd_y[0].buf2._y : 1 [by b.b.pd_y[0]._out:=0] + 314826 b.b.pd_y[4].buf1._y : 1 [by b.b.pd_y[4].in:=0] + 314827 b.b.pd_y[4]._out : 0 [by b.b.pd_y[4].buf1._y:=1] + 315028 b.b.pd_y[0].__out : 0 [by b.b.pd_y[0].buf2._y:=1] + 315029 b.b.pd_y[0].inv.y : 1 [by b.b.pd_y[0].__out:=0] + 316567 b.b.pd_y[4].buf2._y : 1 [by b.b.pd_y[4]._out:=0] + 319002 b.b.pd_x[1].inv.y : 1 [by b.b.pd_x[1].__out:=0] + 328719 b.b.pd_y[4].__out : 0 [by b.b.pd_y[4].buf2._y:=1] + 356918 b.b.pd_y[4].inv.y : 1 [by b.b.pd_y[4].__out:=0] +[] set Reset 1 + +[] set Reset 0 + 356918 Reset : 0 + 356919 b._reset_B : 1 [by Reset:=0] + 356920 b.b.rsbx.buf2._y : 0 [by b._reset_B:=1] + 356925 b.b.rsb_pd_x.buf1._y : 0 [by b._reset_B:=1] + 356947 b.b.pd_x[0].reset_B : 1 [by b.b.rsb_pd_x.buf1._y:=0] + 356954 b.b.pd_x[2].nand_out : 0 [by b.b.pd_x[0].reset_B:=1] + 357012 b.b.pd_x[1].nand_out : 0 [by b.b.pd_x[0].reset_B:=1] + 378519 b.b.rsb[0].in : 1 [by b.b.rsbx.buf2._y:=0] + 378520 b.b.rsb[3].buf1._y : 0 [by b.b.rsb[0].in:=1] + 378521 b.b.rsb[3].out[0] : 1 [by b.b.rsb[3].buf1._y:=0] + 378522 b.b.neurons[10].reset_buf._y : 0 [by b.b.rsb[3].out[0]:=1] + 378532 b.b.rsb[0].buf1._y : 0 [by b.b.rsb[0].in:=1] + 378560 b.b.rsb[2].buf1._y : 0 [by b.b.rsb[0].in:=1] + 378623 b.b.rsb[1].buf1._y : 0 [by b.b.rsb[0].in:=1] + 379386 b.b.rsb[2].out[0] : 1 [by b.b.rsb[2].buf1._y:=0] + 379444 b.b.neurons[6].reset_buf._y : 0 [by b.b.rsb[2].out[0]:=1] + 379455 b.b.pd_x[0].nand_out : 0 [by b.b.pd_x[0].reset_B:=1] + 379643 b.b.rsb[4].buf1._y : 0 [by b.b.rsb[0].in:=1] + 380456 b.b.rsb[1].out[0] : 1 [by b.b.rsb[1].buf1._y:=0] + 380470 b.b.neurons[5].reset_buf._y : 0 [by b.b.rsb[1].out[0]:=1] + 380575 b.b.neurons[5]._reset_BX : 1 [by b.b.neurons[5].reset_buf._y:=0] + 380812 b.b.neurons[3].reset_buf._y : 0 [by b.b.rsb[1].out[0]:=1] + 380921 b.b.neurons[3]._reset_BX : 1 [by b.b.neurons[3].reset_buf._y:=0] + 381668 b.b.rsb[0].out[0] : 1 [by b.b.rsb[0].buf1._y:=0] + 381669 b.b.neurons[2].reset_buf._y : 0 [by b.b.rsb[0].out[0]:=1] + 381670 b.b.neurons[2]._reset_BX : 1 [by b.b.neurons[2].reset_buf._y:=0] + 381677 b.b.neurons[0].reset_buf._y : 0 [by b.b.rsb[0].out[0]:=1] + 381829 b.b.neurons[7].reset_buf._y : 0 [by b.b.rsb[2].out[0]:=1] + 381830 b.b.neurons[7]._reset_BX : 1 [by b.b.neurons[7].reset_buf._y:=0] + 391693 b.b.neurons[9].reset_buf._y : 0 [by b.b.rsb[3].out[0]:=1] + 394782 b.b.neurons[9]._reset_BX : 1 [by b.b.neurons[9].reset_buf._y:=0] + 395934 b.b.neurons[8].reset_buf._y : 0 [by b.b.rsb[2].out[0]:=1] + 396217 b.b.neurons[6]._reset_BX : 1 [by b.b.neurons[6].reset_buf._y:=0] + 396408 b.b.rsb_pd_y.buf2._y : 0 [by b._reset_B:=1] + 397158 b.b.pd_y[0].reset_B : 1 [by b.b.rsb_pd_y.buf2._y:=0] + 397168 b.b.pd_y[1].nand_out : 0 [by b.b.pd_y[0].reset_B:=1] + 397209 b.b.pd_y[4].nand_out : 0 [by b.b.pd_y[0].reset_B:=1] + 397478 b.b.pd_y[2].nand_out : 0 [by b.b.pd_y[0].reset_B:=1] + 398347 b.b.neurons[10]._reset_BX : 1 [by b.b.neurons[10].reset_buf._y:=0] + 403913 b.b.pd_y[0].nand_out : 0 [by b.b.pd_y[0].reset_B:=1] + 404740 b.b.pd_y[3].nand_out : 0 [by b.b.pd_y[0].reset_B:=1] + 416294 b.b.neurons[4].reset_buf._y : 0 [by b.b.rsb[1].out[0]:=1] + 416295 b.b.neurons[4]._reset_BX : 1 [by b.b.neurons[4].reset_buf._y:=0] + 416842 b.b.rsb[4].out[0] : 1 [by b.b.rsb[4].buf1._y:=0] + 416843 b.b.neurons[14].reset_buf._y : 0 [by b.b.rsb[4].out[0]:=1] + 416858 b.b.neurons[14]._reset_BX : 1 [by b.b.neurons[14].reset_buf._y:=0] + 418071 b.b.neurons[0]._reset_BX : 1 [by b.b.neurons[0].reset_buf._y:=0] + 418529 b.b.neurons[13].reset_buf._y : 0 [by b.b.rsb[4].out[0]:=1] + 418572 b.b.neurons[12].reset_buf._y : 0 [by b.b.rsb[4].out[0]:=1] + 419026 b.b.neurons[12]._reset_BX : 1 [by b.b.neurons[12].reset_buf._y:=0] + 419621 b.b.neurons[1].reset_buf._y : 0 [by b.b.rsb[0].out[0]:=1] + 419937 b.b.neurons[1]._reset_BX : 1 [by b.b.neurons[1].reset_buf._y:=0] + 442803 b.b.neurons[13]._reset_BX : 1 [by b.b.neurons[13].reset_buf._y:=0] + 442899 b.b.neurons[11].reset_buf._y : 0 [by b.b.rsb[3].out[0]:=1] + 442900 b.b.neurons[11]._reset_BX : 1 [by b.b.neurons[11].reset_buf._y:=0] + 444660 b.b.neurons[8]._reset_BX : 1 [by b.b.neurons[8].reset_buf._y:=0] +[] Neurons 0,1,3 spike + 444660 b.in[0].r : 1 + 444660 b.in[3].r : 1 + 444660 b.in[1].r : 1 + 444680 b.b.neurons[1].A_req._y : 0 [by b.in[1].r:=1] + 445043 b.b.neurons[0].A_req._y : 0 [by b.in[0].r:=1] + 445130 b.b.neurons[0]._req : 1 [by b.b.neurons[0].A_req._y:=0] + 445142 b.b.neurons[0].A_ack._y : 0 [by b.b.neurons[0]._req:=1] + 445287 b.in[0].a : 1 [by b.b.neurons[0].A_ack._y:=0] + 446003 b.b.neurons[1]._req : 1 [by b.b.neurons[1].A_req._y:=0] + 446188 b.b.neurons[0]._en : 0 [by b.in[0].a:=1] + 446222 b.b.neurons[1].A_ack._y : 0 [by b.b.neurons[1]._req:=1] + 447352 b.b.neurons[1].pu_y.a : 0 [by b.b.neurons[1]._req:=1] + 451852 b.b.neurons[0].pu_y.a : 0 [by b.b.neurons[0]._req:=1] + 452123 b.b.neurons[3].A_req._y : 0 [by b.in[3].r:=1] + 452141 b.b.neurons[3]._req : 1 [by b.b.neurons[3].A_req._y:=0] + 454335 b.b.neurons[3].pu_y.a : 0 [by b.b.neurons[3]._req:=1] + 454455 b.outy[1].r : 1 [by b.b.neurons[3].pu_y.a:=0] + 454553 b.in[1].a : 1 [by b.b.neurons[1].A_ack._y:=0] + 456617 b.b.neurons[1]._en : 0 [by b.in[1].a:=1] + 460770 b.b.keep_y[1]._y : 0 [by b.outy[1].r:=1] + 478933 b.outy[0].r : 1 [by b.b.neurons[1].pu_y.a:=0] + 479525 b.b.keep_y[0]._y : 0 [by b.outy[0].r:=1] + 490113 b.b.neurons[3].A_ack._y : 0 [by b.b.neurons[3]._req:=1] + 490120 b.in[3].a : 1 [by b.b.neurons[3].A_ack._y:=0] + 490121 b.b.neurons[3]._en : 0 [by b.in[3].a:=1] +[] removing in reqs + 490121 b.in[0].r : 0 + 490121 b.in[3].r : 0 + 490121 b.in[1].r : 0 + 490245 b.b.neurons[0].A_ack._y : 1 [by b.in[0].r:=0] + 490605 b.in[0].a : 0 [by b.b.neurons[0].A_ack._y:=1] + 491173 b.b.neurons[1].A_ack._y : 1 [by b.in[1].r:=0] + 496051 b.b.neurons[3].A_ack._y : 1 [by b.in[3].r:=0] + 497148 b.in[3].a : 0 [by b.b.neurons[3].A_ack._y:=1] + 501367 b.in[1].a : 0 [by b.b.neurons[1].A_ack._y:=1] +[] y0 chosen, give ack + 501367 b.outy[0].a : 1 + 501371 b.b.neurons[0]._y_a_B : 0 [by b.outy[0].a:=1] + 501627 b.b.neurons[0].pu_y.a : 1 [by b.b.neurons[0]._y_a_B:=0] + 504748 b.b.neurons[2]._y_a_B : 0 [by b.outy[0].a:=1] + 513031 b.b.neurons[0].pu_x.a : 0 [by b.outy[0].a:=1] + 519028 b.b.neurons[1].pu_x.a : 0 [by b.outy[0].a:=1] + 519065 b.outx[1].r : 1 [by b.b.neurons[1].pu_x.a:=0] + 519077 b.b.keep_x[1]._y : 0 [by b.outx[1].r:=1] + 521259 b.b.dly_y[0].dly[0]._y : 0 [by b.outy[0].a:=1] + 521268 b.b.dly_y[0].dly[0].__y : 1 [by b.b.dly_y[0].dly[0]._y:=0] + 521695 b.b.dly_y[0].dly[0].___y : 0 [by b.b.dly_y[0].dly[0].__y:=1] + 521937 b.b.dly_y[0].dly[0].y : 1 [by b.b.dly_y[0].dly[0].___y:=0] + 522772 b.b.dly_y[0].dly[1]._y : 0 [by b.b.dly_y[0].dly[0].y:=1] + 527961 b.outx[0].r : 1 [by b.b.neurons[0].pu_x.a:=0] + 529521 b.b.keep_x[0]._y : 0 [by b.outx[0].r:=1] + 539286 b.b.neurons[1]._y_a_B : 0 [by b.outy[0].a:=1] + 569508 b.b.dly_y[0].dly[1].__y : 1 [by b.b.dly_y[0].dly[1]._y:=0] + 569768 b.b.dly_y[0].dly[1].___y : 0 [by b.b.dly_y[0].dly[1].__y:=1] + 576379 b.b.neurons[1].pu_y.a : 1 [by b.b.neurons[1]._y_a_B:=0] + 578756 b.b.dly_y[0].dly[1].y : 1 [by b.b.dly_y[0].dly[1].___y:=0] + 578757 b.b.dly_y[0].dly[2]._y : 0 [by b.b.dly_y[0].dly[1].y:=1] + 614807 b.b.dly_y[0].dly[2].__y : 1 [by b.b.dly_y[0].dly[2]._y:=0] + 615191 b.b.dly_y[0].dly[2].___y : 0 [by b.b.dly_y[0].dly[2].__y:=1] + 615210 b.b.dly_y[0].dly[2].y : 1 [by b.b.dly_y[0].dly[2].___y:=0] + 615219 b.b.dly_y[0].dly[3]._y : 0 [by b.b.dly_y[0].dly[2].y:=1] + 637173 b.b.dly_y[0].dly[3].__y : 1 [by b.b.dly_y[0].dly[3]._y:=0] + 637361 b.b.dly_y[0].dly[3].___y : 0 [by b.b.dly_y[0].dly[3].__y:=1] + 683137 b.b.dly_y[0].dly[3].y : 1 [by b.b.dly_y[0].dly[3].___y:=0] + 686737 b.b.dly_y[0].dly[4]._y : 0 [by b.b.dly_y[0].dly[3].y:=1] + 686885 b.b.dly_y[0].dly[4].__y : 1 [by b.b.dly_y[0].dly[4]._y:=0] + 705762 b.b.dly_y[0].dly[4].___y : 0 [by b.b.dly_y[0].dly[4].__y:=1] + 705777 b.b.pd_y[0].in : 1 [by b.b.dly_y[0].dly[4].___y:=0] + 716386 b.b.pd_y[0].buf1._y : 0 [by b.b.pd_y[0].in:=1] + 717273 b.b.pd_y[0]._out : 1 [by b.b.pd_y[0].buf1._y:=0] + 725255 b.b.pd_y[0].buf2._y : 0 [by b.b.pd_y[0]._out:=1] + 725256 b.b.pd_y[0].__out : 1 [by b.b.pd_y[0].buf2._y:=0] + 731982 b.b.pd_y[0].inv.y : 0 [by b.b.pd_y[0].__out:=1] + 732347 b.b.pd_y[0].nand_out : 1 [by b.b.pd_y[0].inv.y:=0] + 741305 b.outy[0].r : 0 [by b.b.pd_y[0].nand_out:=1] + 742689 b.b.keep_y[0]._y : 1 [by b.outy[0].r:=0] +[] x0 chosen, give ack + 742689 b.outx[0].a : 1 + 742692 b.b.neurons[6]._x_a_B : 0 [by b.outx[0].a:=1] + 742710 b.b.neurons[0]._x_a_B : 0 [by b.outx[0].a:=1] + 742712 b.b.neurons[0].pu_x.a : 1 [by b.b.neurons[0]._x_a_B:=0] + 742713 b.b.neurons[0].A_req._y : 1 [by b.b.neurons[0]._x_a_B:=0] + 742714 b.b.neurons[0]._req : 0 [by b.b.neurons[0].A_req._y:=1] + 742730 b.b.neurons[3]._x_a_B : 0 [by b.outx[0].a:=1] + 743271 b.b.dly_x[0].dly[0]._y : 0 [by b.outx[0].a:=1] + 744566 b.b.neurons[9]._x_a_B : 0 [by b.outx[0].a:=1] + 746166 b.b.neurons[0]._en : 1 [by b.b.neurons[0]._req:=0] + 750404 b.b.dly_x[0].dly[0].__y : 1 [by b.b.dly_x[0].dly[0]._y:=0] + 751264 b.b.dly_x[0].dly[0].___y : 0 [by b.b.dly_x[0].dly[0].__y:=1] + 751265 b.b.dly_x[0].dly[0].y : 1 [by b.b.dly_x[0].dly[0].___y:=0] + 751340 b.b.dly_x[0].dly[1]._y : 0 [by b.b.dly_x[0].dly[0].y:=1] + 752198 b.b.neurons[12]._x_a_B : 0 [by b.outx[0].a:=1] + 779291 b.b.dly_x[0].dly[1].__y : 1 [by b.b.dly_x[0].dly[1]._y:=0] + 779365 b.b.dly_x[0].dly[1].___y : 0 [by b.b.dly_x[0].dly[1].__y:=1] + 781635 b.b.dly_x[0].dly[1].y : 1 [by b.b.dly_x[0].dly[1].___y:=0] + 781733 b.b.dly_x[0].dly[2]._y : 0 [by b.b.dly_x[0].dly[1].y:=1] + 787504 b.b.dly_x[0].dly[2].__y : 1 [by b.b.dly_x[0].dly[2]._y:=0] + 819232 b.b.dly_x[0].dly[2].___y : 0 [by b.b.dly_x[0].dly[2].__y:=1] + 823085 b.b.dly_x[0].dly[2].y : 1 [by b.b.dly_x[0].dly[2].___y:=0] + 829226 b.b.dly_x[0].dly[3]._y : 0 [by b.b.dly_x[0].dly[2].y:=1] + 831586 b.b.dly_x[0].dly[3].__y : 1 [by b.b.dly_x[0].dly[3]._y:=0] + 831590 b.b.dly_x[0].dly[3].___y : 0 [by b.b.dly_x[0].dly[3].__y:=1] + 831595 b.b.dly_x[0].dly[3].y : 1 [by b.b.dly_x[0].dly[3].___y:=0] + 831886 b.b.dly_x[0].dly[4]._y : 0 [by b.b.dly_x[0].dly[3].y:=1] + 831980 b.b.dly_x[0].dly[4].__y : 1 [by b.b.dly_x[0].dly[4]._y:=0] + 831981 b.b.dly_x[0].dly[4].___y : 0 [by b.b.dly_x[0].dly[4].__y:=1] + 832017 b.b.pd_x[0].in : 1 [by b.b.dly_x[0].dly[4].___y:=0] + 832019 b.b.pd_x[0].buf1._y : 0 [by b.b.pd_x[0].in:=1] + 853837 b.b.pd_x[0]._out : 1 [by b.b.pd_x[0].buf1._y:=0] + 853873 b.b.pd_x[0].buf2._y : 0 [by b.b.pd_x[0]._out:=1] + 853874 b.b.pd_x[0].__out : 1 [by b.b.pd_x[0].buf2._y:=0] + 853888 b.b.pd_x[0].inv.y : 0 [by b.b.pd_x[0].__out:=1] + 853900 b.b.pd_x[0].nand_out : 1 [by b.b.pd_x[0].inv.y:=0] + 877931 b.outx[0].r : 0 [by b.b.pd_x[0].nand_out:=1] + 899488 b.b.keep_x[0]._y : 1 [by b.outx[0].r:=0] +[] remove x ack + 899488 b.outx[0].a : 0 + 899489 b.b.neurons[9]._x_a_B : 1 [by b.outx[0].a:=0] + 899700 b.b.neurons[12]._x_a_B : 1 [by b.outx[0].a:=0] + 906900 b.b.dly_x[0].dly[0]._y : 1 [by b.outx[0].a:=0] + 909833 b.b.dly_x[0].dly[0].__y : 0 [by b.b.dly_x[0].dly[0]._y:=1] + 909972 b.b.dly_x[0].dly[0].___y : 1 [by b.b.dly_x[0].dly[0].__y:=0] + 909976 b.b.dly_x[0].dly[0].y : 0 [by b.b.dly_x[0].dly[0].___y:=1] + 910331 b.b.dly_x[0].dly[1]._y : 1 [by b.b.dly_x[0].dly[0].y:=0] + 910409 b.b.dly_x[0].dly[1].__y : 0 [by b.b.dly_x[0].dly[1]._y:=1] + 911386 b.b.neurons[3]._x_a_B : 1 [by b.outx[0].a:=0] + 912478 b.b.neurons[0]._x_a_B : 1 [by b.outx[0].a:=0] + 942438 b.b.neurons[6]._x_a_B : 1 [by b.outx[0].a:=0] + 948614 b.b.dly_x[0].dly[1].___y : 1 [by b.b.dly_x[0].dly[1].__y:=0] + 948640 b.b.dly_x[0].dly[1].y : 0 [by b.b.dly_x[0].dly[1].___y:=1] + 948904 b.b.dly_x[0].dly[2]._y : 1 [by b.b.dly_x[0].dly[1].y:=0] + 948965 b.b.dly_x[0].dly[2].__y : 0 [by b.b.dly_x[0].dly[2]._y:=1] + 948970 b.b.dly_x[0].dly[2].___y : 1 [by b.b.dly_x[0].dly[2].__y:=0] + 949042 b.b.dly_x[0].dly[2].y : 0 [by b.b.dly_x[0].dly[2].___y:=1] + 949153 b.b.dly_x[0].dly[3]._y : 1 [by b.b.dly_x[0].dly[2].y:=0] + 949172 b.b.dly_x[0].dly[3].__y : 0 [by b.b.dly_x[0].dly[3]._y:=1] + 949271 b.b.dly_x[0].dly[3].___y : 1 [by b.b.dly_x[0].dly[3].__y:=0] + 949638 b.b.dly_x[0].dly[3].y : 0 [by b.b.dly_x[0].dly[3].___y:=1] + 949687 b.b.dly_x[0].dly[4]._y : 1 [by b.b.dly_x[0].dly[3].y:=0] + 949722 b.b.dly_x[0].dly[4].__y : 0 [by b.b.dly_x[0].dly[4]._y:=1] + 955899 b.b.dly_x[0].dly[4].___y : 1 [by b.b.dly_x[0].dly[4].__y:=0] + 960723 b.b.pd_x[0].in : 0 [by b.b.dly_x[0].dly[4].___y:=1] + 960751 b.b.pd_x[0].buf1._y : 1 [by b.b.pd_x[0].in:=0] + 961738 b.b.pd_x[0]._out : 0 [by b.b.pd_x[0].buf1._y:=1] + 982241 b.b.pd_x[0].buf2._y : 1 [by b.b.pd_x[0]._out:=0] + 982301 b.b.pd_x[0].__out : 0 [by b.b.pd_x[0].buf2._y:=1] + 991871 b.b.pd_x[0].inv.y : 1 [by b.b.pd_x[0].__out:=0] + 993974 b.b.pd_x[0].nand_out : 0 [by b.b.pd_x[0].inv.y:=1] +[] x1 remaining, give ack + 993974 b.outx[1].a : 1 + 993975 b.b.neurons[7]._x_a_B : 0 [by b.outx[1].a:=1] + 993977 b.b.neurons[13]._x_a_B : 0 [by b.outx[1].a:=1] + 1004891 b.b.neurons[4]._x_a_B : 0 [by b.outx[1].a:=1] + 1011682 b.b.neurons[1]._x_a_B : 0 [by b.outx[1].a:=1] + 1011712 b.b.neurons[1].A_req._y : 1 [by b.b.neurons[1]._x_a_B:=0] + 1011718 b.b.neurons[1]._req : 0 [by b.b.neurons[1].A_req._y:=1] + 1011719 b.b.neurons[1]._en : 1 [by b.b.neurons[1]._req:=0] + 1012638 b.b.dly_x[1].dly[0]._y : 0 [by b.outx[1].a:=1] + 1012765 b.b.dly_x[1].dly[0].__y : 1 [by b.b.dly_x[1].dly[0]._y:=0] + 1012768 b.b.dly_x[1].dly[0].___y : 0 [by b.b.dly_x[1].dly[0].__y:=1] + 1012854 b.b.dly_x[1].dly[0].y : 1 [by b.b.dly_x[1].dly[0].___y:=0] + 1013151 b.b.neurons[1].pu_x.a : 1 [by b.b.neurons[1]._x_a_B:=0] + 1013786 b.b.dly_x[1].dly[1]._y : 0 [by b.b.dly_x[1].dly[0].y:=1] + 1015279 b.b.dly_x[1].dly[1].__y : 1 [by b.b.dly_x[1].dly[1]._y:=0] + 1019715 b.b.neurons[10]._x_a_B : 0 [by b.outx[1].a:=1] + 1024002 b.b.dly_x[1].dly[1].___y : 0 [by b.b.dly_x[1].dly[1].__y:=1] + 1038355 b.b.dly_x[1].dly[1].y : 1 [by b.b.dly_x[1].dly[1].___y:=0] + 1038629 b.b.dly_x[1].dly[2]._y : 0 [by b.b.dly_x[1].dly[1].y:=1] + 1038630 b.b.dly_x[1].dly[2].__y : 1 [by b.b.dly_x[1].dly[2]._y:=0] + 1046781 b.b.dly_x[1].dly[2].___y : 0 [by b.b.dly_x[1].dly[2].__y:=1] + 1066626 b.b.dly_x[1].dly[2].y : 1 [by b.b.dly_x[1].dly[2].___y:=0] + 1066628 b.b.dly_x[1].dly[3]._y : 0 [by b.b.dly_x[1].dly[2].y:=1] + 1066987 b.b.dly_x[1].dly[3].__y : 1 [by b.b.dly_x[1].dly[3]._y:=0] + 1069003 b.b.dly_x[1].dly[3].___y : 0 [by b.b.dly_x[1].dly[3].__y:=1] + 1093514 b.b.dly_x[1].dly[3].y : 1 [by b.b.dly_x[1].dly[3].___y:=0] + 1093516 b.b.dly_x[1].dly[4]._y : 0 [by b.b.dly_x[1].dly[3].y:=1] + 1107947 b.b.dly_x[1].dly[4].__y : 1 [by b.b.dly_x[1].dly[4]._y:=0] + 1107950 b.b.dly_x[1].dly[4].___y : 0 [by b.b.dly_x[1].dly[4].__y:=1] + 1145239 b.b.pd_x[1].in : 1 [by b.b.dly_x[1].dly[4].___y:=0] + 1145583 b.b.pd_x[1].buf1._y : 0 [by b.b.pd_x[1].in:=1] + 1147366 b.b.pd_x[1]._out : 1 [by b.b.pd_x[1].buf1._y:=0] + 1147395 b.b.pd_x[1].buf2._y : 0 [by b.b.pd_x[1]._out:=1] + 1147466 b.b.pd_x[1].__out : 1 [by b.b.pd_x[1].buf2._y:=0] + 1147828 b.b.pd_x[1].inv.y : 0 [by b.b.pd_x[1].__out:=1] + 1147911 b.b.pd_x[1].nand_out : 1 [by b.b.pd_x[1].inv.y:=0] + 1196073 b.outx[1].r : 0 [by b.b.pd_x[1].nand_out:=1] + 1196180 b.b.keep_x[1]._y : 1 [by b.outx[1].r:=0] +[] remove acks + 1196180 b.outx[1].a : 0 + 1196180 b.outy[0].a : 0 + 1196181 b.b.neurons[4]._x_a_B : 1 [by b.outx[1].a:=0] + 1196181 b.b.neurons[7]._x_a_B : 1 [by b.outx[1].a:=0] + 1196183 b.b.neurons[1]._x_a_B : 1 [by b.outx[1].a:=0] + 1196192 b.b.dly_x[1].dly[0]._y : 1 [by b.outx[1].a:=0] + 1196220 b.b.dly_x[1].dly[0].__y : 0 [by b.b.dly_x[1].dly[0]._y:=1] + 1196228 b.b.dly_x[1].dly[0].___y : 1 [by b.b.dly_x[1].dly[0].__y:=0] + 1197038 b.b.neurons[13]._x_a_B : 1 [by b.outx[1].a:=0] + 1200525 b.b.neurons[10]._x_a_B : 1 [by b.outx[1].a:=0] + 1201161 b.b.neurons[2]._y_a_B : 1 [by b.outy[0].a:=0] + 1217583 b.b.dly_x[1].dly[0].y : 0 [by b.b.dly_x[1].dly[0].___y:=1] + 1229526 b.b.neurons[1]._y_a_B : 1 [by b.outy[0].a:=0] + 1232609 b.b.dly_y[0].dly[0]._y : 1 [by b.outy[0].a:=0] + 1232874 b.b.dly_y[0].dly[0].__y : 0 [by b.b.dly_y[0].dly[0]._y:=1] + 1232953 b.b.dly_y[0].dly[0].___y : 1 [by b.b.dly_y[0].dly[0].__y:=0] + 1232961 b.b.dly_y[0].dly[0].y : 0 [by b.b.dly_y[0].dly[0].___y:=1] + 1233002 b.b.dly_y[0].dly[1]._y : 1 [by b.b.dly_y[0].dly[0].y:=0] + 1233641 b.b.dly_y[0].dly[1].__y : 0 [by b.b.dly_y[0].dly[1]._y:=1] + 1247149 b.b.neurons[0]._y_a_B : 1 [by b.outy[0].a:=0] + 1251914 b.b.dly_x[1].dly[1]._y : 1 [by b.b.dly_x[1].dly[0].y:=0] + 1251931 b.b.dly_x[1].dly[1].__y : 0 [by b.b.dly_x[1].dly[1]._y:=1] + 1267196 b.b.dly_y[0].dly[1].___y : 1 [by b.b.dly_y[0].dly[1].__y:=0] + 1276209 b.b.dly_x[1].dly[1].___y : 1 [by b.b.dly_x[1].dly[1].__y:=0] + 1297821 b.b.dly_x[1].dly[1].y : 0 [by b.b.dly_x[1].dly[1].___y:=1] + 1297822 b.b.dly_x[1].dly[2]._y : 1 [by b.b.dly_x[1].dly[1].y:=0] + 1297823 b.b.dly_x[1].dly[2].__y : 0 [by b.b.dly_x[1].dly[2]._y:=1] + 1298249 b.b.dly_x[1].dly[2].___y : 1 [by b.b.dly_x[1].dly[2].__y:=0] + 1298587 b.b.dly_x[1].dly[2].y : 0 [by b.b.dly_x[1].dly[2].___y:=1] + 1298713 b.b.dly_x[1].dly[3]._y : 1 [by b.b.dly_x[1].dly[2].y:=0] + 1298715 b.b.dly_x[1].dly[3].__y : 0 [by b.b.dly_x[1].dly[3]._y:=1] + 1299525 b.b.dly_x[1].dly[3].___y : 1 [by b.b.dly_x[1].dly[3].__y:=0] + 1299685 b.b.dly_x[1].dly[3].y : 0 [by b.b.dly_x[1].dly[3].___y:=1] + 1312415 b.b.dly_y[0].dly[1].y : 0 [by b.b.dly_y[0].dly[1].___y:=1] + 1327516 b.b.dly_x[1].dly[4]._y : 1 [by b.b.dly_x[1].dly[3].y:=0] + 1327517 b.b.dly_x[1].dly[4].__y : 0 [by b.b.dly_x[1].dly[4]._y:=1] + 1327522 b.b.dly_x[1].dly[4].___y : 1 [by b.b.dly_x[1].dly[4].__y:=0] + 1328092 b.b.pd_x[1].in : 0 [by b.b.dly_x[1].dly[4].___y:=1] + 1374848 b.b.dly_y[0].dly[2]._y : 1 [by b.b.dly_y[0].dly[1].y:=0] + 1376980 b.b.dly_y[0].dly[2].__y : 0 [by b.b.dly_y[0].dly[2]._y:=1] + 1376982 b.b.dly_y[0].dly[2].___y : 1 [by b.b.dly_y[0].dly[2].__y:=0] + 1377020 b.b.dly_y[0].dly[2].y : 0 [by b.b.dly_y[0].dly[2].___y:=1] + 1386708 b.b.pd_x[1].buf1._y : 1 [by b.b.pd_x[1].in:=0] + 1386765 b.b.pd_x[1]._out : 0 [by b.b.pd_x[1].buf1._y:=1] + 1386766 b.b.pd_x[1].buf2._y : 1 [by b.b.pd_x[1]._out:=0] + 1389342 b.b.dly_y[0].dly[3]._y : 1 [by b.b.dly_y[0].dly[2].y:=0] + 1389346 b.b.dly_y[0].dly[3].__y : 0 [by b.b.dly_y[0].dly[3]._y:=1] + 1389892 b.b.dly_y[0].dly[3].___y : 1 [by b.b.dly_y[0].dly[3].__y:=0] + 1389903 b.b.dly_y[0].dly[3].y : 0 [by b.b.dly_y[0].dly[3].___y:=1] + 1389915 b.b.dly_y[0].dly[4]._y : 1 [by b.b.dly_y[0].dly[3].y:=0] + 1391598 b.b.dly_y[0].dly[4].__y : 0 [by b.b.dly_y[0].dly[4]._y:=1] + 1395486 b.b.pd_x[1].__out : 0 [by b.b.pd_x[1].buf2._y:=1] + 1396354 b.b.pd_x[1].inv.y : 1 [by b.b.pd_x[1].__out:=0] + 1412802 b.b.pd_x[1].nand_out : 0 [by b.b.pd_x[1].inv.y:=1] + 1419766 b.b.dly_y[0].dly[4].___y : 1 [by b.b.dly_y[0].dly[4].__y:=0] + 1419786 b.b.pd_y[0].in : 0 [by b.b.dly_y[0].dly[4].___y:=1] + 1422426 b.b.pd_y[0].buf1._y : 1 [by b.b.pd_y[0].in:=0] + 1451134 b.b.pd_y[0]._out : 0 [by b.b.pd_y[0].buf1._y:=1] + 1453563 b.b.pd_y[0].buf2._y : 1 [by b.b.pd_y[0]._out:=0] + 1456439 b.b.pd_y[0].__out : 0 [by b.b.pd_y[0].buf2._y:=1] + 1458573 b.b.pd_y[0].inv.y : 1 [by b.b.pd_y[0].__out:=0] + 1483536 b.b.pd_y[0].nand_out : 0 [by b.b.pd_y[0].inv.y:=1] +[] y1 remaining, give ack + 1483536 b.outy[1].a : 1 + 1483558 b.b.neurons[4]._y_a_B : 0 [by b.outy[1].a:=1] + 1483662 b.b.neurons[5]._y_a_B : 0 [by b.outy[1].a:=1] + 1484027 b.b.dly_y[1].dly[0]._y : 0 [by b.outy[1].a:=1] + 1484045 b.b.dly_y[1].dly[0].__y : 1 [by b.b.dly_y[1].dly[0]._y:=0] + 1484046 b.b.dly_y[1].dly[0].___y : 0 [by b.b.dly_y[1].dly[0].__y:=1] + 1489497 b.b.neurons[3].pu_x.a : 0 [by b.outy[1].a:=1] + 1489551 b.outx[0].r : 1 [by b.b.neurons[3].pu_x.a:=0] + 1489577 b.b.keep_x[0]._y : 0 [by b.outx[0].r:=1] + 1506884 b.b.dly_y[1].dly[0].y : 1 [by b.b.dly_y[1].dly[0].___y:=0] + 1509517 b.b.dly_y[1].dly[1]._y : 0 [by b.b.dly_y[1].dly[0].y:=1] + 1511746 b.b.neurons[3]._y_a_B : 0 [by b.outy[1].a:=1] + 1511789 b.b.dly_y[1].dly[1].__y : 1 [by b.b.dly_y[1].dly[1]._y:=0] + 1511798 b.b.neurons[3].pu_y.a : 1 [by b.b.neurons[3]._y_a_B:=0] + 1511897 b.b.dly_y[1].dly[1].___y : 0 [by b.b.dly_y[1].dly[1].__y:=1] + 1511898 b.b.dly_y[1].dly[1].y : 1 [by b.b.dly_y[1].dly[1].___y:=0] + 1516198 b.b.dly_y[1].dly[2]._y : 0 [by b.b.dly_y[1].dly[1].y:=1] + 1516199 b.b.dly_y[1].dly[2].__y : 1 [by b.b.dly_y[1].dly[2]._y:=0] + 1516200 b.b.dly_y[1].dly[2].___y : 0 [by b.b.dly_y[1].dly[2].__y:=1] + 1519513 b.b.dly_y[1].dly[2].y : 1 [by b.b.dly_y[1].dly[2].___y:=0] + 1519519 b.b.dly_y[1].dly[3]._y : 0 [by b.b.dly_y[1].dly[2].y:=1] + 1519523 b.b.dly_y[1].dly[3].__y : 1 [by b.b.dly_y[1].dly[3]._y:=0] + 1546542 b.b.dly_y[1].dly[3].___y : 0 [by b.b.dly_y[1].dly[3].__y:=1] + 1546544 b.b.dly_y[1].dly[3].y : 1 [by b.b.dly_y[1].dly[3].___y:=0] + 1546548 b.b.dly_y[1].dly[4]._y : 0 [by b.b.dly_y[1].dly[3].y:=1] + 1546549 b.b.dly_y[1].dly[4].__y : 1 [by b.b.dly_y[1].dly[4]._y:=0] + 1546574 b.b.dly_y[1].dly[4].___y : 0 [by b.b.dly_y[1].dly[4].__y:=1] + 1546749 b.b.pd_y[1].in : 1 [by b.b.dly_y[1].dly[4].___y:=0] + 1549124 b.b.pd_y[1].buf1._y : 0 [by b.b.pd_y[1].in:=1] + 1562236 b.b.pd_y[1]._out : 1 [by b.b.pd_y[1].buf1._y:=0] + 1600530 b.b.pd_y[1].buf2._y : 0 [by b.b.pd_y[1]._out:=1] + 1600879 b.b.pd_y[1].__out : 1 [by b.b.pd_y[1].buf2._y:=0] + 1602420 b.b.pd_y[1].inv.y : 0 [by b.b.pd_y[1].__out:=1] + 1602504 b.b.pd_y[1].nand_out : 1 [by b.b.pd_y[1].inv.y:=0] + 1602505 b.outy[1].r : 0 [by b.b.pd_y[1].nand_out:=1] + 1657298 b.b.keep_y[1]._y : 1 [by b.outy[1].r:=0] +[] x0 req, give ack + 1657298 b.outx[0].a : 1 + 1657306 b.b.neurons[9]._x_a_B : 0 [by b.outx[0].a:=1] + 1657359 b.b.neurons[3]._x_a_B : 0 [by b.outx[0].a:=1] + 1657371 b.b.neurons[3].pu_x.a : 1 [by b.b.neurons[3]._x_a_B:=0] + 1657443 b.b.neurons[0]._x_a_B : 0 [by b.outx[0].a:=1] + 1670066 b.b.neurons[3].A_req._y : 1 [by b.b.neurons[3]._x_a_B:=0] + 1670073 b.b.neurons[3]._req : 0 [by b.b.neurons[3].A_req._y:=1] + 1670074 b.b.neurons[3]._en : 1 [by b.b.neurons[3]._req:=0] + 1670849 b.b.dly_x[0].dly[0]._y : 0 [by b.outx[0].a:=1] + 1671129 b.b.dly_x[0].dly[0].__y : 1 [by b.b.dly_x[0].dly[0]._y:=0] + 1685216 b.b.dly_x[0].dly[0].___y : 0 [by b.b.dly_x[0].dly[0].__y:=1] + 1685223 b.b.dly_x[0].dly[0].y : 1 [by b.b.dly_x[0].dly[0].___y:=0] + 1689483 b.b.dly_x[0].dly[1]._y : 0 [by b.b.dly_x[0].dly[0].y:=1] + 1692982 b.b.dly_x[0].dly[1].__y : 1 [by b.b.dly_x[0].dly[1]._y:=0] + 1692991 b.b.dly_x[0].dly[1].___y : 0 [by b.b.dly_x[0].dly[1].__y:=1] + 1693549 b.b.dly_x[0].dly[1].y : 1 [by b.b.dly_x[0].dly[1].___y:=0] + 1693636 b.b.dly_x[0].dly[2]._y : 0 [by b.b.dly_x[0].dly[1].y:=1] + 1696273 b.b.neurons[12]._x_a_B : 0 [by b.outx[0].a:=1] + 1704435 b.b.neurons[6]._x_a_B : 0 [by b.outx[0].a:=1] + 1749021 b.b.dly_x[0].dly[2].__y : 1 [by b.b.dly_x[0].dly[2]._y:=0] + 1749022 b.b.dly_x[0].dly[2].___y : 0 [by b.b.dly_x[0].dly[2].__y:=1] + 1749059 b.b.dly_x[0].dly[2].y : 1 [by b.b.dly_x[0].dly[2].___y:=0] + 1749224 b.b.dly_x[0].dly[3]._y : 0 [by b.b.dly_x[0].dly[2].y:=1] + 1756236 b.b.dly_x[0].dly[3].__y : 1 [by b.b.dly_x[0].dly[3]._y:=0] + 1766391 b.b.dly_x[0].dly[3].___y : 0 [by b.b.dly_x[0].dly[3].__y:=1] + 1766475 b.b.dly_x[0].dly[3].y : 1 [by b.b.dly_x[0].dly[3].___y:=0] + 1766503 b.b.dly_x[0].dly[4]._y : 0 [by b.b.dly_x[0].dly[3].y:=1] + 1766817 b.b.dly_x[0].dly[4].__y : 1 [by b.b.dly_x[0].dly[4]._y:=0] + 1766860 b.b.dly_x[0].dly[4].___y : 0 [by b.b.dly_x[0].dly[4].__y:=1] + 1766930 b.b.pd_x[0].in : 1 [by b.b.dly_x[0].dly[4].___y:=0] + 1812523 b.b.pd_x[0].buf1._y : 0 [by b.b.pd_x[0].in:=1] + 1812524 b.b.pd_x[0]._out : 1 [by b.b.pd_x[0].buf1._y:=0] + 1812530 b.b.pd_x[0].buf2._y : 0 [by b.b.pd_x[0]._out:=1] + 1812531 b.b.pd_x[0].__out : 1 [by b.b.pd_x[0].buf2._y:=0] + 1839134 b.b.pd_x[0].inv.y : 0 [by b.b.pd_x[0].__out:=1] + 1843014 b.b.pd_x[0].nand_out : 1 [by b.b.pd_x[0].inv.y:=0] + 1843016 b.outx[0].r : 0 [by b.b.pd_x[0].nand_out:=1] + 1850313 b.b.keep_x[0]._y : 1 [by b.outx[0].r:=0] +[] remove acks + 1850313 b.outx[0].a : 0 + 1850313 b.outy[1].a : 0 + 1850314 b.b.neurons[12]._x_a_B : 1 [by b.outx[0].a:=0] + 1850383 b.b.neurons[3]._x_a_B : 1 [by b.outx[0].a:=0] + 1850440 b.b.neurons[0]._x_a_B : 1 [by b.outx[0].a:=0] + 1850484 b.b.neurons[6]._x_a_B : 1 [by b.outx[0].a:=0] + 1850623 b.b.neurons[9]._x_a_B : 1 [by b.outx[0].a:=0] + 1850683 b.b.neurons[5]._y_a_B : 1 [by b.outy[1].a:=0] + 1851339 b.b.dly_x[0].dly[0]._y : 1 [by b.outx[0].a:=0] + 1853611 b.b.neurons[3]._y_a_B : 1 [by b.outy[1].a:=0] + 1854775 b.b.dly_x[0].dly[0].__y : 0 [by b.b.dly_x[0].dly[0]._y:=1] + 1854781 b.b.dly_x[0].dly[0].___y : 1 [by b.b.dly_x[0].dly[0].__y:=0] + 1855863 b.b.neurons[4]._y_a_B : 1 [by b.outy[1].a:=0] + 1864858 b.b.dly_y[1].dly[0]._y : 1 [by b.outy[1].a:=0] + 1864874 b.b.dly_y[1].dly[0].__y : 0 [by b.b.dly_y[1].dly[0]._y:=1] + 1864884 b.b.dly_y[1].dly[0].___y : 1 [by b.b.dly_y[1].dly[0].__y:=0] + 1864933 b.b.dly_y[1].dly[0].y : 0 [by b.b.dly_y[1].dly[0].___y:=1] + 1864940 b.b.dly_y[1].dly[1]._y : 1 [by b.b.dly_y[1].dly[0].y:=0] + 1864942 b.b.dly_y[1].dly[1].__y : 0 [by b.b.dly_y[1].dly[1]._y:=1] + 1882499 b.b.dly_x[0].dly[0].y : 0 [by b.b.dly_x[0].dly[0].___y:=1] + 1884959 b.b.dly_x[0].dly[1]._y : 1 [by b.b.dly_x[0].dly[0].y:=0] + 1885017 b.b.dly_x[0].dly[1].__y : 0 [by b.b.dly_x[0].dly[1]._y:=1] + 1887111 b.b.dly_x[0].dly[1].___y : 1 [by b.b.dly_x[0].dly[1].__y:=0] + 1887418 b.b.dly_y[1].dly[1].___y : 1 [by b.b.dly_y[1].dly[1].__y:=0] + 1887425 b.b.dly_y[1].dly[1].y : 0 [by b.b.dly_y[1].dly[1].___y:=1] + 1892099 b.b.dly_y[1].dly[2]._y : 1 [by b.b.dly_y[1].dly[1].y:=0] + 1892141 b.b.dly_y[1].dly[2].__y : 0 [by b.b.dly_y[1].dly[2]._y:=1] + 1902611 b.b.dly_y[1].dly[2].___y : 1 [by b.b.dly_y[1].dly[2].__y:=0] + 1902884 b.b.dly_y[1].dly[2].y : 0 [by b.b.dly_y[1].dly[2].___y:=1] + 1907863 b.b.dly_y[1].dly[3]._y : 1 [by b.b.dly_y[1].dly[2].y:=0] + 1911443 b.b.dly_y[1].dly[3].__y : 0 [by b.b.dly_y[1].dly[3]._y:=1] + 1913542 b.b.dly_x[0].dly[1].y : 0 [by b.b.dly_x[0].dly[1].___y:=1] + 1913670 b.b.dly_x[0].dly[2]._y : 1 [by b.b.dly_x[0].dly[1].y:=0] + 1949501 b.b.dly_y[1].dly[3].___y : 1 [by b.b.dly_y[1].dly[3].__y:=0] + 1959463 b.b.dly_y[1].dly[3].y : 0 [by b.b.dly_y[1].dly[3].___y:=1] + 1959542 b.b.dly_y[1].dly[4]._y : 1 [by b.b.dly_y[1].dly[3].y:=0] + 1959543 b.b.dly_y[1].dly[4].__y : 0 [by b.b.dly_y[1].dly[4]._y:=1] + 1959648 b.b.dly_y[1].dly[4].___y : 1 [by b.b.dly_y[1].dly[4].__y:=0] + 1966194 b.b.pd_y[1].in : 0 [by b.b.dly_y[1].dly[4].___y:=1] + 1966747 b.b.dly_x[0].dly[2].__y : 0 [by b.b.dly_x[0].dly[2]._y:=1] + 1966757 b.b.dly_x[0].dly[2].___y : 1 [by b.b.dly_x[0].dly[2].__y:=0] + 1966801 b.b.dly_x[0].dly[2].y : 0 [by b.b.dly_x[0].dly[2].___y:=1] + 1966848 b.b.pd_y[1].buf1._y : 1 [by b.b.pd_y[1].in:=0] + 1966937 b.b.dly_x[0].dly[3]._y : 1 [by b.b.dly_x[0].dly[2].y:=0] + 1966975 b.b.dly_x[0].dly[3].__y : 0 [by b.b.dly_x[0].dly[3]._y:=1] + 1966979 b.b.dly_x[0].dly[3].___y : 1 [by b.b.dly_x[0].dly[3].__y:=0] + 1967171 b.b.pd_y[1]._out : 0 [by b.b.pd_y[1].buf1._y:=1] + 1967298 b.b.pd_y[1].buf2._y : 1 [by b.b.pd_y[1]._out:=0] + 1968072 b.b.dly_x[0].dly[3].y : 0 [by b.b.dly_x[0].dly[3].___y:=1] + 1988151 b.b.dly_x[0].dly[4]._y : 1 [by b.b.dly_x[0].dly[3].y:=0] + 1988152 b.b.dly_x[0].dly[4].__y : 0 [by b.b.dly_x[0].dly[4]._y:=1] + 1988173 b.b.dly_x[0].dly[4].___y : 1 [by b.b.dly_x[0].dly[4].__y:=0] + 1994034 b.b.pd_x[0].in : 0 [by b.b.dly_x[0].dly[4].___y:=1] + 2008428 b.b.pd_x[0].buf1._y : 1 [by b.b.pd_x[0].in:=0] + 2008440 b.b.pd_x[0]._out : 0 [by b.b.pd_x[0].buf1._y:=1] + 2008842 b.b.pd_x[0].buf2._y : 1 [by b.b.pd_x[0]._out:=0] + 2011488 b.b.pd_x[0].__out : 0 [by b.b.pd_x[0].buf2._y:=1] + 2017014 b.b.pd_y[1].__out : 0 [by b.b.pd_y[1].buf2._y:=1] + 2017296 b.b.pd_y[1].inv.y : 1 [by b.b.pd_y[1].__out:=0] + 2017791 b.b.pd_x[0].inv.y : 1 [by b.b.pd_x[0].__out:=0] + 2048035 b.b.pd_y[1].nand_out : 0 [by b.b.pd_y[1].inv.y:=1] + 2081946 b.b.pd_x[0].nand_out : 0 [by b.b.pd_x[0].inv.y:=1] diff --git a/test/unit_tests/nrn_hs_2d/run/prsim.pdf b/test/unit_tests/nrn_hs_2d/run/prsim.pdf new file mode 100644 index 0000000..3e6040f Binary files /dev/null and b/test/unit_tests/nrn_hs_2d/run/prsim.pdf differ diff --git a/test/unit_tests/nrn_hs_2d/run/test.prs b/test/unit_tests/nrn_hs_2d/run/test.prs new file mode 100644 index 0000000..7d1c871 --- /dev/null +++ b/test/unit_tests/nrn_hs_2d/run/test.prs @@ -0,0 +1,2508 @@ += "GND" "GND" += "Vdd" "Vdd" += "Reset" "Reset" +"Reset"->"b._reset_B"- +~("Reset")->"b._reset_B"+ +"b.b.rsb_pd_x.buf1.a"->"b.b.rsb_pd_x.buf1._y"- +~("b.b.rsb_pd_x.buf1.a")->"b.b.rsb_pd_x.buf1._y"+ +"b.b.rsb_pd_x.buf1._y"->"b.b.rsb_pd_x.buf1.y"- +~("b.b.rsb_pd_x.buf1._y")->"b.b.rsb_pd_x.buf1.y"+ += "b.b.rsb_pd_x.supply.vdd" "b.b.rsb_pd_x.buf1.vdd" += "b.b.rsb_pd_x.supply.vss" "b.b.rsb_pd_x.buf1.vss" += "b.b.rsb_pd_x.out[0]" "b.b.rsb_pd_x.out[2]" += "b.b.rsb_pd_x.out[0]" "b.b.rsb_pd_x.out[1]" += "b.b.rsb_pd_x.out[0]" "b.b.rsb_pd_x.buf1.y" += "b.b.rsb_pd_x.in" "b.b.rsb_pd_x.buf1.a" += "b.b.supply.vss" "b.b.pd_y[4].supply.vss" += "b.b.supply.vdd" "b.b.pd_y[4].supply.vdd" += "b.b.supply.vss" "b.b.dly_y[4].supply.vss" += "b.b.supply.vdd" "b.b.dly_y[4].supply.vdd" += "b.b.supply.vss" "b.b.pd_y[3].supply.vss" += "b.b.supply.vdd" "b.b.pd_y[3].supply.vdd" += "b.b.supply.vss" "b.b.dly_y[3].supply.vss" += "b.b.supply.vdd" "b.b.dly_y[3].supply.vdd" += "b.b.supply.vss" "b.b.pd_y[2].supply.vss" += "b.b.supply.vdd" "b.b.pd_y[2].supply.vdd" += "b.b.supply.vss" "b.b.dly_y[2].supply.vss" += "b.b.supply.vdd" "b.b.dly_y[2].supply.vdd" += "b.b.supply.vss" "b.b.pd_y[1].supply.vss" += "b.b.supply.vdd" "b.b.pd_y[1].supply.vdd" += "b.b.supply.vss" "b.b.dly_y[1].supply.vss" += "b.b.supply.vdd" "b.b.dly_y[1].supply.vdd" += "b.b.supply.vss" "b.b.pd_y[0].supply.vss" += "b.b.supply.vdd" "b.b.pd_y[0].supply.vdd" += "b.b.supply.vss" "b.b.dly_y[0].supply.vss" += "b.b.supply.vdd" "b.b.dly_y[0].supply.vdd" += "b.b.supply.vss" "b.b.rsb_pd_y.supply.vss" += "b.b.supply.vdd" "b.b.rsb_pd_y.supply.vdd" += "b.b.supply.vss" "b.b.pd_x[2].supply.vss" += "b.b.supply.vdd" "b.b.pd_x[2].supply.vdd" += "b.b.supply.vss" "b.b.dly_x[2].supply.vss" += "b.b.supply.vdd" "b.b.dly_x[2].supply.vdd" += "b.b.supply.vss" "b.b.pd_x[1].supply.vss" += "b.b.supply.vdd" "b.b.pd_x[1].supply.vdd" += "b.b.supply.vss" "b.b.dly_x[1].supply.vss" += "b.b.supply.vdd" "b.b.dly_x[1].supply.vdd" += "b.b.supply.vss" "b.b.pd_x[0].supply.vss" += "b.b.supply.vdd" "b.b.pd_x[0].supply.vdd" += "b.b.supply.vss" "b.b.dly_x[0].supply.vss" += "b.b.supply.vdd" "b.b.dly_x[0].supply.vdd" += "b.b.supply.vss" "b.b.rsb_pd_x.supply.vss" += "b.b.supply.vdd" "b.b.rsb_pd_x.supply.vdd" += "b.b.supply.vss" "b.b.neurons[14].supply.vss" += "b.b.supply.vdd" "b.b.neurons[14].supply.vdd" += "b.b.supply.vss" "b.b.neurons[11].supply.vss" += "b.b.supply.vdd" "b.b.neurons[11].supply.vdd" += "b.b.supply.vss" "b.b.neurons[8].supply.vss" += "b.b.supply.vdd" "b.b.neurons[8].supply.vdd" += "b.b.supply.vss" "b.b.neurons[5].supply.vss" += "b.b.supply.vdd" "b.b.neurons[5].supply.vdd" += "b.b.supply.vss" "b.b.neurons[2].supply.vss" += "b.b.supply.vdd" "b.b.neurons[2].supply.vdd" += "b.b.supply.vss" "b.b.neurons[13].supply.vss" += "b.b.supply.vdd" "b.b.neurons[13].supply.vdd" += "b.b.supply.vss" "b.b.neurons[10].supply.vss" += "b.b.supply.vdd" "b.b.neurons[10].supply.vdd" += "b.b.supply.vss" "b.b.neurons[7].supply.vss" += "b.b.supply.vdd" "b.b.neurons[7].supply.vdd" += "b.b.supply.vss" "b.b.neurons[4].supply.vss" += "b.b.supply.vdd" "b.b.neurons[4].supply.vdd" += "b.b.supply.vss" "b.b.neurons[1].supply.vss" += "b.b.supply.vdd" "b.b.neurons[1].supply.vdd" += "b.b.supply.vss" "b.b.neurons[12].supply.vss" += "b.b.supply.vdd" "b.b.neurons[12].supply.vdd" += "b.b.supply.vss" "b.b.neurons[9].supply.vss" += "b.b.supply.vdd" "b.b.neurons[9].supply.vdd" += "b.b.supply.vss" "b.b.neurons[6].supply.vss" += "b.b.supply.vdd" "b.b.neurons[6].supply.vdd" += "b.b.supply.vss" "b.b.neurons[3].supply.vss" += "b.b.supply.vdd" "b.b.neurons[3].supply.vdd" += "b.b.supply.vss" "b.b.neurons[0].supply.vss" += "b.b.supply.vdd" "b.b.neurons[0].supply.vdd" += "b.b.supply.vss" "b.b.rsb[4].supply.vss" += "b.b.supply.vdd" "b.b.rsb[4].supply.vdd" += "b.b.supply.vss" "b.b.rsb[3].supply.vss" += "b.b.supply.vdd" "b.b.rsb[3].supply.vdd" += "b.b.supply.vss" "b.b.rsb[2].supply.vss" += "b.b.supply.vdd" "b.b.rsb[2].supply.vdd" += "b.b.supply.vss" "b.b.rsb[1].supply.vss" += "b.b.supply.vdd" "b.b.rsb[1].supply.vdd" += "b.b.supply.vss" "b.b.rsb[0].supply.vss" += "b.b.supply.vdd" "b.b.rsb[0].supply.vdd" += "b.b.supply.vss" "b.b.rsbx.supply.vss" += "b.b.supply.vdd" "b.b.rsbx.supply.vdd" += "b.b.supply.vdd" "b.b.keep_y[4].vdd" += "b.b.supply.vdd" "b.b.keep_y[3].vdd" += "b.b.supply.vdd" "b.b.keep_y[2].vdd" += "b.b.supply.vdd" "b.b.keep_y[1].vdd" += "b.b.supply.vdd" "b.b.keep_y[0].vdd" += "b.b.supply.vdd" "b.b.keep_x[2].vdd" += "b.b.supply.vdd" "b.b.keep_x[1].vdd" += "b.b.supply.vdd" "b.b.keep_x[0].vdd" += "b.b.supply.vss" "b.b.keep_y[4].vss" += "b.b.supply.vss" "b.b.keep_y[3].vss" += "b.b.supply.vss" "b.b.keep_y[2].vss" += "b.b.supply.vss" "b.b.keep_y[1].vss" += "b.b.supply.vss" "b.b.keep_y[0].vss" += "b.b.supply.vss" "b.b.keep_x[2].vss" += "b.b.supply.vss" "b.b.keep_x[1].vss" += "b.b.supply.vss" "b.b.keep_x[0].vss" +"b.b.keep_y[0].y"->"b.b.keep_y[0]._y"- +~("b.b.keep_y[0].y")->"b.b.keep_y[0]._y"+ +weak "b.b.keep_y[0]._y"->"b.b.keep_y[0].y"- +weak ~("b.b.keep_y[0]._y")->"b.b.keep_y[0].y"+ +"b.b.keep_y[1].y"->"b.b.keep_y[1]._y"- +~("b.b.keep_y[1].y")->"b.b.keep_y[1]._y"+ +weak "b.b.keep_y[1]._y"->"b.b.keep_y[1].y"- +weak ~("b.b.keep_y[1]._y")->"b.b.keep_y[1].y"+ +"b.b.keep_y[2].y"->"b.b.keep_y[2]._y"- +~("b.b.keep_y[2].y")->"b.b.keep_y[2]._y"+ +weak "b.b.keep_y[2]._y"->"b.b.keep_y[2].y"- +weak ~("b.b.keep_y[2]._y")->"b.b.keep_y[2].y"+ +"b.b.keep_y[3].y"->"b.b.keep_y[3]._y"- +~("b.b.keep_y[3].y")->"b.b.keep_y[3]._y"+ +weak "b.b.keep_y[3]._y"->"b.b.keep_y[3].y"- +weak ~("b.b.keep_y[3]._y")->"b.b.keep_y[3].y"+ +"b.b.keep_y[4].y"->"b.b.keep_y[4]._y"- +~("b.b.keep_y[4].y")->"b.b.keep_y[4]._y"+ +weak "b.b.keep_y[4]._y"->"b.b.keep_y[4].y"- +weak ~("b.b.keep_y[4]._y")->"b.b.keep_y[4].y"+ +"b.b.keep_x[0].y"->"b.b.keep_x[0]._y"- +~("b.b.keep_x[0].y")->"b.b.keep_x[0]._y"+ +weak "b.b.keep_x[0]._y"->"b.b.keep_x[0].y"- +weak ~("b.b.keep_x[0]._y")->"b.b.keep_x[0].y"+ +"b.b.keep_x[1].y"->"b.b.keep_x[1]._y"- +~("b.b.keep_x[1].y")->"b.b.keep_x[1]._y"+ +weak "b.b.keep_x[1]._y"->"b.b.keep_x[1].y"- +weak ~("b.b.keep_x[1]._y")->"b.b.keep_x[1].y"+ +"b.b.keep_x[2].y"->"b.b.keep_x[2]._y"- +~("b.b.keep_x[2].y")->"b.b.keep_x[2]._y"+ +weak "b.b.keep_x[2]._y"->"b.b.keep_x[2].y"- +weak ~("b.b.keep_x[2]._y")->"b.b.keep_x[2].y"+ += "b.b.in[0].d.d[0]" "b.b.in[0].r" += "b.b.in[1].d.d[0]" "b.b.in[1].r" += "b.b.in[2].d.d[0]" "b.b.in[2].r" += "b.b.in[3].d.d[0]" "b.b.in[3].r" += "b.b.in[4].d.d[0]" "b.b.in[4].r" += "b.b.in[5].d.d[0]" "b.b.in[5].r" += "b.b.in[6].d.d[0]" "b.b.in[6].r" += "b.b.in[7].d.d[0]" "b.b.in[7].r" += "b.b.in[8].d.d[0]" "b.b.in[8].r" += "b.b.in[9].d.d[0]" "b.b.in[9].r" += "b.b.in[10].d.d[0]" "b.b.in[10].r" += "b.b.in[11].d.d[0]" "b.b.in[11].r" += "b.b.in[12].d.d[0]" "b.b.in[12].r" += "b.b.in[13].d.d[0]" "b.b.in[13].r" += "b.b.in[14].d.d[0]" "b.b.in[14].r" += "b.b.in[0].r" "b.b.neurons[0].in.r" += "b.b.in[0].a" "b.b.neurons[0].in.a" += "b.b.in[0].d.d[0]" "b.b.neurons[0].in.d.d[0]" += "b.b.in[1].r" "b.b.neurons[1].in.r" += "b.b.in[1].a" "b.b.neurons[1].in.a" += "b.b.in[1].d.d[0]" "b.b.neurons[1].in.d.d[0]" += "b.b.in[2].r" "b.b.neurons[2].in.r" += "b.b.in[2].a" "b.b.neurons[2].in.a" += "b.b.in[2].d.d[0]" "b.b.neurons[2].in.d.d[0]" += "b.b.in[3].r" "b.b.neurons[3].in.r" += "b.b.in[3].a" "b.b.neurons[3].in.a" += "b.b.in[3].d.d[0]" "b.b.neurons[3].in.d.d[0]" += "b.b.in[4].r" "b.b.neurons[4].in.r" += "b.b.in[4].a" "b.b.neurons[4].in.a" += "b.b.in[4].d.d[0]" "b.b.neurons[4].in.d.d[0]" += "b.b.in[5].r" "b.b.neurons[5].in.r" += "b.b.in[5].a" "b.b.neurons[5].in.a" += "b.b.in[5].d.d[0]" "b.b.neurons[5].in.d.d[0]" += "b.b.in[6].r" "b.b.neurons[6].in.r" += "b.b.in[6].a" "b.b.neurons[6].in.a" += "b.b.in[6].d.d[0]" "b.b.neurons[6].in.d.d[0]" += "b.b.in[7].r" "b.b.neurons[7].in.r" += "b.b.in[7].a" "b.b.neurons[7].in.a" += "b.b.in[7].d.d[0]" "b.b.neurons[7].in.d.d[0]" += "b.b.in[8].r" "b.b.neurons[8].in.r" += "b.b.in[8].a" "b.b.neurons[8].in.a" += "b.b.in[8].d.d[0]" "b.b.neurons[8].in.d.d[0]" += "b.b.in[9].r" "b.b.neurons[9].in.r" += "b.b.in[9].a" "b.b.neurons[9].in.a" += "b.b.in[9].d.d[0]" "b.b.neurons[9].in.d.d[0]" += "b.b.in[10].r" "b.b.neurons[10].in.r" += "b.b.in[10].a" "b.b.neurons[10].in.a" += "b.b.in[10].d.d[0]" "b.b.neurons[10].in.d.d[0]" += "b.b.in[11].r" "b.b.neurons[11].in.r" += "b.b.in[11].a" "b.b.neurons[11].in.a" += "b.b.in[11].d.d[0]" "b.b.neurons[11].in.d.d[0]" += "b.b.in[12].r" "b.b.neurons[12].in.r" += "b.b.in[12].a" "b.b.neurons[12].in.a" += "b.b.in[12].d.d[0]" "b.b.neurons[12].in.d.d[0]" += "b.b.in[13].r" "b.b.neurons[13].in.r" += "b.b.in[13].a" "b.b.neurons[13].in.a" += "b.b.in[13].d.d[0]" "b.b.neurons[13].in.d.d[0]" += "b.b.in[14].r" "b.b.neurons[14].in.r" += "b.b.in[14].a" "b.b.neurons[14].in.a" += "b.b.in[14].d.d[0]" "b.b.neurons[14].in.d.d[0]" += "b.b.in[14].d.d[0]" "b.b.in[14].r" += "b.b.in[13].d.d[0]" "b.b.in[13].r" += "b.b.in[12].d.d[0]" "b.b.in[12].r" += "b.b.in[11].d.d[0]" "b.b.in[11].r" += "b.b.in[10].d.d[0]" "b.b.in[10].r" += "b.b.in[9].d.d[0]" "b.b.in[9].r" += "b.b.in[8].d.d[0]" "b.b.in[8].r" += "b.b.in[7].d.d[0]" "b.b.in[7].r" += "b.b.in[6].d.d[0]" "b.b.in[6].r" += "b.b.in[5].d.d[0]" "b.b.in[5].r" += "b.b.in[4].d.d[0]" "b.b.in[4].r" += "b.b.in[3].d.d[0]" "b.b.in[3].r" += "b.b.in[2].d.d[0]" "b.b.in[2].r" += "b.b.in[1].d.d[0]" "b.b.in[1].r" += "b.b.in[0].d.d[0]" "b.b.in[0].r" +"b.b.dly_y[0].dly[0].a"->"b.b.dly_y[0].dly[0]._y"- +~("b.b.dly_y[0].dly[0].a")->"b.b.dly_y[0].dly[0]._y"+ +"b.b.dly_y[0].dly[0]._y"->"b.b.dly_y[0].dly[0].__y"- +~("b.b.dly_y[0].dly[0]._y")->"b.b.dly_y[0].dly[0].__y"+ +"b.b.dly_y[0].dly[0].__y"->"b.b.dly_y[0].dly[0].___y"- +~("b.b.dly_y[0].dly[0].__y")->"b.b.dly_y[0].dly[0].___y"+ +"b.b.dly_y[0].dly[0].___y"->"b.b.dly_y[0].dly[0].y"- +~("b.b.dly_y[0].dly[0].___y")->"b.b.dly_y[0].dly[0].y"+ +"b.b.dly_y[0].dly[1].a"->"b.b.dly_y[0].dly[1]._y"- +~("b.b.dly_y[0].dly[1].a")->"b.b.dly_y[0].dly[1]._y"+ +"b.b.dly_y[0].dly[1]._y"->"b.b.dly_y[0].dly[1].__y"- +~("b.b.dly_y[0].dly[1]._y")->"b.b.dly_y[0].dly[1].__y"+ +"b.b.dly_y[0].dly[1].__y"->"b.b.dly_y[0].dly[1].___y"- +~("b.b.dly_y[0].dly[1].__y")->"b.b.dly_y[0].dly[1].___y"+ +"b.b.dly_y[0].dly[1].___y"->"b.b.dly_y[0].dly[1].y"- +~("b.b.dly_y[0].dly[1].___y")->"b.b.dly_y[0].dly[1].y"+ +"b.b.dly_y[0].dly[2].a"->"b.b.dly_y[0].dly[2]._y"- +~("b.b.dly_y[0].dly[2].a")->"b.b.dly_y[0].dly[2]._y"+ +"b.b.dly_y[0].dly[2]._y"->"b.b.dly_y[0].dly[2].__y"- +~("b.b.dly_y[0].dly[2]._y")->"b.b.dly_y[0].dly[2].__y"+ +"b.b.dly_y[0].dly[2].__y"->"b.b.dly_y[0].dly[2].___y"- +~("b.b.dly_y[0].dly[2].__y")->"b.b.dly_y[0].dly[2].___y"+ +"b.b.dly_y[0].dly[2].___y"->"b.b.dly_y[0].dly[2].y"- +~("b.b.dly_y[0].dly[2].___y")->"b.b.dly_y[0].dly[2].y"+ +"b.b.dly_y[0].dly[3].a"->"b.b.dly_y[0].dly[3]._y"- +~("b.b.dly_y[0].dly[3].a")->"b.b.dly_y[0].dly[3]._y"+ +"b.b.dly_y[0].dly[3]._y"->"b.b.dly_y[0].dly[3].__y"- +~("b.b.dly_y[0].dly[3]._y")->"b.b.dly_y[0].dly[3].__y"+ +"b.b.dly_y[0].dly[3].__y"->"b.b.dly_y[0].dly[3].___y"- +~("b.b.dly_y[0].dly[3].__y")->"b.b.dly_y[0].dly[3].___y"+ +"b.b.dly_y[0].dly[3].___y"->"b.b.dly_y[0].dly[3].y"- +~("b.b.dly_y[0].dly[3].___y")->"b.b.dly_y[0].dly[3].y"+ +"b.b.dly_y[0].dly[4].a"->"b.b.dly_y[0].dly[4]._y"- +~("b.b.dly_y[0].dly[4].a")->"b.b.dly_y[0].dly[4]._y"+ +"b.b.dly_y[0].dly[4]._y"->"b.b.dly_y[0].dly[4].__y"- +~("b.b.dly_y[0].dly[4]._y")->"b.b.dly_y[0].dly[4].__y"+ +"b.b.dly_y[0].dly[4].__y"->"b.b.dly_y[0].dly[4].___y"- +~("b.b.dly_y[0].dly[4].__y")->"b.b.dly_y[0].dly[4].___y"+ +"b.b.dly_y[0].dly[4].___y"->"b.b.dly_y[0].dly[4].y"- +~("b.b.dly_y[0].dly[4].___y")->"b.b.dly_y[0].dly[4].y"+ += "b.b.dly_y[0].dly[4].a" "b.b.dly_y[0].dly[3].y" += "b.b.dly_y[0].dly[3].a" "b.b.dly_y[0].dly[2].y" += "b.b.dly_y[0].dly[2].a" "b.b.dly_y[0].dly[1].y" += "b.b.dly_y[0].dly[1].a" "b.b.dly_y[0].dly[0].y" += "b.b.dly_y[0].supply.vdd" "b.b.dly_y[0].dly[4].vdd" += "b.b.dly_y[0].supply.vdd" "b.b.dly_y[0].dly[3].vdd" += "b.b.dly_y[0].supply.vdd" "b.b.dly_y[0].dly[2].vdd" += "b.b.dly_y[0].supply.vdd" "b.b.dly_y[0].dly[1].vdd" += "b.b.dly_y[0].supply.vdd" "b.b.dly_y[0].dly[0].vdd" += "b.b.dly_y[0].supply.vss" "b.b.dly_y[0].dly[4].vss" += "b.b.dly_y[0].supply.vss" "b.b.dly_y[0].dly[3].vss" += "b.b.dly_y[0].supply.vss" "b.b.dly_y[0].dly[2].vss" += "b.b.dly_y[0].supply.vss" "b.b.dly_y[0].dly[1].vss" += "b.b.dly_y[0].supply.vss" "b.b.dly_y[0].dly[0].vss" += "b.b.dly_y[0].in" "b.b.dly_y[0].dly[0].a" += "b.b.dly_y[0].out" "b.b.dly_y[0].dly[4].y" +"b.b.dly_y[1].dly[0].a"->"b.b.dly_y[1].dly[0]._y"- +~("b.b.dly_y[1].dly[0].a")->"b.b.dly_y[1].dly[0]._y"+ +"b.b.dly_y[1].dly[0]._y"->"b.b.dly_y[1].dly[0].__y"- +~("b.b.dly_y[1].dly[0]._y")->"b.b.dly_y[1].dly[0].__y"+ +"b.b.dly_y[1].dly[0].__y"->"b.b.dly_y[1].dly[0].___y"- +~("b.b.dly_y[1].dly[0].__y")->"b.b.dly_y[1].dly[0].___y"+ +"b.b.dly_y[1].dly[0].___y"->"b.b.dly_y[1].dly[0].y"- +~("b.b.dly_y[1].dly[0].___y")->"b.b.dly_y[1].dly[0].y"+ +"b.b.dly_y[1].dly[1].a"->"b.b.dly_y[1].dly[1]._y"- +~("b.b.dly_y[1].dly[1].a")->"b.b.dly_y[1].dly[1]._y"+ +"b.b.dly_y[1].dly[1]._y"->"b.b.dly_y[1].dly[1].__y"- +~("b.b.dly_y[1].dly[1]._y")->"b.b.dly_y[1].dly[1].__y"+ +"b.b.dly_y[1].dly[1].__y"->"b.b.dly_y[1].dly[1].___y"- +~("b.b.dly_y[1].dly[1].__y")->"b.b.dly_y[1].dly[1].___y"+ +"b.b.dly_y[1].dly[1].___y"->"b.b.dly_y[1].dly[1].y"- +~("b.b.dly_y[1].dly[1].___y")->"b.b.dly_y[1].dly[1].y"+ +"b.b.dly_y[1].dly[2].a"->"b.b.dly_y[1].dly[2]._y"- +~("b.b.dly_y[1].dly[2].a")->"b.b.dly_y[1].dly[2]._y"+ +"b.b.dly_y[1].dly[2]._y"->"b.b.dly_y[1].dly[2].__y"- +~("b.b.dly_y[1].dly[2]._y")->"b.b.dly_y[1].dly[2].__y"+ +"b.b.dly_y[1].dly[2].__y"->"b.b.dly_y[1].dly[2].___y"- +~("b.b.dly_y[1].dly[2].__y")->"b.b.dly_y[1].dly[2].___y"+ +"b.b.dly_y[1].dly[2].___y"->"b.b.dly_y[1].dly[2].y"- +~("b.b.dly_y[1].dly[2].___y")->"b.b.dly_y[1].dly[2].y"+ +"b.b.dly_y[1].dly[3].a"->"b.b.dly_y[1].dly[3]._y"- +~("b.b.dly_y[1].dly[3].a")->"b.b.dly_y[1].dly[3]._y"+ +"b.b.dly_y[1].dly[3]._y"->"b.b.dly_y[1].dly[3].__y"- +~("b.b.dly_y[1].dly[3]._y")->"b.b.dly_y[1].dly[3].__y"+ +"b.b.dly_y[1].dly[3].__y"->"b.b.dly_y[1].dly[3].___y"- +~("b.b.dly_y[1].dly[3].__y")->"b.b.dly_y[1].dly[3].___y"+ +"b.b.dly_y[1].dly[3].___y"->"b.b.dly_y[1].dly[3].y"- +~("b.b.dly_y[1].dly[3].___y")->"b.b.dly_y[1].dly[3].y"+ +"b.b.dly_y[1].dly[4].a"->"b.b.dly_y[1].dly[4]._y"- +~("b.b.dly_y[1].dly[4].a")->"b.b.dly_y[1].dly[4]._y"+ +"b.b.dly_y[1].dly[4]._y"->"b.b.dly_y[1].dly[4].__y"- +~("b.b.dly_y[1].dly[4]._y")->"b.b.dly_y[1].dly[4].__y"+ +"b.b.dly_y[1].dly[4].__y"->"b.b.dly_y[1].dly[4].___y"- +~("b.b.dly_y[1].dly[4].__y")->"b.b.dly_y[1].dly[4].___y"+ +"b.b.dly_y[1].dly[4].___y"->"b.b.dly_y[1].dly[4].y"- +~("b.b.dly_y[1].dly[4].___y")->"b.b.dly_y[1].dly[4].y"+ += "b.b.dly_y[1].dly[4].a" "b.b.dly_y[1].dly[3].y" += "b.b.dly_y[1].dly[3].a" "b.b.dly_y[1].dly[2].y" += "b.b.dly_y[1].dly[2].a" "b.b.dly_y[1].dly[1].y" += "b.b.dly_y[1].dly[1].a" "b.b.dly_y[1].dly[0].y" += "b.b.dly_y[1].supply.vdd" "b.b.dly_y[1].dly[4].vdd" += "b.b.dly_y[1].supply.vdd" "b.b.dly_y[1].dly[3].vdd" += "b.b.dly_y[1].supply.vdd" "b.b.dly_y[1].dly[2].vdd" += "b.b.dly_y[1].supply.vdd" "b.b.dly_y[1].dly[1].vdd" += "b.b.dly_y[1].supply.vdd" "b.b.dly_y[1].dly[0].vdd" += "b.b.dly_y[1].supply.vss" "b.b.dly_y[1].dly[4].vss" += "b.b.dly_y[1].supply.vss" "b.b.dly_y[1].dly[3].vss" += "b.b.dly_y[1].supply.vss" "b.b.dly_y[1].dly[2].vss" += "b.b.dly_y[1].supply.vss" "b.b.dly_y[1].dly[1].vss" += "b.b.dly_y[1].supply.vss" "b.b.dly_y[1].dly[0].vss" += "b.b.dly_y[1].in" "b.b.dly_y[1].dly[0].a" += "b.b.dly_y[1].out" "b.b.dly_y[1].dly[4].y" +"b.b.dly_y[2].dly[0].a"->"b.b.dly_y[2].dly[0]._y"- +~("b.b.dly_y[2].dly[0].a")->"b.b.dly_y[2].dly[0]._y"+ +"b.b.dly_y[2].dly[0]._y"->"b.b.dly_y[2].dly[0].__y"- +~("b.b.dly_y[2].dly[0]._y")->"b.b.dly_y[2].dly[0].__y"+ +"b.b.dly_y[2].dly[0].__y"->"b.b.dly_y[2].dly[0].___y"- +~("b.b.dly_y[2].dly[0].__y")->"b.b.dly_y[2].dly[0].___y"+ +"b.b.dly_y[2].dly[0].___y"->"b.b.dly_y[2].dly[0].y"- +~("b.b.dly_y[2].dly[0].___y")->"b.b.dly_y[2].dly[0].y"+ +"b.b.dly_y[2].dly[1].a"->"b.b.dly_y[2].dly[1]._y"- +~("b.b.dly_y[2].dly[1].a")->"b.b.dly_y[2].dly[1]._y"+ +"b.b.dly_y[2].dly[1]._y"->"b.b.dly_y[2].dly[1].__y"- +~("b.b.dly_y[2].dly[1]._y")->"b.b.dly_y[2].dly[1].__y"+ +"b.b.dly_y[2].dly[1].__y"->"b.b.dly_y[2].dly[1].___y"- +~("b.b.dly_y[2].dly[1].__y")->"b.b.dly_y[2].dly[1].___y"+ +"b.b.dly_y[2].dly[1].___y"->"b.b.dly_y[2].dly[1].y"- +~("b.b.dly_y[2].dly[1].___y")->"b.b.dly_y[2].dly[1].y"+ +"b.b.dly_y[2].dly[2].a"->"b.b.dly_y[2].dly[2]._y"- +~("b.b.dly_y[2].dly[2].a")->"b.b.dly_y[2].dly[2]._y"+ +"b.b.dly_y[2].dly[2]._y"->"b.b.dly_y[2].dly[2].__y"- +~("b.b.dly_y[2].dly[2]._y")->"b.b.dly_y[2].dly[2].__y"+ +"b.b.dly_y[2].dly[2].__y"->"b.b.dly_y[2].dly[2].___y"- +~("b.b.dly_y[2].dly[2].__y")->"b.b.dly_y[2].dly[2].___y"+ +"b.b.dly_y[2].dly[2].___y"->"b.b.dly_y[2].dly[2].y"- +~("b.b.dly_y[2].dly[2].___y")->"b.b.dly_y[2].dly[2].y"+ +"b.b.dly_y[2].dly[3].a"->"b.b.dly_y[2].dly[3]._y"- +~("b.b.dly_y[2].dly[3].a")->"b.b.dly_y[2].dly[3]._y"+ +"b.b.dly_y[2].dly[3]._y"->"b.b.dly_y[2].dly[3].__y"- +~("b.b.dly_y[2].dly[3]._y")->"b.b.dly_y[2].dly[3].__y"+ +"b.b.dly_y[2].dly[3].__y"->"b.b.dly_y[2].dly[3].___y"- +~("b.b.dly_y[2].dly[3].__y")->"b.b.dly_y[2].dly[3].___y"+ +"b.b.dly_y[2].dly[3].___y"->"b.b.dly_y[2].dly[3].y"- +~("b.b.dly_y[2].dly[3].___y")->"b.b.dly_y[2].dly[3].y"+ +"b.b.dly_y[2].dly[4].a"->"b.b.dly_y[2].dly[4]._y"- +~("b.b.dly_y[2].dly[4].a")->"b.b.dly_y[2].dly[4]._y"+ +"b.b.dly_y[2].dly[4]._y"->"b.b.dly_y[2].dly[4].__y"- +~("b.b.dly_y[2].dly[4]._y")->"b.b.dly_y[2].dly[4].__y"+ +"b.b.dly_y[2].dly[4].__y"->"b.b.dly_y[2].dly[4].___y"- +~("b.b.dly_y[2].dly[4].__y")->"b.b.dly_y[2].dly[4].___y"+ +"b.b.dly_y[2].dly[4].___y"->"b.b.dly_y[2].dly[4].y"- +~("b.b.dly_y[2].dly[4].___y")->"b.b.dly_y[2].dly[4].y"+ += "b.b.dly_y[2].dly[4].a" "b.b.dly_y[2].dly[3].y" += "b.b.dly_y[2].dly[3].a" "b.b.dly_y[2].dly[2].y" += "b.b.dly_y[2].dly[2].a" "b.b.dly_y[2].dly[1].y" += "b.b.dly_y[2].dly[1].a" "b.b.dly_y[2].dly[0].y" += "b.b.dly_y[2].supply.vdd" "b.b.dly_y[2].dly[4].vdd" += "b.b.dly_y[2].supply.vdd" "b.b.dly_y[2].dly[3].vdd" += "b.b.dly_y[2].supply.vdd" "b.b.dly_y[2].dly[2].vdd" += "b.b.dly_y[2].supply.vdd" "b.b.dly_y[2].dly[1].vdd" += "b.b.dly_y[2].supply.vdd" "b.b.dly_y[2].dly[0].vdd" += "b.b.dly_y[2].supply.vss" "b.b.dly_y[2].dly[4].vss" += "b.b.dly_y[2].supply.vss" "b.b.dly_y[2].dly[3].vss" += "b.b.dly_y[2].supply.vss" "b.b.dly_y[2].dly[2].vss" += "b.b.dly_y[2].supply.vss" "b.b.dly_y[2].dly[1].vss" += "b.b.dly_y[2].supply.vss" "b.b.dly_y[2].dly[0].vss" += "b.b.dly_y[2].in" "b.b.dly_y[2].dly[0].a" += "b.b.dly_y[2].out" "b.b.dly_y[2].dly[4].y" +"b.b.dly_y[3].dly[0].a"->"b.b.dly_y[3].dly[0]._y"- +~("b.b.dly_y[3].dly[0].a")->"b.b.dly_y[3].dly[0]._y"+ +"b.b.dly_y[3].dly[0]._y"->"b.b.dly_y[3].dly[0].__y"- +~("b.b.dly_y[3].dly[0]._y")->"b.b.dly_y[3].dly[0].__y"+ +"b.b.dly_y[3].dly[0].__y"->"b.b.dly_y[3].dly[0].___y"- +~("b.b.dly_y[3].dly[0].__y")->"b.b.dly_y[3].dly[0].___y"+ +"b.b.dly_y[3].dly[0].___y"->"b.b.dly_y[3].dly[0].y"- +~("b.b.dly_y[3].dly[0].___y")->"b.b.dly_y[3].dly[0].y"+ +"b.b.dly_y[3].dly[1].a"->"b.b.dly_y[3].dly[1]._y"- +~("b.b.dly_y[3].dly[1].a")->"b.b.dly_y[3].dly[1]._y"+ +"b.b.dly_y[3].dly[1]._y"->"b.b.dly_y[3].dly[1].__y"- +~("b.b.dly_y[3].dly[1]._y")->"b.b.dly_y[3].dly[1].__y"+ +"b.b.dly_y[3].dly[1].__y"->"b.b.dly_y[3].dly[1].___y"- +~("b.b.dly_y[3].dly[1].__y")->"b.b.dly_y[3].dly[1].___y"+ +"b.b.dly_y[3].dly[1].___y"->"b.b.dly_y[3].dly[1].y"- +~("b.b.dly_y[3].dly[1].___y")->"b.b.dly_y[3].dly[1].y"+ +"b.b.dly_y[3].dly[2].a"->"b.b.dly_y[3].dly[2]._y"- +~("b.b.dly_y[3].dly[2].a")->"b.b.dly_y[3].dly[2]._y"+ +"b.b.dly_y[3].dly[2]._y"->"b.b.dly_y[3].dly[2].__y"- +~("b.b.dly_y[3].dly[2]._y")->"b.b.dly_y[3].dly[2].__y"+ +"b.b.dly_y[3].dly[2].__y"->"b.b.dly_y[3].dly[2].___y"- +~("b.b.dly_y[3].dly[2].__y")->"b.b.dly_y[3].dly[2].___y"+ +"b.b.dly_y[3].dly[2].___y"->"b.b.dly_y[3].dly[2].y"- +~("b.b.dly_y[3].dly[2].___y")->"b.b.dly_y[3].dly[2].y"+ +"b.b.dly_y[3].dly[3].a"->"b.b.dly_y[3].dly[3]._y"- +~("b.b.dly_y[3].dly[3].a")->"b.b.dly_y[3].dly[3]._y"+ +"b.b.dly_y[3].dly[3]._y"->"b.b.dly_y[3].dly[3].__y"- +~("b.b.dly_y[3].dly[3]._y")->"b.b.dly_y[3].dly[3].__y"+ +"b.b.dly_y[3].dly[3].__y"->"b.b.dly_y[3].dly[3].___y"- +~("b.b.dly_y[3].dly[3].__y")->"b.b.dly_y[3].dly[3].___y"+ +"b.b.dly_y[3].dly[3].___y"->"b.b.dly_y[3].dly[3].y"- +~("b.b.dly_y[3].dly[3].___y")->"b.b.dly_y[3].dly[3].y"+ +"b.b.dly_y[3].dly[4].a"->"b.b.dly_y[3].dly[4]._y"- +~("b.b.dly_y[3].dly[4].a")->"b.b.dly_y[3].dly[4]._y"+ +"b.b.dly_y[3].dly[4]._y"->"b.b.dly_y[3].dly[4].__y"- +~("b.b.dly_y[3].dly[4]._y")->"b.b.dly_y[3].dly[4].__y"+ +"b.b.dly_y[3].dly[4].__y"->"b.b.dly_y[3].dly[4].___y"- +~("b.b.dly_y[3].dly[4].__y")->"b.b.dly_y[3].dly[4].___y"+ +"b.b.dly_y[3].dly[4].___y"->"b.b.dly_y[3].dly[4].y"- +~("b.b.dly_y[3].dly[4].___y")->"b.b.dly_y[3].dly[4].y"+ += "b.b.dly_y[3].dly[4].a" "b.b.dly_y[3].dly[3].y" += "b.b.dly_y[3].dly[3].a" "b.b.dly_y[3].dly[2].y" += "b.b.dly_y[3].dly[2].a" "b.b.dly_y[3].dly[1].y" += "b.b.dly_y[3].dly[1].a" "b.b.dly_y[3].dly[0].y" += "b.b.dly_y[3].supply.vdd" "b.b.dly_y[3].dly[4].vdd" += "b.b.dly_y[3].supply.vdd" "b.b.dly_y[3].dly[3].vdd" += "b.b.dly_y[3].supply.vdd" "b.b.dly_y[3].dly[2].vdd" += "b.b.dly_y[3].supply.vdd" "b.b.dly_y[3].dly[1].vdd" += "b.b.dly_y[3].supply.vdd" "b.b.dly_y[3].dly[0].vdd" += "b.b.dly_y[3].supply.vss" "b.b.dly_y[3].dly[4].vss" += "b.b.dly_y[3].supply.vss" "b.b.dly_y[3].dly[3].vss" += "b.b.dly_y[3].supply.vss" "b.b.dly_y[3].dly[2].vss" += "b.b.dly_y[3].supply.vss" "b.b.dly_y[3].dly[1].vss" += "b.b.dly_y[3].supply.vss" "b.b.dly_y[3].dly[0].vss" += "b.b.dly_y[3].in" "b.b.dly_y[3].dly[0].a" += "b.b.dly_y[3].out" "b.b.dly_y[3].dly[4].y" +"b.b.dly_y[4].dly[0].a"->"b.b.dly_y[4].dly[0]._y"- +~("b.b.dly_y[4].dly[0].a")->"b.b.dly_y[4].dly[0]._y"+ +"b.b.dly_y[4].dly[0]._y"->"b.b.dly_y[4].dly[0].__y"- +~("b.b.dly_y[4].dly[0]._y")->"b.b.dly_y[4].dly[0].__y"+ +"b.b.dly_y[4].dly[0].__y"->"b.b.dly_y[4].dly[0].___y"- +~("b.b.dly_y[4].dly[0].__y")->"b.b.dly_y[4].dly[0].___y"+ +"b.b.dly_y[4].dly[0].___y"->"b.b.dly_y[4].dly[0].y"- +~("b.b.dly_y[4].dly[0].___y")->"b.b.dly_y[4].dly[0].y"+ +"b.b.dly_y[4].dly[1].a"->"b.b.dly_y[4].dly[1]._y"- +~("b.b.dly_y[4].dly[1].a")->"b.b.dly_y[4].dly[1]._y"+ +"b.b.dly_y[4].dly[1]._y"->"b.b.dly_y[4].dly[1].__y"- +~("b.b.dly_y[4].dly[1]._y")->"b.b.dly_y[4].dly[1].__y"+ +"b.b.dly_y[4].dly[1].__y"->"b.b.dly_y[4].dly[1].___y"- +~("b.b.dly_y[4].dly[1].__y")->"b.b.dly_y[4].dly[1].___y"+ +"b.b.dly_y[4].dly[1].___y"->"b.b.dly_y[4].dly[1].y"- +~("b.b.dly_y[4].dly[1].___y")->"b.b.dly_y[4].dly[1].y"+ +"b.b.dly_y[4].dly[2].a"->"b.b.dly_y[4].dly[2]._y"- +~("b.b.dly_y[4].dly[2].a")->"b.b.dly_y[4].dly[2]._y"+ +"b.b.dly_y[4].dly[2]._y"->"b.b.dly_y[4].dly[2].__y"- +~("b.b.dly_y[4].dly[2]._y")->"b.b.dly_y[4].dly[2].__y"+ +"b.b.dly_y[4].dly[2].__y"->"b.b.dly_y[4].dly[2].___y"- +~("b.b.dly_y[4].dly[2].__y")->"b.b.dly_y[4].dly[2].___y"+ +"b.b.dly_y[4].dly[2].___y"->"b.b.dly_y[4].dly[2].y"- +~("b.b.dly_y[4].dly[2].___y")->"b.b.dly_y[4].dly[2].y"+ +"b.b.dly_y[4].dly[3].a"->"b.b.dly_y[4].dly[3]._y"- +~("b.b.dly_y[4].dly[3].a")->"b.b.dly_y[4].dly[3]._y"+ +"b.b.dly_y[4].dly[3]._y"->"b.b.dly_y[4].dly[3].__y"- +~("b.b.dly_y[4].dly[3]._y")->"b.b.dly_y[4].dly[3].__y"+ +"b.b.dly_y[4].dly[3].__y"->"b.b.dly_y[4].dly[3].___y"- +~("b.b.dly_y[4].dly[3].__y")->"b.b.dly_y[4].dly[3].___y"+ +"b.b.dly_y[4].dly[3].___y"->"b.b.dly_y[4].dly[3].y"- +~("b.b.dly_y[4].dly[3].___y")->"b.b.dly_y[4].dly[3].y"+ +"b.b.dly_y[4].dly[4].a"->"b.b.dly_y[4].dly[4]._y"- +~("b.b.dly_y[4].dly[4].a")->"b.b.dly_y[4].dly[4]._y"+ +"b.b.dly_y[4].dly[4]._y"->"b.b.dly_y[4].dly[4].__y"- +~("b.b.dly_y[4].dly[4]._y")->"b.b.dly_y[4].dly[4].__y"+ +"b.b.dly_y[4].dly[4].__y"->"b.b.dly_y[4].dly[4].___y"- +~("b.b.dly_y[4].dly[4].__y")->"b.b.dly_y[4].dly[4].___y"+ +"b.b.dly_y[4].dly[4].___y"->"b.b.dly_y[4].dly[4].y"- +~("b.b.dly_y[4].dly[4].___y")->"b.b.dly_y[4].dly[4].y"+ += "b.b.dly_y[4].dly[4].a" "b.b.dly_y[4].dly[3].y" += "b.b.dly_y[4].dly[3].a" "b.b.dly_y[4].dly[2].y" += "b.b.dly_y[4].dly[2].a" "b.b.dly_y[4].dly[1].y" += "b.b.dly_y[4].dly[1].a" "b.b.dly_y[4].dly[0].y" += "b.b.dly_y[4].supply.vdd" "b.b.dly_y[4].dly[4].vdd" += "b.b.dly_y[4].supply.vdd" "b.b.dly_y[4].dly[3].vdd" += "b.b.dly_y[4].supply.vdd" "b.b.dly_y[4].dly[2].vdd" += "b.b.dly_y[4].supply.vdd" "b.b.dly_y[4].dly[1].vdd" += "b.b.dly_y[4].supply.vdd" "b.b.dly_y[4].dly[0].vdd" += "b.b.dly_y[4].supply.vss" "b.b.dly_y[4].dly[4].vss" += "b.b.dly_y[4].supply.vss" "b.b.dly_y[4].dly[3].vss" += "b.b.dly_y[4].supply.vss" "b.b.dly_y[4].dly[2].vss" += "b.b.dly_y[4].supply.vss" "b.b.dly_y[4].dly[1].vss" += "b.b.dly_y[4].supply.vss" "b.b.dly_y[4].dly[0].vss" += "b.b.dly_y[4].in" "b.b.dly_y[4].dly[0].a" += "b.b.dly_y[4].out" "b.b.dly_y[4].dly[4].y" +"b.b.pd_x[0].aenor.a"&"b.b.pd_x[0].aenor.b"->"b.b.pd_x[0].aenor.y"- +~("b.b.pd_x[0].aenor.a"&"b.b.pd_x[0].aenor.b")->"b.b.pd_x[0].aenor.y"+ += "b.b.pd_x[0]._out" "b.b.pd_x[0].buf2.a" += "b.b.pd_x[0]._out" "b.b.pd_x[0].buf1.y" += "b.b.pd_x[0].nand_out" "b.b.pd_x[0].pull_down.a" += "b.b.pd_x[0].nand_out" "b.b.pd_x[0].aenor.y" +"b.b.pd_x[0].buf1.a"->"b.b.pd_x[0].buf1._y"- +~("b.b.pd_x[0].buf1.a")->"b.b.pd_x[0].buf1._y"+ +"b.b.pd_x[0].buf1._y"->"b.b.pd_x[0].buf1.y"- +~("b.b.pd_x[0].buf1._y")->"b.b.pd_x[0].buf1.y"+ += "b.b.pd_x[0].reset_B" "b.b.pd_x[0].aenor.b" += "b.b.pd_x[0].supply.vdd" "b.b.pd_x[0].aenor.vdd" += "b.b.pd_x[0].supply.vdd" "b.b.pd_x[0].inv.vdd" += "b.b.pd_x[0].supply.vdd" "b.b.pd_x[0].buf2.vdd" += "b.b.pd_x[0].supply.vdd" "b.b.pd_x[0].buf1.vdd" += "b.b.pd_x[0].supply.vss" "b.b.pd_x[0].aenor.vss" += "b.b.pd_x[0].supply.vss" "b.b.pd_x[0].inv.vss" += "b.b.pd_x[0].supply.vss" "b.b.pd_x[0].buf2.vss" += "b.b.pd_x[0].supply.vss" "b.b.pd_x[0].buf1.vss" += "b.b.pd_x[0].__out" "b.b.pd_x[0].inv.a" += "b.b.pd_x[0].__out" "b.b.pd_x[0].buf2.y" +"b.b.pd_x[0].pull_down.a"->"b.b.pd_x[0].pull_down.y"- +"b.b.pd_x[0].buf2.a"->"b.b.pd_x[0].buf2._y"- +~("b.b.pd_x[0].buf2.a")->"b.b.pd_x[0].buf2._y"+ +"b.b.pd_x[0].buf2._y"->"b.b.pd_x[0].buf2.y"- +~("b.b.pd_x[0].buf2._y")->"b.b.pd_x[0].buf2.y"+ +"b.b.pd_x[0].inv.a"->"b.b.pd_x[0].inv.y"- +~("b.b.pd_x[0].inv.a")->"b.b.pd_x[0].inv.y"+ += "b.b.pd_x[0].inv.y" "b.b.pd_x[0].aenor.a" += "b.b.pd_x[0].in" "b.b.pd_x[0].buf1.a" += "b.b.pd_x[0].out" "b.b.pd_x[0].pull_down.y" +"b.b.pd_x[1].aenor.a"&"b.b.pd_x[1].aenor.b"->"b.b.pd_x[1].aenor.y"- +~("b.b.pd_x[1].aenor.a"&"b.b.pd_x[1].aenor.b")->"b.b.pd_x[1].aenor.y"+ += "b.b.pd_x[1]._out" "b.b.pd_x[1].buf2.a" += "b.b.pd_x[1]._out" "b.b.pd_x[1].buf1.y" += "b.b.pd_x[1].nand_out" "b.b.pd_x[1].pull_down.a" += "b.b.pd_x[1].nand_out" "b.b.pd_x[1].aenor.y" +"b.b.pd_x[1].buf1.a"->"b.b.pd_x[1].buf1._y"- +~("b.b.pd_x[1].buf1.a")->"b.b.pd_x[1].buf1._y"+ +"b.b.pd_x[1].buf1._y"->"b.b.pd_x[1].buf1.y"- +~("b.b.pd_x[1].buf1._y")->"b.b.pd_x[1].buf1.y"+ += "b.b.pd_x[1].reset_B" "b.b.pd_x[1].aenor.b" += "b.b.pd_x[1].supply.vdd" "b.b.pd_x[1].aenor.vdd" += "b.b.pd_x[1].supply.vdd" "b.b.pd_x[1].inv.vdd" += "b.b.pd_x[1].supply.vdd" "b.b.pd_x[1].buf2.vdd" += "b.b.pd_x[1].supply.vdd" "b.b.pd_x[1].buf1.vdd" += "b.b.pd_x[1].supply.vss" "b.b.pd_x[1].aenor.vss" += "b.b.pd_x[1].supply.vss" "b.b.pd_x[1].inv.vss" += "b.b.pd_x[1].supply.vss" "b.b.pd_x[1].buf2.vss" += "b.b.pd_x[1].supply.vss" "b.b.pd_x[1].buf1.vss" += "b.b.pd_x[1].__out" "b.b.pd_x[1].inv.a" += "b.b.pd_x[1].__out" "b.b.pd_x[1].buf2.y" +"b.b.pd_x[1].pull_down.a"->"b.b.pd_x[1].pull_down.y"- +"b.b.pd_x[1].buf2.a"->"b.b.pd_x[1].buf2._y"- +~("b.b.pd_x[1].buf2.a")->"b.b.pd_x[1].buf2._y"+ +"b.b.pd_x[1].buf2._y"->"b.b.pd_x[1].buf2.y"- +~("b.b.pd_x[1].buf2._y")->"b.b.pd_x[1].buf2.y"+ +"b.b.pd_x[1].inv.a"->"b.b.pd_x[1].inv.y"- +~("b.b.pd_x[1].inv.a")->"b.b.pd_x[1].inv.y"+ += "b.b.pd_x[1].inv.y" "b.b.pd_x[1].aenor.a" += "b.b.pd_x[1].in" "b.b.pd_x[1].buf1.a" += "b.b.pd_x[1].out" "b.b.pd_x[1].pull_down.y" +"b.b.pd_x[2].aenor.a"&"b.b.pd_x[2].aenor.b"->"b.b.pd_x[2].aenor.y"- +~("b.b.pd_x[2].aenor.a"&"b.b.pd_x[2].aenor.b")->"b.b.pd_x[2].aenor.y"+ += "b.b.pd_x[2]._out" "b.b.pd_x[2].buf2.a" += "b.b.pd_x[2]._out" "b.b.pd_x[2].buf1.y" += "b.b.pd_x[2].nand_out" "b.b.pd_x[2].pull_down.a" += "b.b.pd_x[2].nand_out" "b.b.pd_x[2].aenor.y" +"b.b.pd_x[2].buf1.a"->"b.b.pd_x[2].buf1._y"- +~("b.b.pd_x[2].buf1.a")->"b.b.pd_x[2].buf1._y"+ +"b.b.pd_x[2].buf1._y"->"b.b.pd_x[2].buf1.y"- +~("b.b.pd_x[2].buf1._y")->"b.b.pd_x[2].buf1.y"+ += "b.b.pd_x[2].reset_B" "b.b.pd_x[2].aenor.b" += "b.b.pd_x[2].supply.vdd" "b.b.pd_x[2].aenor.vdd" += "b.b.pd_x[2].supply.vdd" "b.b.pd_x[2].inv.vdd" += "b.b.pd_x[2].supply.vdd" "b.b.pd_x[2].buf2.vdd" += "b.b.pd_x[2].supply.vdd" "b.b.pd_x[2].buf1.vdd" += "b.b.pd_x[2].supply.vss" "b.b.pd_x[2].aenor.vss" += "b.b.pd_x[2].supply.vss" "b.b.pd_x[2].inv.vss" += "b.b.pd_x[2].supply.vss" "b.b.pd_x[2].buf2.vss" += "b.b.pd_x[2].supply.vss" "b.b.pd_x[2].buf1.vss" += "b.b.pd_x[2].__out" "b.b.pd_x[2].inv.a" += "b.b.pd_x[2].__out" "b.b.pd_x[2].buf2.y" +"b.b.pd_x[2].pull_down.a"->"b.b.pd_x[2].pull_down.y"- +"b.b.pd_x[2].buf2.a"->"b.b.pd_x[2].buf2._y"- +~("b.b.pd_x[2].buf2.a")->"b.b.pd_x[2].buf2._y"+ +"b.b.pd_x[2].buf2._y"->"b.b.pd_x[2].buf2.y"- +~("b.b.pd_x[2].buf2._y")->"b.b.pd_x[2].buf2.y"+ +"b.b.pd_x[2].inv.a"->"b.b.pd_x[2].inv.y"- +~("b.b.pd_x[2].inv.a")->"b.b.pd_x[2].inv.y"+ += "b.b.pd_x[2].inv.y" "b.b.pd_x[2].aenor.a" += "b.b.pd_x[2].in" "b.b.pd_x[2].buf1.a" += "b.b.pd_x[2].out" "b.b.pd_x[2].pull_down.y" += "b.b.pd_x[2].in" "b.b.dly_x[2].out" += "b.b.pd_x[2].reset_B" "b.b.rsb_pd_x.out[2]" += "b.b.pd_x[2].reset_B" "b.b.rsb_pd_x.out[1]" += "b.b.pd_x[2].reset_B" "b.b.rsb_pd_x.out[0]" += "b.b.pd_x[2].reset_B" "b.b.pd_x[0].reset_B" += "b.b.pd_x[2].reset_B" "b.b.pd_x[1].reset_B" += "b.b.pd_x[1].in" "b.b.dly_x[1].out" += "b.b.pd_x[0].in" "b.b.dly_x[0].out" +"b.b.rsbx.buf2.a"->"b.b.rsbx.buf2._y"- +~("b.b.rsbx.buf2.a")->"b.b.rsbx.buf2._y"+ +"b.b.rsbx.buf2._y"->"b.b.rsbx.buf2.y"- +~("b.b.rsbx.buf2._y")->"b.b.rsbx.buf2.y"+ += "b.b.rsbx.supply.vdd" "b.b.rsbx.buf2.vdd" += "b.b.rsbx.supply.vss" "b.b.rsbx.buf2.vss" += "b.b.rsbx.out[0]" "b.b.rsbx.out[4]" += "b.b.rsbx.out[0]" "b.b.rsbx.out[3]" += "b.b.rsbx.out[0]" "b.b.rsbx.out[2]" += "b.b.rsbx.out[0]" "b.b.rsbx.out[1]" += "b.b.rsbx.out[0]" "b.b.rsbx.buf2.y" += "b.b.rsbx.in" "b.b.rsbx.buf2.a" += "b.b.reset_B" "b.b.rsb_pd_y.in" += "b.b.reset_B" "b.b.rsb_pd_x.in" += "b.b.reset_B" "b.b.rsbx.in" += "b.b.outy[0].d.d[0]" "b.b.outy[0].r" += "b.b.outy[1].d.d[0]" "b.b.outy[1].r" += "b.b.outy[2].d.d[0]" "b.b.outy[2].r" += "b.b.outy[3].d.d[0]" "b.b.outy[3].r" += "b.b.outy[4].d.d[0]" "b.b.outy[4].r" += "b.b.outy[0].r" "b.b.neurons[2].outy.r" += "b.b.outy[0].a" "b.b.neurons[2].outy.a" += "b.b.outy[0].d.d[0]" "b.b.neurons[2].outy.d.d[0]" += "b.b.outy[0].r" "b.b.neurons[1].outy.r" += "b.b.outy[0].a" "b.b.neurons[1].outy.a" += "b.b.outy[0].d.d[0]" "b.b.neurons[1].outy.d.d[0]" += "b.b.outy[0].r" "b.b.neurons[0].outy.r" += "b.b.outy[0].a" "b.b.neurons[0].outy.a" += "b.b.outy[0].d.d[0]" "b.b.neurons[0].outy.d.d[0]" += "b.b.outy[1].r" "b.b.neurons[5].outy.r" += "b.b.outy[1].a" "b.b.neurons[5].outy.a" += "b.b.outy[1].d.d[0]" "b.b.neurons[5].outy.d.d[0]" += "b.b.outy[1].r" "b.b.neurons[4].outy.r" += "b.b.outy[1].a" "b.b.neurons[4].outy.a" += "b.b.outy[1].d.d[0]" "b.b.neurons[4].outy.d.d[0]" += "b.b.outy[1].r" "b.b.neurons[3].outy.r" += "b.b.outy[1].a" "b.b.neurons[3].outy.a" += "b.b.outy[1].d.d[0]" "b.b.neurons[3].outy.d.d[0]" += "b.b.outy[2].r" "b.b.neurons[8].outy.r" += "b.b.outy[2].a" "b.b.neurons[8].outy.a" += "b.b.outy[2].d.d[0]" "b.b.neurons[8].outy.d.d[0]" += "b.b.outy[2].r" "b.b.neurons[7].outy.r" += "b.b.outy[2].a" "b.b.neurons[7].outy.a" += "b.b.outy[2].d.d[0]" "b.b.neurons[7].outy.d.d[0]" += "b.b.outy[2].r" "b.b.neurons[6].outy.r" += "b.b.outy[2].a" "b.b.neurons[6].outy.a" += "b.b.outy[2].d.d[0]" "b.b.neurons[6].outy.d.d[0]" += "b.b.outy[3].r" "b.b.neurons[11].outy.r" += "b.b.outy[3].a" "b.b.neurons[11].outy.a" += "b.b.outy[3].d.d[0]" "b.b.neurons[11].outy.d.d[0]" += "b.b.outy[3].r" "b.b.neurons[10].outy.r" += "b.b.outy[3].a" "b.b.neurons[10].outy.a" += "b.b.outy[3].d.d[0]" "b.b.neurons[10].outy.d.d[0]" += "b.b.outy[3].r" "b.b.neurons[9].outy.r" += "b.b.outy[3].a" "b.b.neurons[9].outy.a" += "b.b.outy[3].d.d[0]" "b.b.neurons[9].outy.d.d[0]" += "b.b.outy[4].r" "b.b.neurons[14].outy.r" += "b.b.outy[4].a" "b.b.neurons[14].outy.a" += "b.b.outy[4].d.d[0]" "b.b.neurons[14].outy.d.d[0]" += "b.b.outy[4].r" "b.b.neurons[13].outy.r" += "b.b.outy[4].a" "b.b.neurons[13].outy.a" += "b.b.outy[4].d.d[0]" "b.b.neurons[13].outy.d.d[0]" += "b.b.outy[4].r" "b.b.neurons[12].outy.r" += "b.b.outy[4].a" "b.b.neurons[12].outy.a" += "b.b.outy[4].d.d[0]" "b.b.neurons[12].outy.d.d[0]" += "b.b.outy[4].a" "b.b.dly_y[4].in" += "b.b.outy[4].d.d[0]" "b.b.keep_y[4].y" += "b.b.outy[4].d.d[0]" "b.b.pd_y[4].out" += "b.b.outy[4].d.d[0]" "b.b.outy[4].r" += "b.b.outy[3].a" "b.b.dly_y[3].in" += "b.b.outy[3].d.d[0]" "b.b.keep_y[3].y" += "b.b.outy[3].d.d[0]" "b.b.pd_y[3].out" += "b.b.outy[3].d.d[0]" "b.b.outy[3].r" += "b.b.outy[2].a" "b.b.dly_y[2].in" += "b.b.outy[2].d.d[0]" "b.b.keep_y[2].y" += "b.b.outy[2].d.d[0]" "b.b.pd_y[2].out" += "b.b.outy[2].d.d[0]" "b.b.outy[2].r" += "b.b.outy[1].a" "b.b.dly_y[1].in" += "b.b.outy[1].d.d[0]" "b.b.keep_y[1].y" += "b.b.outy[1].d.d[0]" "b.b.pd_y[1].out" += "b.b.outy[1].d.d[0]" "b.b.outy[1].r" += "b.b.outy[0].a" "b.b.dly_y[0].in" += "b.b.outy[0].d.d[0]" "b.b.keep_y[0].y" += "b.b.outy[0].d.d[0]" "b.b.pd_y[0].out" += "b.b.outy[0].d.d[0]" "b.b.outy[0].r" += "b.b.outx[0].d.d[0]" "b.b.outx[0].r" += "b.b.outx[1].d.d[0]" "b.b.outx[1].r" += "b.b.outx[2].d.d[0]" "b.b.outx[2].r" += "b.b.outx[0].r" "b.b.neurons[12].outx.r" += "b.b.outx[0].a" "b.b.neurons[12].outx.a" += "b.b.outx[0].d.d[0]" "b.b.neurons[12].outx.d.d[0]" += "b.b.outx[0].r" "b.b.neurons[9].outx.r" += "b.b.outx[0].a" "b.b.neurons[9].outx.a" += "b.b.outx[0].d.d[0]" "b.b.neurons[9].outx.d.d[0]" += "b.b.outx[0].r" "b.b.neurons[6].outx.r" += "b.b.outx[0].a" "b.b.neurons[6].outx.a" += "b.b.outx[0].d.d[0]" "b.b.neurons[6].outx.d.d[0]" += "b.b.outx[0].r" "b.b.neurons[3].outx.r" += "b.b.outx[0].a" "b.b.neurons[3].outx.a" += "b.b.outx[0].d.d[0]" "b.b.neurons[3].outx.d.d[0]" += "b.b.outx[0].r" "b.b.neurons[0].outx.r" += "b.b.outx[0].a" "b.b.neurons[0].outx.a" += "b.b.outx[0].d.d[0]" "b.b.neurons[0].outx.d.d[0]" += "b.b.outx[1].r" "b.b.neurons[13].outx.r" += "b.b.outx[1].a" "b.b.neurons[13].outx.a" += "b.b.outx[1].d.d[0]" "b.b.neurons[13].outx.d.d[0]" += "b.b.outx[1].r" "b.b.neurons[10].outx.r" += "b.b.outx[1].a" "b.b.neurons[10].outx.a" += "b.b.outx[1].d.d[0]" "b.b.neurons[10].outx.d.d[0]" += "b.b.outx[1].r" "b.b.neurons[7].outx.r" += "b.b.outx[1].a" "b.b.neurons[7].outx.a" += "b.b.outx[1].d.d[0]" "b.b.neurons[7].outx.d.d[0]" += "b.b.outx[1].r" "b.b.neurons[4].outx.r" += "b.b.outx[1].a" "b.b.neurons[4].outx.a" += "b.b.outx[1].d.d[0]" "b.b.neurons[4].outx.d.d[0]" += "b.b.outx[1].r" "b.b.neurons[1].outx.r" += "b.b.outx[1].a" "b.b.neurons[1].outx.a" += "b.b.outx[1].d.d[0]" "b.b.neurons[1].outx.d.d[0]" += "b.b.outx[2].r" "b.b.neurons[14].outx.r" += "b.b.outx[2].a" "b.b.neurons[14].outx.a" += "b.b.outx[2].d.d[0]" "b.b.neurons[14].outx.d.d[0]" += "b.b.outx[2].r" "b.b.neurons[11].outx.r" += "b.b.outx[2].a" "b.b.neurons[11].outx.a" += "b.b.outx[2].d.d[0]" "b.b.neurons[11].outx.d.d[0]" += "b.b.outx[2].r" "b.b.neurons[8].outx.r" += "b.b.outx[2].a" "b.b.neurons[8].outx.a" += "b.b.outx[2].d.d[0]" "b.b.neurons[8].outx.d.d[0]" += "b.b.outx[2].r" "b.b.neurons[5].outx.r" += "b.b.outx[2].a" "b.b.neurons[5].outx.a" += "b.b.outx[2].d.d[0]" "b.b.neurons[5].outx.d.d[0]" += "b.b.outx[2].r" "b.b.neurons[2].outx.r" += "b.b.outx[2].a" "b.b.neurons[2].outx.a" += "b.b.outx[2].d.d[0]" "b.b.neurons[2].outx.d.d[0]" += "b.b.outx[2].a" "b.b.dly_x[2].in" += "b.b.outx[2].d.d[0]" "b.b.keep_x[2].y" += "b.b.outx[2].d.d[0]" "b.b.pd_x[2].out" += "b.b.outx[2].d.d[0]" "b.b.outx[2].r" += "b.b.outx[1].a" "b.b.dly_x[1].in" += "b.b.outx[1].d.d[0]" "b.b.keep_x[1].y" += "b.b.outx[1].d.d[0]" "b.b.pd_x[1].out" += "b.b.outx[1].d.d[0]" "b.b.outx[1].r" += "b.b.outx[0].a" "b.b.dly_x[0].in" += "b.b.outx[0].d.d[0]" "b.b.keep_x[0].y" += "b.b.outx[0].d.d[0]" "b.b.pd_x[0].out" += "b.b.outx[0].d.d[0]" "b.b.outx[0].r" +"b.b.rsb[0].buf1.a"->"b.b.rsb[0].buf1._y"- +~("b.b.rsb[0].buf1.a")->"b.b.rsb[0].buf1._y"+ +"b.b.rsb[0].buf1._y"->"b.b.rsb[0].buf1.y"- +~("b.b.rsb[0].buf1._y")->"b.b.rsb[0].buf1.y"+ += "b.b.rsb[0].supply.vdd" "b.b.rsb[0].buf1.vdd" += "b.b.rsb[0].supply.vss" "b.b.rsb[0].buf1.vss" += "b.b.rsb[0].out[0]" "b.b.rsb[0].out[2]" += "b.b.rsb[0].out[0]" "b.b.rsb[0].out[1]" += "b.b.rsb[0].out[0]" "b.b.rsb[0].buf1.y" += "b.b.rsb[0].in" "b.b.rsb[0].buf1.a" +"b.b.rsb[1].buf1.a"->"b.b.rsb[1].buf1._y"- +~("b.b.rsb[1].buf1.a")->"b.b.rsb[1].buf1._y"+ +"b.b.rsb[1].buf1._y"->"b.b.rsb[1].buf1.y"- +~("b.b.rsb[1].buf1._y")->"b.b.rsb[1].buf1.y"+ += "b.b.rsb[1].supply.vdd" "b.b.rsb[1].buf1.vdd" += "b.b.rsb[1].supply.vss" "b.b.rsb[1].buf1.vss" += "b.b.rsb[1].out[0]" "b.b.rsb[1].out[2]" += "b.b.rsb[1].out[0]" "b.b.rsb[1].out[1]" += "b.b.rsb[1].out[0]" "b.b.rsb[1].buf1.y" += "b.b.rsb[1].in" "b.b.rsb[1].buf1.a" +"b.b.rsb[2].buf1.a"->"b.b.rsb[2].buf1._y"- +~("b.b.rsb[2].buf1.a")->"b.b.rsb[2].buf1._y"+ +"b.b.rsb[2].buf1._y"->"b.b.rsb[2].buf1.y"- +~("b.b.rsb[2].buf1._y")->"b.b.rsb[2].buf1.y"+ += "b.b.rsb[2].supply.vdd" "b.b.rsb[2].buf1.vdd" += "b.b.rsb[2].supply.vss" "b.b.rsb[2].buf1.vss" += "b.b.rsb[2].out[0]" "b.b.rsb[2].out[2]" += "b.b.rsb[2].out[0]" "b.b.rsb[2].out[1]" += "b.b.rsb[2].out[0]" "b.b.rsb[2].buf1.y" += "b.b.rsb[2].in" "b.b.rsb[2].buf1.a" +"b.b.rsb[3].buf1.a"->"b.b.rsb[3].buf1._y"- +~("b.b.rsb[3].buf1.a")->"b.b.rsb[3].buf1._y"+ +"b.b.rsb[3].buf1._y"->"b.b.rsb[3].buf1.y"- +~("b.b.rsb[3].buf1._y")->"b.b.rsb[3].buf1.y"+ += "b.b.rsb[3].supply.vdd" "b.b.rsb[3].buf1.vdd" += "b.b.rsb[3].supply.vss" "b.b.rsb[3].buf1.vss" += "b.b.rsb[3].out[0]" "b.b.rsb[3].out[2]" += "b.b.rsb[3].out[0]" "b.b.rsb[3].out[1]" += "b.b.rsb[3].out[0]" "b.b.rsb[3].buf1.y" += "b.b.rsb[3].in" "b.b.rsb[3].buf1.a" +"b.b.rsb[4].buf1.a"->"b.b.rsb[4].buf1._y"- +~("b.b.rsb[4].buf1.a")->"b.b.rsb[4].buf1._y"+ +"b.b.rsb[4].buf1._y"->"b.b.rsb[4].buf1.y"- +~("b.b.rsb[4].buf1._y")->"b.b.rsb[4].buf1.y"+ += "b.b.rsb[4].supply.vdd" "b.b.rsb[4].buf1.vdd" += "b.b.rsb[4].supply.vss" "b.b.rsb[4].buf1.vss" += "b.b.rsb[4].out[0]" "b.b.rsb[4].out[2]" += "b.b.rsb[4].out[0]" "b.b.rsb[4].out[1]" += "b.b.rsb[4].out[0]" "b.b.rsb[4].buf1.y" += "b.b.rsb[4].in" "b.b.rsb[4].buf1.a" += "b.b.rsb[4].in" "b.b.rsbx.out[4]" += "b.b.rsb[4].in" "b.b.rsbx.out[3]" += "b.b.rsb[4].in" "b.b.rsbx.out[2]" += "b.b.rsb[4].in" "b.b.rsbx.out[1]" += "b.b.rsb[4].in" "b.b.rsbx.out[0]" += "b.b.rsb[4].in" "b.b.rsb[0].in" += "b.b.rsb[4].in" "b.b.rsb[1].in" += "b.b.rsb[4].in" "b.b.rsb[2].in" += "b.b.rsb[4].in" "b.b.rsb[3].in" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].pu_x.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].nand_x.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].pu_y.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].nand_y.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].A_req.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].inv_y.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].inv_x.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].A_en.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].A_ack.vdd" += "b.b.neurons[0].supply.vdd" "b.b.neurons[0].reset_buf.vdd" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].pu_x.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].nand_x.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].pu_y.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].nand_y.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].A_req.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].inv_y.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].inv_x.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].A_en.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].A_ack.vss" += "b.b.neurons[0].supply.vss" "b.b.neurons[0].reset_buf.vss" +~"b.b.neurons[0].pu_y.a"->"b.b.neurons[0].pu_y.y"+ += "b.b.neurons[0].pu_y.a" "b.b.neurons[0].nand_y.y" += "b.b.neurons[0]._en" "b.b.neurons[0].A_req.c1" += "b.b.neurons[0]._en" "b.b.neurons[0].A_en.y" += "b.b.neurons[0]._en" "b.b.neurons[0].A_ack.c1" +"b.b.neurons[0].inv_x.a"->"b.b.neurons[0].inv_x.y"- +~("b.b.neurons[0].inv_x.a")->"b.b.neurons[0].inv_x.y"+ +"b.b.neurons[0].inv_y.a"->"b.b.neurons[0].inv_y.y"- +~("b.b.neurons[0].inv_y.a")->"b.b.neurons[0].inv_y.y"+ +"b.b.neurons[0].nand_y.a"&"b.b.neurons[0].nand_y.b"->"b.b.neurons[0].nand_y.y"- +~("b.b.neurons[0].nand_y.a"&"b.b.neurons[0].nand_y.b")->"b.b.neurons[0].nand_y.y"+ += "b.b.neurons[0].in.d.d[0]" "b.b.neurons[0].in.r" += "b.b.neurons[0].in.a" "b.b.neurons[0].A_en.c1" += "b.b.neurons[0].in.a" "b.b.neurons[0].A_ack.y" += "b.b.neurons[0].in.d.d[0]" "b.b.neurons[0].A_req.n1" += "b.b.neurons[0].in.d.d[0]" "b.b.neurons[0].A_ack.c2" += "b.b.neurons[0].in.d.d[0]" "b.b.neurons[0].in.r" +~"b.b.neurons[0].A_ack.c1"&~"b.b.neurons[0].A_ack.c2"|~"b.b.neurons[0].A_ack.pr_B"->"b.b.neurons[0].A_ack._y"+ +"b.b.neurons[0].A_ack.c1"&"b.b.neurons[0].A_ack.c2"&"b.b.neurons[0].A_ack.n1"&"b.b.neurons[0].A_ack.sr_B"->"b.b.neurons[0].A_ack._y"- +"b.b.neurons[0].A_ack._y"->"b.b.neurons[0].A_ack.y"- +~("b.b.neurons[0].A_ack._y")->"b.b.neurons[0].A_ack.y"+ += "b.b.neurons[0]._req" "b.b.neurons[0].nand_x.b" += "b.b.neurons[0]._req" "b.b.neurons[0].nand_y.b" += "b.b.neurons[0]._req" "b.b.neurons[0].A_req.y" += "b.b.neurons[0]._req" "b.b.neurons[0].A_en.p1" += "b.b.neurons[0]._req" "b.b.neurons[0].A_ack.n1" +"b.b.neurons[0].reset_buf.a"->"b.b.neurons[0].reset_buf._y"- +~("b.b.neurons[0].reset_buf.a")->"b.b.neurons[0].reset_buf._y"+ +"b.b.neurons[0].reset_buf._y"->"b.b.neurons[0].reset_buf.y"- +~("b.b.neurons[0].reset_buf._y")->"b.b.neurons[0].reset_buf.y"+ +~"b.b.neurons[0].A_en.p1"&~"b.b.neurons[0].A_en.c1"->"b.b.neurons[0].A_en.y"+ +"b.b.neurons[0].A_en.c1"->"b.b.neurons[0].A_en.y"- +~"b.b.neurons[0].A_req.p1"&~"b.b.neurons[0].A_req.c1"&~"b.b.neurons[0].A_req.c2"|~"b.b.neurons[0].A_req.pr_B"->"b.b.neurons[0].A_req._y"+ +"b.b.neurons[0].A_req.c1"&"b.b.neurons[0].A_req.c2"&"b.b.neurons[0].A_req.n1"&"b.b.neurons[0].A_req.sr_B"->"b.b.neurons[0].A_req._y"- +"b.b.neurons[0].A_req._y"->"b.b.neurons[0].A_req.y"- +~("b.b.neurons[0].A_req._y")->"b.b.neurons[0].A_req.y"+ +~"b.b.neurons[0].pu_x.a"->"b.b.neurons[0].pu_x.y"+ += "b.b.neurons[0].pu_x.a" "b.b.neurons[0].nand_x.y" += "b.b.neurons[0]._reset_BX" "b.b.neurons[0].A_req.sr_B" += "b.b.neurons[0]._reset_BX" "b.b.neurons[0].A_req.pr_B" += "b.b.neurons[0]._reset_BX" "b.b.neurons[0].A_ack.sr_B" += "b.b.neurons[0]._reset_BX" "b.b.neurons[0].A_ack.pr_B" += "b.b.neurons[0]._reset_BX" "b.b.neurons[0].reset_buf.y" += "b.b.neurons[0].reset_B" "b.b.neurons[0].reset_buf.a" += "b.b.neurons[0].outy.d.d[0]" "b.b.neurons[0].outy.r" += "b.b.neurons[0].outy.a" "b.b.neurons[0].nand_x.c" += "b.b.neurons[0].outy.a" "b.b.neurons[0].inv_y.a" += "b.b.neurons[0].outy.d.d[0]" "b.b.neurons[0].pu_y.y" += "b.b.neurons[0].outy.d.d[0]" "b.b.neurons[0].outy.r" += "b.b.neurons[0].outx.d.d[0]" "b.b.neurons[0].outx.r" += "b.b.neurons[0].outx.a" "b.b.neurons[0].inv_x.a" += "b.b.neurons[0].outx.d.d[0]" "b.b.neurons[0].pu_x.y" += "b.b.neurons[0].outx.d.d[0]" "b.b.neurons[0].outx.r" +"b.b.neurons[0].nand_x.a"&"b.b.neurons[0].nand_x.b"&"b.b.neurons[0].nand_x.c"->"b.b.neurons[0].nand_x.y"- +~("b.b.neurons[0].nand_x.a"&"b.b.neurons[0].nand_x.b"&"b.b.neurons[0].nand_x.c")->"b.b.neurons[0].nand_x.y"+ += "b.b.neurons[0]._x_a_B" "b.b.neurons[0].nand_x.a" += "b.b.neurons[0]._x_a_B" "b.b.neurons[0].A_req.p1" += "b.b.neurons[0]._x_a_B" "b.b.neurons[0].inv_x.y" += "b.b.neurons[0]._y_a_B" "b.b.neurons[0].nand_y.a" += "b.b.neurons[0]._y_a_B" "b.b.neurons[0].A_req.c2" += "b.b.neurons[0]._y_a_B" "b.b.neurons[0].inv_y.y" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].pu_x.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].nand_x.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].pu_y.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].nand_y.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].A_req.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].inv_y.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].inv_x.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].A_en.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].A_ack.vdd" += "b.b.neurons[1].supply.vdd" "b.b.neurons[1].reset_buf.vdd" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].pu_x.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].nand_x.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].pu_y.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].nand_y.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].A_req.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].inv_y.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].inv_x.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].A_en.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].A_ack.vss" += "b.b.neurons[1].supply.vss" "b.b.neurons[1].reset_buf.vss" +~"b.b.neurons[1].pu_y.a"->"b.b.neurons[1].pu_y.y"+ += "b.b.neurons[1].pu_y.a" "b.b.neurons[1].nand_y.y" += "b.b.neurons[1]._en" "b.b.neurons[1].A_req.c1" += "b.b.neurons[1]._en" "b.b.neurons[1].A_en.y" += "b.b.neurons[1]._en" "b.b.neurons[1].A_ack.c1" +"b.b.neurons[1].inv_x.a"->"b.b.neurons[1].inv_x.y"- +~("b.b.neurons[1].inv_x.a")->"b.b.neurons[1].inv_x.y"+ +"b.b.neurons[1].inv_y.a"->"b.b.neurons[1].inv_y.y"- +~("b.b.neurons[1].inv_y.a")->"b.b.neurons[1].inv_y.y"+ +"b.b.neurons[1].nand_y.a"&"b.b.neurons[1].nand_y.b"->"b.b.neurons[1].nand_y.y"- +~("b.b.neurons[1].nand_y.a"&"b.b.neurons[1].nand_y.b")->"b.b.neurons[1].nand_y.y"+ += "b.b.neurons[1].in.d.d[0]" "b.b.neurons[1].in.r" += "b.b.neurons[1].in.a" "b.b.neurons[1].A_en.c1" += "b.b.neurons[1].in.a" "b.b.neurons[1].A_ack.y" += "b.b.neurons[1].in.d.d[0]" "b.b.neurons[1].A_req.n1" += "b.b.neurons[1].in.d.d[0]" "b.b.neurons[1].A_ack.c2" += "b.b.neurons[1].in.d.d[0]" "b.b.neurons[1].in.r" +~"b.b.neurons[1].A_ack.c1"&~"b.b.neurons[1].A_ack.c2"|~"b.b.neurons[1].A_ack.pr_B"->"b.b.neurons[1].A_ack._y"+ +"b.b.neurons[1].A_ack.c1"&"b.b.neurons[1].A_ack.c2"&"b.b.neurons[1].A_ack.n1"&"b.b.neurons[1].A_ack.sr_B"->"b.b.neurons[1].A_ack._y"- +"b.b.neurons[1].A_ack._y"->"b.b.neurons[1].A_ack.y"- +~("b.b.neurons[1].A_ack._y")->"b.b.neurons[1].A_ack.y"+ += "b.b.neurons[1]._req" "b.b.neurons[1].nand_x.b" += "b.b.neurons[1]._req" "b.b.neurons[1].nand_y.b" += "b.b.neurons[1]._req" "b.b.neurons[1].A_req.y" += "b.b.neurons[1]._req" "b.b.neurons[1].A_en.p1" += "b.b.neurons[1]._req" "b.b.neurons[1].A_ack.n1" +"b.b.neurons[1].reset_buf.a"->"b.b.neurons[1].reset_buf._y"- +~("b.b.neurons[1].reset_buf.a")->"b.b.neurons[1].reset_buf._y"+ +"b.b.neurons[1].reset_buf._y"->"b.b.neurons[1].reset_buf.y"- +~("b.b.neurons[1].reset_buf._y")->"b.b.neurons[1].reset_buf.y"+ +~"b.b.neurons[1].A_en.p1"&~"b.b.neurons[1].A_en.c1"->"b.b.neurons[1].A_en.y"+ +"b.b.neurons[1].A_en.c1"->"b.b.neurons[1].A_en.y"- +~"b.b.neurons[1].A_req.p1"&~"b.b.neurons[1].A_req.c1"&~"b.b.neurons[1].A_req.c2"|~"b.b.neurons[1].A_req.pr_B"->"b.b.neurons[1].A_req._y"+ +"b.b.neurons[1].A_req.c1"&"b.b.neurons[1].A_req.c2"&"b.b.neurons[1].A_req.n1"&"b.b.neurons[1].A_req.sr_B"->"b.b.neurons[1].A_req._y"- +"b.b.neurons[1].A_req._y"->"b.b.neurons[1].A_req.y"- +~("b.b.neurons[1].A_req._y")->"b.b.neurons[1].A_req.y"+ +~"b.b.neurons[1].pu_x.a"->"b.b.neurons[1].pu_x.y"+ += "b.b.neurons[1].pu_x.a" "b.b.neurons[1].nand_x.y" += "b.b.neurons[1]._reset_BX" "b.b.neurons[1].A_req.sr_B" += "b.b.neurons[1]._reset_BX" "b.b.neurons[1].A_req.pr_B" += "b.b.neurons[1]._reset_BX" "b.b.neurons[1].A_ack.sr_B" += "b.b.neurons[1]._reset_BX" "b.b.neurons[1].A_ack.pr_B" += "b.b.neurons[1]._reset_BX" "b.b.neurons[1].reset_buf.y" += "b.b.neurons[1].reset_B" "b.b.neurons[1].reset_buf.a" += "b.b.neurons[1].outy.d.d[0]" "b.b.neurons[1].outy.r" += "b.b.neurons[1].outy.a" "b.b.neurons[1].nand_x.c" += "b.b.neurons[1].outy.a" "b.b.neurons[1].inv_y.a" += "b.b.neurons[1].outy.d.d[0]" "b.b.neurons[1].pu_y.y" += "b.b.neurons[1].outy.d.d[0]" "b.b.neurons[1].outy.r" += "b.b.neurons[1].outx.d.d[0]" "b.b.neurons[1].outx.r" += "b.b.neurons[1].outx.a" "b.b.neurons[1].inv_x.a" += "b.b.neurons[1].outx.d.d[0]" "b.b.neurons[1].pu_x.y" += "b.b.neurons[1].outx.d.d[0]" "b.b.neurons[1].outx.r" +"b.b.neurons[1].nand_x.a"&"b.b.neurons[1].nand_x.b"&"b.b.neurons[1].nand_x.c"->"b.b.neurons[1].nand_x.y"- +~("b.b.neurons[1].nand_x.a"&"b.b.neurons[1].nand_x.b"&"b.b.neurons[1].nand_x.c")->"b.b.neurons[1].nand_x.y"+ += "b.b.neurons[1]._x_a_B" "b.b.neurons[1].nand_x.a" += "b.b.neurons[1]._x_a_B" "b.b.neurons[1].A_req.p1" += "b.b.neurons[1]._x_a_B" "b.b.neurons[1].inv_x.y" += "b.b.neurons[1]._y_a_B" "b.b.neurons[1].nand_y.a" += "b.b.neurons[1]._y_a_B" "b.b.neurons[1].A_req.c2" += "b.b.neurons[1]._y_a_B" "b.b.neurons[1].inv_y.y" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].pu_x.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].nand_x.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].pu_y.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].nand_y.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].A_req.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].inv_y.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].inv_x.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].A_en.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].A_ack.vdd" += "b.b.neurons[2].supply.vdd" "b.b.neurons[2].reset_buf.vdd" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].pu_x.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].nand_x.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].pu_y.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].nand_y.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].A_req.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].inv_y.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].inv_x.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].A_en.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].A_ack.vss" += "b.b.neurons[2].supply.vss" "b.b.neurons[2].reset_buf.vss" +~"b.b.neurons[2].pu_y.a"->"b.b.neurons[2].pu_y.y"+ += "b.b.neurons[2].pu_y.a" "b.b.neurons[2].nand_y.y" += "b.b.neurons[2]._en" "b.b.neurons[2].A_req.c1" += "b.b.neurons[2]._en" "b.b.neurons[2].A_en.y" += "b.b.neurons[2]._en" "b.b.neurons[2].A_ack.c1" +"b.b.neurons[2].inv_x.a"->"b.b.neurons[2].inv_x.y"- +~("b.b.neurons[2].inv_x.a")->"b.b.neurons[2].inv_x.y"+ +"b.b.neurons[2].inv_y.a"->"b.b.neurons[2].inv_y.y"- +~("b.b.neurons[2].inv_y.a")->"b.b.neurons[2].inv_y.y"+ +"b.b.neurons[2].nand_y.a"&"b.b.neurons[2].nand_y.b"->"b.b.neurons[2].nand_y.y"- +~("b.b.neurons[2].nand_y.a"&"b.b.neurons[2].nand_y.b")->"b.b.neurons[2].nand_y.y"+ += "b.b.neurons[2].in.d.d[0]" "b.b.neurons[2].in.r" += "b.b.neurons[2].in.a" "b.b.neurons[2].A_en.c1" += "b.b.neurons[2].in.a" "b.b.neurons[2].A_ack.y" += "b.b.neurons[2].in.d.d[0]" "b.b.neurons[2].A_req.n1" += "b.b.neurons[2].in.d.d[0]" "b.b.neurons[2].A_ack.c2" += "b.b.neurons[2].in.d.d[0]" "b.b.neurons[2].in.r" +~"b.b.neurons[2].A_ack.c1"&~"b.b.neurons[2].A_ack.c2"|~"b.b.neurons[2].A_ack.pr_B"->"b.b.neurons[2].A_ack._y"+ +"b.b.neurons[2].A_ack.c1"&"b.b.neurons[2].A_ack.c2"&"b.b.neurons[2].A_ack.n1"&"b.b.neurons[2].A_ack.sr_B"->"b.b.neurons[2].A_ack._y"- +"b.b.neurons[2].A_ack._y"->"b.b.neurons[2].A_ack.y"- +~("b.b.neurons[2].A_ack._y")->"b.b.neurons[2].A_ack.y"+ += "b.b.neurons[2]._req" "b.b.neurons[2].nand_x.b" += "b.b.neurons[2]._req" "b.b.neurons[2].nand_y.b" += "b.b.neurons[2]._req" "b.b.neurons[2].A_req.y" += "b.b.neurons[2]._req" "b.b.neurons[2].A_en.p1" += "b.b.neurons[2]._req" "b.b.neurons[2].A_ack.n1" +"b.b.neurons[2].reset_buf.a"->"b.b.neurons[2].reset_buf._y"- +~("b.b.neurons[2].reset_buf.a")->"b.b.neurons[2].reset_buf._y"+ +"b.b.neurons[2].reset_buf._y"->"b.b.neurons[2].reset_buf.y"- +~("b.b.neurons[2].reset_buf._y")->"b.b.neurons[2].reset_buf.y"+ +~"b.b.neurons[2].A_en.p1"&~"b.b.neurons[2].A_en.c1"->"b.b.neurons[2].A_en.y"+ +"b.b.neurons[2].A_en.c1"->"b.b.neurons[2].A_en.y"- +~"b.b.neurons[2].A_req.p1"&~"b.b.neurons[2].A_req.c1"&~"b.b.neurons[2].A_req.c2"|~"b.b.neurons[2].A_req.pr_B"->"b.b.neurons[2].A_req._y"+ +"b.b.neurons[2].A_req.c1"&"b.b.neurons[2].A_req.c2"&"b.b.neurons[2].A_req.n1"&"b.b.neurons[2].A_req.sr_B"->"b.b.neurons[2].A_req._y"- +"b.b.neurons[2].A_req._y"->"b.b.neurons[2].A_req.y"- +~("b.b.neurons[2].A_req._y")->"b.b.neurons[2].A_req.y"+ +~"b.b.neurons[2].pu_x.a"->"b.b.neurons[2].pu_x.y"+ += "b.b.neurons[2].pu_x.a" "b.b.neurons[2].nand_x.y" += "b.b.neurons[2]._reset_BX" "b.b.neurons[2].A_req.sr_B" += "b.b.neurons[2]._reset_BX" "b.b.neurons[2].A_req.pr_B" += "b.b.neurons[2]._reset_BX" "b.b.neurons[2].A_ack.sr_B" += "b.b.neurons[2]._reset_BX" "b.b.neurons[2].A_ack.pr_B" += "b.b.neurons[2]._reset_BX" "b.b.neurons[2].reset_buf.y" += "b.b.neurons[2].reset_B" "b.b.neurons[2].reset_buf.a" += "b.b.neurons[2].outy.d.d[0]" "b.b.neurons[2].outy.r" += "b.b.neurons[2].outy.a" "b.b.neurons[2].nand_x.c" += "b.b.neurons[2].outy.a" "b.b.neurons[2].inv_y.a" += "b.b.neurons[2].outy.d.d[0]" "b.b.neurons[2].pu_y.y" += "b.b.neurons[2].outy.d.d[0]" "b.b.neurons[2].outy.r" += "b.b.neurons[2].outx.d.d[0]" "b.b.neurons[2].outx.r" += "b.b.neurons[2].outx.a" "b.b.neurons[2].inv_x.a" += "b.b.neurons[2].outx.d.d[0]" "b.b.neurons[2].pu_x.y" += "b.b.neurons[2].outx.d.d[0]" "b.b.neurons[2].outx.r" +"b.b.neurons[2].nand_x.a"&"b.b.neurons[2].nand_x.b"&"b.b.neurons[2].nand_x.c"->"b.b.neurons[2].nand_x.y"- +~("b.b.neurons[2].nand_x.a"&"b.b.neurons[2].nand_x.b"&"b.b.neurons[2].nand_x.c")->"b.b.neurons[2].nand_x.y"+ += "b.b.neurons[2]._x_a_B" "b.b.neurons[2].nand_x.a" += "b.b.neurons[2]._x_a_B" "b.b.neurons[2].A_req.p1" += "b.b.neurons[2]._x_a_B" "b.b.neurons[2].inv_x.y" += "b.b.neurons[2]._y_a_B" "b.b.neurons[2].nand_y.a" += "b.b.neurons[2]._y_a_B" "b.b.neurons[2].A_req.c2" += "b.b.neurons[2]._y_a_B" "b.b.neurons[2].inv_y.y" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].pu_x.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].nand_x.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].pu_y.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].nand_y.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].A_req.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].inv_y.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].inv_x.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].A_en.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].A_ack.vdd" += "b.b.neurons[3].supply.vdd" "b.b.neurons[3].reset_buf.vdd" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].pu_x.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].nand_x.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].pu_y.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].nand_y.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].A_req.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].inv_y.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].inv_x.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].A_en.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].A_ack.vss" += "b.b.neurons[3].supply.vss" "b.b.neurons[3].reset_buf.vss" +~"b.b.neurons[3].pu_y.a"->"b.b.neurons[3].pu_y.y"+ += "b.b.neurons[3].pu_y.a" "b.b.neurons[3].nand_y.y" += "b.b.neurons[3]._en" "b.b.neurons[3].A_req.c1" += "b.b.neurons[3]._en" "b.b.neurons[3].A_en.y" += "b.b.neurons[3]._en" "b.b.neurons[3].A_ack.c1" +"b.b.neurons[3].inv_x.a"->"b.b.neurons[3].inv_x.y"- +~("b.b.neurons[3].inv_x.a")->"b.b.neurons[3].inv_x.y"+ +"b.b.neurons[3].inv_y.a"->"b.b.neurons[3].inv_y.y"- +~("b.b.neurons[3].inv_y.a")->"b.b.neurons[3].inv_y.y"+ +"b.b.neurons[3].nand_y.a"&"b.b.neurons[3].nand_y.b"->"b.b.neurons[3].nand_y.y"- +~("b.b.neurons[3].nand_y.a"&"b.b.neurons[3].nand_y.b")->"b.b.neurons[3].nand_y.y"+ += "b.b.neurons[3].in.d.d[0]" "b.b.neurons[3].in.r" += "b.b.neurons[3].in.a" "b.b.neurons[3].A_en.c1" += "b.b.neurons[3].in.a" "b.b.neurons[3].A_ack.y" += "b.b.neurons[3].in.d.d[0]" "b.b.neurons[3].A_req.n1" += "b.b.neurons[3].in.d.d[0]" "b.b.neurons[3].A_ack.c2" += "b.b.neurons[3].in.d.d[0]" "b.b.neurons[3].in.r" +~"b.b.neurons[3].A_ack.c1"&~"b.b.neurons[3].A_ack.c2"|~"b.b.neurons[3].A_ack.pr_B"->"b.b.neurons[3].A_ack._y"+ +"b.b.neurons[3].A_ack.c1"&"b.b.neurons[3].A_ack.c2"&"b.b.neurons[3].A_ack.n1"&"b.b.neurons[3].A_ack.sr_B"->"b.b.neurons[3].A_ack._y"- +"b.b.neurons[3].A_ack._y"->"b.b.neurons[3].A_ack.y"- +~("b.b.neurons[3].A_ack._y")->"b.b.neurons[3].A_ack.y"+ += "b.b.neurons[3]._req" "b.b.neurons[3].nand_x.b" += "b.b.neurons[3]._req" "b.b.neurons[3].nand_y.b" += "b.b.neurons[3]._req" "b.b.neurons[3].A_req.y" += "b.b.neurons[3]._req" "b.b.neurons[3].A_en.p1" += "b.b.neurons[3]._req" "b.b.neurons[3].A_ack.n1" +"b.b.neurons[3].reset_buf.a"->"b.b.neurons[3].reset_buf._y"- +~("b.b.neurons[3].reset_buf.a")->"b.b.neurons[3].reset_buf._y"+ +"b.b.neurons[3].reset_buf._y"->"b.b.neurons[3].reset_buf.y"- +~("b.b.neurons[3].reset_buf._y")->"b.b.neurons[3].reset_buf.y"+ +~"b.b.neurons[3].A_en.p1"&~"b.b.neurons[3].A_en.c1"->"b.b.neurons[3].A_en.y"+ +"b.b.neurons[3].A_en.c1"->"b.b.neurons[3].A_en.y"- +~"b.b.neurons[3].A_req.p1"&~"b.b.neurons[3].A_req.c1"&~"b.b.neurons[3].A_req.c2"|~"b.b.neurons[3].A_req.pr_B"->"b.b.neurons[3].A_req._y"+ +"b.b.neurons[3].A_req.c1"&"b.b.neurons[3].A_req.c2"&"b.b.neurons[3].A_req.n1"&"b.b.neurons[3].A_req.sr_B"->"b.b.neurons[3].A_req._y"- +"b.b.neurons[3].A_req._y"->"b.b.neurons[3].A_req.y"- +~("b.b.neurons[3].A_req._y")->"b.b.neurons[3].A_req.y"+ +~"b.b.neurons[3].pu_x.a"->"b.b.neurons[3].pu_x.y"+ += "b.b.neurons[3].pu_x.a" "b.b.neurons[3].nand_x.y" += "b.b.neurons[3]._reset_BX" "b.b.neurons[3].A_req.sr_B" += "b.b.neurons[3]._reset_BX" "b.b.neurons[3].A_req.pr_B" += "b.b.neurons[3]._reset_BX" "b.b.neurons[3].A_ack.sr_B" += "b.b.neurons[3]._reset_BX" "b.b.neurons[3].A_ack.pr_B" += "b.b.neurons[3]._reset_BX" "b.b.neurons[3].reset_buf.y" += "b.b.neurons[3].reset_B" "b.b.neurons[3].reset_buf.a" += "b.b.neurons[3].outy.d.d[0]" "b.b.neurons[3].outy.r" += "b.b.neurons[3].outy.a" "b.b.neurons[3].nand_x.c" += "b.b.neurons[3].outy.a" "b.b.neurons[3].inv_y.a" += "b.b.neurons[3].outy.d.d[0]" "b.b.neurons[3].pu_y.y" += "b.b.neurons[3].outy.d.d[0]" "b.b.neurons[3].outy.r" += "b.b.neurons[3].outx.d.d[0]" "b.b.neurons[3].outx.r" += "b.b.neurons[3].outx.a" "b.b.neurons[3].inv_x.a" += "b.b.neurons[3].outx.d.d[0]" "b.b.neurons[3].pu_x.y" += "b.b.neurons[3].outx.d.d[0]" "b.b.neurons[3].outx.r" +"b.b.neurons[3].nand_x.a"&"b.b.neurons[3].nand_x.b"&"b.b.neurons[3].nand_x.c"->"b.b.neurons[3].nand_x.y"- +~("b.b.neurons[3].nand_x.a"&"b.b.neurons[3].nand_x.b"&"b.b.neurons[3].nand_x.c")->"b.b.neurons[3].nand_x.y"+ += "b.b.neurons[3]._x_a_B" "b.b.neurons[3].nand_x.a" += "b.b.neurons[3]._x_a_B" "b.b.neurons[3].A_req.p1" += "b.b.neurons[3]._x_a_B" "b.b.neurons[3].inv_x.y" += "b.b.neurons[3]._y_a_B" "b.b.neurons[3].nand_y.a" += "b.b.neurons[3]._y_a_B" "b.b.neurons[3].A_req.c2" += "b.b.neurons[3]._y_a_B" "b.b.neurons[3].inv_y.y" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].pu_x.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].nand_x.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].pu_y.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].nand_y.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].A_req.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].inv_y.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].inv_x.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].A_en.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].A_ack.vdd" += "b.b.neurons[4].supply.vdd" "b.b.neurons[4].reset_buf.vdd" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].pu_x.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].nand_x.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].pu_y.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].nand_y.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].A_req.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].inv_y.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].inv_x.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].A_en.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].A_ack.vss" += "b.b.neurons[4].supply.vss" "b.b.neurons[4].reset_buf.vss" +~"b.b.neurons[4].pu_y.a"->"b.b.neurons[4].pu_y.y"+ += "b.b.neurons[4].pu_y.a" "b.b.neurons[4].nand_y.y" += "b.b.neurons[4]._en" "b.b.neurons[4].A_req.c1" += "b.b.neurons[4]._en" "b.b.neurons[4].A_en.y" += "b.b.neurons[4]._en" "b.b.neurons[4].A_ack.c1" +"b.b.neurons[4].inv_x.a"->"b.b.neurons[4].inv_x.y"- +~("b.b.neurons[4].inv_x.a")->"b.b.neurons[4].inv_x.y"+ +"b.b.neurons[4].inv_y.a"->"b.b.neurons[4].inv_y.y"- +~("b.b.neurons[4].inv_y.a")->"b.b.neurons[4].inv_y.y"+ +"b.b.neurons[4].nand_y.a"&"b.b.neurons[4].nand_y.b"->"b.b.neurons[4].nand_y.y"- +~("b.b.neurons[4].nand_y.a"&"b.b.neurons[4].nand_y.b")->"b.b.neurons[4].nand_y.y"+ += "b.b.neurons[4].in.d.d[0]" "b.b.neurons[4].in.r" += "b.b.neurons[4].in.a" "b.b.neurons[4].A_en.c1" += "b.b.neurons[4].in.a" "b.b.neurons[4].A_ack.y" += "b.b.neurons[4].in.d.d[0]" "b.b.neurons[4].A_req.n1" += "b.b.neurons[4].in.d.d[0]" "b.b.neurons[4].A_ack.c2" += "b.b.neurons[4].in.d.d[0]" "b.b.neurons[4].in.r" +~"b.b.neurons[4].A_ack.c1"&~"b.b.neurons[4].A_ack.c2"|~"b.b.neurons[4].A_ack.pr_B"->"b.b.neurons[4].A_ack._y"+ +"b.b.neurons[4].A_ack.c1"&"b.b.neurons[4].A_ack.c2"&"b.b.neurons[4].A_ack.n1"&"b.b.neurons[4].A_ack.sr_B"->"b.b.neurons[4].A_ack._y"- +"b.b.neurons[4].A_ack._y"->"b.b.neurons[4].A_ack.y"- +~("b.b.neurons[4].A_ack._y")->"b.b.neurons[4].A_ack.y"+ += "b.b.neurons[4]._req" "b.b.neurons[4].nand_x.b" += "b.b.neurons[4]._req" "b.b.neurons[4].nand_y.b" += "b.b.neurons[4]._req" "b.b.neurons[4].A_req.y" += "b.b.neurons[4]._req" "b.b.neurons[4].A_en.p1" += "b.b.neurons[4]._req" "b.b.neurons[4].A_ack.n1" +"b.b.neurons[4].reset_buf.a"->"b.b.neurons[4].reset_buf._y"- +~("b.b.neurons[4].reset_buf.a")->"b.b.neurons[4].reset_buf._y"+ +"b.b.neurons[4].reset_buf._y"->"b.b.neurons[4].reset_buf.y"- +~("b.b.neurons[4].reset_buf._y")->"b.b.neurons[4].reset_buf.y"+ +~"b.b.neurons[4].A_en.p1"&~"b.b.neurons[4].A_en.c1"->"b.b.neurons[4].A_en.y"+ +"b.b.neurons[4].A_en.c1"->"b.b.neurons[4].A_en.y"- +~"b.b.neurons[4].A_req.p1"&~"b.b.neurons[4].A_req.c1"&~"b.b.neurons[4].A_req.c2"|~"b.b.neurons[4].A_req.pr_B"->"b.b.neurons[4].A_req._y"+ +"b.b.neurons[4].A_req.c1"&"b.b.neurons[4].A_req.c2"&"b.b.neurons[4].A_req.n1"&"b.b.neurons[4].A_req.sr_B"->"b.b.neurons[4].A_req._y"- +"b.b.neurons[4].A_req._y"->"b.b.neurons[4].A_req.y"- +~("b.b.neurons[4].A_req._y")->"b.b.neurons[4].A_req.y"+ +~"b.b.neurons[4].pu_x.a"->"b.b.neurons[4].pu_x.y"+ += "b.b.neurons[4].pu_x.a" "b.b.neurons[4].nand_x.y" += "b.b.neurons[4]._reset_BX" "b.b.neurons[4].A_req.sr_B" += "b.b.neurons[4]._reset_BX" "b.b.neurons[4].A_req.pr_B" += "b.b.neurons[4]._reset_BX" "b.b.neurons[4].A_ack.sr_B" += "b.b.neurons[4]._reset_BX" "b.b.neurons[4].A_ack.pr_B" += "b.b.neurons[4]._reset_BX" "b.b.neurons[4].reset_buf.y" += "b.b.neurons[4].reset_B" "b.b.neurons[4].reset_buf.a" += "b.b.neurons[4].outy.d.d[0]" "b.b.neurons[4].outy.r" += "b.b.neurons[4].outy.a" "b.b.neurons[4].nand_x.c" += "b.b.neurons[4].outy.a" "b.b.neurons[4].inv_y.a" += "b.b.neurons[4].outy.d.d[0]" "b.b.neurons[4].pu_y.y" += "b.b.neurons[4].outy.d.d[0]" "b.b.neurons[4].outy.r" += "b.b.neurons[4].outx.d.d[0]" "b.b.neurons[4].outx.r" += "b.b.neurons[4].outx.a" "b.b.neurons[4].inv_x.a" += "b.b.neurons[4].outx.d.d[0]" "b.b.neurons[4].pu_x.y" += "b.b.neurons[4].outx.d.d[0]" "b.b.neurons[4].outx.r" +"b.b.neurons[4].nand_x.a"&"b.b.neurons[4].nand_x.b"&"b.b.neurons[4].nand_x.c"->"b.b.neurons[4].nand_x.y"- +~("b.b.neurons[4].nand_x.a"&"b.b.neurons[4].nand_x.b"&"b.b.neurons[4].nand_x.c")->"b.b.neurons[4].nand_x.y"+ += "b.b.neurons[4]._x_a_B" "b.b.neurons[4].nand_x.a" += "b.b.neurons[4]._x_a_B" "b.b.neurons[4].A_req.p1" += "b.b.neurons[4]._x_a_B" "b.b.neurons[4].inv_x.y" += "b.b.neurons[4]._y_a_B" "b.b.neurons[4].nand_y.a" += "b.b.neurons[4]._y_a_B" "b.b.neurons[4].A_req.c2" += "b.b.neurons[4]._y_a_B" "b.b.neurons[4].inv_y.y" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].pu_x.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].nand_x.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].pu_y.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].nand_y.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].A_req.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].inv_y.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].inv_x.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].A_en.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].A_ack.vdd" += "b.b.neurons[5].supply.vdd" "b.b.neurons[5].reset_buf.vdd" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].pu_x.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].nand_x.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].pu_y.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].nand_y.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].A_req.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].inv_y.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].inv_x.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].A_en.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].A_ack.vss" += "b.b.neurons[5].supply.vss" "b.b.neurons[5].reset_buf.vss" +~"b.b.neurons[5].pu_y.a"->"b.b.neurons[5].pu_y.y"+ += "b.b.neurons[5].pu_y.a" "b.b.neurons[5].nand_y.y" += "b.b.neurons[5]._en" "b.b.neurons[5].A_req.c1" += "b.b.neurons[5]._en" "b.b.neurons[5].A_en.y" += "b.b.neurons[5]._en" "b.b.neurons[5].A_ack.c1" +"b.b.neurons[5].inv_x.a"->"b.b.neurons[5].inv_x.y"- +~("b.b.neurons[5].inv_x.a")->"b.b.neurons[5].inv_x.y"+ +"b.b.neurons[5].inv_y.a"->"b.b.neurons[5].inv_y.y"- +~("b.b.neurons[5].inv_y.a")->"b.b.neurons[5].inv_y.y"+ +"b.b.neurons[5].nand_y.a"&"b.b.neurons[5].nand_y.b"->"b.b.neurons[5].nand_y.y"- +~("b.b.neurons[5].nand_y.a"&"b.b.neurons[5].nand_y.b")->"b.b.neurons[5].nand_y.y"+ += "b.b.neurons[5].in.d.d[0]" "b.b.neurons[5].in.r" += "b.b.neurons[5].in.a" "b.b.neurons[5].A_en.c1" += "b.b.neurons[5].in.a" "b.b.neurons[5].A_ack.y" += "b.b.neurons[5].in.d.d[0]" "b.b.neurons[5].A_req.n1" += "b.b.neurons[5].in.d.d[0]" "b.b.neurons[5].A_ack.c2" += "b.b.neurons[5].in.d.d[0]" "b.b.neurons[5].in.r" +~"b.b.neurons[5].A_ack.c1"&~"b.b.neurons[5].A_ack.c2"|~"b.b.neurons[5].A_ack.pr_B"->"b.b.neurons[5].A_ack._y"+ +"b.b.neurons[5].A_ack.c1"&"b.b.neurons[5].A_ack.c2"&"b.b.neurons[5].A_ack.n1"&"b.b.neurons[5].A_ack.sr_B"->"b.b.neurons[5].A_ack._y"- +"b.b.neurons[5].A_ack._y"->"b.b.neurons[5].A_ack.y"- +~("b.b.neurons[5].A_ack._y")->"b.b.neurons[5].A_ack.y"+ += "b.b.neurons[5]._req" "b.b.neurons[5].nand_x.b" += "b.b.neurons[5]._req" "b.b.neurons[5].nand_y.b" += "b.b.neurons[5]._req" "b.b.neurons[5].A_req.y" += "b.b.neurons[5]._req" "b.b.neurons[5].A_en.p1" += "b.b.neurons[5]._req" "b.b.neurons[5].A_ack.n1" +"b.b.neurons[5].reset_buf.a"->"b.b.neurons[5].reset_buf._y"- +~("b.b.neurons[5].reset_buf.a")->"b.b.neurons[5].reset_buf._y"+ +"b.b.neurons[5].reset_buf._y"->"b.b.neurons[5].reset_buf.y"- +~("b.b.neurons[5].reset_buf._y")->"b.b.neurons[5].reset_buf.y"+ +~"b.b.neurons[5].A_en.p1"&~"b.b.neurons[5].A_en.c1"->"b.b.neurons[5].A_en.y"+ +"b.b.neurons[5].A_en.c1"->"b.b.neurons[5].A_en.y"- +~"b.b.neurons[5].A_req.p1"&~"b.b.neurons[5].A_req.c1"&~"b.b.neurons[5].A_req.c2"|~"b.b.neurons[5].A_req.pr_B"->"b.b.neurons[5].A_req._y"+ +"b.b.neurons[5].A_req.c1"&"b.b.neurons[5].A_req.c2"&"b.b.neurons[5].A_req.n1"&"b.b.neurons[5].A_req.sr_B"->"b.b.neurons[5].A_req._y"- +"b.b.neurons[5].A_req._y"->"b.b.neurons[5].A_req.y"- +~("b.b.neurons[5].A_req._y")->"b.b.neurons[5].A_req.y"+ +~"b.b.neurons[5].pu_x.a"->"b.b.neurons[5].pu_x.y"+ += "b.b.neurons[5].pu_x.a" "b.b.neurons[5].nand_x.y" += "b.b.neurons[5]._reset_BX" "b.b.neurons[5].A_req.sr_B" += "b.b.neurons[5]._reset_BX" "b.b.neurons[5].A_req.pr_B" += "b.b.neurons[5]._reset_BX" "b.b.neurons[5].A_ack.sr_B" += "b.b.neurons[5]._reset_BX" "b.b.neurons[5].A_ack.pr_B" += "b.b.neurons[5]._reset_BX" "b.b.neurons[5].reset_buf.y" += "b.b.neurons[5].reset_B" "b.b.neurons[5].reset_buf.a" += "b.b.neurons[5].outy.d.d[0]" "b.b.neurons[5].outy.r" += "b.b.neurons[5].outy.a" "b.b.neurons[5].nand_x.c" += "b.b.neurons[5].outy.a" "b.b.neurons[5].inv_y.a" += "b.b.neurons[5].outy.d.d[0]" "b.b.neurons[5].pu_y.y" += "b.b.neurons[5].outy.d.d[0]" "b.b.neurons[5].outy.r" += "b.b.neurons[5].outx.d.d[0]" "b.b.neurons[5].outx.r" += "b.b.neurons[5].outx.a" "b.b.neurons[5].inv_x.a" += "b.b.neurons[5].outx.d.d[0]" "b.b.neurons[5].pu_x.y" += "b.b.neurons[5].outx.d.d[0]" "b.b.neurons[5].outx.r" +"b.b.neurons[5].nand_x.a"&"b.b.neurons[5].nand_x.b"&"b.b.neurons[5].nand_x.c"->"b.b.neurons[5].nand_x.y"- +~("b.b.neurons[5].nand_x.a"&"b.b.neurons[5].nand_x.b"&"b.b.neurons[5].nand_x.c")->"b.b.neurons[5].nand_x.y"+ += "b.b.neurons[5]._x_a_B" "b.b.neurons[5].nand_x.a" += "b.b.neurons[5]._x_a_B" "b.b.neurons[5].A_req.p1" += "b.b.neurons[5]._x_a_B" "b.b.neurons[5].inv_x.y" += "b.b.neurons[5]._y_a_B" "b.b.neurons[5].nand_y.a" += "b.b.neurons[5]._y_a_B" "b.b.neurons[5].A_req.c2" += "b.b.neurons[5]._y_a_B" "b.b.neurons[5].inv_y.y" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].pu_x.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].nand_x.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].pu_y.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].nand_y.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].A_req.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].inv_y.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].inv_x.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].A_en.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].A_ack.vdd" += "b.b.neurons[6].supply.vdd" "b.b.neurons[6].reset_buf.vdd" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].pu_x.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].nand_x.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].pu_y.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].nand_y.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].A_req.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].inv_y.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].inv_x.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].A_en.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].A_ack.vss" += "b.b.neurons[6].supply.vss" "b.b.neurons[6].reset_buf.vss" +~"b.b.neurons[6].pu_y.a"->"b.b.neurons[6].pu_y.y"+ += "b.b.neurons[6].pu_y.a" "b.b.neurons[6].nand_y.y" += "b.b.neurons[6]._en" "b.b.neurons[6].A_req.c1" += "b.b.neurons[6]._en" "b.b.neurons[6].A_en.y" += "b.b.neurons[6]._en" "b.b.neurons[6].A_ack.c1" +"b.b.neurons[6].inv_x.a"->"b.b.neurons[6].inv_x.y"- +~("b.b.neurons[6].inv_x.a")->"b.b.neurons[6].inv_x.y"+ +"b.b.neurons[6].inv_y.a"->"b.b.neurons[6].inv_y.y"- +~("b.b.neurons[6].inv_y.a")->"b.b.neurons[6].inv_y.y"+ +"b.b.neurons[6].nand_y.a"&"b.b.neurons[6].nand_y.b"->"b.b.neurons[6].nand_y.y"- +~("b.b.neurons[6].nand_y.a"&"b.b.neurons[6].nand_y.b")->"b.b.neurons[6].nand_y.y"+ += "b.b.neurons[6].in.d.d[0]" "b.b.neurons[6].in.r" += "b.b.neurons[6].in.a" "b.b.neurons[6].A_en.c1" += "b.b.neurons[6].in.a" "b.b.neurons[6].A_ack.y" += "b.b.neurons[6].in.d.d[0]" "b.b.neurons[6].A_req.n1" += "b.b.neurons[6].in.d.d[0]" "b.b.neurons[6].A_ack.c2" += "b.b.neurons[6].in.d.d[0]" "b.b.neurons[6].in.r" +~"b.b.neurons[6].A_ack.c1"&~"b.b.neurons[6].A_ack.c2"|~"b.b.neurons[6].A_ack.pr_B"->"b.b.neurons[6].A_ack._y"+ +"b.b.neurons[6].A_ack.c1"&"b.b.neurons[6].A_ack.c2"&"b.b.neurons[6].A_ack.n1"&"b.b.neurons[6].A_ack.sr_B"->"b.b.neurons[6].A_ack._y"- +"b.b.neurons[6].A_ack._y"->"b.b.neurons[6].A_ack.y"- +~("b.b.neurons[6].A_ack._y")->"b.b.neurons[6].A_ack.y"+ += "b.b.neurons[6]._req" "b.b.neurons[6].nand_x.b" += "b.b.neurons[6]._req" "b.b.neurons[6].nand_y.b" += "b.b.neurons[6]._req" "b.b.neurons[6].A_req.y" += "b.b.neurons[6]._req" "b.b.neurons[6].A_en.p1" += "b.b.neurons[6]._req" "b.b.neurons[6].A_ack.n1" +"b.b.neurons[6].reset_buf.a"->"b.b.neurons[6].reset_buf._y"- +~("b.b.neurons[6].reset_buf.a")->"b.b.neurons[6].reset_buf._y"+ +"b.b.neurons[6].reset_buf._y"->"b.b.neurons[6].reset_buf.y"- +~("b.b.neurons[6].reset_buf._y")->"b.b.neurons[6].reset_buf.y"+ +~"b.b.neurons[6].A_en.p1"&~"b.b.neurons[6].A_en.c1"->"b.b.neurons[6].A_en.y"+ +"b.b.neurons[6].A_en.c1"->"b.b.neurons[6].A_en.y"- +~"b.b.neurons[6].A_req.p1"&~"b.b.neurons[6].A_req.c1"&~"b.b.neurons[6].A_req.c2"|~"b.b.neurons[6].A_req.pr_B"->"b.b.neurons[6].A_req._y"+ +"b.b.neurons[6].A_req.c1"&"b.b.neurons[6].A_req.c2"&"b.b.neurons[6].A_req.n1"&"b.b.neurons[6].A_req.sr_B"->"b.b.neurons[6].A_req._y"- +"b.b.neurons[6].A_req._y"->"b.b.neurons[6].A_req.y"- +~("b.b.neurons[6].A_req._y")->"b.b.neurons[6].A_req.y"+ +~"b.b.neurons[6].pu_x.a"->"b.b.neurons[6].pu_x.y"+ += "b.b.neurons[6].pu_x.a" "b.b.neurons[6].nand_x.y" += "b.b.neurons[6]._reset_BX" "b.b.neurons[6].A_req.sr_B" += "b.b.neurons[6]._reset_BX" "b.b.neurons[6].A_req.pr_B" += "b.b.neurons[6]._reset_BX" "b.b.neurons[6].A_ack.sr_B" += "b.b.neurons[6]._reset_BX" "b.b.neurons[6].A_ack.pr_B" += "b.b.neurons[6]._reset_BX" "b.b.neurons[6].reset_buf.y" += "b.b.neurons[6].reset_B" "b.b.neurons[6].reset_buf.a" += "b.b.neurons[6].outy.d.d[0]" "b.b.neurons[6].outy.r" += "b.b.neurons[6].outy.a" "b.b.neurons[6].nand_x.c" += "b.b.neurons[6].outy.a" "b.b.neurons[6].inv_y.a" += "b.b.neurons[6].outy.d.d[0]" "b.b.neurons[6].pu_y.y" += "b.b.neurons[6].outy.d.d[0]" "b.b.neurons[6].outy.r" += "b.b.neurons[6].outx.d.d[0]" "b.b.neurons[6].outx.r" += "b.b.neurons[6].outx.a" "b.b.neurons[6].inv_x.a" += "b.b.neurons[6].outx.d.d[0]" "b.b.neurons[6].pu_x.y" += "b.b.neurons[6].outx.d.d[0]" "b.b.neurons[6].outx.r" +"b.b.neurons[6].nand_x.a"&"b.b.neurons[6].nand_x.b"&"b.b.neurons[6].nand_x.c"->"b.b.neurons[6].nand_x.y"- +~("b.b.neurons[6].nand_x.a"&"b.b.neurons[6].nand_x.b"&"b.b.neurons[6].nand_x.c")->"b.b.neurons[6].nand_x.y"+ += "b.b.neurons[6]._x_a_B" "b.b.neurons[6].nand_x.a" += "b.b.neurons[6]._x_a_B" "b.b.neurons[6].A_req.p1" += "b.b.neurons[6]._x_a_B" "b.b.neurons[6].inv_x.y" += "b.b.neurons[6]._y_a_B" "b.b.neurons[6].nand_y.a" += "b.b.neurons[6]._y_a_B" "b.b.neurons[6].A_req.c2" += "b.b.neurons[6]._y_a_B" "b.b.neurons[6].inv_y.y" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].pu_x.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].nand_x.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].pu_y.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].nand_y.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].A_req.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].inv_y.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].inv_x.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].A_en.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].A_ack.vdd" += "b.b.neurons[7].supply.vdd" "b.b.neurons[7].reset_buf.vdd" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].pu_x.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].nand_x.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].pu_y.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].nand_y.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].A_req.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].inv_y.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].inv_x.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].A_en.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].A_ack.vss" += "b.b.neurons[7].supply.vss" "b.b.neurons[7].reset_buf.vss" +~"b.b.neurons[7].pu_y.a"->"b.b.neurons[7].pu_y.y"+ += "b.b.neurons[7].pu_y.a" "b.b.neurons[7].nand_y.y" += "b.b.neurons[7]._en" "b.b.neurons[7].A_req.c1" += "b.b.neurons[7]._en" "b.b.neurons[7].A_en.y" += "b.b.neurons[7]._en" "b.b.neurons[7].A_ack.c1" +"b.b.neurons[7].inv_x.a"->"b.b.neurons[7].inv_x.y"- +~("b.b.neurons[7].inv_x.a")->"b.b.neurons[7].inv_x.y"+ +"b.b.neurons[7].inv_y.a"->"b.b.neurons[7].inv_y.y"- +~("b.b.neurons[7].inv_y.a")->"b.b.neurons[7].inv_y.y"+ +"b.b.neurons[7].nand_y.a"&"b.b.neurons[7].nand_y.b"->"b.b.neurons[7].nand_y.y"- +~("b.b.neurons[7].nand_y.a"&"b.b.neurons[7].nand_y.b")->"b.b.neurons[7].nand_y.y"+ += "b.b.neurons[7].in.d.d[0]" "b.b.neurons[7].in.r" += "b.b.neurons[7].in.a" "b.b.neurons[7].A_en.c1" += "b.b.neurons[7].in.a" "b.b.neurons[7].A_ack.y" += "b.b.neurons[7].in.d.d[0]" "b.b.neurons[7].A_req.n1" += "b.b.neurons[7].in.d.d[0]" "b.b.neurons[7].A_ack.c2" += "b.b.neurons[7].in.d.d[0]" "b.b.neurons[7].in.r" +~"b.b.neurons[7].A_ack.c1"&~"b.b.neurons[7].A_ack.c2"|~"b.b.neurons[7].A_ack.pr_B"->"b.b.neurons[7].A_ack._y"+ +"b.b.neurons[7].A_ack.c1"&"b.b.neurons[7].A_ack.c2"&"b.b.neurons[7].A_ack.n1"&"b.b.neurons[7].A_ack.sr_B"->"b.b.neurons[7].A_ack._y"- +"b.b.neurons[7].A_ack._y"->"b.b.neurons[7].A_ack.y"- +~("b.b.neurons[7].A_ack._y")->"b.b.neurons[7].A_ack.y"+ += "b.b.neurons[7]._req" "b.b.neurons[7].nand_x.b" += "b.b.neurons[7]._req" "b.b.neurons[7].nand_y.b" += "b.b.neurons[7]._req" "b.b.neurons[7].A_req.y" += "b.b.neurons[7]._req" "b.b.neurons[7].A_en.p1" += "b.b.neurons[7]._req" "b.b.neurons[7].A_ack.n1" +"b.b.neurons[7].reset_buf.a"->"b.b.neurons[7].reset_buf._y"- +~("b.b.neurons[7].reset_buf.a")->"b.b.neurons[7].reset_buf._y"+ +"b.b.neurons[7].reset_buf._y"->"b.b.neurons[7].reset_buf.y"- +~("b.b.neurons[7].reset_buf._y")->"b.b.neurons[7].reset_buf.y"+ +~"b.b.neurons[7].A_en.p1"&~"b.b.neurons[7].A_en.c1"->"b.b.neurons[7].A_en.y"+ +"b.b.neurons[7].A_en.c1"->"b.b.neurons[7].A_en.y"- +~"b.b.neurons[7].A_req.p1"&~"b.b.neurons[7].A_req.c1"&~"b.b.neurons[7].A_req.c2"|~"b.b.neurons[7].A_req.pr_B"->"b.b.neurons[7].A_req._y"+ +"b.b.neurons[7].A_req.c1"&"b.b.neurons[7].A_req.c2"&"b.b.neurons[7].A_req.n1"&"b.b.neurons[7].A_req.sr_B"->"b.b.neurons[7].A_req._y"- +"b.b.neurons[7].A_req._y"->"b.b.neurons[7].A_req.y"- +~("b.b.neurons[7].A_req._y")->"b.b.neurons[7].A_req.y"+ +~"b.b.neurons[7].pu_x.a"->"b.b.neurons[7].pu_x.y"+ += "b.b.neurons[7].pu_x.a" "b.b.neurons[7].nand_x.y" += "b.b.neurons[7]._reset_BX" "b.b.neurons[7].A_req.sr_B" += "b.b.neurons[7]._reset_BX" "b.b.neurons[7].A_req.pr_B" += "b.b.neurons[7]._reset_BX" "b.b.neurons[7].A_ack.sr_B" += "b.b.neurons[7]._reset_BX" "b.b.neurons[7].A_ack.pr_B" += "b.b.neurons[7]._reset_BX" "b.b.neurons[7].reset_buf.y" += "b.b.neurons[7].reset_B" "b.b.neurons[7].reset_buf.a" += "b.b.neurons[7].outy.d.d[0]" "b.b.neurons[7].outy.r" += "b.b.neurons[7].outy.a" "b.b.neurons[7].nand_x.c" += "b.b.neurons[7].outy.a" "b.b.neurons[7].inv_y.a" += "b.b.neurons[7].outy.d.d[0]" "b.b.neurons[7].pu_y.y" += "b.b.neurons[7].outy.d.d[0]" "b.b.neurons[7].outy.r" += "b.b.neurons[7].outx.d.d[0]" "b.b.neurons[7].outx.r" += "b.b.neurons[7].outx.a" "b.b.neurons[7].inv_x.a" += "b.b.neurons[7].outx.d.d[0]" "b.b.neurons[7].pu_x.y" += "b.b.neurons[7].outx.d.d[0]" "b.b.neurons[7].outx.r" +"b.b.neurons[7].nand_x.a"&"b.b.neurons[7].nand_x.b"&"b.b.neurons[7].nand_x.c"->"b.b.neurons[7].nand_x.y"- +~("b.b.neurons[7].nand_x.a"&"b.b.neurons[7].nand_x.b"&"b.b.neurons[7].nand_x.c")->"b.b.neurons[7].nand_x.y"+ += "b.b.neurons[7]._x_a_B" "b.b.neurons[7].nand_x.a" += "b.b.neurons[7]._x_a_B" "b.b.neurons[7].A_req.p1" += "b.b.neurons[7]._x_a_B" "b.b.neurons[7].inv_x.y" += "b.b.neurons[7]._y_a_B" "b.b.neurons[7].nand_y.a" += "b.b.neurons[7]._y_a_B" "b.b.neurons[7].A_req.c2" += "b.b.neurons[7]._y_a_B" "b.b.neurons[7].inv_y.y" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].pu_x.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].nand_x.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].pu_y.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].nand_y.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].A_req.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].inv_y.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].inv_x.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].A_en.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].A_ack.vdd" += "b.b.neurons[8].supply.vdd" "b.b.neurons[8].reset_buf.vdd" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].pu_x.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].nand_x.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].pu_y.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].nand_y.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].A_req.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].inv_y.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].inv_x.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].A_en.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].A_ack.vss" += "b.b.neurons[8].supply.vss" "b.b.neurons[8].reset_buf.vss" +~"b.b.neurons[8].pu_y.a"->"b.b.neurons[8].pu_y.y"+ += "b.b.neurons[8].pu_y.a" "b.b.neurons[8].nand_y.y" += "b.b.neurons[8]._en" "b.b.neurons[8].A_req.c1" += "b.b.neurons[8]._en" "b.b.neurons[8].A_en.y" += "b.b.neurons[8]._en" "b.b.neurons[8].A_ack.c1" +"b.b.neurons[8].inv_x.a"->"b.b.neurons[8].inv_x.y"- +~("b.b.neurons[8].inv_x.a")->"b.b.neurons[8].inv_x.y"+ +"b.b.neurons[8].inv_y.a"->"b.b.neurons[8].inv_y.y"- +~("b.b.neurons[8].inv_y.a")->"b.b.neurons[8].inv_y.y"+ +"b.b.neurons[8].nand_y.a"&"b.b.neurons[8].nand_y.b"->"b.b.neurons[8].nand_y.y"- +~("b.b.neurons[8].nand_y.a"&"b.b.neurons[8].nand_y.b")->"b.b.neurons[8].nand_y.y"+ += "b.b.neurons[8].in.d.d[0]" "b.b.neurons[8].in.r" += "b.b.neurons[8].in.a" "b.b.neurons[8].A_en.c1" += "b.b.neurons[8].in.a" "b.b.neurons[8].A_ack.y" += "b.b.neurons[8].in.d.d[0]" "b.b.neurons[8].A_req.n1" += "b.b.neurons[8].in.d.d[0]" "b.b.neurons[8].A_ack.c2" += "b.b.neurons[8].in.d.d[0]" "b.b.neurons[8].in.r" +~"b.b.neurons[8].A_ack.c1"&~"b.b.neurons[8].A_ack.c2"|~"b.b.neurons[8].A_ack.pr_B"->"b.b.neurons[8].A_ack._y"+ +"b.b.neurons[8].A_ack.c1"&"b.b.neurons[8].A_ack.c2"&"b.b.neurons[8].A_ack.n1"&"b.b.neurons[8].A_ack.sr_B"->"b.b.neurons[8].A_ack._y"- +"b.b.neurons[8].A_ack._y"->"b.b.neurons[8].A_ack.y"- +~("b.b.neurons[8].A_ack._y")->"b.b.neurons[8].A_ack.y"+ += "b.b.neurons[8]._req" "b.b.neurons[8].nand_x.b" += "b.b.neurons[8]._req" "b.b.neurons[8].nand_y.b" += "b.b.neurons[8]._req" "b.b.neurons[8].A_req.y" += "b.b.neurons[8]._req" "b.b.neurons[8].A_en.p1" += "b.b.neurons[8]._req" "b.b.neurons[8].A_ack.n1" +"b.b.neurons[8].reset_buf.a"->"b.b.neurons[8].reset_buf._y"- +~("b.b.neurons[8].reset_buf.a")->"b.b.neurons[8].reset_buf._y"+ +"b.b.neurons[8].reset_buf._y"->"b.b.neurons[8].reset_buf.y"- +~("b.b.neurons[8].reset_buf._y")->"b.b.neurons[8].reset_buf.y"+ +~"b.b.neurons[8].A_en.p1"&~"b.b.neurons[8].A_en.c1"->"b.b.neurons[8].A_en.y"+ +"b.b.neurons[8].A_en.c1"->"b.b.neurons[8].A_en.y"- +~"b.b.neurons[8].A_req.p1"&~"b.b.neurons[8].A_req.c1"&~"b.b.neurons[8].A_req.c2"|~"b.b.neurons[8].A_req.pr_B"->"b.b.neurons[8].A_req._y"+ +"b.b.neurons[8].A_req.c1"&"b.b.neurons[8].A_req.c2"&"b.b.neurons[8].A_req.n1"&"b.b.neurons[8].A_req.sr_B"->"b.b.neurons[8].A_req._y"- +"b.b.neurons[8].A_req._y"->"b.b.neurons[8].A_req.y"- +~("b.b.neurons[8].A_req._y")->"b.b.neurons[8].A_req.y"+ +~"b.b.neurons[8].pu_x.a"->"b.b.neurons[8].pu_x.y"+ += "b.b.neurons[8].pu_x.a" "b.b.neurons[8].nand_x.y" += "b.b.neurons[8]._reset_BX" "b.b.neurons[8].A_req.sr_B" += "b.b.neurons[8]._reset_BX" "b.b.neurons[8].A_req.pr_B" += "b.b.neurons[8]._reset_BX" "b.b.neurons[8].A_ack.sr_B" += "b.b.neurons[8]._reset_BX" "b.b.neurons[8].A_ack.pr_B" += "b.b.neurons[8]._reset_BX" "b.b.neurons[8].reset_buf.y" += "b.b.neurons[8].reset_B" "b.b.neurons[8].reset_buf.a" += "b.b.neurons[8].outy.d.d[0]" "b.b.neurons[8].outy.r" += "b.b.neurons[8].outy.a" "b.b.neurons[8].nand_x.c" += "b.b.neurons[8].outy.a" "b.b.neurons[8].inv_y.a" += "b.b.neurons[8].outy.d.d[0]" "b.b.neurons[8].pu_y.y" += "b.b.neurons[8].outy.d.d[0]" "b.b.neurons[8].outy.r" += "b.b.neurons[8].outx.d.d[0]" "b.b.neurons[8].outx.r" += "b.b.neurons[8].outx.a" "b.b.neurons[8].inv_x.a" += "b.b.neurons[8].outx.d.d[0]" "b.b.neurons[8].pu_x.y" += "b.b.neurons[8].outx.d.d[0]" "b.b.neurons[8].outx.r" +"b.b.neurons[8].nand_x.a"&"b.b.neurons[8].nand_x.b"&"b.b.neurons[8].nand_x.c"->"b.b.neurons[8].nand_x.y"- +~("b.b.neurons[8].nand_x.a"&"b.b.neurons[8].nand_x.b"&"b.b.neurons[8].nand_x.c")->"b.b.neurons[8].nand_x.y"+ += "b.b.neurons[8]._x_a_B" "b.b.neurons[8].nand_x.a" += "b.b.neurons[8]._x_a_B" "b.b.neurons[8].A_req.p1" += "b.b.neurons[8]._x_a_B" "b.b.neurons[8].inv_x.y" += "b.b.neurons[8]._y_a_B" "b.b.neurons[8].nand_y.a" += "b.b.neurons[8]._y_a_B" "b.b.neurons[8].A_req.c2" += "b.b.neurons[8]._y_a_B" "b.b.neurons[8].inv_y.y" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].pu_x.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].nand_x.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].pu_y.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].nand_y.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].A_req.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].inv_y.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].inv_x.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].A_en.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].A_ack.vdd" += "b.b.neurons[9].supply.vdd" "b.b.neurons[9].reset_buf.vdd" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].pu_x.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].nand_x.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].pu_y.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].nand_y.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].A_req.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].inv_y.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].inv_x.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].A_en.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].A_ack.vss" += "b.b.neurons[9].supply.vss" "b.b.neurons[9].reset_buf.vss" +~"b.b.neurons[9].pu_y.a"->"b.b.neurons[9].pu_y.y"+ += "b.b.neurons[9].pu_y.a" "b.b.neurons[9].nand_y.y" += "b.b.neurons[9]._en" "b.b.neurons[9].A_req.c1" += "b.b.neurons[9]._en" "b.b.neurons[9].A_en.y" += "b.b.neurons[9]._en" "b.b.neurons[9].A_ack.c1" +"b.b.neurons[9].inv_x.a"->"b.b.neurons[9].inv_x.y"- +~("b.b.neurons[9].inv_x.a")->"b.b.neurons[9].inv_x.y"+ +"b.b.neurons[9].inv_y.a"->"b.b.neurons[9].inv_y.y"- +~("b.b.neurons[9].inv_y.a")->"b.b.neurons[9].inv_y.y"+ +"b.b.neurons[9].nand_y.a"&"b.b.neurons[9].nand_y.b"->"b.b.neurons[9].nand_y.y"- +~("b.b.neurons[9].nand_y.a"&"b.b.neurons[9].nand_y.b")->"b.b.neurons[9].nand_y.y"+ += "b.b.neurons[9].in.d.d[0]" "b.b.neurons[9].in.r" += "b.b.neurons[9].in.a" "b.b.neurons[9].A_en.c1" += "b.b.neurons[9].in.a" "b.b.neurons[9].A_ack.y" += "b.b.neurons[9].in.d.d[0]" "b.b.neurons[9].A_req.n1" += "b.b.neurons[9].in.d.d[0]" "b.b.neurons[9].A_ack.c2" += "b.b.neurons[9].in.d.d[0]" "b.b.neurons[9].in.r" +~"b.b.neurons[9].A_ack.c1"&~"b.b.neurons[9].A_ack.c2"|~"b.b.neurons[9].A_ack.pr_B"->"b.b.neurons[9].A_ack._y"+ +"b.b.neurons[9].A_ack.c1"&"b.b.neurons[9].A_ack.c2"&"b.b.neurons[9].A_ack.n1"&"b.b.neurons[9].A_ack.sr_B"->"b.b.neurons[9].A_ack._y"- +"b.b.neurons[9].A_ack._y"->"b.b.neurons[9].A_ack.y"- +~("b.b.neurons[9].A_ack._y")->"b.b.neurons[9].A_ack.y"+ += "b.b.neurons[9]._req" "b.b.neurons[9].nand_x.b" += "b.b.neurons[9]._req" "b.b.neurons[9].nand_y.b" += "b.b.neurons[9]._req" "b.b.neurons[9].A_req.y" += "b.b.neurons[9]._req" "b.b.neurons[9].A_en.p1" += "b.b.neurons[9]._req" "b.b.neurons[9].A_ack.n1" +"b.b.neurons[9].reset_buf.a"->"b.b.neurons[9].reset_buf._y"- +~("b.b.neurons[9].reset_buf.a")->"b.b.neurons[9].reset_buf._y"+ +"b.b.neurons[9].reset_buf._y"->"b.b.neurons[9].reset_buf.y"- +~("b.b.neurons[9].reset_buf._y")->"b.b.neurons[9].reset_buf.y"+ +~"b.b.neurons[9].A_en.p1"&~"b.b.neurons[9].A_en.c1"->"b.b.neurons[9].A_en.y"+ +"b.b.neurons[9].A_en.c1"->"b.b.neurons[9].A_en.y"- +~"b.b.neurons[9].A_req.p1"&~"b.b.neurons[9].A_req.c1"&~"b.b.neurons[9].A_req.c2"|~"b.b.neurons[9].A_req.pr_B"->"b.b.neurons[9].A_req._y"+ +"b.b.neurons[9].A_req.c1"&"b.b.neurons[9].A_req.c2"&"b.b.neurons[9].A_req.n1"&"b.b.neurons[9].A_req.sr_B"->"b.b.neurons[9].A_req._y"- +"b.b.neurons[9].A_req._y"->"b.b.neurons[9].A_req.y"- +~("b.b.neurons[9].A_req._y")->"b.b.neurons[9].A_req.y"+ +~"b.b.neurons[9].pu_x.a"->"b.b.neurons[9].pu_x.y"+ += "b.b.neurons[9].pu_x.a" "b.b.neurons[9].nand_x.y" += "b.b.neurons[9]._reset_BX" "b.b.neurons[9].A_req.sr_B" += "b.b.neurons[9]._reset_BX" "b.b.neurons[9].A_req.pr_B" += "b.b.neurons[9]._reset_BX" "b.b.neurons[9].A_ack.sr_B" += "b.b.neurons[9]._reset_BX" "b.b.neurons[9].A_ack.pr_B" += "b.b.neurons[9]._reset_BX" "b.b.neurons[9].reset_buf.y" += "b.b.neurons[9].reset_B" "b.b.neurons[9].reset_buf.a" += "b.b.neurons[9].outy.d.d[0]" "b.b.neurons[9].outy.r" += "b.b.neurons[9].outy.a" "b.b.neurons[9].nand_x.c" += "b.b.neurons[9].outy.a" "b.b.neurons[9].inv_y.a" += "b.b.neurons[9].outy.d.d[0]" "b.b.neurons[9].pu_y.y" += "b.b.neurons[9].outy.d.d[0]" "b.b.neurons[9].outy.r" += "b.b.neurons[9].outx.d.d[0]" "b.b.neurons[9].outx.r" += "b.b.neurons[9].outx.a" "b.b.neurons[9].inv_x.a" += "b.b.neurons[9].outx.d.d[0]" "b.b.neurons[9].pu_x.y" += "b.b.neurons[9].outx.d.d[0]" "b.b.neurons[9].outx.r" +"b.b.neurons[9].nand_x.a"&"b.b.neurons[9].nand_x.b"&"b.b.neurons[9].nand_x.c"->"b.b.neurons[9].nand_x.y"- +~("b.b.neurons[9].nand_x.a"&"b.b.neurons[9].nand_x.b"&"b.b.neurons[9].nand_x.c")->"b.b.neurons[9].nand_x.y"+ += "b.b.neurons[9]._x_a_B" "b.b.neurons[9].nand_x.a" += "b.b.neurons[9]._x_a_B" "b.b.neurons[9].A_req.p1" += "b.b.neurons[9]._x_a_B" "b.b.neurons[9].inv_x.y" += "b.b.neurons[9]._y_a_B" "b.b.neurons[9].nand_y.a" += "b.b.neurons[9]._y_a_B" "b.b.neurons[9].A_req.c2" += "b.b.neurons[9]._y_a_B" "b.b.neurons[9].inv_y.y" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].pu_x.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].nand_x.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].pu_y.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].nand_y.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].A_req.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].inv_y.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].inv_x.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].A_en.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].A_ack.vdd" += "b.b.neurons[10].supply.vdd" "b.b.neurons[10].reset_buf.vdd" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].pu_x.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].nand_x.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].pu_y.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].nand_y.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].A_req.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].inv_y.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].inv_x.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].A_en.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].A_ack.vss" += "b.b.neurons[10].supply.vss" "b.b.neurons[10].reset_buf.vss" +~"b.b.neurons[10].pu_y.a"->"b.b.neurons[10].pu_y.y"+ += "b.b.neurons[10].pu_y.a" "b.b.neurons[10].nand_y.y" += "b.b.neurons[10]._en" "b.b.neurons[10].A_req.c1" += "b.b.neurons[10]._en" "b.b.neurons[10].A_en.y" += "b.b.neurons[10]._en" "b.b.neurons[10].A_ack.c1" +"b.b.neurons[10].inv_x.a"->"b.b.neurons[10].inv_x.y"- +~("b.b.neurons[10].inv_x.a")->"b.b.neurons[10].inv_x.y"+ +"b.b.neurons[10].inv_y.a"->"b.b.neurons[10].inv_y.y"- +~("b.b.neurons[10].inv_y.a")->"b.b.neurons[10].inv_y.y"+ +"b.b.neurons[10].nand_y.a"&"b.b.neurons[10].nand_y.b"->"b.b.neurons[10].nand_y.y"- +~("b.b.neurons[10].nand_y.a"&"b.b.neurons[10].nand_y.b")->"b.b.neurons[10].nand_y.y"+ += "b.b.neurons[10].in.d.d[0]" "b.b.neurons[10].in.r" += "b.b.neurons[10].in.a" "b.b.neurons[10].A_en.c1" += "b.b.neurons[10].in.a" "b.b.neurons[10].A_ack.y" += "b.b.neurons[10].in.d.d[0]" "b.b.neurons[10].A_req.n1" += "b.b.neurons[10].in.d.d[0]" "b.b.neurons[10].A_ack.c2" += "b.b.neurons[10].in.d.d[0]" "b.b.neurons[10].in.r" +~"b.b.neurons[10].A_ack.c1"&~"b.b.neurons[10].A_ack.c2"|~"b.b.neurons[10].A_ack.pr_B"->"b.b.neurons[10].A_ack._y"+ +"b.b.neurons[10].A_ack.c1"&"b.b.neurons[10].A_ack.c2"&"b.b.neurons[10].A_ack.n1"&"b.b.neurons[10].A_ack.sr_B"->"b.b.neurons[10].A_ack._y"- +"b.b.neurons[10].A_ack._y"->"b.b.neurons[10].A_ack.y"- +~("b.b.neurons[10].A_ack._y")->"b.b.neurons[10].A_ack.y"+ += "b.b.neurons[10]._req" "b.b.neurons[10].nand_x.b" += "b.b.neurons[10]._req" "b.b.neurons[10].nand_y.b" += "b.b.neurons[10]._req" "b.b.neurons[10].A_req.y" += "b.b.neurons[10]._req" "b.b.neurons[10].A_en.p1" += "b.b.neurons[10]._req" "b.b.neurons[10].A_ack.n1" +"b.b.neurons[10].reset_buf.a"->"b.b.neurons[10].reset_buf._y"- +~("b.b.neurons[10].reset_buf.a")->"b.b.neurons[10].reset_buf._y"+ +"b.b.neurons[10].reset_buf._y"->"b.b.neurons[10].reset_buf.y"- +~("b.b.neurons[10].reset_buf._y")->"b.b.neurons[10].reset_buf.y"+ +~"b.b.neurons[10].A_en.p1"&~"b.b.neurons[10].A_en.c1"->"b.b.neurons[10].A_en.y"+ +"b.b.neurons[10].A_en.c1"->"b.b.neurons[10].A_en.y"- +~"b.b.neurons[10].A_req.p1"&~"b.b.neurons[10].A_req.c1"&~"b.b.neurons[10].A_req.c2"|~"b.b.neurons[10].A_req.pr_B"->"b.b.neurons[10].A_req._y"+ +"b.b.neurons[10].A_req.c1"&"b.b.neurons[10].A_req.c2"&"b.b.neurons[10].A_req.n1"&"b.b.neurons[10].A_req.sr_B"->"b.b.neurons[10].A_req._y"- +"b.b.neurons[10].A_req._y"->"b.b.neurons[10].A_req.y"- +~("b.b.neurons[10].A_req._y")->"b.b.neurons[10].A_req.y"+ +~"b.b.neurons[10].pu_x.a"->"b.b.neurons[10].pu_x.y"+ += "b.b.neurons[10].pu_x.a" "b.b.neurons[10].nand_x.y" += "b.b.neurons[10]._reset_BX" "b.b.neurons[10].A_req.sr_B" += "b.b.neurons[10]._reset_BX" "b.b.neurons[10].A_req.pr_B" += "b.b.neurons[10]._reset_BX" "b.b.neurons[10].A_ack.sr_B" += "b.b.neurons[10]._reset_BX" "b.b.neurons[10].A_ack.pr_B" += "b.b.neurons[10]._reset_BX" "b.b.neurons[10].reset_buf.y" += "b.b.neurons[10].reset_B" "b.b.neurons[10].reset_buf.a" += "b.b.neurons[10].outy.d.d[0]" "b.b.neurons[10].outy.r" += "b.b.neurons[10].outy.a" "b.b.neurons[10].nand_x.c" += "b.b.neurons[10].outy.a" "b.b.neurons[10].inv_y.a" += "b.b.neurons[10].outy.d.d[0]" "b.b.neurons[10].pu_y.y" += "b.b.neurons[10].outy.d.d[0]" "b.b.neurons[10].outy.r" += "b.b.neurons[10].outx.d.d[0]" "b.b.neurons[10].outx.r" += "b.b.neurons[10].outx.a" "b.b.neurons[10].inv_x.a" += "b.b.neurons[10].outx.d.d[0]" "b.b.neurons[10].pu_x.y" += "b.b.neurons[10].outx.d.d[0]" "b.b.neurons[10].outx.r" +"b.b.neurons[10].nand_x.a"&"b.b.neurons[10].nand_x.b"&"b.b.neurons[10].nand_x.c"->"b.b.neurons[10].nand_x.y"- +~("b.b.neurons[10].nand_x.a"&"b.b.neurons[10].nand_x.b"&"b.b.neurons[10].nand_x.c")->"b.b.neurons[10].nand_x.y"+ += "b.b.neurons[10]._x_a_B" "b.b.neurons[10].nand_x.a" += "b.b.neurons[10]._x_a_B" "b.b.neurons[10].A_req.p1" += "b.b.neurons[10]._x_a_B" "b.b.neurons[10].inv_x.y" += "b.b.neurons[10]._y_a_B" "b.b.neurons[10].nand_y.a" += "b.b.neurons[10]._y_a_B" "b.b.neurons[10].A_req.c2" += "b.b.neurons[10]._y_a_B" "b.b.neurons[10].inv_y.y" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].pu_x.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].nand_x.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].pu_y.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].nand_y.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].A_req.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].inv_y.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].inv_x.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].A_en.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].A_ack.vdd" += "b.b.neurons[11].supply.vdd" "b.b.neurons[11].reset_buf.vdd" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].pu_x.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].nand_x.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].pu_y.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].nand_y.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].A_req.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].inv_y.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].inv_x.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].A_en.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].A_ack.vss" += "b.b.neurons[11].supply.vss" "b.b.neurons[11].reset_buf.vss" +~"b.b.neurons[11].pu_y.a"->"b.b.neurons[11].pu_y.y"+ += "b.b.neurons[11].pu_y.a" "b.b.neurons[11].nand_y.y" += "b.b.neurons[11]._en" "b.b.neurons[11].A_req.c1" += "b.b.neurons[11]._en" "b.b.neurons[11].A_en.y" += "b.b.neurons[11]._en" "b.b.neurons[11].A_ack.c1" +"b.b.neurons[11].inv_x.a"->"b.b.neurons[11].inv_x.y"- +~("b.b.neurons[11].inv_x.a")->"b.b.neurons[11].inv_x.y"+ +"b.b.neurons[11].inv_y.a"->"b.b.neurons[11].inv_y.y"- +~("b.b.neurons[11].inv_y.a")->"b.b.neurons[11].inv_y.y"+ +"b.b.neurons[11].nand_y.a"&"b.b.neurons[11].nand_y.b"->"b.b.neurons[11].nand_y.y"- +~("b.b.neurons[11].nand_y.a"&"b.b.neurons[11].nand_y.b")->"b.b.neurons[11].nand_y.y"+ += "b.b.neurons[11].in.d.d[0]" "b.b.neurons[11].in.r" += "b.b.neurons[11].in.a" "b.b.neurons[11].A_en.c1" += "b.b.neurons[11].in.a" "b.b.neurons[11].A_ack.y" += "b.b.neurons[11].in.d.d[0]" "b.b.neurons[11].A_req.n1" += "b.b.neurons[11].in.d.d[0]" "b.b.neurons[11].A_ack.c2" += "b.b.neurons[11].in.d.d[0]" "b.b.neurons[11].in.r" +~"b.b.neurons[11].A_ack.c1"&~"b.b.neurons[11].A_ack.c2"|~"b.b.neurons[11].A_ack.pr_B"->"b.b.neurons[11].A_ack._y"+ +"b.b.neurons[11].A_ack.c1"&"b.b.neurons[11].A_ack.c2"&"b.b.neurons[11].A_ack.n1"&"b.b.neurons[11].A_ack.sr_B"->"b.b.neurons[11].A_ack._y"- +"b.b.neurons[11].A_ack._y"->"b.b.neurons[11].A_ack.y"- +~("b.b.neurons[11].A_ack._y")->"b.b.neurons[11].A_ack.y"+ += "b.b.neurons[11]._req" "b.b.neurons[11].nand_x.b" += "b.b.neurons[11]._req" "b.b.neurons[11].nand_y.b" += "b.b.neurons[11]._req" "b.b.neurons[11].A_req.y" += "b.b.neurons[11]._req" "b.b.neurons[11].A_en.p1" += "b.b.neurons[11]._req" "b.b.neurons[11].A_ack.n1" +"b.b.neurons[11].reset_buf.a"->"b.b.neurons[11].reset_buf._y"- +~("b.b.neurons[11].reset_buf.a")->"b.b.neurons[11].reset_buf._y"+ +"b.b.neurons[11].reset_buf._y"->"b.b.neurons[11].reset_buf.y"- +~("b.b.neurons[11].reset_buf._y")->"b.b.neurons[11].reset_buf.y"+ +~"b.b.neurons[11].A_en.p1"&~"b.b.neurons[11].A_en.c1"->"b.b.neurons[11].A_en.y"+ +"b.b.neurons[11].A_en.c1"->"b.b.neurons[11].A_en.y"- +~"b.b.neurons[11].A_req.p1"&~"b.b.neurons[11].A_req.c1"&~"b.b.neurons[11].A_req.c2"|~"b.b.neurons[11].A_req.pr_B"->"b.b.neurons[11].A_req._y"+ +"b.b.neurons[11].A_req.c1"&"b.b.neurons[11].A_req.c2"&"b.b.neurons[11].A_req.n1"&"b.b.neurons[11].A_req.sr_B"->"b.b.neurons[11].A_req._y"- +"b.b.neurons[11].A_req._y"->"b.b.neurons[11].A_req.y"- +~("b.b.neurons[11].A_req._y")->"b.b.neurons[11].A_req.y"+ +~"b.b.neurons[11].pu_x.a"->"b.b.neurons[11].pu_x.y"+ += "b.b.neurons[11].pu_x.a" "b.b.neurons[11].nand_x.y" += "b.b.neurons[11]._reset_BX" "b.b.neurons[11].A_req.sr_B" += "b.b.neurons[11]._reset_BX" "b.b.neurons[11].A_req.pr_B" += "b.b.neurons[11]._reset_BX" "b.b.neurons[11].A_ack.sr_B" += "b.b.neurons[11]._reset_BX" "b.b.neurons[11].A_ack.pr_B" += "b.b.neurons[11]._reset_BX" "b.b.neurons[11].reset_buf.y" += "b.b.neurons[11].reset_B" "b.b.neurons[11].reset_buf.a" += "b.b.neurons[11].outy.d.d[0]" "b.b.neurons[11].outy.r" += "b.b.neurons[11].outy.a" "b.b.neurons[11].nand_x.c" += "b.b.neurons[11].outy.a" "b.b.neurons[11].inv_y.a" += "b.b.neurons[11].outy.d.d[0]" "b.b.neurons[11].pu_y.y" += "b.b.neurons[11].outy.d.d[0]" "b.b.neurons[11].outy.r" += "b.b.neurons[11].outx.d.d[0]" "b.b.neurons[11].outx.r" += "b.b.neurons[11].outx.a" "b.b.neurons[11].inv_x.a" += "b.b.neurons[11].outx.d.d[0]" "b.b.neurons[11].pu_x.y" += "b.b.neurons[11].outx.d.d[0]" "b.b.neurons[11].outx.r" +"b.b.neurons[11].nand_x.a"&"b.b.neurons[11].nand_x.b"&"b.b.neurons[11].nand_x.c"->"b.b.neurons[11].nand_x.y"- +~("b.b.neurons[11].nand_x.a"&"b.b.neurons[11].nand_x.b"&"b.b.neurons[11].nand_x.c")->"b.b.neurons[11].nand_x.y"+ += "b.b.neurons[11]._x_a_B" "b.b.neurons[11].nand_x.a" += "b.b.neurons[11]._x_a_B" "b.b.neurons[11].A_req.p1" += "b.b.neurons[11]._x_a_B" "b.b.neurons[11].inv_x.y" += "b.b.neurons[11]._y_a_B" "b.b.neurons[11].nand_y.a" += "b.b.neurons[11]._y_a_B" "b.b.neurons[11].A_req.c2" += "b.b.neurons[11]._y_a_B" "b.b.neurons[11].inv_y.y" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].pu_x.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].nand_x.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].pu_y.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].nand_y.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].A_req.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].inv_y.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].inv_x.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].A_en.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].A_ack.vdd" += "b.b.neurons[12].supply.vdd" "b.b.neurons[12].reset_buf.vdd" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].pu_x.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].nand_x.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].pu_y.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].nand_y.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].A_req.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].inv_y.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].inv_x.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].A_en.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].A_ack.vss" += "b.b.neurons[12].supply.vss" "b.b.neurons[12].reset_buf.vss" +~"b.b.neurons[12].pu_y.a"->"b.b.neurons[12].pu_y.y"+ += "b.b.neurons[12].pu_y.a" "b.b.neurons[12].nand_y.y" += "b.b.neurons[12]._en" "b.b.neurons[12].A_req.c1" += "b.b.neurons[12]._en" "b.b.neurons[12].A_en.y" += "b.b.neurons[12]._en" "b.b.neurons[12].A_ack.c1" +"b.b.neurons[12].inv_x.a"->"b.b.neurons[12].inv_x.y"- +~("b.b.neurons[12].inv_x.a")->"b.b.neurons[12].inv_x.y"+ +"b.b.neurons[12].inv_y.a"->"b.b.neurons[12].inv_y.y"- +~("b.b.neurons[12].inv_y.a")->"b.b.neurons[12].inv_y.y"+ +"b.b.neurons[12].nand_y.a"&"b.b.neurons[12].nand_y.b"->"b.b.neurons[12].nand_y.y"- +~("b.b.neurons[12].nand_y.a"&"b.b.neurons[12].nand_y.b")->"b.b.neurons[12].nand_y.y"+ += "b.b.neurons[12].in.d.d[0]" "b.b.neurons[12].in.r" += "b.b.neurons[12].in.a" "b.b.neurons[12].A_en.c1" += "b.b.neurons[12].in.a" "b.b.neurons[12].A_ack.y" += "b.b.neurons[12].in.d.d[0]" "b.b.neurons[12].A_req.n1" += "b.b.neurons[12].in.d.d[0]" "b.b.neurons[12].A_ack.c2" += "b.b.neurons[12].in.d.d[0]" "b.b.neurons[12].in.r" +~"b.b.neurons[12].A_ack.c1"&~"b.b.neurons[12].A_ack.c2"|~"b.b.neurons[12].A_ack.pr_B"->"b.b.neurons[12].A_ack._y"+ +"b.b.neurons[12].A_ack.c1"&"b.b.neurons[12].A_ack.c2"&"b.b.neurons[12].A_ack.n1"&"b.b.neurons[12].A_ack.sr_B"->"b.b.neurons[12].A_ack._y"- +"b.b.neurons[12].A_ack._y"->"b.b.neurons[12].A_ack.y"- +~("b.b.neurons[12].A_ack._y")->"b.b.neurons[12].A_ack.y"+ += "b.b.neurons[12]._req" "b.b.neurons[12].nand_x.b" += "b.b.neurons[12]._req" "b.b.neurons[12].nand_y.b" += "b.b.neurons[12]._req" "b.b.neurons[12].A_req.y" += "b.b.neurons[12]._req" "b.b.neurons[12].A_en.p1" += "b.b.neurons[12]._req" "b.b.neurons[12].A_ack.n1" +"b.b.neurons[12].reset_buf.a"->"b.b.neurons[12].reset_buf._y"- +~("b.b.neurons[12].reset_buf.a")->"b.b.neurons[12].reset_buf._y"+ +"b.b.neurons[12].reset_buf._y"->"b.b.neurons[12].reset_buf.y"- +~("b.b.neurons[12].reset_buf._y")->"b.b.neurons[12].reset_buf.y"+ +~"b.b.neurons[12].A_en.p1"&~"b.b.neurons[12].A_en.c1"->"b.b.neurons[12].A_en.y"+ +"b.b.neurons[12].A_en.c1"->"b.b.neurons[12].A_en.y"- +~"b.b.neurons[12].A_req.p1"&~"b.b.neurons[12].A_req.c1"&~"b.b.neurons[12].A_req.c2"|~"b.b.neurons[12].A_req.pr_B"->"b.b.neurons[12].A_req._y"+ +"b.b.neurons[12].A_req.c1"&"b.b.neurons[12].A_req.c2"&"b.b.neurons[12].A_req.n1"&"b.b.neurons[12].A_req.sr_B"->"b.b.neurons[12].A_req._y"- +"b.b.neurons[12].A_req._y"->"b.b.neurons[12].A_req.y"- +~("b.b.neurons[12].A_req._y")->"b.b.neurons[12].A_req.y"+ +~"b.b.neurons[12].pu_x.a"->"b.b.neurons[12].pu_x.y"+ += "b.b.neurons[12].pu_x.a" "b.b.neurons[12].nand_x.y" += "b.b.neurons[12]._reset_BX" "b.b.neurons[12].A_req.sr_B" += "b.b.neurons[12]._reset_BX" "b.b.neurons[12].A_req.pr_B" += "b.b.neurons[12]._reset_BX" "b.b.neurons[12].A_ack.sr_B" += "b.b.neurons[12]._reset_BX" "b.b.neurons[12].A_ack.pr_B" += "b.b.neurons[12]._reset_BX" "b.b.neurons[12].reset_buf.y" += "b.b.neurons[12].reset_B" "b.b.neurons[12].reset_buf.a" += "b.b.neurons[12].outy.d.d[0]" "b.b.neurons[12].outy.r" += "b.b.neurons[12].outy.a" "b.b.neurons[12].nand_x.c" += "b.b.neurons[12].outy.a" "b.b.neurons[12].inv_y.a" += "b.b.neurons[12].outy.d.d[0]" "b.b.neurons[12].pu_y.y" += "b.b.neurons[12].outy.d.d[0]" "b.b.neurons[12].outy.r" += "b.b.neurons[12].outx.d.d[0]" "b.b.neurons[12].outx.r" += "b.b.neurons[12].outx.a" "b.b.neurons[12].inv_x.a" += "b.b.neurons[12].outx.d.d[0]" "b.b.neurons[12].pu_x.y" += "b.b.neurons[12].outx.d.d[0]" "b.b.neurons[12].outx.r" +"b.b.neurons[12].nand_x.a"&"b.b.neurons[12].nand_x.b"&"b.b.neurons[12].nand_x.c"->"b.b.neurons[12].nand_x.y"- +~("b.b.neurons[12].nand_x.a"&"b.b.neurons[12].nand_x.b"&"b.b.neurons[12].nand_x.c")->"b.b.neurons[12].nand_x.y"+ += "b.b.neurons[12]._x_a_B" "b.b.neurons[12].nand_x.a" += "b.b.neurons[12]._x_a_B" "b.b.neurons[12].A_req.p1" += "b.b.neurons[12]._x_a_B" "b.b.neurons[12].inv_x.y" += "b.b.neurons[12]._y_a_B" "b.b.neurons[12].nand_y.a" += "b.b.neurons[12]._y_a_B" "b.b.neurons[12].A_req.c2" += "b.b.neurons[12]._y_a_B" "b.b.neurons[12].inv_y.y" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].pu_x.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].nand_x.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].pu_y.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].nand_y.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].A_req.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].inv_y.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].inv_x.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].A_en.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].A_ack.vdd" += "b.b.neurons[13].supply.vdd" "b.b.neurons[13].reset_buf.vdd" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].pu_x.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].nand_x.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].pu_y.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].nand_y.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].A_req.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].inv_y.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].inv_x.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].A_en.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].A_ack.vss" += "b.b.neurons[13].supply.vss" "b.b.neurons[13].reset_buf.vss" +~"b.b.neurons[13].pu_y.a"->"b.b.neurons[13].pu_y.y"+ += "b.b.neurons[13].pu_y.a" "b.b.neurons[13].nand_y.y" += "b.b.neurons[13]._en" "b.b.neurons[13].A_req.c1" += "b.b.neurons[13]._en" "b.b.neurons[13].A_en.y" += "b.b.neurons[13]._en" "b.b.neurons[13].A_ack.c1" +"b.b.neurons[13].inv_x.a"->"b.b.neurons[13].inv_x.y"- +~("b.b.neurons[13].inv_x.a")->"b.b.neurons[13].inv_x.y"+ +"b.b.neurons[13].inv_y.a"->"b.b.neurons[13].inv_y.y"- +~("b.b.neurons[13].inv_y.a")->"b.b.neurons[13].inv_y.y"+ +"b.b.neurons[13].nand_y.a"&"b.b.neurons[13].nand_y.b"->"b.b.neurons[13].nand_y.y"- +~("b.b.neurons[13].nand_y.a"&"b.b.neurons[13].nand_y.b")->"b.b.neurons[13].nand_y.y"+ += "b.b.neurons[13].in.d.d[0]" "b.b.neurons[13].in.r" += "b.b.neurons[13].in.a" "b.b.neurons[13].A_en.c1" += "b.b.neurons[13].in.a" "b.b.neurons[13].A_ack.y" += "b.b.neurons[13].in.d.d[0]" "b.b.neurons[13].A_req.n1" += "b.b.neurons[13].in.d.d[0]" "b.b.neurons[13].A_ack.c2" += "b.b.neurons[13].in.d.d[0]" "b.b.neurons[13].in.r" +~"b.b.neurons[13].A_ack.c1"&~"b.b.neurons[13].A_ack.c2"|~"b.b.neurons[13].A_ack.pr_B"->"b.b.neurons[13].A_ack._y"+ +"b.b.neurons[13].A_ack.c1"&"b.b.neurons[13].A_ack.c2"&"b.b.neurons[13].A_ack.n1"&"b.b.neurons[13].A_ack.sr_B"->"b.b.neurons[13].A_ack._y"- +"b.b.neurons[13].A_ack._y"->"b.b.neurons[13].A_ack.y"- +~("b.b.neurons[13].A_ack._y")->"b.b.neurons[13].A_ack.y"+ += "b.b.neurons[13]._req" "b.b.neurons[13].nand_x.b" += "b.b.neurons[13]._req" "b.b.neurons[13].nand_y.b" += "b.b.neurons[13]._req" "b.b.neurons[13].A_req.y" += "b.b.neurons[13]._req" "b.b.neurons[13].A_en.p1" += "b.b.neurons[13]._req" "b.b.neurons[13].A_ack.n1" +"b.b.neurons[13].reset_buf.a"->"b.b.neurons[13].reset_buf._y"- +~("b.b.neurons[13].reset_buf.a")->"b.b.neurons[13].reset_buf._y"+ +"b.b.neurons[13].reset_buf._y"->"b.b.neurons[13].reset_buf.y"- +~("b.b.neurons[13].reset_buf._y")->"b.b.neurons[13].reset_buf.y"+ +~"b.b.neurons[13].A_en.p1"&~"b.b.neurons[13].A_en.c1"->"b.b.neurons[13].A_en.y"+ +"b.b.neurons[13].A_en.c1"->"b.b.neurons[13].A_en.y"- +~"b.b.neurons[13].A_req.p1"&~"b.b.neurons[13].A_req.c1"&~"b.b.neurons[13].A_req.c2"|~"b.b.neurons[13].A_req.pr_B"->"b.b.neurons[13].A_req._y"+ +"b.b.neurons[13].A_req.c1"&"b.b.neurons[13].A_req.c2"&"b.b.neurons[13].A_req.n1"&"b.b.neurons[13].A_req.sr_B"->"b.b.neurons[13].A_req._y"- +"b.b.neurons[13].A_req._y"->"b.b.neurons[13].A_req.y"- +~("b.b.neurons[13].A_req._y")->"b.b.neurons[13].A_req.y"+ +~"b.b.neurons[13].pu_x.a"->"b.b.neurons[13].pu_x.y"+ += "b.b.neurons[13].pu_x.a" "b.b.neurons[13].nand_x.y" += "b.b.neurons[13]._reset_BX" "b.b.neurons[13].A_req.sr_B" += "b.b.neurons[13]._reset_BX" "b.b.neurons[13].A_req.pr_B" += "b.b.neurons[13]._reset_BX" "b.b.neurons[13].A_ack.sr_B" += "b.b.neurons[13]._reset_BX" "b.b.neurons[13].A_ack.pr_B" += "b.b.neurons[13]._reset_BX" "b.b.neurons[13].reset_buf.y" += "b.b.neurons[13].reset_B" "b.b.neurons[13].reset_buf.a" += "b.b.neurons[13].outy.d.d[0]" "b.b.neurons[13].outy.r" += "b.b.neurons[13].outy.a" "b.b.neurons[13].nand_x.c" += "b.b.neurons[13].outy.a" "b.b.neurons[13].inv_y.a" += "b.b.neurons[13].outy.d.d[0]" "b.b.neurons[13].pu_y.y" += "b.b.neurons[13].outy.d.d[0]" "b.b.neurons[13].outy.r" += "b.b.neurons[13].outx.d.d[0]" "b.b.neurons[13].outx.r" += "b.b.neurons[13].outx.a" "b.b.neurons[13].inv_x.a" += "b.b.neurons[13].outx.d.d[0]" "b.b.neurons[13].pu_x.y" += "b.b.neurons[13].outx.d.d[0]" "b.b.neurons[13].outx.r" +"b.b.neurons[13].nand_x.a"&"b.b.neurons[13].nand_x.b"&"b.b.neurons[13].nand_x.c"->"b.b.neurons[13].nand_x.y"- +~("b.b.neurons[13].nand_x.a"&"b.b.neurons[13].nand_x.b"&"b.b.neurons[13].nand_x.c")->"b.b.neurons[13].nand_x.y"+ += "b.b.neurons[13]._x_a_B" "b.b.neurons[13].nand_x.a" += "b.b.neurons[13]._x_a_B" "b.b.neurons[13].A_req.p1" += "b.b.neurons[13]._x_a_B" "b.b.neurons[13].inv_x.y" += "b.b.neurons[13]._y_a_B" "b.b.neurons[13].nand_y.a" += "b.b.neurons[13]._y_a_B" "b.b.neurons[13].A_req.c2" += "b.b.neurons[13]._y_a_B" "b.b.neurons[13].inv_y.y" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].pu_x.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].nand_x.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].pu_y.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].nand_y.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].A_req.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].inv_y.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].inv_x.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].A_en.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].A_ack.vdd" += "b.b.neurons[14].supply.vdd" "b.b.neurons[14].reset_buf.vdd" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].pu_x.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].nand_x.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].pu_y.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].nand_y.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].A_req.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].inv_y.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].inv_x.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].A_en.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].A_ack.vss" += "b.b.neurons[14].supply.vss" "b.b.neurons[14].reset_buf.vss" +~"b.b.neurons[14].pu_y.a"->"b.b.neurons[14].pu_y.y"+ += "b.b.neurons[14].pu_y.a" "b.b.neurons[14].nand_y.y" += "b.b.neurons[14]._en" "b.b.neurons[14].A_req.c1" += "b.b.neurons[14]._en" "b.b.neurons[14].A_en.y" += "b.b.neurons[14]._en" "b.b.neurons[14].A_ack.c1" +"b.b.neurons[14].inv_x.a"->"b.b.neurons[14].inv_x.y"- +~("b.b.neurons[14].inv_x.a")->"b.b.neurons[14].inv_x.y"+ +"b.b.neurons[14].inv_y.a"->"b.b.neurons[14].inv_y.y"- +~("b.b.neurons[14].inv_y.a")->"b.b.neurons[14].inv_y.y"+ +"b.b.neurons[14].nand_y.a"&"b.b.neurons[14].nand_y.b"->"b.b.neurons[14].nand_y.y"- +~("b.b.neurons[14].nand_y.a"&"b.b.neurons[14].nand_y.b")->"b.b.neurons[14].nand_y.y"+ += "b.b.neurons[14].in.d.d[0]" "b.b.neurons[14].in.r" += "b.b.neurons[14].in.a" "b.b.neurons[14].A_en.c1" += "b.b.neurons[14].in.a" "b.b.neurons[14].A_ack.y" += "b.b.neurons[14].in.d.d[0]" "b.b.neurons[14].A_req.n1" += "b.b.neurons[14].in.d.d[0]" "b.b.neurons[14].A_ack.c2" += "b.b.neurons[14].in.d.d[0]" "b.b.neurons[14].in.r" +~"b.b.neurons[14].A_ack.c1"&~"b.b.neurons[14].A_ack.c2"|~"b.b.neurons[14].A_ack.pr_B"->"b.b.neurons[14].A_ack._y"+ +"b.b.neurons[14].A_ack.c1"&"b.b.neurons[14].A_ack.c2"&"b.b.neurons[14].A_ack.n1"&"b.b.neurons[14].A_ack.sr_B"->"b.b.neurons[14].A_ack._y"- +"b.b.neurons[14].A_ack._y"->"b.b.neurons[14].A_ack.y"- +~("b.b.neurons[14].A_ack._y")->"b.b.neurons[14].A_ack.y"+ += "b.b.neurons[14]._req" "b.b.neurons[14].nand_x.b" += "b.b.neurons[14]._req" "b.b.neurons[14].nand_y.b" += "b.b.neurons[14]._req" "b.b.neurons[14].A_req.y" += "b.b.neurons[14]._req" "b.b.neurons[14].A_en.p1" += "b.b.neurons[14]._req" "b.b.neurons[14].A_ack.n1" +"b.b.neurons[14].reset_buf.a"->"b.b.neurons[14].reset_buf._y"- +~("b.b.neurons[14].reset_buf.a")->"b.b.neurons[14].reset_buf._y"+ +"b.b.neurons[14].reset_buf._y"->"b.b.neurons[14].reset_buf.y"- +~("b.b.neurons[14].reset_buf._y")->"b.b.neurons[14].reset_buf.y"+ +~"b.b.neurons[14].A_en.p1"&~"b.b.neurons[14].A_en.c1"->"b.b.neurons[14].A_en.y"+ +"b.b.neurons[14].A_en.c1"->"b.b.neurons[14].A_en.y"- +~"b.b.neurons[14].A_req.p1"&~"b.b.neurons[14].A_req.c1"&~"b.b.neurons[14].A_req.c2"|~"b.b.neurons[14].A_req.pr_B"->"b.b.neurons[14].A_req._y"+ +"b.b.neurons[14].A_req.c1"&"b.b.neurons[14].A_req.c2"&"b.b.neurons[14].A_req.n1"&"b.b.neurons[14].A_req.sr_B"->"b.b.neurons[14].A_req._y"- +"b.b.neurons[14].A_req._y"->"b.b.neurons[14].A_req.y"- +~("b.b.neurons[14].A_req._y")->"b.b.neurons[14].A_req.y"+ +~"b.b.neurons[14].pu_x.a"->"b.b.neurons[14].pu_x.y"+ += "b.b.neurons[14].pu_x.a" "b.b.neurons[14].nand_x.y" += "b.b.neurons[14]._reset_BX" "b.b.neurons[14].A_req.sr_B" += "b.b.neurons[14]._reset_BX" "b.b.neurons[14].A_req.pr_B" += "b.b.neurons[14]._reset_BX" "b.b.neurons[14].A_ack.sr_B" += "b.b.neurons[14]._reset_BX" "b.b.neurons[14].A_ack.pr_B" += "b.b.neurons[14]._reset_BX" "b.b.neurons[14].reset_buf.y" += "b.b.neurons[14].reset_B" "b.b.neurons[14].reset_buf.a" += "b.b.neurons[14].outy.d.d[0]" "b.b.neurons[14].outy.r" += "b.b.neurons[14].outy.a" "b.b.neurons[14].nand_x.c" += "b.b.neurons[14].outy.a" "b.b.neurons[14].inv_y.a" += "b.b.neurons[14].outy.d.d[0]" "b.b.neurons[14].pu_y.y" += "b.b.neurons[14].outy.d.d[0]" "b.b.neurons[14].outy.r" += "b.b.neurons[14].outx.d.d[0]" "b.b.neurons[14].outx.r" += "b.b.neurons[14].outx.a" "b.b.neurons[14].inv_x.a" += "b.b.neurons[14].outx.d.d[0]" "b.b.neurons[14].pu_x.y" += "b.b.neurons[14].outx.d.d[0]" "b.b.neurons[14].outx.r" +"b.b.neurons[14].nand_x.a"&"b.b.neurons[14].nand_x.b"&"b.b.neurons[14].nand_x.c"->"b.b.neurons[14].nand_x.y"- +~("b.b.neurons[14].nand_x.a"&"b.b.neurons[14].nand_x.b"&"b.b.neurons[14].nand_x.c")->"b.b.neurons[14].nand_x.y"+ += "b.b.neurons[14]._x_a_B" "b.b.neurons[14].nand_x.a" += "b.b.neurons[14]._x_a_B" "b.b.neurons[14].A_req.p1" += "b.b.neurons[14]._x_a_B" "b.b.neurons[14].inv_x.y" += "b.b.neurons[14]._y_a_B" "b.b.neurons[14].nand_y.a" += "b.b.neurons[14]._y_a_B" "b.b.neurons[14].A_req.c2" += "b.b.neurons[14]._y_a_B" "b.b.neurons[14].inv_y.y" += "b.b.neurons[14].reset_B" "b.b.rsb[4].out[2]" += "b.b.neurons[14].reset_B" "b.b.rsb[4].out[1]" += "b.b.neurons[14].reset_B" "b.b.rsb[4].out[0]" += "b.b.neurons[14].reset_B" "b.b.neurons[12].reset_B" += "b.b.neurons[14].reset_B" "b.b.neurons[13].reset_B" += "b.b.neurons[11].reset_B" "b.b.rsb[3].out[2]" += "b.b.neurons[11].reset_B" "b.b.rsb[3].out[1]" += "b.b.neurons[11].reset_B" "b.b.rsb[3].out[0]" += "b.b.neurons[11].reset_B" "b.b.neurons[9].reset_B" += "b.b.neurons[11].reset_B" "b.b.neurons[10].reset_B" += "b.b.neurons[8].reset_B" "b.b.rsb[2].out[2]" += "b.b.neurons[8].reset_B" "b.b.rsb[2].out[1]" += "b.b.neurons[8].reset_B" "b.b.rsb[2].out[0]" += "b.b.neurons[8].reset_B" "b.b.neurons[6].reset_B" += "b.b.neurons[8].reset_B" "b.b.neurons[7].reset_B" += "b.b.neurons[5].reset_B" "b.b.rsb[1].out[2]" += "b.b.neurons[5].reset_B" "b.b.rsb[1].out[1]" += "b.b.neurons[5].reset_B" "b.b.rsb[1].out[0]" += "b.b.neurons[5].reset_B" "b.b.neurons[3].reset_B" += "b.b.neurons[5].reset_B" "b.b.neurons[4].reset_B" += "b.b.neurons[2].reset_B" "b.b.rsb[0].out[2]" += "b.b.neurons[2].reset_B" "b.b.rsb[0].out[1]" += "b.b.neurons[2].reset_B" "b.b.rsb[0].out[0]" += "b.b.neurons[2].reset_B" "b.b.neurons[0].reset_B" += "b.b.neurons[2].reset_B" "b.b.neurons[1].reset_B" +"b.b.pd_y[0].aenor.a"&"b.b.pd_y[0].aenor.b"->"b.b.pd_y[0].aenor.y"- +~("b.b.pd_y[0].aenor.a"&"b.b.pd_y[0].aenor.b")->"b.b.pd_y[0].aenor.y"+ += "b.b.pd_y[0]._out" "b.b.pd_y[0].buf2.a" += "b.b.pd_y[0]._out" "b.b.pd_y[0].buf1.y" += "b.b.pd_y[0].nand_out" "b.b.pd_y[0].pull_down.a" += "b.b.pd_y[0].nand_out" "b.b.pd_y[0].aenor.y" +"b.b.pd_y[0].buf1.a"->"b.b.pd_y[0].buf1._y"- +~("b.b.pd_y[0].buf1.a")->"b.b.pd_y[0].buf1._y"+ +"b.b.pd_y[0].buf1._y"->"b.b.pd_y[0].buf1.y"- +~("b.b.pd_y[0].buf1._y")->"b.b.pd_y[0].buf1.y"+ += "b.b.pd_y[0].reset_B" "b.b.pd_y[0].aenor.b" += "b.b.pd_y[0].supply.vdd" "b.b.pd_y[0].aenor.vdd" += "b.b.pd_y[0].supply.vdd" "b.b.pd_y[0].inv.vdd" += "b.b.pd_y[0].supply.vdd" "b.b.pd_y[0].buf2.vdd" += "b.b.pd_y[0].supply.vdd" "b.b.pd_y[0].buf1.vdd" += "b.b.pd_y[0].supply.vss" "b.b.pd_y[0].aenor.vss" += "b.b.pd_y[0].supply.vss" "b.b.pd_y[0].inv.vss" += "b.b.pd_y[0].supply.vss" "b.b.pd_y[0].buf2.vss" += "b.b.pd_y[0].supply.vss" "b.b.pd_y[0].buf1.vss" += "b.b.pd_y[0].__out" "b.b.pd_y[0].inv.a" += "b.b.pd_y[0].__out" "b.b.pd_y[0].buf2.y" +"b.b.pd_y[0].pull_down.a"->"b.b.pd_y[0].pull_down.y"- +"b.b.pd_y[0].buf2.a"->"b.b.pd_y[0].buf2._y"- +~("b.b.pd_y[0].buf2.a")->"b.b.pd_y[0].buf2._y"+ +"b.b.pd_y[0].buf2._y"->"b.b.pd_y[0].buf2.y"- +~("b.b.pd_y[0].buf2._y")->"b.b.pd_y[0].buf2.y"+ +"b.b.pd_y[0].inv.a"->"b.b.pd_y[0].inv.y"- +~("b.b.pd_y[0].inv.a")->"b.b.pd_y[0].inv.y"+ += "b.b.pd_y[0].inv.y" "b.b.pd_y[0].aenor.a" += "b.b.pd_y[0].in" "b.b.pd_y[0].buf1.a" += "b.b.pd_y[0].out" "b.b.pd_y[0].pull_down.y" +"b.b.pd_y[1].aenor.a"&"b.b.pd_y[1].aenor.b"->"b.b.pd_y[1].aenor.y"- +~("b.b.pd_y[1].aenor.a"&"b.b.pd_y[1].aenor.b")->"b.b.pd_y[1].aenor.y"+ += "b.b.pd_y[1]._out" "b.b.pd_y[1].buf2.a" += "b.b.pd_y[1]._out" "b.b.pd_y[1].buf1.y" += "b.b.pd_y[1].nand_out" "b.b.pd_y[1].pull_down.a" += "b.b.pd_y[1].nand_out" "b.b.pd_y[1].aenor.y" +"b.b.pd_y[1].buf1.a"->"b.b.pd_y[1].buf1._y"- +~("b.b.pd_y[1].buf1.a")->"b.b.pd_y[1].buf1._y"+ +"b.b.pd_y[1].buf1._y"->"b.b.pd_y[1].buf1.y"- +~("b.b.pd_y[1].buf1._y")->"b.b.pd_y[1].buf1.y"+ += "b.b.pd_y[1].reset_B" "b.b.pd_y[1].aenor.b" += "b.b.pd_y[1].supply.vdd" "b.b.pd_y[1].aenor.vdd" += "b.b.pd_y[1].supply.vdd" "b.b.pd_y[1].inv.vdd" += "b.b.pd_y[1].supply.vdd" "b.b.pd_y[1].buf2.vdd" += "b.b.pd_y[1].supply.vdd" "b.b.pd_y[1].buf1.vdd" += "b.b.pd_y[1].supply.vss" "b.b.pd_y[1].aenor.vss" += "b.b.pd_y[1].supply.vss" "b.b.pd_y[1].inv.vss" += "b.b.pd_y[1].supply.vss" "b.b.pd_y[1].buf2.vss" += "b.b.pd_y[1].supply.vss" "b.b.pd_y[1].buf1.vss" += "b.b.pd_y[1].__out" "b.b.pd_y[1].inv.a" += "b.b.pd_y[1].__out" "b.b.pd_y[1].buf2.y" +"b.b.pd_y[1].pull_down.a"->"b.b.pd_y[1].pull_down.y"- +"b.b.pd_y[1].buf2.a"->"b.b.pd_y[1].buf2._y"- +~("b.b.pd_y[1].buf2.a")->"b.b.pd_y[1].buf2._y"+ +"b.b.pd_y[1].buf2._y"->"b.b.pd_y[1].buf2.y"- +~("b.b.pd_y[1].buf2._y")->"b.b.pd_y[1].buf2.y"+ +"b.b.pd_y[1].inv.a"->"b.b.pd_y[1].inv.y"- +~("b.b.pd_y[1].inv.a")->"b.b.pd_y[1].inv.y"+ += "b.b.pd_y[1].inv.y" "b.b.pd_y[1].aenor.a" += "b.b.pd_y[1].in" "b.b.pd_y[1].buf1.a" += "b.b.pd_y[1].out" "b.b.pd_y[1].pull_down.y" +"b.b.pd_y[2].aenor.a"&"b.b.pd_y[2].aenor.b"->"b.b.pd_y[2].aenor.y"- +~("b.b.pd_y[2].aenor.a"&"b.b.pd_y[2].aenor.b")->"b.b.pd_y[2].aenor.y"+ += "b.b.pd_y[2]._out" "b.b.pd_y[2].buf2.a" += "b.b.pd_y[2]._out" "b.b.pd_y[2].buf1.y" += "b.b.pd_y[2].nand_out" "b.b.pd_y[2].pull_down.a" += "b.b.pd_y[2].nand_out" "b.b.pd_y[2].aenor.y" +"b.b.pd_y[2].buf1.a"->"b.b.pd_y[2].buf1._y"- +~("b.b.pd_y[2].buf1.a")->"b.b.pd_y[2].buf1._y"+ +"b.b.pd_y[2].buf1._y"->"b.b.pd_y[2].buf1.y"- +~("b.b.pd_y[2].buf1._y")->"b.b.pd_y[2].buf1.y"+ += "b.b.pd_y[2].reset_B" "b.b.pd_y[2].aenor.b" += "b.b.pd_y[2].supply.vdd" "b.b.pd_y[2].aenor.vdd" += "b.b.pd_y[2].supply.vdd" "b.b.pd_y[2].inv.vdd" += "b.b.pd_y[2].supply.vdd" "b.b.pd_y[2].buf2.vdd" += "b.b.pd_y[2].supply.vdd" "b.b.pd_y[2].buf1.vdd" += "b.b.pd_y[2].supply.vss" "b.b.pd_y[2].aenor.vss" += "b.b.pd_y[2].supply.vss" "b.b.pd_y[2].inv.vss" += "b.b.pd_y[2].supply.vss" "b.b.pd_y[2].buf2.vss" += "b.b.pd_y[2].supply.vss" "b.b.pd_y[2].buf1.vss" += "b.b.pd_y[2].__out" "b.b.pd_y[2].inv.a" += "b.b.pd_y[2].__out" "b.b.pd_y[2].buf2.y" +"b.b.pd_y[2].pull_down.a"->"b.b.pd_y[2].pull_down.y"- +"b.b.pd_y[2].buf2.a"->"b.b.pd_y[2].buf2._y"- +~("b.b.pd_y[2].buf2.a")->"b.b.pd_y[2].buf2._y"+ +"b.b.pd_y[2].buf2._y"->"b.b.pd_y[2].buf2.y"- +~("b.b.pd_y[2].buf2._y")->"b.b.pd_y[2].buf2.y"+ +"b.b.pd_y[2].inv.a"->"b.b.pd_y[2].inv.y"- +~("b.b.pd_y[2].inv.a")->"b.b.pd_y[2].inv.y"+ += "b.b.pd_y[2].inv.y" "b.b.pd_y[2].aenor.a" += "b.b.pd_y[2].in" "b.b.pd_y[2].buf1.a" += "b.b.pd_y[2].out" "b.b.pd_y[2].pull_down.y" +"b.b.pd_y[3].aenor.a"&"b.b.pd_y[3].aenor.b"->"b.b.pd_y[3].aenor.y"- +~("b.b.pd_y[3].aenor.a"&"b.b.pd_y[3].aenor.b")->"b.b.pd_y[3].aenor.y"+ += "b.b.pd_y[3]._out" "b.b.pd_y[3].buf2.a" += "b.b.pd_y[3]._out" "b.b.pd_y[3].buf1.y" += "b.b.pd_y[3].nand_out" "b.b.pd_y[3].pull_down.a" += "b.b.pd_y[3].nand_out" "b.b.pd_y[3].aenor.y" +"b.b.pd_y[3].buf1.a"->"b.b.pd_y[3].buf1._y"- +~("b.b.pd_y[3].buf1.a")->"b.b.pd_y[3].buf1._y"+ +"b.b.pd_y[3].buf1._y"->"b.b.pd_y[3].buf1.y"- +~("b.b.pd_y[3].buf1._y")->"b.b.pd_y[3].buf1.y"+ += "b.b.pd_y[3].reset_B" "b.b.pd_y[3].aenor.b" += "b.b.pd_y[3].supply.vdd" "b.b.pd_y[3].aenor.vdd" += "b.b.pd_y[3].supply.vdd" "b.b.pd_y[3].inv.vdd" += "b.b.pd_y[3].supply.vdd" "b.b.pd_y[3].buf2.vdd" += "b.b.pd_y[3].supply.vdd" "b.b.pd_y[3].buf1.vdd" += "b.b.pd_y[3].supply.vss" "b.b.pd_y[3].aenor.vss" += "b.b.pd_y[3].supply.vss" "b.b.pd_y[3].inv.vss" += "b.b.pd_y[3].supply.vss" "b.b.pd_y[3].buf2.vss" += "b.b.pd_y[3].supply.vss" "b.b.pd_y[3].buf1.vss" += "b.b.pd_y[3].__out" "b.b.pd_y[3].inv.a" += "b.b.pd_y[3].__out" "b.b.pd_y[3].buf2.y" +"b.b.pd_y[3].pull_down.a"->"b.b.pd_y[3].pull_down.y"- +"b.b.pd_y[3].buf2.a"->"b.b.pd_y[3].buf2._y"- +~("b.b.pd_y[3].buf2.a")->"b.b.pd_y[3].buf2._y"+ +"b.b.pd_y[3].buf2._y"->"b.b.pd_y[3].buf2.y"- +~("b.b.pd_y[3].buf2._y")->"b.b.pd_y[3].buf2.y"+ +"b.b.pd_y[3].inv.a"->"b.b.pd_y[3].inv.y"- +~("b.b.pd_y[3].inv.a")->"b.b.pd_y[3].inv.y"+ += "b.b.pd_y[3].inv.y" "b.b.pd_y[3].aenor.a" += "b.b.pd_y[3].in" "b.b.pd_y[3].buf1.a" += "b.b.pd_y[3].out" "b.b.pd_y[3].pull_down.y" +"b.b.pd_y[4].aenor.a"&"b.b.pd_y[4].aenor.b"->"b.b.pd_y[4].aenor.y"- +~("b.b.pd_y[4].aenor.a"&"b.b.pd_y[4].aenor.b")->"b.b.pd_y[4].aenor.y"+ += "b.b.pd_y[4]._out" "b.b.pd_y[4].buf2.a" += "b.b.pd_y[4]._out" "b.b.pd_y[4].buf1.y" += "b.b.pd_y[4].nand_out" "b.b.pd_y[4].pull_down.a" += "b.b.pd_y[4].nand_out" "b.b.pd_y[4].aenor.y" +"b.b.pd_y[4].buf1.a"->"b.b.pd_y[4].buf1._y"- +~("b.b.pd_y[4].buf1.a")->"b.b.pd_y[4].buf1._y"+ +"b.b.pd_y[4].buf1._y"->"b.b.pd_y[4].buf1.y"- +~("b.b.pd_y[4].buf1._y")->"b.b.pd_y[4].buf1.y"+ += "b.b.pd_y[4].reset_B" "b.b.pd_y[4].aenor.b" += "b.b.pd_y[4].supply.vdd" "b.b.pd_y[4].aenor.vdd" += "b.b.pd_y[4].supply.vdd" "b.b.pd_y[4].inv.vdd" += "b.b.pd_y[4].supply.vdd" "b.b.pd_y[4].buf2.vdd" += "b.b.pd_y[4].supply.vdd" "b.b.pd_y[4].buf1.vdd" += "b.b.pd_y[4].supply.vss" "b.b.pd_y[4].aenor.vss" += "b.b.pd_y[4].supply.vss" "b.b.pd_y[4].inv.vss" += "b.b.pd_y[4].supply.vss" "b.b.pd_y[4].buf2.vss" += "b.b.pd_y[4].supply.vss" "b.b.pd_y[4].buf1.vss" += "b.b.pd_y[4].__out" "b.b.pd_y[4].inv.a" += "b.b.pd_y[4].__out" "b.b.pd_y[4].buf2.y" +"b.b.pd_y[4].pull_down.a"->"b.b.pd_y[4].pull_down.y"- +"b.b.pd_y[4].buf2.a"->"b.b.pd_y[4].buf2._y"- +~("b.b.pd_y[4].buf2.a")->"b.b.pd_y[4].buf2._y"+ +"b.b.pd_y[4].buf2._y"->"b.b.pd_y[4].buf2.y"- +~("b.b.pd_y[4].buf2._y")->"b.b.pd_y[4].buf2.y"+ +"b.b.pd_y[4].inv.a"->"b.b.pd_y[4].inv.y"- +~("b.b.pd_y[4].inv.a")->"b.b.pd_y[4].inv.y"+ += "b.b.pd_y[4].inv.y" "b.b.pd_y[4].aenor.a" += "b.b.pd_y[4].in" "b.b.pd_y[4].buf1.a" += "b.b.pd_y[4].out" "b.b.pd_y[4].pull_down.y" += "b.b.pd_y[4].in" "b.b.dly_y[4].out" += "b.b.pd_y[4].reset_B" "b.b.rsb_pd_y.out[4]" += "b.b.pd_y[4].reset_B" "b.b.rsb_pd_y.out[3]" += "b.b.pd_y[4].reset_B" "b.b.rsb_pd_y.out[2]" += "b.b.pd_y[4].reset_B" "b.b.rsb_pd_y.out[1]" += "b.b.pd_y[4].reset_B" "b.b.rsb_pd_y.out[0]" += "b.b.pd_y[4].reset_B" "b.b.pd_y[0].reset_B" += "b.b.pd_y[4].reset_B" "b.b.pd_y[1].reset_B" += "b.b.pd_y[4].reset_B" "b.b.pd_y[2].reset_B" += "b.b.pd_y[4].reset_B" "b.b.pd_y[3].reset_B" += "b.b.pd_y[3].in" "b.b.dly_y[3].out" += "b.b.pd_y[2].in" "b.b.dly_y[2].out" += "b.b.pd_y[1].in" "b.b.dly_y[1].out" += "b.b.pd_y[0].in" "b.b.dly_y[0].out" +"b.b.rsb_pd_y.buf2.a"->"b.b.rsb_pd_y.buf2._y"- +~("b.b.rsb_pd_y.buf2.a")->"b.b.rsb_pd_y.buf2._y"+ +"b.b.rsb_pd_y.buf2._y"->"b.b.rsb_pd_y.buf2.y"- +~("b.b.rsb_pd_y.buf2._y")->"b.b.rsb_pd_y.buf2.y"+ += "b.b.rsb_pd_y.supply.vdd" "b.b.rsb_pd_y.buf2.vdd" += "b.b.rsb_pd_y.supply.vss" "b.b.rsb_pd_y.buf2.vss" += "b.b.rsb_pd_y.out[0]" "b.b.rsb_pd_y.out[4]" += "b.b.rsb_pd_y.out[0]" "b.b.rsb_pd_y.out[3]" += "b.b.rsb_pd_y.out[0]" "b.b.rsb_pd_y.out[2]" += "b.b.rsb_pd_y.out[0]" "b.b.rsb_pd_y.out[1]" += "b.b.rsb_pd_y.out[0]" "b.b.rsb_pd_y.buf2.y" += "b.b.rsb_pd_y.in" "b.b.rsb_pd_y.buf2.a" +"b.b.dly_x[0].dly[0].a"->"b.b.dly_x[0].dly[0]._y"- +~("b.b.dly_x[0].dly[0].a")->"b.b.dly_x[0].dly[0]._y"+ +"b.b.dly_x[0].dly[0]._y"->"b.b.dly_x[0].dly[0].__y"- +~("b.b.dly_x[0].dly[0]._y")->"b.b.dly_x[0].dly[0].__y"+ +"b.b.dly_x[0].dly[0].__y"->"b.b.dly_x[0].dly[0].___y"- +~("b.b.dly_x[0].dly[0].__y")->"b.b.dly_x[0].dly[0].___y"+ +"b.b.dly_x[0].dly[0].___y"->"b.b.dly_x[0].dly[0].y"- +~("b.b.dly_x[0].dly[0].___y")->"b.b.dly_x[0].dly[0].y"+ +"b.b.dly_x[0].dly[1].a"->"b.b.dly_x[0].dly[1]._y"- +~("b.b.dly_x[0].dly[1].a")->"b.b.dly_x[0].dly[1]._y"+ +"b.b.dly_x[0].dly[1]._y"->"b.b.dly_x[0].dly[1].__y"- +~("b.b.dly_x[0].dly[1]._y")->"b.b.dly_x[0].dly[1].__y"+ +"b.b.dly_x[0].dly[1].__y"->"b.b.dly_x[0].dly[1].___y"- +~("b.b.dly_x[0].dly[1].__y")->"b.b.dly_x[0].dly[1].___y"+ +"b.b.dly_x[0].dly[1].___y"->"b.b.dly_x[0].dly[1].y"- +~("b.b.dly_x[0].dly[1].___y")->"b.b.dly_x[0].dly[1].y"+ +"b.b.dly_x[0].dly[2].a"->"b.b.dly_x[0].dly[2]._y"- +~("b.b.dly_x[0].dly[2].a")->"b.b.dly_x[0].dly[2]._y"+ +"b.b.dly_x[0].dly[2]._y"->"b.b.dly_x[0].dly[2].__y"- +~("b.b.dly_x[0].dly[2]._y")->"b.b.dly_x[0].dly[2].__y"+ +"b.b.dly_x[0].dly[2].__y"->"b.b.dly_x[0].dly[2].___y"- +~("b.b.dly_x[0].dly[2].__y")->"b.b.dly_x[0].dly[2].___y"+ +"b.b.dly_x[0].dly[2].___y"->"b.b.dly_x[0].dly[2].y"- +~("b.b.dly_x[0].dly[2].___y")->"b.b.dly_x[0].dly[2].y"+ +"b.b.dly_x[0].dly[3].a"->"b.b.dly_x[0].dly[3]._y"- +~("b.b.dly_x[0].dly[3].a")->"b.b.dly_x[0].dly[3]._y"+ +"b.b.dly_x[0].dly[3]._y"->"b.b.dly_x[0].dly[3].__y"- +~("b.b.dly_x[0].dly[3]._y")->"b.b.dly_x[0].dly[3].__y"+ +"b.b.dly_x[0].dly[3].__y"->"b.b.dly_x[0].dly[3].___y"- +~("b.b.dly_x[0].dly[3].__y")->"b.b.dly_x[0].dly[3].___y"+ +"b.b.dly_x[0].dly[3].___y"->"b.b.dly_x[0].dly[3].y"- +~("b.b.dly_x[0].dly[3].___y")->"b.b.dly_x[0].dly[3].y"+ +"b.b.dly_x[0].dly[4].a"->"b.b.dly_x[0].dly[4]._y"- +~("b.b.dly_x[0].dly[4].a")->"b.b.dly_x[0].dly[4]._y"+ +"b.b.dly_x[0].dly[4]._y"->"b.b.dly_x[0].dly[4].__y"- +~("b.b.dly_x[0].dly[4]._y")->"b.b.dly_x[0].dly[4].__y"+ +"b.b.dly_x[0].dly[4].__y"->"b.b.dly_x[0].dly[4].___y"- +~("b.b.dly_x[0].dly[4].__y")->"b.b.dly_x[0].dly[4].___y"+ +"b.b.dly_x[0].dly[4].___y"->"b.b.dly_x[0].dly[4].y"- +~("b.b.dly_x[0].dly[4].___y")->"b.b.dly_x[0].dly[4].y"+ += "b.b.dly_x[0].dly[4].a" "b.b.dly_x[0].dly[3].y" += "b.b.dly_x[0].dly[3].a" "b.b.dly_x[0].dly[2].y" += "b.b.dly_x[0].dly[2].a" "b.b.dly_x[0].dly[1].y" += "b.b.dly_x[0].dly[1].a" "b.b.dly_x[0].dly[0].y" += "b.b.dly_x[0].supply.vdd" "b.b.dly_x[0].dly[4].vdd" += "b.b.dly_x[0].supply.vdd" "b.b.dly_x[0].dly[3].vdd" += "b.b.dly_x[0].supply.vdd" "b.b.dly_x[0].dly[2].vdd" += "b.b.dly_x[0].supply.vdd" "b.b.dly_x[0].dly[1].vdd" += "b.b.dly_x[0].supply.vdd" "b.b.dly_x[0].dly[0].vdd" += "b.b.dly_x[0].supply.vss" "b.b.dly_x[0].dly[4].vss" += "b.b.dly_x[0].supply.vss" "b.b.dly_x[0].dly[3].vss" += "b.b.dly_x[0].supply.vss" "b.b.dly_x[0].dly[2].vss" += "b.b.dly_x[0].supply.vss" "b.b.dly_x[0].dly[1].vss" += "b.b.dly_x[0].supply.vss" "b.b.dly_x[0].dly[0].vss" += "b.b.dly_x[0].in" "b.b.dly_x[0].dly[0].a" += "b.b.dly_x[0].out" "b.b.dly_x[0].dly[4].y" +"b.b.dly_x[1].dly[0].a"->"b.b.dly_x[1].dly[0]._y"- +~("b.b.dly_x[1].dly[0].a")->"b.b.dly_x[1].dly[0]._y"+ +"b.b.dly_x[1].dly[0]._y"->"b.b.dly_x[1].dly[0].__y"- +~("b.b.dly_x[1].dly[0]._y")->"b.b.dly_x[1].dly[0].__y"+ +"b.b.dly_x[1].dly[0].__y"->"b.b.dly_x[1].dly[0].___y"- +~("b.b.dly_x[1].dly[0].__y")->"b.b.dly_x[1].dly[0].___y"+ +"b.b.dly_x[1].dly[0].___y"->"b.b.dly_x[1].dly[0].y"- +~("b.b.dly_x[1].dly[0].___y")->"b.b.dly_x[1].dly[0].y"+ +"b.b.dly_x[1].dly[1].a"->"b.b.dly_x[1].dly[1]._y"- +~("b.b.dly_x[1].dly[1].a")->"b.b.dly_x[1].dly[1]._y"+ +"b.b.dly_x[1].dly[1]._y"->"b.b.dly_x[1].dly[1].__y"- +~("b.b.dly_x[1].dly[1]._y")->"b.b.dly_x[1].dly[1].__y"+ +"b.b.dly_x[1].dly[1].__y"->"b.b.dly_x[1].dly[1].___y"- +~("b.b.dly_x[1].dly[1].__y")->"b.b.dly_x[1].dly[1].___y"+ +"b.b.dly_x[1].dly[1].___y"->"b.b.dly_x[1].dly[1].y"- +~("b.b.dly_x[1].dly[1].___y")->"b.b.dly_x[1].dly[1].y"+ +"b.b.dly_x[1].dly[2].a"->"b.b.dly_x[1].dly[2]._y"- +~("b.b.dly_x[1].dly[2].a")->"b.b.dly_x[1].dly[2]._y"+ +"b.b.dly_x[1].dly[2]._y"->"b.b.dly_x[1].dly[2].__y"- +~("b.b.dly_x[1].dly[2]._y")->"b.b.dly_x[1].dly[2].__y"+ +"b.b.dly_x[1].dly[2].__y"->"b.b.dly_x[1].dly[2].___y"- +~("b.b.dly_x[1].dly[2].__y")->"b.b.dly_x[1].dly[2].___y"+ +"b.b.dly_x[1].dly[2].___y"->"b.b.dly_x[1].dly[2].y"- +~("b.b.dly_x[1].dly[2].___y")->"b.b.dly_x[1].dly[2].y"+ +"b.b.dly_x[1].dly[3].a"->"b.b.dly_x[1].dly[3]._y"- +~("b.b.dly_x[1].dly[3].a")->"b.b.dly_x[1].dly[3]._y"+ +"b.b.dly_x[1].dly[3]._y"->"b.b.dly_x[1].dly[3].__y"- +~("b.b.dly_x[1].dly[3]._y")->"b.b.dly_x[1].dly[3].__y"+ +"b.b.dly_x[1].dly[3].__y"->"b.b.dly_x[1].dly[3].___y"- +~("b.b.dly_x[1].dly[3].__y")->"b.b.dly_x[1].dly[3].___y"+ +"b.b.dly_x[1].dly[3].___y"->"b.b.dly_x[1].dly[3].y"- +~("b.b.dly_x[1].dly[3].___y")->"b.b.dly_x[1].dly[3].y"+ +"b.b.dly_x[1].dly[4].a"->"b.b.dly_x[1].dly[4]._y"- +~("b.b.dly_x[1].dly[4].a")->"b.b.dly_x[1].dly[4]._y"+ +"b.b.dly_x[1].dly[4]._y"->"b.b.dly_x[1].dly[4].__y"- +~("b.b.dly_x[1].dly[4]._y")->"b.b.dly_x[1].dly[4].__y"+ +"b.b.dly_x[1].dly[4].__y"->"b.b.dly_x[1].dly[4].___y"- +~("b.b.dly_x[1].dly[4].__y")->"b.b.dly_x[1].dly[4].___y"+ +"b.b.dly_x[1].dly[4].___y"->"b.b.dly_x[1].dly[4].y"- +~("b.b.dly_x[1].dly[4].___y")->"b.b.dly_x[1].dly[4].y"+ += "b.b.dly_x[1].dly[4].a" "b.b.dly_x[1].dly[3].y" += "b.b.dly_x[1].dly[3].a" "b.b.dly_x[1].dly[2].y" += "b.b.dly_x[1].dly[2].a" "b.b.dly_x[1].dly[1].y" += "b.b.dly_x[1].dly[1].a" "b.b.dly_x[1].dly[0].y" += "b.b.dly_x[1].supply.vdd" "b.b.dly_x[1].dly[4].vdd" += "b.b.dly_x[1].supply.vdd" "b.b.dly_x[1].dly[3].vdd" += "b.b.dly_x[1].supply.vdd" "b.b.dly_x[1].dly[2].vdd" += "b.b.dly_x[1].supply.vdd" "b.b.dly_x[1].dly[1].vdd" += "b.b.dly_x[1].supply.vdd" "b.b.dly_x[1].dly[0].vdd" += "b.b.dly_x[1].supply.vss" "b.b.dly_x[1].dly[4].vss" += "b.b.dly_x[1].supply.vss" "b.b.dly_x[1].dly[3].vss" += "b.b.dly_x[1].supply.vss" "b.b.dly_x[1].dly[2].vss" += "b.b.dly_x[1].supply.vss" "b.b.dly_x[1].dly[1].vss" += "b.b.dly_x[1].supply.vss" "b.b.dly_x[1].dly[0].vss" += "b.b.dly_x[1].in" "b.b.dly_x[1].dly[0].a" += "b.b.dly_x[1].out" "b.b.dly_x[1].dly[4].y" +"b.b.dly_x[2].dly[0].a"->"b.b.dly_x[2].dly[0]._y"- +~("b.b.dly_x[2].dly[0].a")->"b.b.dly_x[2].dly[0]._y"+ +"b.b.dly_x[2].dly[0]._y"->"b.b.dly_x[2].dly[0].__y"- +~("b.b.dly_x[2].dly[0]._y")->"b.b.dly_x[2].dly[0].__y"+ +"b.b.dly_x[2].dly[0].__y"->"b.b.dly_x[2].dly[0].___y"- +~("b.b.dly_x[2].dly[0].__y")->"b.b.dly_x[2].dly[0].___y"+ +"b.b.dly_x[2].dly[0].___y"->"b.b.dly_x[2].dly[0].y"- +~("b.b.dly_x[2].dly[0].___y")->"b.b.dly_x[2].dly[0].y"+ +"b.b.dly_x[2].dly[1].a"->"b.b.dly_x[2].dly[1]._y"- +~("b.b.dly_x[2].dly[1].a")->"b.b.dly_x[2].dly[1]._y"+ +"b.b.dly_x[2].dly[1]._y"->"b.b.dly_x[2].dly[1].__y"- +~("b.b.dly_x[2].dly[1]._y")->"b.b.dly_x[2].dly[1].__y"+ +"b.b.dly_x[2].dly[1].__y"->"b.b.dly_x[2].dly[1].___y"- +~("b.b.dly_x[2].dly[1].__y")->"b.b.dly_x[2].dly[1].___y"+ +"b.b.dly_x[2].dly[1].___y"->"b.b.dly_x[2].dly[1].y"- +~("b.b.dly_x[2].dly[1].___y")->"b.b.dly_x[2].dly[1].y"+ +"b.b.dly_x[2].dly[2].a"->"b.b.dly_x[2].dly[2]._y"- +~("b.b.dly_x[2].dly[2].a")->"b.b.dly_x[2].dly[2]._y"+ +"b.b.dly_x[2].dly[2]._y"->"b.b.dly_x[2].dly[2].__y"- +~("b.b.dly_x[2].dly[2]._y")->"b.b.dly_x[2].dly[2].__y"+ +"b.b.dly_x[2].dly[2].__y"->"b.b.dly_x[2].dly[2].___y"- +~("b.b.dly_x[2].dly[2].__y")->"b.b.dly_x[2].dly[2].___y"+ +"b.b.dly_x[2].dly[2].___y"->"b.b.dly_x[2].dly[2].y"- +~("b.b.dly_x[2].dly[2].___y")->"b.b.dly_x[2].dly[2].y"+ +"b.b.dly_x[2].dly[3].a"->"b.b.dly_x[2].dly[3]._y"- +~("b.b.dly_x[2].dly[3].a")->"b.b.dly_x[2].dly[3]._y"+ +"b.b.dly_x[2].dly[3]._y"->"b.b.dly_x[2].dly[3].__y"- +~("b.b.dly_x[2].dly[3]._y")->"b.b.dly_x[2].dly[3].__y"+ +"b.b.dly_x[2].dly[3].__y"->"b.b.dly_x[2].dly[3].___y"- +~("b.b.dly_x[2].dly[3].__y")->"b.b.dly_x[2].dly[3].___y"+ +"b.b.dly_x[2].dly[3].___y"->"b.b.dly_x[2].dly[3].y"- +~("b.b.dly_x[2].dly[3].___y")->"b.b.dly_x[2].dly[3].y"+ +"b.b.dly_x[2].dly[4].a"->"b.b.dly_x[2].dly[4]._y"- +~("b.b.dly_x[2].dly[4].a")->"b.b.dly_x[2].dly[4]._y"+ +"b.b.dly_x[2].dly[4]._y"->"b.b.dly_x[2].dly[4].__y"- +~("b.b.dly_x[2].dly[4]._y")->"b.b.dly_x[2].dly[4].__y"+ +"b.b.dly_x[2].dly[4].__y"->"b.b.dly_x[2].dly[4].___y"- +~("b.b.dly_x[2].dly[4].__y")->"b.b.dly_x[2].dly[4].___y"+ +"b.b.dly_x[2].dly[4].___y"->"b.b.dly_x[2].dly[4].y"- +~("b.b.dly_x[2].dly[4].___y")->"b.b.dly_x[2].dly[4].y"+ += "b.b.dly_x[2].dly[4].a" "b.b.dly_x[2].dly[3].y" += "b.b.dly_x[2].dly[3].a" "b.b.dly_x[2].dly[2].y" += "b.b.dly_x[2].dly[2].a" "b.b.dly_x[2].dly[1].y" += "b.b.dly_x[2].dly[1].a" "b.b.dly_x[2].dly[0].y" += "b.b.dly_x[2].supply.vdd" "b.b.dly_x[2].dly[4].vdd" += "b.b.dly_x[2].supply.vdd" "b.b.dly_x[2].dly[3].vdd" += "b.b.dly_x[2].supply.vdd" "b.b.dly_x[2].dly[2].vdd" += "b.b.dly_x[2].supply.vdd" "b.b.dly_x[2].dly[1].vdd" += "b.b.dly_x[2].supply.vdd" "b.b.dly_x[2].dly[0].vdd" += "b.b.dly_x[2].supply.vss" "b.b.dly_x[2].dly[4].vss" += "b.b.dly_x[2].supply.vss" "b.b.dly_x[2].dly[3].vss" += "b.b.dly_x[2].supply.vss" "b.b.dly_x[2].dly[2].vss" += "b.b.dly_x[2].supply.vss" "b.b.dly_x[2].dly[1].vss" += "b.b.dly_x[2].supply.vss" "b.b.dly_x[2].dly[0].vss" += "b.b.dly_x[2].in" "b.b.dly_x[2].dly[0].a" += "b.b.dly_x[2].out" "b.b.dly_x[2].dly[4].y" += "Vdd" "b.b.supply.vdd" += "GND" "b.b.supply.vss" += "b._reset_B" "b.b.reset_B" += "b.outy[0].d.d[0]" "b.outy[0].r" += "b.outy[1].d.d[0]" "b.outy[1].r" += "b.outy[2].d.d[0]" "b.outy[2].r" += "b.outy[3].d.d[0]" "b.outy[3].r" += "b.outy[4].d.d[0]" "b.outy[4].r" += "b.outy[0].r" "b.b.outy[0].r" += "b.outy[1].r" "b.b.outy[1].r" += "b.outy[2].r" "b.b.outy[2].r" += "b.outy[3].r" "b.b.outy[3].r" += "b.outy[4].r" "b.b.outy[4].r" += "b.outy[0].a" "b.b.outy[0].a" += "b.outy[1].a" "b.b.outy[1].a" += "b.outy[2].a" "b.b.outy[2].a" += "b.outy[3].a" "b.b.outy[3].a" += "b.outy[4].a" "b.b.outy[4].a" += "b.outy[0].d.d[0]" "b.b.outy[0].d.d[0]" += "b.outy[1].d.d[0]" "b.b.outy[1].d.d[0]" += "b.outy[2].d.d[0]" "b.b.outy[2].d.d[0]" += "b.outy[3].d.d[0]" "b.b.outy[3].d.d[0]" += "b.outy[4].d.d[0]" "b.b.outy[4].d.d[0]" += "b.outy[4].d.d[0]" "b.outy[4].r" += "b.outy[3].d.d[0]" "b.outy[3].r" += "b.outy[2].d.d[0]" "b.outy[2].r" += "b.outy[1].d.d[0]" "b.outy[1].r" += "b.outy[0].d.d[0]" "b.outy[0].r" += "b.outx[0].d.d[0]" "b.outx[0].r" += "b.outx[1].d.d[0]" "b.outx[1].r" += "b.outx[2].d.d[0]" "b.outx[2].r" += "b.outx[0].r" "b.b.outx[0].r" += "b.outx[1].r" "b.b.outx[1].r" += "b.outx[2].r" "b.b.outx[2].r" += "b.outx[0].a" "b.b.outx[0].a" += "b.outx[1].a" "b.b.outx[1].a" += "b.outx[2].a" "b.b.outx[2].a" += "b.outx[0].d.d[0]" "b.b.outx[0].d.d[0]" += "b.outx[1].d.d[0]" "b.b.outx[1].d.d[0]" += "b.outx[2].d.d[0]" "b.b.outx[2].d.d[0]" += "b.outx[2].d.d[0]" "b.outx[2].r" += "b.outx[1].d.d[0]" "b.outx[1].r" += "b.outx[0].d.d[0]" "b.outx[0].r" += "b.in[0].d.d[0]" "b.in[0].r" += "b.in[1].d.d[0]" "b.in[1].r" += "b.in[2].d.d[0]" "b.in[2].r" += "b.in[3].d.d[0]" "b.in[3].r" += "b.in[4].d.d[0]" "b.in[4].r" += "b.in[5].d.d[0]" "b.in[5].r" += "b.in[6].d.d[0]" "b.in[6].r" += "b.in[7].d.d[0]" "b.in[7].r" += "b.in[8].d.d[0]" "b.in[8].r" += "b.in[9].d.d[0]" "b.in[9].r" += "b.in[10].d.d[0]" "b.in[10].r" += "b.in[11].d.d[0]" "b.in[11].r" += "b.in[12].d.d[0]" "b.in[12].r" += "b.in[13].d.d[0]" "b.in[13].r" += "b.in[14].d.d[0]" "b.in[14].r" += "b.in[0].r" "b.b.in[0].r" += "b.in[1].r" "b.b.in[1].r" += "b.in[2].r" "b.b.in[2].r" += "b.in[3].r" "b.b.in[3].r" += "b.in[4].r" "b.b.in[4].r" += "b.in[5].r" "b.b.in[5].r" += "b.in[6].r" "b.b.in[6].r" += "b.in[7].r" "b.b.in[7].r" += "b.in[8].r" "b.b.in[8].r" += "b.in[9].r" "b.b.in[9].r" += "b.in[10].r" "b.b.in[10].r" += "b.in[11].r" "b.b.in[11].r" += "b.in[12].r" "b.b.in[12].r" += "b.in[13].r" "b.b.in[13].r" += "b.in[14].r" "b.b.in[14].r" += "b.in[0].a" "b.b.in[0].a" += "b.in[1].a" "b.b.in[1].a" += "b.in[2].a" "b.b.in[2].a" += "b.in[3].a" "b.b.in[3].a" += "b.in[4].a" "b.b.in[4].a" += "b.in[5].a" "b.b.in[5].a" += "b.in[6].a" "b.b.in[6].a" += "b.in[7].a" "b.b.in[7].a" += "b.in[8].a" "b.b.in[8].a" += "b.in[9].a" "b.b.in[9].a" += "b.in[10].a" "b.b.in[10].a" += "b.in[11].a" "b.b.in[11].a" += "b.in[12].a" "b.b.in[12].a" += "b.in[13].a" "b.b.in[13].a" += "b.in[14].a" "b.b.in[14].a" += "b.in[0].d.d[0]" "b.b.in[0].d.d[0]" += "b.in[1].d.d[0]" "b.b.in[1].d.d[0]" += "b.in[2].d.d[0]" "b.b.in[2].d.d[0]" += "b.in[3].d.d[0]" "b.b.in[3].d.d[0]" += "b.in[4].d.d[0]" "b.b.in[4].d.d[0]" += "b.in[5].d.d[0]" "b.b.in[5].d.d[0]" += "b.in[6].d.d[0]" "b.b.in[6].d.d[0]" += "b.in[7].d.d[0]" "b.b.in[7].d.d[0]" += "b.in[8].d.d[0]" "b.b.in[8].d.d[0]" += "b.in[9].d.d[0]" "b.b.in[9].d.d[0]" += "b.in[10].d.d[0]" "b.b.in[10].d.d[0]" += "b.in[11].d.d[0]" "b.b.in[11].d.d[0]" += "b.in[12].d.d[0]" "b.b.in[12].d.d[0]" += "b.in[13].d.d[0]" "b.b.in[13].d.d[0]" += "b.in[14].d.d[0]" "b.b.in[14].d.d[0]" += "b.in[14].d.d[0]" "b.in[14].r" += "b.in[13].d.d[0]" "b.in[13].r" += "b.in[12].d.d[0]" "b.in[12].r" += "b.in[11].d.d[0]" "b.in[11].r" += "b.in[10].d.d[0]" "b.in[10].r" += "b.in[9].d.d[0]" "b.in[9].r" += "b.in[8].d.d[0]" "b.in[8].r" += "b.in[7].d.d[0]" "b.in[7].r" += "b.in[6].d.d[0]" "b.in[6].r" += "b.in[5].d.d[0]" "b.in[5].r" += "b.in[4].d.d[0]" "b.in[4].r" += "b.in[3].d.d[0]" "b.in[3].r" += "b.in[2].d.d[0]" "b.in[2].r" += "b.in[1].d.d[0]" "b.in[1].r" += "b.in[0].d.d[0]" "b.in[0].r" diff --git a/test/unit_tests/nrn_hs_2d/test.act b/test/unit_tests/nrn_hs_2d/test.act new file mode 100644 index 0000000..5b6aa00 --- /dev/null +++ b/test/unit_tests/nrn_hs_2d/test.act @@ -0,0 +1,46 @@ +/************************************************************************* + * + * This file is part of ACT dataflow neuro library. + * It's the testing facility for cell_lib_std.act + * + * Copyright (c) 2022 University of Groningen - Ole Richter + * Copyright (c) 2022 University of Groningen - Hugh Greatorex + * Copyright (c) 2022 University of Groningen - Michele Mastella + * Copyright (c) 2022 University of Groningen - Madison Cotteret + * + * This source describes Open Hardware and is licensed under the CERN-OHL-W v2 or later + * + * You may redistribute and modify this documentation and make products + * using it under the terms of the CERN-OHL-W v2 (https:/cern.ch/cern-ohl). + * This documentation is distributed WITHOUT ANY EXPRESS OR IMPLIED + * WARRANTY, INCLUDING OF MERCHANTABILITY, SATISFACTORY QUALITY + * AND FITNESS FOR A PARTICULAR PURPOSE. Please see the CERN-OHL-W v2 + * for applicable conditions. + * + * Source location: https://git.web.rug.nl/bics/actlib_dataflow_neuro + * + * As per CERN-OHL-W v2 section 4.1, should You produce hardware based on + * these sources, You must maintain the Source Location visible in its + * documentation. + * + ************************************************************************** + */ + +import "../../dataflow_neuro/coders.act"; +import globals; + +open tmpl::dataflow_neuro; + +defproc nrn_hs_2d_inst(a1of1 in; a1of1 outx, outy) +{ + bool _reset_B; + prs { + Reset => _reset_B- + } + nrn_hs_2d b(.in = in, .outx = outx, .outy = outy); + b.supply.vdd = Vdd; + b.supply.vss = GND; + b.reset_B = _reset_B; +} + +nrn_hs_2d_inst b; diff --git a/test/unit_tests/nrn_hs_2d/test.prsim b/test/unit_tests/nrn_hs_2d/test.prsim new file mode 100644 index 0000000..70dae7a --- /dev/null +++ b/test/unit_tests/nrn_hs_2d/test.prsim @@ -0,0 +1,202 @@ +watchall + +set b.in[0].r 0 +set b.in[1].r 0 +set b.in[2].r 0 +set b.in[3].r 0 +set b.in[4].r 0 +set b.in[5].r 0 +set b.in[6].r 0 +set b.in[7].r 0 +set b.in[8].r 0 +set b.in[9].r 0 +set b.in[10].r 0 +set b.in[11].r 0 +set b.in[12].r 0 +set b.in[13].r 0 +set b.in[14].r 0 + +set b.outx[0].a 0 +set b.outx[1].a 0 +set b.outx[2].a 0 + +set b.outy[0].a 0 +set b.outy[1].a 0 +set b.outy[2].a 0 +set b.outy[3].a 0 +set b.outy[4].a 0 + +set b.outx[0].r 1 +set b.outx[1].r 1 +set b.outx[2].r 1 + +set b.outy[0].r 1 +set b.outy[1].r 1 +set b.outy[2].r 1 +set b.outy[3].r 1 +set b.outy[4].r 0 + +set b.b.neurons[0]._en 0 +set b.b.neurons[0]._req 1 + +# set Reset 0 +cycle + +system "echo '[] set Reset 1'" +set Reset 1 +cycle +status X + + +system "echo '[] set Reset 0'" +set Reset 0 +mode run +cycle + +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 0 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + + +system "echo '[] Neurons 0,1,3 spike'" +set b.in[0].r 1 +set b.in[1].r 1 +set b.in[3].r 1 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 1 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +assert b.in[0].a 1 +assert b.in[1].a 1 +assert b.in[3].a 1 + +system "echo '[] removing in reqs'" +set b.in[0].r 0 +set b.in[1].r 0 +set b.in[3].r 0 +cycle +assert b.in[0].a 0 +assert b.in[1].a 0 +assert b.in[3].a 0 + + +system "echo '[] y0 chosen, give ack'" +set b.outy[0].a 1 +cycle +assert b.outx[0].r 1 +assert b.outx[1].r 1 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] x0 chosen, give ack'" +set b.outx[0].a 1 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 1 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] remove x ack'" +set b.outx[0].a 0 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 1 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] x1 remaining, give ack'" +set b.outx[1].a 1 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] remove acks'" +set b.outx[1].a 0 +set b.outy[0].a 0 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 1 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] y1 remaining, give ack'" +set b.outy[1].a 1 +cycle +assert b.outx[0].r 1 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 0 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + +system "echo '[] x0 req, give ack'" +set b.outx[0].a 1 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 0 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + + +system "echo '[] remove acks'" +set b.outx[0].a 0 +set b.outy[1].a 0 +cycle +assert b.outx[0].r 0 +assert b.outx[1].r 0 +assert b.outx[2].r 0 + +assert b.outy[0].r 0 +assert b.outy[1].r 0 +assert b.outy[2].r 0 +assert b.outy[3].r 0 +assert b.outy[4].r 0 + diff --git a/test/unit_tests/nrn_hs_2d_clean.v b/test/unit_tests/nrn_hs_2d_clean.v new file mode 100644 index 0000000..ece463e --- /dev/null +++ b/test/unit_tests/nrn_hs_2d_clean.v @@ -0,0 +1,107 @@ +// +// Verilog module for: INV_X1<> +// + + +// +// Verilog module for: A_2P_U_X4<> +// + + +// +// Verilog module for: INV_X2<> +// + + +// +// Verilog module for: A_2C1N_RB_X1<> +// + + +// +// Verilog module for: BUF_X2<> +// + + +// +// Verilog module for: A_1C1P_X1<> +// + + +// +// Verilog module for: A_2C1P1N_RB_X1<> +// + + +// +// Verilog module for: A_3P_U_X4<> +// + + +// +// Verilog module for: nrn_hs_2d<> +// +module _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d(\in.d.d[0] , \in.a , \outx.d.d[0] , \outx.a , \outy.d.d[0] , \outy.a , reset_B, vdd, vss); + input vdd; + input vss; + input \in.d.d[0] ; + output \in.a ; + output \outx.d.d[0] ; + input \outx.a ; + output \outy.d.d[0] ; + input \outy.a ; + input reset_B; + +// -- signals --- + reg \outx.d.d[0] ; + reg \in.a ; + reg _reqB; + reg \outy.d.d[0] ; + wire reset_B; + reg _y_a_B; + wire \outy.a ; + reg _x_a_B; + reg _reset_BX; + wire \in.d.d[0] ; + wire \outx.a ; + reg _en; + reg _req; + +// --- instances +INV_X1 \req_inv (.y(_reqB), .a(_req), .vdd(vdd), .vss(vss)); +A_2P_U_X4 \pu_y (.p1(_reqB), .p2(\outy.a ), .y(\outy.d.d[0] ), .vdd(vdd), .vss(vss)); +INV_X2 \inv_x (.y(_x_a_B), .a(\outx.a ), .vdd(vdd), .vss(vss)); +INV_X2 \inv_y (.y(_y_a_B), .a(\outy.a ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X1 \A_ack (.y(\in.a ), .c1(_en), .c2(\in.d.d[0] ), .n1(_req), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +BUF_X2 \reset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_1C1P_X1 \A_en (.y(_en), .c1(\in.a ), .p1(_req), .vdd(vdd), .vss(vss)); +A_2C1P1N_RB_X1 \A_req (.y(_req), .c1(_en), .c2(_y_a_B), .p1(_x_a_B), .n1(\in.d.d[0] ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +A_3P_U_X4 \pu_x (.p1(\outx.a ), .p2(_reqB), .p3(_y_a_B), .y(\outx.d.d[0] ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: nrn_hs_2d_inst<> +// +module nrn__hs__2d__inst(\in.d.d[0] , \in.a , \outx.d.d[0] , \outx.a , \outy.d.d[0] , \outy.a , vdd, vss); + input vdd; + input vss; + input \in.d.d[0] ; + output \in.a ; + output \outx.d.d[0] ; + input \outx.a ; + output \outy.d.d[0] ; + input \outy.a ; + +// -- signals --- + reg \outx.d.d[0] ; + wire \outy.a ; + wire \in.d.d[0] ; + reg \outy.d.d[0] ; + reg _reset_B; + wire \outx.a ; + reg \in.a ; + +// --- instances +_0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d \b (.\in.d.d[0] (\in.d.d[0] ), .\in.a (\in.a ), .\outx.d.d[0] (\outx.d.d[0] ), .\outx.a (\outx.a ), .\outy.d.d[0] (\outy.d.d[0] ), .\outy.a (\outy.a ), .reset_B(_reset_B), .vdd(vdd), .vss(vss)); +endmodule + diff --git a/test/unit_tests/texel_small.net b/test/unit_tests/texel_small.net new file mode 100644 index 0000000..eec53e0 --- /dev/null +++ b/test/unit_tests/texel_small.net @@ -0,0 +1,3706 @@ +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X4<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=4.5U L=0.6U +M1_0_ Vdd __y y Vdd p W=6U L=0.6U +M1_1_ Vdd __y y Vdd p W=6U L=0.6U +M2_ GND a __y GND n W=2.4U L=0.6U +M3_0_ GND __y y GND n W=3U L=0.6U +M3_1_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::AND2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd b __y Vdd p W=3U L=0.6U +M2_ Vdd __y y Vdd p W=3U L=0.6U +M3_ GND a #3 GND n W=3U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_ #3 b __y GND n W=3U L=0.6U +.ends +*---- end of process: AND2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::MUX2_X1<> ----- +* raw ports: y a b s +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 y a b s +*.PININFO y:O a:I b:I s:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __s (combinational) +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd s __s Vdd p W=3U L=0.6U +M1_ Vdd a #5 Vdd p W=6U L=0.6U +M2_ Vdd b #7 Vdd p W=6U L=0.6U +M3_ Vdd __y y Vdd p W=3U L=0.6U +M4_ GND s __s GND n W=1.5U L=0.6U +M5_ GND a #9 GND n W=3U L=0.6U +M6_ GND b #10 GND n W=3U L=0.6U +M7_ GND __y y GND n W=1.5U L=0.6U +M8_ #5 s __y Vdd p W=6U L=0.6U +M9_ #7 __s __y Vdd p W=6U L=0.6U +M10_ #9 __s __y GND n W=3U L=0.6U +M11_ #10 s __y GND n W=3U L=0.6U +.ends +*---- end of process: MUX2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd __y y Vdd p W=3U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND __y y GND n W=1.5U L=0.6U +.ends +*---- end of process: BUF_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::DLY4_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbufchain_50_6 bufchain_50_6_ay a _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_51_6 bufchain_51_6_ay bufchain_50_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_52_6 bufchain_52_6_ay bufchain_51_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_53_6 bufchain_53_6_ay bufchain_52_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_54_6 bufchain_54_6_ay bufchain_53_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_55_6 bufchain_55_6_ay bufchain_54_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_56_6 bufchain_56_6_ay bufchain_55_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_57_6 bufchain_57_6_ay bufchain_56_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_58_6 bufchain_58_6_ay bufchain_57_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_59_6 bufchain_59_6_ay bufchain_58_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_510_6 bufchain_510_6_ay bufchain_59_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_511_6 bufchain_511_6_ay bufchain_510_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_512_6 bufchain_512_6_ay bufchain_511_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_513_6 bufchain_513_6_ay bufchain_512_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_514_6 bufchain_514_6_ay bufchain_513_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_515_6 y bufchain_514_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: DLY4_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delayprog<4> ----- +* raw ports: out in s[0] s[1] s[2] s[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 out in s_50_6 s_51_6 s_52_6 s_53_6 +*.PININFO out:O in:I s_50_6:I s_51_6:I s_52_6:I s_53_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2_50_6 dly_50_6_aa in s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_51_6 dly_51_6_aa __a_51_6 s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_52_6 dly_53_6_aa __a_52_6 s_52_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_53_6 dly_57_6_aa __a_53_6 s_53_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xmu2_50_6 __a_51_6 in dly_50_6_ay s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_51_6 __a_52_6 __a_51_6 dly_52_6_ay s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_52_6 __a_53_6 __a_52_6 dly_56_6_ay s_52_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_53_6 out __a_53_6 dly_514_6_ay s_53_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xdly_50_6 dly_50_6_ay dly_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 dly_52_6_ay dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_53_6 dly_54_6_aa dly_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_54_6 dly_55_6_aa dly_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_55_6 dly_56_6_aa dly_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_56_6 dly_56_6_ay dly_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_57_6 dly_58_6_aa dly_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_58_6 dly_59_6_aa dly_58_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_59_6 dly_510_6_aa dly_59_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_510_6 dly_511_6_aa dly_510_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_511_6 dly_512_6_aa dly_511_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_512_6 dly_513_6_aa dly_512_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_513_6 dly_514_6_aa dly_513_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_514_6 dly_514_6_ay dly_514_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delayprog<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X4<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X4 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a y Vdd p W=6U L=0.6U +M0_1_ Vdd a y Vdd p W=6U L=0.6U +M1_0_ GND a y GND n W=3U L=0.6U +M1_1_ GND a y GND n W=3U L=0.6U +.ends +*---- end of process: INV_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C_B_X1<> ----- +* raw ports: y c1 c2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 y c1 c2 +*.PININFO y:O c1:I c2:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd __y y Vdd p W=2.1U L=0.6U +M2_keeper Vdd GND #8 Vdd p W=0.9U L=1.2U +M3_ GND c1 #6 GND n W=3U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_keeper GND Vdd #9 GND n W=0.9U L=4.5U +M6_ #3 c2 __y Vdd p W=4.2U L=0.6U +M7_ #6 c2 __y GND n W=3U L=0.6U +M8_keeper #8 y __y Vdd p W=0.9U L=0.6U +M9_keeper #9 y __y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_2C_B_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: ctree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::OR2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_ Vdd __y y Vdd p W=3U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND b __y GND n W=1.5U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_ #5 b __y Vdd p W=6U L=0.6U +.ends +*---- end of process: OR2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<2> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_32_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_32_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<2> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a y Vdd p W=3U L=0.6U +M1_ GND a y GND n W=1.5U L=0.6U +.ends +*---- end of process: INV_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: andtree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<1,2> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] out[0] out[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 out_50_6 out_51_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I out_50_6:O out_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_50_6_ain_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 +xatree_51_6 atree_51_6_ain_50_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_51_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_50_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: decoder_dualrail<1,2> ----- +* +*---- act defproc: ::cell::g0x0<> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0cell_0_0g0x0 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ Vdd in_50_6 #3 Vdd p W=1.5U L=0.6U +M1_ #3 in_51_6 out Vdd p W=1.5U L=0.6U +.ends +*---- end of process: g0x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2P_U_X4<> ----- +* raw ports: p1 p2 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 p1 p2 y +*.PININFO p1:I p2:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcpx0 p1 p2 y _0_0cell_0_0g0x0 +.ends +*---- end of process: A_2P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xor2s_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: ortree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X2<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd __y y Vdd p W=6U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X2<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<5> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf2 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +.ends +*---- end of process: sigbuf<5> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: ctree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<1> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_31_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_31_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2s_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: andtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<4> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<2,4> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_52_6_ain_50_6 atree_51_6_ain_51_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_51_6 atree_53_6_ain_50_6 atree_51_6_ain_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_52_6 atree_52_6_ain_50_6 atree_53_6_ain_51_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_53_6 atree_53_6_ain_50_6 atree_53_6_ain_51_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_53_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_53_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_52_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_51_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +.ends +*---- end of process: decoder_dualrail<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::and_grid<2,4> ----- +* raw ports: out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] inx[0] inx[1] iny[0] iny[1] iny[2] iny[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 inx_50_6 inx_51_6 iny_50_6 iny_51_6 iny_52_6 iny_53_6 +*.PININFO out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O inx_50_6:I inx_51_6:I iny_50_6:I iny_51_6:I iny_52_6:I iny_53_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xybuf_50_6 iny_50_6 ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_51_6 iny_51_6 ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_52_6 iny_52_6 ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_53_6 iny_53_6 ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xands_50_6 out_50_6 ands_56_6_aa ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_51_6 out_51_6 ands_57_6_aa ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_52_6 out_52_6 ands_56_6_aa ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_53_6 out_53_6 ands_57_6_aa ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_54_6 out_54_6 ands_56_6_aa ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_55_6 out_55_6 ands_57_6_aa ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_56_6 out_56_6 ands_56_6_aa ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_57_6 out_57_6 ands_57_6_aa ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xxbuf_50_6 inx_50_6 ands_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xxbuf_51_6 inx_51_6 ands_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +.ends +*---- end of process: and_grid<2,4> ----- +* +*---- act defproc: ::cell::g1x0<> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0cell_0_0g1x0 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ GND in_50_6 #3 GND n W=0.9U L=0.6U +M1_ #3 in_51_6 out GND n W=0.9U L=0.6U +.ends +*---- end of process: g1x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2N_U_X4<> ----- +* raw ports: n1 n2 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 n1 n2 y +*.PININFO n1:I n2:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcpx0 n1 n2 y _0_0cell_0_0g1x0 +.ends +*---- end of process: A_2N_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::KEEP<> ----- +* raw ports: y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0KEEP y +*.PININFO y:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* +* --- end node flags --- +* +M0_ Vdd y __y Vdd p W=1.5U L=0.6U +M1_ GND y __y GND n W=0.9U L=0.6U +.ends +*---- end of process: KEEP<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<6> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf2 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +.ends +*---- end of process: sigbuf<6> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3C_RB_X4<> ----- +* raw ports: y c1 c2 c3 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 y c1 c2 c3 pr__B sr__B +*.PININFO y:O c1:I c2:I c3:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #14 Vdd p W=0.9U L=1.2U +M4_ GND c1 #11 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #15 GND n W=0.9U L=4.5U +M7_ #3 c3 __y Vdd p W=6.3U L=0.6U +M8_ #9 sr__B __y GND n W=6U L=0.6U +M9_keeper #14 y __y Vdd p W=0.9U L=0.6U +M10_keeper #15 y __y GND n W=0.9U L=0.6U +M11_ #4 c2 #3 Vdd p W=6.3U L=0.6U +M12_ #10 c3 #9 GND n W=6U L=0.6U +M13_ #11 c2 #10 GND n W=6U L=0.6U +.ends +*---- end of process: A_3C_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3C_B_X1<> ----- +* raw ports: y c1 c2 c3 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 y c1 c2 c3 +*.PININFO y:O c1:I c2:I c3:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd __y y Vdd p W=2.1U L=0.6U +M2_keeper Vdd GND #11 Vdd p W=0.9U L=1.2U +M3_ GND c1 #9 GND n W=4.5U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_keeper GND Vdd #12 GND n W=0.9U L=4.5U +M6_ #3 c3 __y Vdd p W=6.3U L=0.6U +M7_ #8 c3 __y GND n W=4.5U L=0.6U +M8_keeper #11 y __y Vdd p W=0.9U L=0.6U +M9_keeper #12 y __y GND n W=0.9U L=0.6U +M10_ #4 c2 #3 Vdd p W=6.3U L=0.6U +M11_ #9 c2 #8 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_3C_B_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<3> ----- +* raw ports: in[0] in[1] in[2] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_33_4 in_50_6 in_51_6 in_52_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC3Els_50_6 out in_50_6 in_51_6 in_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<3> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_33_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1P_X1<> ----- +* raw ports: y c1 p1 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 y c1 p1 +*.PININFO y:O c1:I p1:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd y #fb6# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #7 Vdd p W=0.9U L=1.2U +M3_ GND c1 y GND n W=1.5U L=0.6U +M4_ GND y #fb6# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #8 GND n W=0.9U L=4.5U +M6_ #3 c1 y Vdd p W=4.2U L=0.6U +M7_keeper #7 #fb6# y Vdd p W=0.9U L=0.6U +M8_keeper #8 #fb6# y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_1C1P_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_RB_X4<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #13 y __y Vdd p W=0.9U L=0.6U +M10_keeper #14 y __y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<3> ----- +* +*---- act defproc: ::cell::g2x0<> ----- +* raw ports: in[0] out +* +.subckt _0_0cell_0_0g2x0 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ Vdd in_50_6 out Vdd p W=1.5U L=0.6U +.ends +*---- end of process: g2x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1P_U_X4<> ----- +* raw ports: p1 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 p1 y +*.PININFO p1:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcpx0 p1 y _0_0cell_0_0g2x0 +.ends +*---- end of process: A_1P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_2d_hybrid<1,2,2,4,4> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out[0].d.d[0] out[0].a out[1].d.d[0] out[1].a out[2].d.d[0] out[2].a out[3].d.d[0] out[3].a out[4].d.d[0] out[4].a out[5].d.d[0] out[5].a out[6].d.d[0] out[6].a out[7].d.d[0] out[7].a dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] hs_en reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_50_6_ad_ad_50_6 out_50_6_aa out_51_6_ad_ad_50_6 out_51_6_aa out_52_6_ad_ad_50_6 out_52_6_aa out_53_6_ad_ad_50_6 out_53_6_aa out_54_6_ad_ad_50_6 out_54_6_aa out_55_6_ad_ad_50_6 out_55_6_aa out_56_6_ad_ad_50_6 out_56_6_aa out_57_6_ad_ad_50_6 out_57_6_aa dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 hs__en reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_50_6_ad_ad_50_6:O out_50_6_aa:I out_51_6_ad_ad_50_6:O out_51_6_aa:I out_52_6_ad_ad_50_6:O out_52_6_aa:I out_53_6_ad_ad_50_6:O out_53_6_aa:I out_54_6_ad_ad_50_6:O out_54_6_aa:I out_55_6_ad_ad_50_6:O out_55_6_aa:I out_56_6_ad_ad_50_6:O out_56_6_aa:I out_57_6_ad_ad_50_6:O out_57_6_aa:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I hs__en:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly dly_aout dly_ain dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xhs__inv hs__enB hs__en _0_0tmpl_0_0dataflow__neuro_0_0INV_X4 +xack__mux dly_ain ack__mux_aa ack__mux_ab hs__en _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xvtree__y d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 vtree__y_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_32_4 +xreset__sb reset__B __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xvalid__Cel ack__mux_aa vtree__x_aout vtree__y_aout _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xout__ack__invs_50_6 __ortree_ain_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout__ack__invs_51_6 __ortree_ain_51_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xd__dr__x d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 d__dr__x_aout_50_6 d__dr__x_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4 +xpu_50_6 pu_50_6_ap1 hs__enB __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +xpu_51_6 pu_51_6_ap1 hs__enB __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +x__ortree __ortree_ain_50_6 __ortree_ain_51_6 __ortree_aout _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xd__dr__xX_50_6 d__dr__x_aout_50_6 pu_50_6_ap1 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 +xd__dr__xX_51_6 d__dr__x_aout_51_6 pu_51_6_ap1 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 +xvtree__x d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 vtree__x_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_31_4 +xbuf__ack__Cel ack__mux_ab __ortree_aout ack__mux_aa _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xd__dr__y d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 d__dr__y_aout_50_6 d__dr__y_aout_51_6 d__dr__y_aout_52_6 d__dr__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 +x__and__grid out_50_6_ad_ad_50_6 out_51_6_ad_ad_50_6 out_52_6_ad_ad_50_6 out_53_6_ad_ad_50_6 out_54_6_ad_ad_50_6 out_55_6_ad_ad_50_6 out_56_6_ad_ad_50_6 out_57_6_ad_ad_50_6 d__dr__x_aout_50_6 d__dr__x_aout_51_6 d__dr__y_aout_50_6 d__dr__y_aout_51_6 d__dr__y_aout_52_6 d__dr__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4 +xack__pulldowns_50_6 out_50_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_51_6 out_51_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_52_6 out_52_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_53_6 out_53_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_54_6 out_54_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_55_6 out_55_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_56_6 out_56_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_57_6 out_57_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xkeeps_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeeps_51_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xaddr__buf in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 dly_aout ack__mux_aa reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xpu__reset_50_6 __reset__BX_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 +xpu__reset_51_6 __reset__BX_50_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 +.ends +*---- end of process: decoder_2d_hybrid<1,2,2,4,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::TBUF_X4<> ----- +* raw ports: y a en +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 y a en +*.PININFO y:O a:I en:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __en (combinational) +* y (state-holding): pup_reff=0.05; pdn_reff=0.1 +* +* --- end node flags --- +* +M0_ Vdd en __en Vdd p W=12U L=0.6U +M1_0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_1_ Vdd a #5 Vdd p W=6U L=0.6U +M1_2_ Vdd a #5 Vdd p W=6U L=0.6U +M1_3_ Vdd a #5 Vdd p W=6U L=0.6U +M2_ Vdd y #fb8# Vdd p W=1.5U L=1.2U +M3_keeper Vdd #fb8# y Vdd p W=0.9U L=0.6U +M4_ GND en __en GND n W=6U L=0.6U +M5_0_ GND a #7 GND n W=3U L=0.6U +M5_1_ GND a #7 GND n W=3U L=0.6U +M5_2_ GND a #7 GND n W=3U L=0.6U +M5_3_ GND a #7 GND n W=3U L=0.6U +M6_ GND y #fb8# GND n W=0.9U L=1.2U +M7_keeper GND #fb8# y GND n W=0.9U L=0.9U +M8_0_ #5 __en y Vdd p W=6U L=0.6U +M8_1_ #5 __en y Vdd p W=6U L=0.6U +M8_2_ #5 __en y Vdd p W=6U L=0.6U +M8_3_ #5 __en y Vdd p W=6U L=0.6U +M9_0_ #7 en y GND n W=3U L=0.6U +M9_1_ #7 en y GND n W=3U L=0.6U +M9_2_ #7 en y GND n W=3U L=0.6U +M9_3_ #7 en y GND n W=3U L=0.6U +.ends +*---- end of process: TBUF_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X8<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a __y Vdd p W=6U L=0.6U +M0_1_ Vdd a __y Vdd p W=6U L=0.6U +M1_0_ Vdd __y y Vdd p W=6U L=0.6U +M1_1_ Vdd __y y Vdd p W=6U L=0.6U +M1_2_ Vdd __y y Vdd p W=6U L=0.6U +M1_3_ Vdd __y y Vdd p W=6U L=0.6U +M2_0_ GND a __y GND n W=3U L=0.6U +M2_1_ GND a __y GND n W=3U L=0.6U +M3_0_ GND __y y GND n W=3U L=0.6U +M3_1_ GND __y y GND n W=3U L=0.6U +M3_2_ GND __y y GND n W=3U L=0.6U +M3_3_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X8<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<28> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<28> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<14> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_314_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_514_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_515_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_516_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_517_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_518_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_519_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_520_6 in_512_6 in_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_521_6 tmp_514_6 tmp_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_58_6 tmp_522_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 tmp_523_6 tmp_518_6 tmp_519_6 tmp_520_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +xC3Els_51_6 out tmp_521_6 tmp_522_6 tmp_523_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<14> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] in.d[12].d[0] in.d[12].d[1] in.d[13].d[0] in.d[13].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 in_ad_512_6_ad_50_6 in_ad_512_6_ad_51_6 in_ad_513_6_ad_50_6 in_ad_513_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I in_ad_512_6_ad_50_6:I in_ad_512_6_ad_51_6:I in_ad_513_6_ad_50_6:I in_ad_513_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 ct_ain_512_6 ct_ain_513_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_314_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_512_6 ct_ain_512_6 in_ad_512_6_ad_51_6 in_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_513_6 ct_ain_513_6 in_ad_513_6_ad_51_6 in_ad_513_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<14> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_513_6 out_ad_ad_513_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_513_6 out_ad_ad_513_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::qdi2bd<14,4> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly out_ar dly_ain dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xbuf in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out__vtree_ain_ad_50_6_ad_50_6 out_ad_50_6 out__vtree_ain_ad_51_6_ad_50_6 out_ad_51_6 out__vtree_ain_ad_52_6_ad_50_6 out_ad_52_6 out__vtree_ain_ad_53_6_ad_50_6 out_ad_53_6 out__vtree_ain_ad_54_6_ad_50_6 out_ad_54_6 out__vtree_ain_ad_55_6_ad_50_6 out_ad_55_6 out__vtree_ain_ad_56_6_ad_50_6 out_ad_56_6 out__vtree_ain_ad_57_6_ad_50_6 out_ad_57_6 out__vtree_ain_ad_58_6_ad_50_6 out_ad_58_6 out__vtree_ain_ad_59_6_ad_50_6 out_ad_59_6 out__vtree_ain_ad_510_6_ad_50_6 out_ad_510_6 out__vtree_ain_ad_511_6_ad_50_6 out_ad_511_6 out__vtree_ain_ad_512_6_ad_50_6 out_ad_512_6 out__vtree_ain_ad_513_6_ad_50_6 out_ad_513_6 out_aa dly_ain reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xout__vtree out__vtree_ain_ad_50_6_ad_50_6 out_ad_50_6 out__vtree_ain_ad_51_6_ad_50_6 out_ad_51_6 out__vtree_ain_ad_52_6_ad_50_6 out_ad_52_6 out__vtree_ain_ad_53_6_ad_50_6 out_ad_53_6 out__vtree_ain_ad_54_6_ad_50_6 out_ad_54_6 out__vtree_ain_ad_55_6_ad_50_6 out_ad_55_6 out__vtree_ain_ad_56_6_ad_50_6 out_ad_56_6 out__vtree_ain_ad_57_6_ad_50_6 out_ad_57_6 out__vtree_ain_ad_58_6_ad_50_6 out_ad_58_6 out__vtree_ain_ad_59_6_ad_50_6 out_ad_59_6 out__vtree_ain_ad_510_6_ad_50_6 out_ad_510_6 out__vtree_ain_ad_511_6_ad_50_6 out_ad_511_6 out__vtree_ain_ad_512_6_ad_50_6 out_ad_512_6 out__vtree_ain_ad_513_6_ad_50_6 out_ad_513_6 dly_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +.ends +*---- end of process: qdi2bd<14,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<3> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<14,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_ad_ad_513_6_ad_50_6 fifo__element_51_6_ain_ad_ad_513_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_ad_ad_513_6_ad_50_6 fifo__element_51_6_ain_ad_ad_513_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_ad_ad_513_6_ad_50_6 fifo__element_52_6_ain_ad_ad_513_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_ad_ad_513_6_ad_50_6 fifo__element_52_6_ain_ad_ad_513_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +.ends +*---- end of process: fifo<14,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C2N2N_RB_X1<> ----- +* raw ports: y c1 c2 na1 na2 nb1 nb2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 y c1 c2 na1 na2 nb1 nb2 pr__B sr__B +*.PININFO y:O c1:I c2:I na1:I na2:I nb1:I nb2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.397647 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #18 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #19 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #18 y __y Vdd p W=0.9U L=0.6U +M10_keeper #19 y __y GND n W=0.9U L=0.6U +M11_ #10 na2 #7 GND n W=15U L=0.6U +M12_ #13 nb2 #7 GND n W=15U L=0.6U +M13_ #9 c2 #8 GND n W=7.5U L=0.6U +M14_ #8 na1 #10 GND n W=5.1U L=0.6U +M15_ #8 nb1 #13 GND n W=5.1U L=0.6U +.ends +*---- end of process: A_2C2N2N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_4C_RB_X4<> ----- +* raw ports: y c1 c2 c3 c4 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 y c1 c2 c3 c4 pr__B sr__B +*.PININFO y:O c1:I c2:I c3:I c4:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #5 Vdd p W=8.4U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #17 Vdd p W=0.9U L=1.2U +M4_ GND c1 #14 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #18 GND n W=0.9U L=4.5U +M7_ #3 c4 __y Vdd p W=8.4U L=0.6U +M8_ #11 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #17 y __y Vdd p W=0.9U L=0.6U +M10_keeper #18 y __y GND n W=0.9U L=0.6U +M11_ #4 c3 #3 Vdd p W=8.4U L=0.6U +M12_ #5 c2 #4 Vdd p W=8.4U L=0.6U +M13_ #12 c4 #11 GND n W=7.5U L=0.6U +M14_ #13 c3 #12 GND n W=7.5U L=0.6U +M15_ #14 c2 #13 GND n W=7.5U L=0.6U +.ends +*---- end of process: A_4C_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_4P1N1N_X1<> ----- +* raw ports: y na1 nb1 p1 p2 p3 p4 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_4P1N1N_X1 y na1 nb1 p1 p2 p3 p4 +*.PININFO y:O na1:I nb1:I p1:I p2:I p3:I p4:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #5 Vdd p W=8.4U L=0.6U +M1_ Vdd y #fb12# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M3_ GND na1 y GND n W=1.5U L=0.6U +M4_ GND nb1 y GND n W=1.5U L=0.6U +M5_ GND y #fb12# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 p4 y Vdd p W=8.4U L=0.6U +M8_keeper #13 #fb12# y Vdd p W=0.9U L=0.6U +M9_keeper #14 #fb12# y GND n W=0.9U L=0.6U +M10_ #4 p3 #3 Vdd p W=8.4U L=0.6U +M11_ #5 p2 #4 Vdd p W=8.4U L=0.6U +.ends +*---- end of process: A_4P1N1N_X1<> ----- +* +*---- act defproc: ::cell::g4x0<> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0cell_0_0g4x0 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ Vdd in_50_6 #5 Vdd p W=1.5U L=0.6U +M1_ GND in_50_6 out GND n W=0.9U L=0.6U +M2_ GND in_51_6 out GND n W=0.9U L=0.6U +M3_ #5 in_51_6 out Vdd p W=1.5U L=0.6U +.ends +*---- end of process: g4x0<> ----- +* +*---- act defproc: ::cell::g3x0<> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0cell_0_0g3x0 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ Vdd in_50_6 out Vdd p W=1.5U L=0.6U +M1_ Vdd in_51_6 out Vdd p W=1.5U L=0.6U +M2_ GND in_50_6 #3 GND n W=0.9U L=0.6U +M3_ #3 in_51_6 out GND n W=0.9U L=0.6U +.ends +*---- end of process: g3x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ARBITER<> ----- +* raw ports: a b c d y1 y2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ARBITER a b c d y1 y2 +*.PININFO a:I b:I c:I d:I y1:O y2:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcx2 __y1 c y1 _0_0cell_0_0g4x0 +xcx0 a __y2 __y1 _0_0cell_0_0g3x0 +xcx3 __y2 d y2 _0_0cell_0_0g4x0 +xcx1 b __y1 __y2 _0_0cell_0_0g3x0 +.ends +*---- end of process: ARBITER<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbiter_handshake<> ----- +* raw ports: in1.d.d[0] in1.a in2.d.d[0] in2.a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake in1_ad_ad_50_6 in1_aa in2_ad_ad_50_6 in2_aa out_ad_ad_50_6 out_aa +*.PININFO in1_ad_ad_50_6:I in1_aa:O in2_ad_ad_50_6:I in2_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xack__cell1 in1_aa out_aa __y1__arb _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xarbiter in1_ad_ad_50_6 in2_ad_ad_50_6 in2_aa in1_aa __y1__arb __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0ARBITER +xack__cell2 in2_aa out_aa __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xor__cell out_ad_ad_50_6 __y1__arb __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: arbiter_handshake<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::merge<14> ----- +* raw ports: in1.d.d[0].d[0] in1.d.d[0].d[1] in1.d.d[1].d[0] in1.d.d[1].d[1] in1.d.d[2].d[0] in1.d.d[2].d[1] in1.d.d[3].d[0] in1.d.d[3].d[1] in1.d.d[4].d[0] in1.d.d[4].d[1] in1.d.d[5].d[0] in1.d.d[5].d[1] in1.d.d[6].d[0] in1.d.d[6].d[1] in1.d.d[7].d[0] in1.d.d[7].d[1] in1.d.d[8].d[0] in1.d.d[8].d[1] in1.d.d[9].d[0] in1.d.d[9].d[1] in1.d.d[10].d[0] in1.d.d[10].d[1] in1.d.d[11].d[0] in1.d.d[11].d[1] in1.d.d[12].d[0] in1.d.d[12].d[1] in1.d.d[13].d[0] in1.d.d[13].d[1] in1.a in1.v in2.d.d[0].d[0] in2.d.d[0].d[1] in2.d.d[1].d[0] in2.d.d[1].d[1] in2.d.d[2].d[0] in2.d.d[2].d[1] in2.d.d[3].d[0] in2.d.d[3].d[1] in2.d.d[4].d[0] in2.d.d[4].d[1] in2.d.d[5].d[0] in2.d.d[5].d[1] in2.d.d[6].d[0] in2.d.d[6].d[1] in2.d.d[7].d[0] in2.d.d[7].d[1] in2.d.d[8].d[0] in2.d.d[8].d[1] in2.d.d[9].d[0] in2.d.d[9].d[1] in2.d.d[10].d[0] in2.d.d[10].d[1] in2.d.d[11].d[0] in2.d.d[11].d[1] in2.d.d[12].d[0] in2.d.d[12].d[1] in2.d.d[13].d[0] in2.d.d[13].d[1] in2.a in2.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 in1_ad_ad_50_6_ad_50_6 in1_ad_ad_50_6_ad_51_6 in1_ad_ad_51_6_ad_50_6 in1_ad_ad_51_6_ad_51_6 in1_ad_ad_52_6_ad_50_6 in1_ad_ad_52_6_ad_51_6 in1_ad_ad_53_6_ad_50_6 in1_ad_ad_53_6_ad_51_6 in1_ad_ad_54_6_ad_50_6 in1_ad_ad_54_6_ad_51_6 in1_ad_ad_55_6_ad_50_6 in1_ad_ad_55_6_ad_51_6 in1_ad_ad_56_6_ad_50_6 in1_ad_ad_56_6_ad_51_6 in1_ad_ad_57_6_ad_50_6 in1_ad_ad_57_6_ad_51_6 in1_ad_ad_58_6_ad_50_6 in1_ad_ad_58_6_ad_51_6 in1_ad_ad_59_6_ad_50_6 in1_ad_ad_59_6_ad_51_6 in1_ad_ad_510_6_ad_50_6 in1_ad_ad_510_6_ad_51_6 in1_ad_ad_511_6_ad_50_6 in1_ad_ad_511_6_ad_51_6 in1_ad_ad_512_6_ad_50_6 in1_ad_ad_512_6_ad_51_6 in1_ad_ad_513_6_ad_50_6 in1_ad_ad_513_6_ad_51_6 in1_aa in1_av in2_ad_ad_50_6_ad_50_6 in2_ad_ad_50_6_ad_51_6 in2_ad_ad_51_6_ad_50_6 in2_ad_ad_51_6_ad_51_6 in2_ad_ad_52_6_ad_50_6 in2_ad_ad_52_6_ad_51_6 in2_ad_ad_53_6_ad_50_6 in2_ad_ad_53_6_ad_51_6 in2_ad_ad_54_6_ad_50_6 in2_ad_ad_54_6_ad_51_6 in2_ad_ad_55_6_ad_50_6 in2_ad_ad_55_6_ad_51_6 in2_ad_ad_56_6_ad_50_6 in2_ad_ad_56_6_ad_51_6 in2_ad_ad_57_6_ad_50_6 in2_ad_ad_57_6_ad_51_6 in2_ad_ad_58_6_ad_50_6 in2_ad_ad_58_6_ad_51_6 in2_ad_ad_59_6_ad_50_6 in2_ad_ad_59_6_ad_51_6 in2_ad_ad_510_6_ad_50_6 in2_ad_ad_510_6_ad_51_6 in2_ad_ad_511_6_ad_50_6 in2_ad_ad_511_6_ad_51_6 in2_ad_ad_512_6_ad_50_6 in2_ad_ad_512_6_ad_51_6 in2_ad_ad_513_6_ad_50_6 in2_ad_ad_513_6_ad_51_6 in2_aa in2_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in1_ad_ad_50_6_ad_50_6:I in1_ad_ad_50_6_ad_51_6:I in1_ad_ad_51_6_ad_50_6:I in1_ad_ad_51_6_ad_51_6:I in1_ad_ad_52_6_ad_50_6:I in1_ad_ad_52_6_ad_51_6:I in1_ad_ad_53_6_ad_50_6:I in1_ad_ad_53_6_ad_51_6:I in1_ad_ad_54_6_ad_50_6:I in1_ad_ad_54_6_ad_51_6:I in1_ad_ad_55_6_ad_50_6:I in1_ad_ad_55_6_ad_51_6:I in1_ad_ad_56_6_ad_50_6:I in1_ad_ad_56_6_ad_51_6:I in1_ad_ad_57_6_ad_50_6:I in1_ad_ad_57_6_ad_51_6:I in1_ad_ad_58_6_ad_50_6:I in1_ad_ad_58_6_ad_51_6:I in1_ad_ad_59_6_ad_50_6:I in1_ad_ad_59_6_ad_51_6:I in1_ad_ad_510_6_ad_50_6:I in1_ad_ad_510_6_ad_51_6:I in1_ad_ad_511_6_ad_50_6:I in1_ad_ad_511_6_ad_51_6:I in1_ad_ad_512_6_ad_50_6:I in1_ad_ad_512_6_ad_51_6:I in1_ad_ad_513_6_ad_50_6:I in1_ad_ad_513_6_ad_51_6:I in1_aa:O in1_av:O in2_ad_ad_50_6_ad_50_6:I in2_ad_ad_50_6_ad_51_6:I in2_ad_ad_51_6_ad_50_6:I in2_ad_ad_51_6_ad_51_6:I in2_ad_ad_52_6_ad_50_6:I in2_ad_ad_52_6_ad_51_6:I in2_ad_ad_53_6_ad_50_6:I in2_ad_ad_53_6_ad_51_6:I in2_ad_ad_54_6_ad_50_6:I in2_ad_ad_54_6_ad_51_6:I in2_ad_ad_55_6_ad_50_6:I in2_ad_ad_55_6_ad_51_6:I in2_ad_ad_56_6_ad_50_6:I in2_ad_ad_56_6_ad_51_6:I in2_ad_ad_57_6_ad_50_6:I in2_ad_ad_57_6_ad_51_6:I in2_ad_ad_58_6_ad_50_6:I in2_ad_ad_58_6_ad_51_6:I in2_ad_ad_59_6_ad_50_6:I in2_ad_ad_59_6_ad_51_6:I in2_ad_ad_510_6_ad_50_6:I in2_ad_ad_510_6_ad_51_6:I in2_ad_ad_511_6_ad_50_6:I in2_ad_ad_511_6_ad_51_6:I in2_ad_ad_512_6_ad_50_6:I in2_ad_ad_512_6_ad_51_6:I in2_ad_ad_513_6_ad_50_6:I in2_ad_ad_513_6_ad_51_6:I in2_aa:O in2_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xmerge__func__f_50_6 out_ad_ad_50_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_50_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_51_6 out_ad_ad_51_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_51_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_52_6 out_ad_ad_52_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_52_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_53_6 out_ad_ad_53_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_53_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_54_6 out_ad_ad_54_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_54_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_55_6 out_ad_ad_55_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_55_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_56_6 out_ad_ad_56_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_56_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_57_6 out_ad_ad_57_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_57_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_58_6 out_ad_ad_58_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_58_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_59_6 out_ad_ad_59_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_59_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_510_6 out_ad_ad_510_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_510_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_511_6 out_ad_ad_511_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_511_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_512_6 out_ad_ad_512_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_512_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_513_6 out_ad_ad_513_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_513_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xarb2function2 __in2__arb __in2__arb__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xAND__arb2 __in2__arb __in1__a__B __in2__arb__temp _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xarb2function1 __in1__arb __in1__arb__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xAND__arb1 __in1__arb __in2__a__B __in1__arb__temp _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__buffer __en __en__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xvc1 in1_ad_ad_50_6_ad_50_6 in1_ad_ad_50_6_ad_51_6 in1_ad_ad_51_6_ad_50_6 in1_ad_ad_51_6_ad_51_6 in1_ad_ad_52_6_ad_50_6 in1_ad_ad_52_6_ad_51_6 in1_ad_ad_53_6_ad_50_6 in1_ad_ad_53_6_ad_51_6 in1_ad_ad_54_6_ad_50_6 in1_ad_ad_54_6_ad_51_6 in1_ad_ad_55_6_ad_50_6 in1_ad_ad_55_6_ad_51_6 in1_ad_ad_56_6_ad_50_6 in1_ad_ad_56_6_ad_51_6 in1_ad_ad_57_6_ad_50_6 in1_ad_ad_57_6_ad_51_6 in1_ad_ad_58_6_ad_50_6 in1_ad_ad_58_6_ad_51_6 in1_ad_ad_59_6_ad_50_6 in1_ad_ad_59_6_ad_51_6 in1_ad_ad_510_6_ad_50_6 in1_ad_ad_510_6_ad_51_6 in1_ad_ad_511_6_ad_50_6 in1_ad_ad_511_6_ad_51_6 in1_ad_ad_512_6_ad_50_6 in1_ad_ad_512_6_ad_51_6 in1_ad_ad_513_6_ad_50_6 in1_ad_ad_513_6_ad_51_6 in1_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xin1ack__ctl__inv __in1__a__B in1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xmerge__func__t_50_6 out_ad_ad_50_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_50_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_51_6 out_ad_ad_51_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_51_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_52_6 out_ad_ad_52_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_52_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_53_6 out_ad_ad_53_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_53_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_54_6 out_ad_ad_54_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_54_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_55_6 out_ad_ad_55_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_55_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_56_6 out_ad_ad_56_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_56_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_57_6 out_ad_ad_57_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_57_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_58_6 out_ad_ad_58_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_58_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_59_6 out_ad_ad_59_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_59_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_510_6 out_ad_ad_510_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_510_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_511_6 out_ad_ad_511_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_511_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_512_6 out_ad_ad_512_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_512_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_513_6 out_ad_ad_513_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_513_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xin1ack__ctl in1_aa __in1__arb __en in1_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xen__ctl __en in1_aa in2_aa in1_aa in2_aa out_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_4P1N1N_X1 +xout__a__buffer __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xvalidity__arb in1_av __in1__arb__temp in2_av __in2__arb__temp __out__temp_ad_ad_50_6 __out__temp_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xout__a__inverter __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc2 in2_ad_ad_50_6_ad_50_6 in2_ad_ad_50_6_ad_51_6 in2_ad_ad_51_6_ad_50_6 in2_ad_ad_51_6_ad_51_6 in2_ad_ad_52_6_ad_50_6 in2_ad_ad_52_6_ad_51_6 in2_ad_ad_53_6_ad_50_6 in2_ad_ad_53_6_ad_51_6 in2_ad_ad_54_6_ad_50_6 in2_ad_ad_54_6_ad_51_6 in2_ad_ad_55_6_ad_50_6 in2_ad_ad_55_6_ad_51_6 in2_ad_ad_56_6_ad_50_6 in2_ad_ad_56_6_ad_51_6 in2_ad_ad_57_6_ad_50_6 in2_ad_ad_57_6_ad_51_6 in2_ad_ad_58_6_ad_50_6 in2_ad_ad_58_6_ad_51_6 in2_ad_ad_59_6_ad_50_6 in2_ad_ad_59_6_ad_51_6 in2_ad_ad_510_6_ad_50_6 in2_ad_ad_510_6_ad_51_6 in2_ad_ad_511_6_ad_50_6 in2_ad_ad_511_6_ad_51_6 in2_ad_ad_512_6_ad_50_6 in2_ad_ad_512_6_ad_51_6 in2_ad_ad_513_6_ad_50_6 in2_ad_ad_513_6_ad_51_6 in2_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xin2ack__ctl in2_aa __in2__arb __en in2_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xin2ack__ctl__inv __in2__a__B in2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: merge<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X6<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X6 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=9U L=0.6U +M1_0_ Vdd __y y Vdd p W=9U L=0.6U +M1_1_ Vdd __y y Vdd p W=9U L=0.6U +M2_ GND a __y GND n W=4.5U L=0.6U +M3_0_ GND __y y GND n W=4.5U L=0.6U +M3_1_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X6<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<16> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf6 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X6 +.ends +*---- end of process: sigbuf<16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<4,16> ----- +* raw ports: in[0] in[1] in[2] in[3] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 in_50_6 in_51_6 in_52_6 in_53_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<4,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<8,16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_57_6 in_57_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<8,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2P_X1<> ----- +* raw ports: y c1 p1 p2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2P_X1 y c1 p1 p2 +*.PININFO y:O c1:I p1:I p2:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd y #fb8# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #9 Vdd p W=0.9U L=1.2U +M3_ GND c1 y GND n W=1.5U L=0.6U +M4_ GND y #fb8# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #10 GND n W=0.9U L=4.5U +M6_ #3 c1 y Vdd p W=6.3U L=0.6U +M7_keeper #9 #fb8# y Vdd p W=0.9U L=0.6U +M8_keeper #10 #fb8# y GND n W=0.9U L=0.6U +M9_ #4 p2 #3 Vdd p W=6.3U L=0.6U +.ends +*---- end of process: A_1C2P_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fork<14> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.d.d[13].d[0] out1.d.d[13].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.d.d[13].d[0] out2.d.d[13].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fork_314_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_ad_ad_513_6_ad_50_6 out1_ad_ad_513_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_ad_ad_513_6_ad_50_6 out2_ad_ad_513_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_ad_ad_513_6_ad_50_6:O out1_ad_ad_513_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_ad_ad_513_6_ad_50_6:O out2_ad_ad_513_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xinack__ctl in_aa __en in_av out1_av out2_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout1__a__inv __out1__a__B out1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xen__ctl __en in_aa out1_av out2_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C2P_X1 +xout2__a__inv __out2__a__B out2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout2__en__buf __en out2__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout1__a__B__buf __out1__a__B out1__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout1__f__buf__func_50_6 out1_ad_ad_50_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_51_6 out1_ad_ad_51_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_52_6 out1_ad_ad_52_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_53_6 out1_ad_ad_53_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_54_6 out1_ad_ad_54_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_55_6 out1_ad_ad_55_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_56_6 out1_ad_ad_56_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_57_6 out1_ad_ad_57_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_58_6 out1_ad_ad_58_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_59_6 out1_ad_ad_59_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_510_6 out1_ad_ad_510_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_511_6 out1_ad_ad_511_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_512_6 out1_ad_ad_512_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_513_6 out1_ad_ad_513_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xout1__t__buf__func_50_6 out1_ad_ad_50_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_51_6 out1_ad_ad_51_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_52_6 out1_ad_ad_52_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_53_6 out1_ad_ad_53_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_54_6 out1_ad_ad_54_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_55_6 out1_ad_ad_55_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_56_6 out1_ad_ad_56_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_57_6 out1_ad_ad_57_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_58_6 out1_ad_ad_58_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_59_6 out1_ad_ad_59_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_510_6 out1_ad_ad_510_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_511_6 out1_ad_ad_511_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_512_6 out1_ad_ad_512_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_513_6 out1_ad_ad_513_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_50_6 out2_ad_ad_50_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_51_6 out2_ad_ad_51_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_52_6 out2_ad_ad_52_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_53_6 out2_ad_ad_53_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_54_6 out2_ad_ad_54_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_55_6 out2_ad_ad_55_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_56_6 out2_ad_ad_56_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_57_6 out2_ad_ad_57_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_58_6 out2_ad_ad_58_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_59_6 out2_ad_ad_59_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_510_6 out2_ad_ad_510_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_511_6 out2_ad_ad_511_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_512_6 out2_ad_ad_512_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_513_6 out2_ad_ad_513_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__en__buf __en out1__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout2__a__B__buf __out2__a__B out2__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout2__f__buf__func_50_6 out2_ad_ad_50_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_51_6 out2_ad_ad_51_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_52_6 out2_ad_ad_52_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_53_6 out2_ad_ad_53_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_54_6 out2_ad_ad_54_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_55_6 out2_ad_ad_55_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_56_6 out2_ad_ad_56_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_57_6 out2_ad_ad_57_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_58_6 out2_ad_ad_58_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_59_6 out2_ad_ad_59_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_510_6 out2_ad_ad_510_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_511_6 out2_ad_ad_511_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_512_6 out2_ad_ad_512_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_513_6 out2_ad_ad_513_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: fork<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::TIELO_X1<> ----- +* raw ports: +* +* empty subckt +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* end empty subckt +*---- end of process: TIELO_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<11> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_311_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf4 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: sigbuf<11> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::append<3,11,0> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] out.d.d[3].d[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0append_33_711_70_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I out_ad_ad_53_6_ad_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__val in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 sb_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 +xsb sb_ain out_ad_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_311_4 +.ends +*---- end of process: append<3,11,0> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<26> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<26> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X12<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a __y Vdd p W=9U L=0.6U +M0_1_ Vdd a __y Vdd p W=9U L=0.6U +M1_0_ Vdd __y y Vdd p W=9U L=0.6U +M1_1_ Vdd __y y Vdd p W=9U L=0.6U +M1_2_ Vdd __y y Vdd p W=9U L=0.6U +M1_3_ Vdd __y y Vdd p W=9U L=0.6U +M2_0_ GND a __y GND n W=4.5U L=0.6U +M2_1_ GND a __y GND n W=4.5U L=0.6U +M3_0_ GND __y y GND n W=4.5U L=0.6U +M3_1_ GND __y y GND n W=4.5U L=0.6U +M3_2_ GND __y y GND n W=4.5U L=0.6U +M3_3_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X12<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<52> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_352_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf12 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: sigbuf<52> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<13> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf4 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: sigbuf<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C2N_RB_X4<> ----- +* raw ports: y c1 c2 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 y c1 c2 n1 n2 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #15 Vdd p W=0.9U L=1.2U +M4_ GND c1 #10 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #16 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #15 y __y Vdd p W=0.9U L=0.6U +M10_keeper #16 y __y GND n W=0.9U L=0.6U +M11_ #8 n2 #7 GND n W=7.5U L=0.6U +M12_ #9 n1 #8 GND n W=7.5U L=0.6U +M13_ #10 c2 #9 GND n W=7.5U L=0.6U +.ends +*---- end of process: A_2C2N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<13> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_313_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_513_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_514_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_515_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_516_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_517_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_519_6 tmp_513_6 tmp_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_520_6 tmp_515_6 tmp_516_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_521_6 tmp_517_6 tmp_518_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 tmp_518_6 in_510_6 in_511_6 in_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +xC3Els_51_6 out tmp_519_6 tmp_520_6 tmp_521_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<13> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] in.d[12].d[0] in.d[12].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 in_ad_512_6_ad_50_6 in_ad_512_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I in_ad_512_6_ad_50_6:I in_ad_512_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 ct_ain_512_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_313_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_512_6 ct_ain_512_6 in_ad_512_6_ad_51_6 in_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B cond.d.d[0].d[0] cond.d.d[0].d[1] cond.v +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B cond_ad_ad_50_6_ad_50_6 cond_ad_ad_50_6_ad_51_6 cond_av +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I cond_ad_ad_50_6_ad_50_6:I cond_ad_ad_50_6_ad_51_6:I cond_av:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xinack__ctl in_aa __en cond_av __out__v __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xout2__a__inv __out2__a__B out2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xout__or __out__v out1_av out2_av _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xout__en__buf __en out__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_352_4 +xc__buf__t cond_ad_ad_50_6_ad_51_6 __c__t__buf_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 +xout2__t__buf__func_50_6 out2_ad_ad_50_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_51_6 out2_ad_ad_51_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_52_6 out2_ad_ad_52_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_53_6 out2_ad_ad_53_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_54_6 out2_ad_ad_54_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_55_6 out2_ad_ad_55_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_56_6 out2_ad_ad_56_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_57_6 out2_ad_ad_57_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_58_6 out2_ad_ad_58_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_59_6 out2_ad_ad_59_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_510_6 out2_ad_ad_510_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_511_6 out2_ad_ad_511_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_512_6 out2_ad_ad_512_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_50_6 out2_ad_ad_50_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_51_6 out2_ad_ad_51_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_52_6 out2_ad_ad_52_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_53_6 out2_ad_ad_53_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_54_6 out2_ad_ad_54_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_55_6 out2_ad_ad_55_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_56_6 out2_ad_ad_56_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_57_6 out2_ad_ad_57_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_58_6 out2_ad_ad_58_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_59_6 out2_ad_ad_59_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_510_6 out2_ad_ad_510_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_511_6 out2_ad_ad_511_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_512_6 out2_ad_ad_512_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xc__el cond_av __c__v __in__v _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xc__f__c__t__or __c__v cond_ad_ad_50_6_ad_51_6 cond_ad_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xout1__a__inv __out1__a__B out1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xen__ctl __en in_aa __out__v _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xc__buf__f cond_ad_ad_50_6_ad_50_6 __c__f__buf_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 +xout1__f__buf__func_50_6 out1_ad_ad_50_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_51_6 out1_ad_ad_51_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_52_6 out1_ad_ad_52_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_53_6 out1_ad_ad_53_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_54_6 out1_ad_ad_54_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_55_6 out1_ad_ad_55_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_56_6 out1_ad_ad_56_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_57_6 out1_ad_ad_57_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_58_6 out1_ad_ad_58_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_59_6 out1_ad_ad_59_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_510_6 out1_ad_ad_510_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_511_6 out1_ad_ad_511_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_512_6 out1_ad_ad_512_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__a__B__buf __out1__a__B out1__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xout1__t__buf__func_50_6 out1_ad_ad_50_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_51_6 out1_ad_ad_51_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_52_6 out1_ad_ad_52_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_53_6 out1_ad_ad_53_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_54_6 out1_ad_ad_54_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_55_6 out1_ad_ad_55_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_56_6 out1_ad_ad_56_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_57_6 out1_ad_ad_57_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_58_6 out1_ad_ad_58_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_59_6 out1_ad_ad_59_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_510_6 out1_ad_ad_510_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_511_6 out1_ad_ad_511_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_512_6 out1_ad_ad_512_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__a__B__buf __out2__a__B out2__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +.ends +*---- end of process: demux<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux_bit<13,13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdemux in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa val__Cel_ac1 out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 val__Cel_ac2 _0_0tmpl_0_0dataflow__neuro_0_0demux_313_4 +xval__Cel in_av val__Cel_ac1 val__Cel_ac2 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: demux_bit<13,13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux_bit_msb<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdemux in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B _0_0tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4 +.ends +*---- end of process: demux_bit_msb<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::AND3_X1<> ----- +* raw ports: y a b c +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 y a b c +*.PININFO y:O a:I b:I c:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd b __y Vdd p W=3U L=0.6U +M2_ Vdd c __y Vdd p W=3U L=0.6U +M3_ Vdd __y y Vdd p W=3U L=0.6U +M4_ GND a #4 GND n W=4.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_ #3 c __y GND n W=4.5U L=0.6U +M7_ #4 b #3 GND n W=4.5U L=0.6U +.ends +*---- end of process: AND3_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<3> ----- +* raw ports: in[0] in[1] in[2] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 in_50_6 in_51_6 in_52_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand3s_50_6 out in_50_6 in_51_6 in_52_6 _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +.ends +*---- end of process: andtree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X3<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X3 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=4.5U L=0.6U +M1_ Vdd __y y Vdd p W=9U L=0.6U +M2_ GND a __y GND n W=2.4U L=0.6U +M3_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X3<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<8> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf3 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X3 +.ends +*---- end of process: sigbuf<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<3,8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_56_6_ain_50_6 atree_55_6_ain_51_6 atree_53_6_ain_52_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_51_6 atree_57_6_ain_50_6 atree_55_6_ain_51_6 atree_53_6_ain_52_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_52_6 atree_56_6_ain_50_6 atree_57_6_ain_51_6 atree_53_6_ain_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_53_6 atree_57_6_ain_50_6 atree_57_6_ain_51_6 atree_53_6_ain_52_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_54_6 atree_56_6_ain_50_6 atree_55_6_ain_51_6 atree_57_6_ain_52_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_55_6 atree_57_6_ain_50_6 atree_55_6_ain_51_6 atree_57_6_ain_52_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_56_6 atree_56_6_ain_50_6 atree_57_6_ain_51_6 atree_57_6_ain_52_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_57_6 atree_57_6_ain_50_6 atree_57_6_ain_51_6 atree_57_6_ain_52_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_57_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_57_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__tX_52_6 in_ad_52_6_ad_51_6 atree_57_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_56_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_55_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_52_6 in_ad_52_6_ad_50_6 atree_53_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +.ends +*---- end of process: decoder_dualrail<3,8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail_en<3,8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] en out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 en out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I en:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 decoder_aout_54_6 decoder_aout_55_6 decoder_aout_56_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4 +xsb__en en sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xen__ands_50_6 out_50_6 decoder_aout_50_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_51_6 out_51_6 decoder_aout_51_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_52_6 out_52_6 decoder_aout_52_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_53_6 out_53_6 decoder_aout_53_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_54_6 out_54_6 decoder_aout_54_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_55_6 out_55_6 decoder_aout_55_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_56_6 out_56_6 decoder_aout_56_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_57_6 out_57_6 decoder_aout_57_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: decoder_dualrail_en<3,8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail_en<2,4> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] en out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 en out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I en:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 +xsb__en en sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xen__ands_50_6 out_50_6 decoder_aout_50_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_51_6 out_51_6 decoder_aout_51_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_52_6 out_52_6 decoder_aout_52_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_53_6 out_53_6 decoder_aout_53_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: decoder_dualrail_en<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::slice_data<13,0,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_aa +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__vt in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xCel in_aa out_aa in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: slice_data<13,0,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<40> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf12 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: sigbuf<40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<7,40> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] out[0] out[1] out[2] out[3] out[4] out[5] out[6] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +.ends +*---- end of process: sigbuf_boolarray<7,40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<5,40> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] out[0] out[1] out[2] out[3] out[4] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +.ends +*---- end of process: sigbuf_boolarray<5,40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<4> ----- +* raw ports: in[0] in[1] in[2] in[3] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 in_50_6 in_51_6 in_52_6 in_53_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2s_50_6 tmp_54_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2s_51_6 tmp_55_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2s_52_6 out tmp_54_6 tmp_55_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: andtree<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<4,16> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] out[8] out[9] out[10] out[11] out[12] out[13] out[14] out[15] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 out_58_6 out_59_6 out_510_6 out_511_6 out_512_6 out_513_6 out_514_6 out_515_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O out_58_6:O out_59_6:O out_510_6:O out_511_6:O out_512_6:O out_513_6:O out_514_6:O out_515_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_51_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_52_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_53_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_54_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_55_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_56_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_57_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_58_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_58_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_59_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_59_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_510_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_510_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_511_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_511_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_512_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_512_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_513_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_513_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_514_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_514_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_515_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_515_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_515_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_515_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_52_6 in_ad_52_6_ad_51_6 atree_515_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_53_6 in_ad_53_6_ad_51_6 atree_515_6_ain_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_514_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_513_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_52_6 in_ad_52_6_ad_50_6 atree_511_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_53_6 in_ad_53_6_ad_50_6 atree_57_6_ain_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: decoder_dualrail<4,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] in[14] in[15] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 in_514_6 in_515_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I in_514_6:I in_515_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xor2s_50_6 tmp_516_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_51_6 tmp_517_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_52_6 tmp_518_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_53_6 tmp_519_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_54_6 tmp_520_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_55_6 tmp_521_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_56_6 tmp_522_6 in_512_6 in_513_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_57_6 tmp_523_6 in_514_6 in_515_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_58_6 tmp_524_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_59_6 tmp_525_6 tmp_518_6 tmp_519_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_510_6 tmp_526_6 tmp_520_6 tmp_521_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_511_6 tmp_527_6 tmp_522_6 tmp_523_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_512_6 tmp_528_6 tmp_524_6 tmp_525_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_513_6 tmp_529_6 tmp_526_6 tmp_527_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_514_6 out tmp_528_6 tmp_529_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: ortree<16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<16,16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] in[14] in[15] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] out[8] out[9] out[10] out[11] out[12] out[13] out[14] out[15] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 in_514_6 in_515_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 out_58_6 out_59_6 out_510_6 out_511_6 out_512_6 out_513_6 out_514_6 out_515_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I in_514_6:I in_515_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O out_58_6:O out_59_6:O out_510_6:O out_511_6:O out_512_6:O out_513_6:O out_514_6:O out_515_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_57_6 in_57_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_58_6 in_58_6 out_58_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_59_6 in_59_6 out_59_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_510_6 in_510_6 out_510_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_511_6 in_511_6 out_511_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_512_6 in_512_6 out_512_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_513_6 in_513_6 out_513_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_514_6 in_514_6 out_514_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_515_6 in_515_6 out_515_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<16,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<20> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_320_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<20> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X2<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a y Vdd p W=6U L=0.6U +M1_ GND a y GND n W=3U L=0.6U +.ends +*---- end of process: INV_X2<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1P2N_RB_X1<> ----- +* raw ports: y c1 p1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P2N_RB_X1 y c1 p1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I p1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #14 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #15 GND n W=0.9U L=4.5U +M7_ #3 c1 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #14 y __y Vdd p W=0.9U L=0.6U +M10_keeper #15 y __y GND n W=0.9U L=0.6U +M11_ #8 n2 #7 GND n W=6U L=0.6U +M12_ #9 n1 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_1C1P2N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<8> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_38_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_58_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_59_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_510_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_511_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_512_6 tmp_58_6 tmp_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_513_6 tmp_510_6 tmp_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 out tmp_512_6 tmp_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: ctree<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_38_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::NOR2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0NOR2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_ GND a y GND n W=1.5U L=0.6U +M2_ GND b y GND n W=1.5U L=0.6U +M3_ #5 b y Vdd p W=6U L=0.6U +.ends +*---- end of process: NOR2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_R_X1<> ----- +* raw ports: y c1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_R_X1 y c1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.0714286; pdn_reff=0.1 +* +* --- end node flags --- +* +M0_ Vdd c1 y Vdd p W=8.4U L=0.6U +M1_ Vdd pr__B y Vdd p W=8.4U L=0.6U +M2_ Vdd y #fb11# Vdd p W=1.5U L=1.2U +M3_keeper Vdd #fb11# y Vdd p W=0.9U L=0.6U +M4_ GND c1 #7 GND n W=24U L=0.6U +M5_ GND y #fb11# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #12 GND n W=0.9U L=0.6U +M7_ #5 sr__B y GND n W=24U L=0.6U +M8_keeper #12 #fb11# y GND n W=0.9U L=0.6U +M9_ #6 n2 #5 GND n W=24U L=0.6U +M10_ #7 n1 #6 GND n W=24U L=0.6U +.ends +*---- end of process: A_1C2N_R_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1N_X1<> ----- +* raw ports: y c1 n1 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1N_X1 y c1 n1 +*.PININFO y:O c1:I n1:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd c1 y Vdd p W=2.1U L=0.6U +M1_ Vdd y #fb6# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #7 Vdd p W=0.9U L=1.2U +M3_ GND c1 #4 GND n W=3U L=0.6U +M4_ GND y #fb6# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #8 GND n W=0.9U L=4.5U +M6_ #4 n1 y GND n W=3U L=0.6U +M7_keeper #7 #fb6# y Vdd p W=0.9U L=0.6U +M8_keeper #8 #fb6# y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_1C1N_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_R_X1<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_R_X1 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B y Vdd p W=2.1U L=0.6U +M2_ Vdd y #fb12# Vdd p W=1.5U L=1.2U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND y #fb12# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B y GND n W=6U L=0.6U +M9_keeper #13 #fb12# y Vdd p W=0.9U L=0.6U +M10_keeper #14 #fb12# y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_R_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_RB_X4<> ----- +* raw ports: y c1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 y c1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 __y Vdd p W=2.1U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #12 Vdd p W=0.9U L=1.2U +M4_ GND c1 #7 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #13 GND n W=0.9U L=4.5U +M7_ #5 sr__B __y GND n W=6U L=0.6U +M8_keeper #12 y __y Vdd p W=0.9U L=0.6U +M9_keeper #13 y __y GND n W=0.9U L=0.6U +M10_ #6 n2 #5 GND n W=6U L=0.6U +M11_ #7 n1 #6 GND n W=6U L=0.6U +.ends +*---- end of process: A_1C2N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_SB_X4<> ----- +* raw ports: y c1 n1 n2 pr sr +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 y c1 n1 n2 pr sr +*.PININFO y:O c1:I n1:I n2:I pr:I sr:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd __y y Vdd p W=8.4U L=0.6U +M2_keeper Vdd GND #12 Vdd p W=0.9U L=1.2U +M3_ GND c1 #7 GND n W=4.5U L=0.6U +M4_ GND pr __y GND n W=1.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #13 GND n W=0.9U L=4.5U +M7_ #3 sr __y Vdd p W=4.2U L=0.6U +M8_ #6 n2 __y GND n W=4.5U L=0.6U +M9_keeper #12 y __y Vdd p W=0.9U L=0.6U +M10_keeper #13 y __y GND n W=0.9U L=0.6U +M11_ #7 n1 #6 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_1C2N_SB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer_register<8> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.a in.v out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] out.d[2].d[0] out.d[2].d[1] out.d[3].d[0] out.d[3].d[1] out.d[4].d[0] out.d[4].d[1] out.d[5].d[0] out.d[5].d[1] out.d[6].d[0] out.d[6].d[1] out.d[7].d[0] out.d[7].d[1] out_v flush reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer__register_38_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 out__v flush reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O out_ad_52_6_ad_50_6:O out_ad_52_6_ad_51_6:O out_ad_53_6_ad_50_6:O out_ad_53_6_ad_51_6:O out_ad_54_6_ad_50_6:O out_ad_54_6_ad_51_6:O out_ad_55_6_ad_50_6:O out_ad_55_6_ad_51_6:O out_ad_56_6_ad_50_6:O out_ad_56_6_ad_51_6:O out_ad_57_6_ad_50_6:O out_ad_57_6_ad_51_6:O out__v:I flush:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xinack__ctl __en __en in_av out__v __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_R_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 +xreset__inv __reset reset__B _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinack__inv in_aa __en _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xflushB__sb __flushB __flushBX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xflush__inv __flushB flush _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xreset__sb __reset __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xresetB__sb reset__B __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xt__buf__func_50_6 out_ad_50_6_ad_51_6 __flushBX_50_6 in_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_51_6 out_ad_51_6_ad_51_6 __flushBX_50_6 in_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_52_6 out_ad_52_6_ad_51_6 __flushBX_50_6 in_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_53_6 out_ad_53_6_ad_51_6 __flushBX_50_6 in_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_54_6 out_ad_54_6_ad_51_6 __flushBX_50_6 in_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_55_6 out_ad_55_6_ad_51_6 __flushBX_50_6 in_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_56_6 out_ad_56_6_ad_51_6 __flushBX_50_6 in_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_57_6 out_ad_57_6_ad_51_6 __flushBX_50_6 in_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xf__buf__func_50_6 out_ad_50_6_ad_50_6 __flushBX_50_6 in_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_51_6 out_ad_51_6_ad_50_6 __flushBX_50_6 in_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_52_6 out_ad_52_6_ad_50_6 __flushBX_50_6 in_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_53_6 out_ad_53_6_ad_50_6 __flushBX_50_6 in_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_54_6 out_ad_54_6_ad_50_6 __flushBX_50_6 in_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_55_6 out_ad_55_6_ad_50_6 __flushBX_50_6 in_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_56_6 out_ad_56_6_ad_50_6 __flushBX_50_6 in_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_57_6 out_ad_57_6_ad_50_6 __flushBX_50_6 in_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +.ends +*---- end of process: buffer_register<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::register_acells<8> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[1] in.a in.v out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] out.d[2].d[0] out.d[2].d[1] out.d[3].d[0] out.d[3].d[1] out.d[4].d[0] out.d[4].d[1] out.d[5].d[0] out.d[5].d[1] out.d[6].d[0] out.d[6].d[1] out.d[7].d[0] out.d[7].d[1] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_51_6 in_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O out_ad_52_6_ad_50_6:O out_ad_52_6_ad_51_6:O out_ad_53_6_ad_50_6:O out_ad_53_6_ad_51_6:O out_ad_54_6_ad_50_6:O out_ad_54_6_ad_51_6:O out_ad_55_6_ad_50_6:O out_ad_55_6_ad_51_6:O out_ad_56_6_ad_50_6:O out_ad_56_6_ad_51_6:O out_ad_57_6_ad_50_6:O out_ad_57_6_ad_51_6:O reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__val__inv __out__vB __out__v _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xA__flush __flush __en2 __flushB __out__v in_ad_ad_58_6_ad_51_6 reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P2N_RB_X1 +xout__valid out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 __out__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 +xpass pass_ay __en2 __flush _0_0tmpl_0_0dataflow__neuro_0_0NOR2_X1 +xA__en2 __en2 in_ad_ad_58_6_ad_51_6 __en2 __out__vB reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_R_X1 +xflush__inv __flushB __flush _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xin__ack__safety in_aa in__ack__inv_ay __en2 _0_0tmpl_0_0dataflow__neuro_0_0A_1C1N_X1 +xgandalf__f_50_6 gandalf__f_50_6_ay in_ad_ad_50_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_51_6 gandalf__f_51_6_ay in_ad_ad_51_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_52_6 gandalf__f_52_6_ay in_ad_ad_52_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_53_6 gandalf__f_53_6_ay in_ad_ad_53_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_54_6 gandalf__f_54_6_ay in_ad_ad_54_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_55_6 gandalf__f_55_6_ay in_ad_ad_55_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_56_6 gandalf__f_56_6_ay in_ad_ad_56_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_57_6 gandalf__f_57_6_ay in_ad_ad_57_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xpassX pass_ay passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xgandalf__t_50_6 gandalf__t_50_6_ay in_ad_ad_50_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_51_6 gandalf__t_51_6_ay in_ad_ad_51_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_52_6 gandalf__t_52_6_ay in_ad_ad_52_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_53_6 gandalf__t_53_6_ay in_ad_ad_53_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_54_6 gandalf__t_54_6_ay in_ad_ad_54_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_55_6 gandalf__t_55_6_ay in_ad_ad_55_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_56_6 gandalf__t_56_6_ay in_ad_ad_56_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_57_6 gandalf__t_57_6_ay in_ad_ad_57_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xbuf gandalf__f_50_6_ay gandalf__t_50_6_ay gandalf__f_51_6_ay gandalf__t_51_6_ay gandalf__f_52_6_ay gandalf__t_52_6_ay gandalf__f_53_6_ay gandalf__t_53_6_ay gandalf__f_54_6_ay gandalf__t_54_6_ay gandalf__f_55_6_ay gandalf__t_55_6_ay gandalf__f_56_6_ay gandalf__t_56_6_ay gandalf__f_57_6_ay gandalf__t_57_6_ay in__ack__inv_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 __out__v __flush reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer__register_38_4 +xin__ack__inv in__ack__inv_ay in__ack__inv_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: register_acells<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::register_wr_array<4,8,16> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v data[0].d[0].d[0] data[0].d[0].d[1] data[0].d[1].d[0] data[0].d[1].d[1] data[0].d[2].d[0] data[0].d[2].d[1] data[0].d[3].d[0] data[0].d[3].d[1] data[0].d[4].d[0] data[0].d[4].d[1] data[0].d[5].d[0] data[0].d[5].d[1] data[0].d[6].d[0] data[0].d[6].d[1] data[0].d[7].d[0] data[0].d[7].d[1] data[1].d[0].d[0] data[1].d[0].d[1] data[1].d[1].d[0] data[1].d[1].d[1] data[1].d[2].d[0] data[1].d[2].d[1] data[1].d[3].d[0] data[1].d[3].d[1] data[1].d[4].d[0] data[1].d[4].d[1] data[1].d[5].d[0] data[1].d[5].d[1] data[1].d[6].d[0] data[1].d[6].d[1] data[1].d[7].d[0] data[1].d[7].d[1] data[2].d[0].d[0] data[2].d[0].d[1] data[2].d[1].d[0] data[2].d[1].d[1] data[2].d[2].d[0] data[2].d[2].d[1] data[2].d[3].d[0] data[2].d[3].d[1] data[2].d[4].d[0] data[2].d[4].d[1] data[2].d[5].d[0] data[2].d[5].d[1] data[2].d[6].d[0] data[2].d[6].d[1] data[2].d[7].d[0] data[2].d[7].d[1] data[3].d[0].d[0] data[3].d[0].d[1] data[3].d[1].d[0] data[3].d[1].d[1] data[3].d[2].d[0] data[3].d[2].d[1] data[3].d[3].d[0] data[3].d[3].d[1] data[3].d[4].d[0] data[3].d[4].d[1] data[3].d[5].d[0] data[3].d[5].d[1] data[3].d[6].d[0] data[3].d[6].d[1] data[3].d[7].d[0] data[3].d[7].d[1] data[4].d[0].d[0] data[4].d[0].d[1] data[4].d[1].d[0] data[4].d[1].d[1] data[4].d[2].d[0] data[4].d[2].d[1] data[4].d[3].d[0] data[4].d[3].d[1] data[4].d[4].d[0] data[4].d[4].d[1] data[4].d[5].d[0] data[4].d[5].d[1] data[4].d[6].d[0] data[4].d[6].d[1] data[4].d[7].d[0] data[4].d[7].d[1] data[5].d[0].d[0] data[5].d[0].d[1] data[5].d[1].d[0] data[5].d[1].d[1] data[5].d[2].d[0] data[5].d[2].d[1] data[5].d[3].d[0] data[5].d[3].d[1] data[5].d[4].d[0] data[5].d[4].d[1] data[5].d[5].d[0] data[5].d[5].d[1] data[5].d[6].d[0] data[5].d[6].d[1] data[5].d[7].d[0] data[5].d[7].d[1] data[6].d[0].d[0] data[6].d[0].d[1] data[6].d[1].d[0] data[6].d[1].d[1] data[6].d[2].d[0] data[6].d[2].d[1] data[6].d[3].d[0] data[6].d[3].d[1] data[6].d[4].d[0] data[6].d[4].d[1] data[6].d[5].d[0] data[6].d[5].d[1] data[6].d[6].d[0] data[6].d[6].d[1] data[6].d[7].d[0] data[6].d[7].d[1] data[7].d[0].d[0] data[7].d[0].d[1] data[7].d[1].d[0] data[7].d[1].d[1] data[7].d[2].d[0] data[7].d[2].d[1] data[7].d[3].d[0] data[7].d[3].d[1] data[7].d[4].d[0] data[7].d[4].d[1] data[7].d[5].d[0] data[7].d[5].d[1] data[7].d[6].d[0] data[7].d[6].d[1] data[7].d[7].d[0] data[7].d[7].d[1] data[8].d[0].d[0] data[8].d[0].d[1] data[8].d[1].d[0] data[8].d[1].d[1] data[8].d[2].d[0] data[8].d[2].d[1] data[8].d[3].d[0] data[8].d[3].d[1] data[8].d[4].d[0] data[8].d[4].d[1] data[8].d[5].d[0] data[8].d[5].d[1] data[8].d[6].d[0] data[8].d[6].d[1] data[8].d[7].d[0] data[8].d[7].d[1] data[9].d[0].d[0] data[9].d[0].d[1] data[9].d[1].d[0] data[9].d[1].d[1] data[9].d[2].d[0] data[9].d[2].d[1] data[9].d[3].d[0] data[9].d[3].d[1] data[9].d[4].d[0] data[9].d[4].d[1] data[9].d[5].d[0] data[9].d[5].d[1] data[9].d[6].d[0] data[9].d[6].d[1] data[9].d[7].d[0] data[9].d[7].d[1] data[10].d[0].d[0] data[10].d[0].d[1] data[10].d[1].d[0] data[10].d[1].d[1] data[10].d[2].d[0] data[10].d[2].d[1] data[10].d[3].d[0] data[10].d[3].d[1] data[10].d[4].d[0] data[10].d[4].d[1] data[10].d[5].d[0] data[10].d[5].d[1] data[10].d[6].d[0] data[10].d[6].d[1] data[10].d[7].d[0] data[10].d[7].d[1] data[11].d[0].d[0] data[11].d[0].d[1] data[11].d[1].d[0] data[11].d[1].d[1] data[11].d[2].d[0] data[11].d[2].d[1] data[11].d[3].d[0] data[11].d[3].d[1] data[11].d[4].d[0] data[11].d[4].d[1] data[11].d[5].d[0] data[11].d[5].d[1] data[11].d[6].d[0] data[11].d[6].d[1] data[11].d[7].d[0] data[11].d[7].d[1] data[12].d[0].d[0] data[12].d[0].d[1] data[12].d[1].d[0] data[12].d[1].d[1] data[12].d[2].d[0] data[12].d[2].d[1] data[12].d[3].d[0] data[12].d[3].d[1] data[12].d[4].d[0] data[12].d[4].d[1] data[12].d[5].d[0] data[12].d[5].d[1] data[12].d[6].d[0] data[12].d[6].d[1] data[12].d[7].d[0] data[12].d[7].d[1] data[13].d[0].d[0] data[13].d[0].d[1] data[13].d[1].d[0] data[13].d[1].d[1] data[13].d[2].d[0] data[13].d[2].d[1] data[13].d[3].d[0] data[13].d[3].d[1] data[13].d[4].d[0] data[13].d[4].d[1] data[13].d[5].d[0] data[13].d[5].d[1] data[13].d[6].d[0] data[13].d[6].d[1] data[13].d[7].d[0] data[13].d[7].d[1] data[14].d[0].d[0] data[14].d[0].d[1] data[14].d[1].d[0] data[14].d[1].d[1] data[14].d[2].d[0] data[14].d[2].d[1] data[14].d[3].d[0] data[14].d[3].d[1] data[14].d[4].d[0] data[14].d[4].d[1] data[14].d[5].d[0] data[14].d[5].d[1] data[14].d[6].d[0] data[14].d[6].d[1] data[14].d[7].d[0] data[14].d[7].d[1] data[15].d[0].d[0] data[15].d[0].d[1] data[15].d[1].d[0] data[15].d[1].d[1] data[15].d[2].d[0] data[15].d[2].d[1] data[15].d[3].d[0] data[15].d[3].d[1] data[15].d[4].d[0] data[15].d[4].d[1] data[15].d[5].d[0] data[15].d[5].d[1] data[15].d[6].d[0] data[15].d[6].d[1] data[15].d[7].d[0] data[15].d[7].d[1] out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av data_50_6_ad_50_6_ad_50_6 data_50_6_ad_50_6_ad_51_6 data_50_6_ad_51_6_ad_50_6 data_50_6_ad_51_6_ad_51_6 data_50_6_ad_52_6_ad_50_6 data_50_6_ad_52_6_ad_51_6 data_50_6_ad_53_6_ad_50_6 data_50_6_ad_53_6_ad_51_6 data_50_6_ad_54_6_ad_50_6 data_50_6_ad_54_6_ad_51_6 data_50_6_ad_55_6_ad_50_6 data_50_6_ad_55_6_ad_51_6 data_50_6_ad_56_6_ad_50_6 data_50_6_ad_56_6_ad_51_6 data_50_6_ad_57_6_ad_50_6 data_50_6_ad_57_6_ad_51_6 data_51_6_ad_50_6_ad_50_6 data_51_6_ad_50_6_ad_51_6 data_51_6_ad_51_6_ad_50_6 data_51_6_ad_51_6_ad_51_6 data_51_6_ad_52_6_ad_50_6 data_51_6_ad_52_6_ad_51_6 data_51_6_ad_53_6_ad_50_6 data_51_6_ad_53_6_ad_51_6 data_51_6_ad_54_6_ad_50_6 data_51_6_ad_54_6_ad_51_6 data_51_6_ad_55_6_ad_50_6 data_51_6_ad_55_6_ad_51_6 data_51_6_ad_56_6_ad_50_6 data_51_6_ad_56_6_ad_51_6 data_51_6_ad_57_6_ad_50_6 data_51_6_ad_57_6_ad_51_6 data_52_6_ad_50_6_ad_50_6 data_52_6_ad_50_6_ad_51_6 data_52_6_ad_51_6_ad_50_6 data_52_6_ad_51_6_ad_51_6 data_52_6_ad_52_6_ad_50_6 data_52_6_ad_52_6_ad_51_6 data_52_6_ad_53_6_ad_50_6 data_52_6_ad_53_6_ad_51_6 data_52_6_ad_54_6_ad_50_6 data_52_6_ad_54_6_ad_51_6 data_52_6_ad_55_6_ad_50_6 data_52_6_ad_55_6_ad_51_6 data_52_6_ad_56_6_ad_50_6 data_52_6_ad_56_6_ad_51_6 data_52_6_ad_57_6_ad_50_6 data_52_6_ad_57_6_ad_51_6 data_53_6_ad_50_6_ad_50_6 data_53_6_ad_50_6_ad_51_6 data_53_6_ad_51_6_ad_50_6 data_53_6_ad_51_6_ad_51_6 data_53_6_ad_52_6_ad_50_6 data_53_6_ad_52_6_ad_51_6 data_53_6_ad_53_6_ad_50_6 data_53_6_ad_53_6_ad_51_6 data_53_6_ad_54_6_ad_50_6 data_53_6_ad_54_6_ad_51_6 data_53_6_ad_55_6_ad_50_6 data_53_6_ad_55_6_ad_51_6 data_53_6_ad_56_6_ad_50_6 data_53_6_ad_56_6_ad_51_6 data_53_6_ad_57_6_ad_50_6 data_53_6_ad_57_6_ad_51_6 data_54_6_ad_50_6_ad_50_6 data_54_6_ad_50_6_ad_51_6 data_54_6_ad_51_6_ad_50_6 data_54_6_ad_51_6_ad_51_6 data_54_6_ad_52_6_ad_50_6 data_54_6_ad_52_6_ad_51_6 data_54_6_ad_53_6_ad_50_6 data_54_6_ad_53_6_ad_51_6 data_54_6_ad_54_6_ad_50_6 data_54_6_ad_54_6_ad_51_6 data_54_6_ad_55_6_ad_50_6 data_54_6_ad_55_6_ad_51_6 data_54_6_ad_56_6_ad_50_6 data_54_6_ad_56_6_ad_51_6 data_54_6_ad_57_6_ad_50_6 data_54_6_ad_57_6_ad_51_6 data_55_6_ad_50_6_ad_50_6 data_55_6_ad_50_6_ad_51_6 data_55_6_ad_51_6_ad_50_6 data_55_6_ad_51_6_ad_51_6 data_55_6_ad_52_6_ad_50_6 data_55_6_ad_52_6_ad_51_6 data_55_6_ad_53_6_ad_50_6 data_55_6_ad_53_6_ad_51_6 data_55_6_ad_54_6_ad_50_6 data_55_6_ad_54_6_ad_51_6 data_55_6_ad_55_6_ad_50_6 data_55_6_ad_55_6_ad_51_6 data_55_6_ad_56_6_ad_50_6 data_55_6_ad_56_6_ad_51_6 data_55_6_ad_57_6_ad_50_6 data_55_6_ad_57_6_ad_51_6 data_56_6_ad_50_6_ad_50_6 data_56_6_ad_50_6_ad_51_6 data_56_6_ad_51_6_ad_50_6 data_56_6_ad_51_6_ad_51_6 data_56_6_ad_52_6_ad_50_6 data_56_6_ad_52_6_ad_51_6 data_56_6_ad_53_6_ad_50_6 data_56_6_ad_53_6_ad_51_6 data_56_6_ad_54_6_ad_50_6 data_56_6_ad_54_6_ad_51_6 data_56_6_ad_55_6_ad_50_6 data_56_6_ad_55_6_ad_51_6 data_56_6_ad_56_6_ad_50_6 data_56_6_ad_56_6_ad_51_6 data_56_6_ad_57_6_ad_50_6 data_56_6_ad_57_6_ad_51_6 data_57_6_ad_50_6_ad_50_6 data_57_6_ad_50_6_ad_51_6 data_57_6_ad_51_6_ad_50_6 data_57_6_ad_51_6_ad_51_6 data_57_6_ad_52_6_ad_50_6 data_57_6_ad_52_6_ad_51_6 data_57_6_ad_53_6_ad_50_6 data_57_6_ad_53_6_ad_51_6 data_57_6_ad_54_6_ad_50_6 data_57_6_ad_54_6_ad_51_6 data_57_6_ad_55_6_ad_50_6 data_57_6_ad_55_6_ad_51_6 data_57_6_ad_56_6_ad_50_6 data_57_6_ad_56_6_ad_51_6 data_57_6_ad_57_6_ad_50_6 data_57_6_ad_57_6_ad_51_6 data_58_6_ad_50_6_ad_50_6 data_58_6_ad_50_6_ad_51_6 data_58_6_ad_51_6_ad_50_6 data_58_6_ad_51_6_ad_51_6 data_58_6_ad_52_6_ad_50_6 data_58_6_ad_52_6_ad_51_6 data_58_6_ad_53_6_ad_50_6 data_58_6_ad_53_6_ad_51_6 data_58_6_ad_54_6_ad_50_6 data_58_6_ad_54_6_ad_51_6 data_58_6_ad_55_6_ad_50_6 data_58_6_ad_55_6_ad_51_6 data_58_6_ad_56_6_ad_50_6 data_58_6_ad_56_6_ad_51_6 data_58_6_ad_57_6_ad_50_6 data_58_6_ad_57_6_ad_51_6 data_59_6_ad_50_6_ad_50_6 data_59_6_ad_50_6_ad_51_6 data_59_6_ad_51_6_ad_50_6 data_59_6_ad_51_6_ad_51_6 data_59_6_ad_52_6_ad_50_6 data_59_6_ad_52_6_ad_51_6 data_59_6_ad_53_6_ad_50_6 data_59_6_ad_53_6_ad_51_6 data_59_6_ad_54_6_ad_50_6 data_59_6_ad_54_6_ad_51_6 data_59_6_ad_55_6_ad_50_6 data_59_6_ad_55_6_ad_51_6 data_59_6_ad_56_6_ad_50_6 data_59_6_ad_56_6_ad_51_6 data_59_6_ad_57_6_ad_50_6 data_59_6_ad_57_6_ad_51_6 data_510_6_ad_50_6_ad_50_6 data_510_6_ad_50_6_ad_51_6 data_510_6_ad_51_6_ad_50_6 data_510_6_ad_51_6_ad_51_6 data_510_6_ad_52_6_ad_50_6 data_510_6_ad_52_6_ad_51_6 data_510_6_ad_53_6_ad_50_6 data_510_6_ad_53_6_ad_51_6 data_510_6_ad_54_6_ad_50_6 data_510_6_ad_54_6_ad_51_6 data_510_6_ad_55_6_ad_50_6 data_510_6_ad_55_6_ad_51_6 data_510_6_ad_56_6_ad_50_6 data_510_6_ad_56_6_ad_51_6 data_510_6_ad_57_6_ad_50_6 data_510_6_ad_57_6_ad_51_6 data_511_6_ad_50_6_ad_50_6 data_511_6_ad_50_6_ad_51_6 data_511_6_ad_51_6_ad_50_6 data_511_6_ad_51_6_ad_51_6 data_511_6_ad_52_6_ad_50_6 data_511_6_ad_52_6_ad_51_6 data_511_6_ad_53_6_ad_50_6 data_511_6_ad_53_6_ad_51_6 data_511_6_ad_54_6_ad_50_6 data_511_6_ad_54_6_ad_51_6 data_511_6_ad_55_6_ad_50_6 data_511_6_ad_55_6_ad_51_6 data_511_6_ad_56_6_ad_50_6 data_511_6_ad_56_6_ad_51_6 data_511_6_ad_57_6_ad_50_6 data_511_6_ad_57_6_ad_51_6 data_512_6_ad_50_6_ad_50_6 data_512_6_ad_50_6_ad_51_6 data_512_6_ad_51_6_ad_50_6 data_512_6_ad_51_6_ad_51_6 data_512_6_ad_52_6_ad_50_6 data_512_6_ad_52_6_ad_51_6 data_512_6_ad_53_6_ad_50_6 data_512_6_ad_53_6_ad_51_6 data_512_6_ad_54_6_ad_50_6 data_512_6_ad_54_6_ad_51_6 data_512_6_ad_55_6_ad_50_6 data_512_6_ad_55_6_ad_51_6 data_512_6_ad_56_6_ad_50_6 data_512_6_ad_56_6_ad_51_6 data_512_6_ad_57_6_ad_50_6 data_512_6_ad_57_6_ad_51_6 data_513_6_ad_50_6_ad_50_6 data_513_6_ad_50_6_ad_51_6 data_513_6_ad_51_6_ad_50_6 data_513_6_ad_51_6_ad_51_6 data_513_6_ad_52_6_ad_50_6 data_513_6_ad_52_6_ad_51_6 data_513_6_ad_53_6_ad_50_6 data_513_6_ad_53_6_ad_51_6 data_513_6_ad_54_6_ad_50_6 data_513_6_ad_54_6_ad_51_6 data_513_6_ad_55_6_ad_50_6 data_513_6_ad_55_6_ad_51_6 data_513_6_ad_56_6_ad_50_6 data_513_6_ad_56_6_ad_51_6 data_513_6_ad_57_6_ad_50_6 data_513_6_ad_57_6_ad_51_6 data_514_6_ad_50_6_ad_50_6 data_514_6_ad_50_6_ad_51_6 data_514_6_ad_51_6_ad_50_6 data_514_6_ad_51_6_ad_51_6 data_514_6_ad_52_6_ad_50_6 data_514_6_ad_52_6_ad_51_6 data_514_6_ad_53_6_ad_50_6 data_514_6_ad_53_6_ad_51_6 data_514_6_ad_54_6_ad_50_6 data_514_6_ad_54_6_ad_51_6 data_514_6_ad_55_6_ad_50_6 data_514_6_ad_55_6_ad_51_6 data_514_6_ad_56_6_ad_50_6 data_514_6_ad_56_6_ad_51_6 data_514_6_ad_57_6_ad_50_6 data_514_6_ad_57_6_ad_51_6 data_515_6_ad_50_6_ad_50_6 data_515_6_ad_50_6_ad_51_6 data_515_6_ad_51_6_ad_50_6 data_515_6_ad_51_6_ad_51_6 data_515_6_ad_52_6_ad_50_6 data_515_6_ad_52_6_ad_51_6 data_515_6_ad_53_6_ad_50_6 data_515_6_ad_53_6_ad_51_6 data_515_6_ad_54_6_ad_50_6 data_515_6_ad_54_6_ad_51_6 data_515_6_ad_55_6_ad_50_6 data_515_6_ad_55_6_ad_51_6 data_515_6_ad_56_6_ad_50_6 data_515_6_ad_56_6_ad_51_6 data_515_6_ad_57_6_ad_50_6 data_515_6_ad_57_6_ad_51_6 out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O data_50_6_ad_50_6_ad_50_6:O data_50_6_ad_50_6_ad_51_6:O data_50_6_ad_51_6_ad_50_6:O data_50_6_ad_51_6_ad_51_6:O data_50_6_ad_52_6_ad_50_6:O data_50_6_ad_52_6_ad_51_6:O data_50_6_ad_53_6_ad_50_6:O data_50_6_ad_53_6_ad_51_6:O data_50_6_ad_54_6_ad_50_6:O data_50_6_ad_54_6_ad_51_6:O data_50_6_ad_55_6_ad_50_6:O data_50_6_ad_55_6_ad_51_6:O data_50_6_ad_56_6_ad_50_6:O data_50_6_ad_56_6_ad_51_6:O data_50_6_ad_57_6_ad_50_6:O data_50_6_ad_57_6_ad_51_6:O data_51_6_ad_50_6_ad_50_6:O data_51_6_ad_50_6_ad_51_6:O data_51_6_ad_51_6_ad_50_6:O data_51_6_ad_51_6_ad_51_6:O data_51_6_ad_52_6_ad_50_6:O data_51_6_ad_52_6_ad_51_6:O data_51_6_ad_53_6_ad_50_6:O data_51_6_ad_53_6_ad_51_6:O data_51_6_ad_54_6_ad_50_6:O data_51_6_ad_54_6_ad_51_6:O data_51_6_ad_55_6_ad_50_6:O data_51_6_ad_55_6_ad_51_6:O data_51_6_ad_56_6_ad_50_6:O data_51_6_ad_56_6_ad_51_6:O data_51_6_ad_57_6_ad_50_6:O data_51_6_ad_57_6_ad_51_6:O data_52_6_ad_50_6_ad_50_6:O data_52_6_ad_50_6_ad_51_6:O data_52_6_ad_51_6_ad_50_6:O data_52_6_ad_51_6_ad_51_6:O data_52_6_ad_52_6_ad_50_6:O data_52_6_ad_52_6_ad_51_6:O data_52_6_ad_53_6_ad_50_6:O data_52_6_ad_53_6_ad_51_6:O data_52_6_ad_54_6_ad_50_6:O data_52_6_ad_54_6_ad_51_6:O data_52_6_ad_55_6_ad_50_6:O data_52_6_ad_55_6_ad_51_6:O data_52_6_ad_56_6_ad_50_6:O data_52_6_ad_56_6_ad_51_6:O data_52_6_ad_57_6_ad_50_6:O data_52_6_ad_57_6_ad_51_6:O data_53_6_ad_50_6_ad_50_6:O data_53_6_ad_50_6_ad_51_6:O data_53_6_ad_51_6_ad_50_6:O data_53_6_ad_51_6_ad_51_6:O data_53_6_ad_52_6_ad_50_6:O data_53_6_ad_52_6_ad_51_6:O data_53_6_ad_53_6_ad_50_6:O data_53_6_ad_53_6_ad_51_6:O data_53_6_ad_54_6_ad_50_6:O data_53_6_ad_54_6_ad_51_6:O data_53_6_ad_55_6_ad_50_6:O data_53_6_ad_55_6_ad_51_6:O data_53_6_ad_56_6_ad_50_6:O data_53_6_ad_56_6_ad_51_6:O data_53_6_ad_57_6_ad_50_6:O data_53_6_ad_57_6_ad_51_6:O data_54_6_ad_50_6_ad_50_6:O data_54_6_ad_50_6_ad_51_6:O data_54_6_ad_51_6_ad_50_6:O data_54_6_ad_51_6_ad_51_6:O data_54_6_ad_52_6_ad_50_6:O data_54_6_ad_52_6_ad_51_6:O data_54_6_ad_53_6_ad_50_6:O data_54_6_ad_53_6_ad_51_6:O data_54_6_ad_54_6_ad_50_6:O data_54_6_ad_54_6_ad_51_6:O data_54_6_ad_55_6_ad_50_6:O data_54_6_ad_55_6_ad_51_6:O data_54_6_ad_56_6_ad_50_6:O data_54_6_ad_56_6_ad_51_6:O data_54_6_ad_57_6_ad_50_6:O data_54_6_ad_57_6_ad_51_6:O data_55_6_ad_50_6_ad_50_6:O data_55_6_ad_50_6_ad_51_6:O data_55_6_ad_51_6_ad_50_6:O data_55_6_ad_51_6_ad_51_6:O data_55_6_ad_52_6_ad_50_6:O data_55_6_ad_52_6_ad_51_6:O data_55_6_ad_53_6_ad_50_6:O data_55_6_ad_53_6_ad_51_6:O data_55_6_ad_54_6_ad_50_6:O data_55_6_ad_54_6_ad_51_6:O data_55_6_ad_55_6_ad_50_6:O data_55_6_ad_55_6_ad_51_6:O data_55_6_ad_56_6_ad_50_6:O data_55_6_ad_56_6_ad_51_6:O data_55_6_ad_57_6_ad_50_6:O data_55_6_ad_57_6_ad_51_6:O data_56_6_ad_50_6_ad_50_6:O data_56_6_ad_50_6_ad_51_6:O data_56_6_ad_51_6_ad_50_6:O data_56_6_ad_51_6_ad_51_6:O data_56_6_ad_52_6_ad_50_6:O data_56_6_ad_52_6_ad_51_6:O data_56_6_ad_53_6_ad_50_6:O data_56_6_ad_53_6_ad_51_6:O data_56_6_ad_54_6_ad_50_6:O data_56_6_ad_54_6_ad_51_6:O data_56_6_ad_55_6_ad_50_6:O data_56_6_ad_55_6_ad_51_6:O data_56_6_ad_56_6_ad_50_6:O data_56_6_ad_56_6_ad_51_6:O data_56_6_ad_57_6_ad_50_6:O data_56_6_ad_57_6_ad_51_6:O data_57_6_ad_50_6_ad_50_6:O data_57_6_ad_50_6_ad_51_6:O data_57_6_ad_51_6_ad_50_6:O data_57_6_ad_51_6_ad_51_6:O data_57_6_ad_52_6_ad_50_6:O data_57_6_ad_52_6_ad_51_6:O data_57_6_ad_53_6_ad_50_6:O data_57_6_ad_53_6_ad_51_6:O data_57_6_ad_54_6_ad_50_6:O data_57_6_ad_54_6_ad_51_6:O data_57_6_ad_55_6_ad_50_6:O data_57_6_ad_55_6_ad_51_6:O data_57_6_ad_56_6_ad_50_6:O data_57_6_ad_56_6_ad_51_6:O data_57_6_ad_57_6_ad_50_6:O data_57_6_ad_57_6_ad_51_6:O data_58_6_ad_50_6_ad_50_6:O data_58_6_ad_50_6_ad_51_6:O data_58_6_ad_51_6_ad_50_6:O data_58_6_ad_51_6_ad_51_6:O data_58_6_ad_52_6_ad_50_6:O data_58_6_ad_52_6_ad_51_6:O data_58_6_ad_53_6_ad_50_6:O data_58_6_ad_53_6_ad_51_6:O data_58_6_ad_54_6_ad_50_6:O data_58_6_ad_54_6_ad_51_6:O data_58_6_ad_55_6_ad_50_6:O data_58_6_ad_55_6_ad_51_6:O data_58_6_ad_56_6_ad_50_6:O data_58_6_ad_56_6_ad_51_6:O data_58_6_ad_57_6_ad_50_6:O data_58_6_ad_57_6_ad_51_6:O data_59_6_ad_50_6_ad_50_6:O data_59_6_ad_50_6_ad_51_6:O data_59_6_ad_51_6_ad_50_6:O data_59_6_ad_51_6_ad_51_6:O data_59_6_ad_52_6_ad_50_6:O data_59_6_ad_52_6_ad_51_6:O data_59_6_ad_53_6_ad_50_6:O data_59_6_ad_53_6_ad_51_6:O data_59_6_ad_54_6_ad_50_6:O data_59_6_ad_54_6_ad_51_6:O data_59_6_ad_55_6_ad_50_6:O data_59_6_ad_55_6_ad_51_6:O data_59_6_ad_56_6_ad_50_6:O data_59_6_ad_56_6_ad_51_6:O data_59_6_ad_57_6_ad_50_6:O data_59_6_ad_57_6_ad_51_6:O data_510_6_ad_50_6_ad_50_6:O data_510_6_ad_50_6_ad_51_6:O data_510_6_ad_51_6_ad_50_6:O data_510_6_ad_51_6_ad_51_6:O data_510_6_ad_52_6_ad_50_6:O data_510_6_ad_52_6_ad_51_6:O data_510_6_ad_53_6_ad_50_6:O data_510_6_ad_53_6_ad_51_6:O data_510_6_ad_54_6_ad_50_6:O data_510_6_ad_54_6_ad_51_6:O data_510_6_ad_55_6_ad_50_6:O data_510_6_ad_55_6_ad_51_6:O data_510_6_ad_56_6_ad_50_6:O data_510_6_ad_56_6_ad_51_6:O data_510_6_ad_57_6_ad_50_6:O data_510_6_ad_57_6_ad_51_6:O data_511_6_ad_50_6_ad_50_6:O data_511_6_ad_50_6_ad_51_6:O data_511_6_ad_51_6_ad_50_6:O data_511_6_ad_51_6_ad_51_6:O data_511_6_ad_52_6_ad_50_6:O data_511_6_ad_52_6_ad_51_6:O data_511_6_ad_53_6_ad_50_6:O data_511_6_ad_53_6_ad_51_6:O data_511_6_ad_54_6_ad_50_6:O data_511_6_ad_54_6_ad_51_6:O data_511_6_ad_55_6_ad_50_6:O data_511_6_ad_55_6_ad_51_6:O data_511_6_ad_56_6_ad_50_6:O data_511_6_ad_56_6_ad_51_6:O data_511_6_ad_57_6_ad_50_6:O data_511_6_ad_57_6_ad_51_6:O data_512_6_ad_50_6_ad_50_6:O data_512_6_ad_50_6_ad_51_6:O data_512_6_ad_51_6_ad_50_6:O data_512_6_ad_51_6_ad_51_6:O data_512_6_ad_52_6_ad_50_6:O data_512_6_ad_52_6_ad_51_6:O data_512_6_ad_53_6_ad_50_6:O data_512_6_ad_53_6_ad_51_6:O data_512_6_ad_54_6_ad_50_6:O data_512_6_ad_54_6_ad_51_6:O data_512_6_ad_55_6_ad_50_6:O data_512_6_ad_55_6_ad_51_6:O data_512_6_ad_56_6_ad_50_6:O data_512_6_ad_56_6_ad_51_6:O data_512_6_ad_57_6_ad_50_6:O data_512_6_ad_57_6_ad_51_6:O data_513_6_ad_50_6_ad_50_6:O data_513_6_ad_50_6_ad_51_6:O data_513_6_ad_51_6_ad_50_6:O data_513_6_ad_51_6_ad_51_6:O data_513_6_ad_52_6_ad_50_6:O data_513_6_ad_52_6_ad_51_6:O data_513_6_ad_53_6_ad_50_6:O data_513_6_ad_53_6_ad_51_6:O data_513_6_ad_54_6_ad_50_6:O data_513_6_ad_54_6_ad_51_6:O data_513_6_ad_55_6_ad_50_6:O data_513_6_ad_55_6_ad_51_6:O data_513_6_ad_56_6_ad_50_6:O data_513_6_ad_56_6_ad_51_6:O data_513_6_ad_57_6_ad_50_6:O data_513_6_ad_57_6_ad_51_6:O data_514_6_ad_50_6_ad_50_6:O data_514_6_ad_50_6_ad_51_6:O data_514_6_ad_51_6_ad_50_6:O data_514_6_ad_51_6_ad_51_6:O data_514_6_ad_52_6_ad_50_6:O data_514_6_ad_52_6_ad_51_6:O data_514_6_ad_53_6_ad_50_6:O data_514_6_ad_53_6_ad_51_6:O data_514_6_ad_54_6_ad_50_6:O data_514_6_ad_54_6_ad_51_6:O data_514_6_ad_55_6_ad_50_6:O data_514_6_ad_55_6_ad_51_6:O data_514_6_ad_56_6_ad_50_6:O data_514_6_ad_56_6_ad_51_6:O data_514_6_ad_57_6_ad_50_6:O data_514_6_ad_57_6_ad_51_6:O data_515_6_ad_50_6_ad_50_6:O data_515_6_ad_50_6_ad_51_6:O data_515_6_ad_51_6_ad_50_6:O data_515_6_ad_51_6_ad_51_6:O data_515_6_ad_52_6_ad_50_6:O data_515_6_ad_52_6_ad_51_6:O data_515_6_ad_53_6_ad_50_6:O data_515_6_ad_53_6_ad_51_6:O data_515_6_ad_54_6_ad_50_6:O data_515_6_ad_54_6_ad_51_6:O data_515_6_ad_55_6_ad_50_6:O data_515_6_ad_55_6_ad_51_6:O data_515_6_ad_56_6_ad_50_6:O data_515_6_ad_56_6_ad_51_6:O data_515_6_ad_57_6_ad_50_6:O data_515_6_ad_57_6_ad_51_6:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 decoder_aout_54_6 decoder_aout_55_6 decoder_aout_56_6 decoder_aout_57_6 decoder_aout_58_6 decoder_aout_59_6 decoder_aout_510_6 decoder_aout_511_6 decoder_aout_512_6 decoder_aout_513_6 decoder_aout_514_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4 +xinput__valid in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xack__ortree ack__ortree_ain_50_6 ack__ortree_ain_51_6 ack__ortree_ain_52_6 ack__ortree_ain_53_6 ack__ortree_ain_54_6 ack__ortree_ain_55_6 ack__ortree_ain_56_6 ack__ortree_ain_57_6 ack__ortree_ain_58_6 ack__ortree_ain_59_6 ack__ortree_ain_510_6 ack__ortree_ain_511_6 ack__ortree_ain_512_6 ack__ortree_ain_513_6 ack__ortree_ain_514_6 ack__ortree_ain_515_6 ack__ortree_aout _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xack__safety in_aa ack__rw__or_ay in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectorsX read__selectors_50_6_ay read__selectors_51_6_ay read__selectors_52_6_ay read__selectors_53_6_ay read__selectors_54_6_ay read__selectors_55_6_ay read__selectors_56_6_ay read__selectors_57_6_ay read__selectors_58_6_ay read__selectors_59_6_ay read__selectors_510_6_ay read__selectors_511_6_ay read__selectors_512_6_ay read__selectors_513_6_ay read__selectors_514_6_ay read__selectors_515_6_ay and__reads__f_57_6_ab and__reads__f_515_6_ab and__reads__f_523_6_ab and__reads__f_531_6_ab and__reads__f_539_6_ab and__reads__f_547_6_ab and__reads__f_555_6_ab and__reads__f_563_6_ab and__reads__f_571_6_ab and__reads__f_579_6_ab and__reads__f_587_6_ab and__reads__f_595_6_ab and__reads__f_5103_6_ab and__reads__f_5111_6_ab and__reads__f_5119_6_ab and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4 +xout__ortrees__t_50_6 and__reads__t_50_6_ay and__reads__t_58_6_ay and__reads__t_516_6_ay and__reads__t_524_6_ay and__reads__t_532_6_ay and__reads__t_540_6_ay and__reads__t_548_6_ay and__reads__t_556_6_ay and__reads__t_564_6_ay and__reads__t_572_6_ay and__reads__t_580_6_ay and__reads__t_588_6_ay and__reads__t_596_6_ay and__reads__t_5104_6_ay and__reads__t_5112_6_ay and__reads__t_5120_6_ay out_ad_ad_54_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_51_6 and__reads__t_51_6_ay and__reads__t_59_6_ay and__reads__t_517_6_ay and__reads__t_525_6_ay and__reads__t_533_6_ay and__reads__t_541_6_ay and__reads__t_549_6_ay and__reads__t_557_6_ay and__reads__t_565_6_ay and__reads__t_573_6_ay and__reads__t_581_6_ay and__reads__t_589_6_ay and__reads__t_597_6_ay and__reads__t_5105_6_ay and__reads__t_5113_6_ay and__reads__t_5121_6_ay out_ad_ad_55_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_52_6 and__reads__t_52_6_ay and__reads__t_510_6_ay and__reads__t_518_6_ay and__reads__t_526_6_ay and__reads__t_534_6_ay and__reads__t_542_6_ay and__reads__t_550_6_ay and__reads__t_558_6_ay and__reads__t_566_6_ay and__reads__t_574_6_ay and__reads__t_582_6_ay and__reads__t_590_6_ay and__reads__t_598_6_ay and__reads__t_5106_6_ay and__reads__t_5114_6_ay and__reads__t_5122_6_ay out_ad_ad_56_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_53_6 and__reads__t_53_6_ay and__reads__t_511_6_ay and__reads__t_519_6_ay and__reads__t_527_6_ay and__reads__t_535_6_ay and__reads__t_543_6_ay and__reads__t_551_6_ay and__reads__t_559_6_ay and__reads__t_567_6_ay and__reads__t_575_6_ay and__reads__t_583_6_ay and__reads__t_591_6_ay and__reads__t_599_6_ay and__reads__t_5107_6_ay and__reads__t_5115_6_ay and__reads__t_5123_6_ay out_ad_ad_57_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_54_6 and__reads__t_54_6_ay and__reads__t_512_6_ay and__reads__t_520_6_ay and__reads__t_528_6_ay and__reads__t_536_6_ay and__reads__t_544_6_ay and__reads__t_552_6_ay and__reads__t_560_6_ay and__reads__t_568_6_ay and__reads__t_576_6_ay and__reads__t_584_6_ay and__reads__t_592_6_ay and__reads__t_5100_6_ay and__reads__t_5108_6_ay and__reads__t_5116_6_ay and__reads__t_5124_6_ay out_ad_ad_58_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_55_6 and__reads__t_55_6_ay and__reads__t_513_6_ay and__reads__t_521_6_ay and__reads__t_529_6_ay and__reads__t_537_6_ay and__reads__t_545_6_ay and__reads__t_553_6_ay and__reads__t_561_6_ay and__reads__t_569_6_ay and__reads__t_577_6_ay and__reads__t_585_6_ay and__reads__t_593_6_ay and__reads__t_5101_6_ay and__reads__t_5109_6_ay and__reads__t_5117_6_ay and__reads__t_5125_6_ay out_ad_ad_59_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_56_6 and__reads__t_56_6_ay and__reads__t_514_6_ay and__reads__t_522_6_ay and__reads__t_530_6_ay and__reads__t_538_6_ay and__reads__t_546_6_ay and__reads__t_554_6_ay and__reads__t_562_6_ay and__reads__t_570_6_ay and__reads__t_578_6_ay and__reads__t_586_6_ay and__reads__t_594_6_ay and__reads__t_5102_6_ay and__reads__t_5110_6_ay and__reads__t_5118_6_ay and__reads__t_5126_6_ay out_ad_ad_510_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_57_6 and__reads__t_57_6_ay and__reads__t_515_6_ay and__reads__t_523_6_ay and__reads__t_531_6_ay and__reads__t_539_6_ay and__reads__t_547_6_ay and__reads__t_555_6_ay and__reads__t_563_6_ay and__reads__t_571_6_ay and__reads__t_579_6_ay and__reads__t_587_6_ay and__reads__t_595_6_ay and__reads__t_5103_6_ay and__reads__t_5111_6_ay and__reads__t_5119_6_ay and__reads__t_5127_6_ay out_ad_ad_511_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xand__reads__t_50_6 and__reads__t_50_6_ay data_50_6_ad_50_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_51_6 and__reads__t_51_6_ay data_50_6_ad_51_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_52_6 and__reads__t_52_6_ay data_50_6_ad_52_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_53_6 and__reads__t_53_6_ay data_50_6_ad_53_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_54_6 and__reads__t_54_6_ay data_50_6_ad_54_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_55_6 and__reads__t_55_6_ay data_50_6_ad_55_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_56_6 and__reads__t_56_6_ay data_50_6_ad_56_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_57_6 and__reads__t_57_6_ay data_50_6_ad_57_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_58_6 and__reads__t_58_6_ay data_51_6_ad_50_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_59_6 and__reads__t_59_6_ay data_51_6_ad_51_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_510_6 and__reads__t_510_6_ay data_51_6_ad_52_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_511_6 and__reads__t_511_6_ay data_51_6_ad_53_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_512_6 and__reads__t_512_6_ay data_51_6_ad_54_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_513_6 and__reads__t_513_6_ay data_51_6_ad_55_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_514_6 and__reads__t_514_6_ay data_51_6_ad_56_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_515_6 and__reads__t_515_6_ay data_51_6_ad_57_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_516_6 and__reads__t_516_6_ay data_52_6_ad_50_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_517_6 and__reads__t_517_6_ay data_52_6_ad_51_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_518_6 and__reads__t_518_6_ay data_52_6_ad_52_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_519_6 and__reads__t_519_6_ay data_52_6_ad_53_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_520_6 and__reads__t_520_6_ay data_52_6_ad_54_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_521_6 and__reads__t_521_6_ay data_52_6_ad_55_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_522_6 and__reads__t_522_6_ay data_52_6_ad_56_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_523_6 and__reads__t_523_6_ay data_52_6_ad_57_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_524_6 and__reads__t_524_6_ay data_53_6_ad_50_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_525_6 and__reads__t_525_6_ay data_53_6_ad_51_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_526_6 and__reads__t_526_6_ay data_53_6_ad_52_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_527_6 and__reads__t_527_6_ay data_53_6_ad_53_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_528_6 and__reads__t_528_6_ay data_53_6_ad_54_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_529_6 and__reads__t_529_6_ay data_53_6_ad_55_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_530_6 and__reads__t_530_6_ay data_53_6_ad_56_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_531_6 and__reads__t_531_6_ay data_53_6_ad_57_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_532_6 and__reads__t_532_6_ay data_54_6_ad_50_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_533_6 and__reads__t_533_6_ay data_54_6_ad_51_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_534_6 and__reads__t_534_6_ay data_54_6_ad_52_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_535_6 and__reads__t_535_6_ay data_54_6_ad_53_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_536_6 and__reads__t_536_6_ay data_54_6_ad_54_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_537_6 and__reads__t_537_6_ay data_54_6_ad_55_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_538_6 and__reads__t_538_6_ay data_54_6_ad_56_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_539_6 and__reads__t_539_6_ay data_54_6_ad_57_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_540_6 and__reads__t_540_6_ay data_55_6_ad_50_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_541_6 and__reads__t_541_6_ay data_55_6_ad_51_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_542_6 and__reads__t_542_6_ay data_55_6_ad_52_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_543_6 and__reads__t_543_6_ay data_55_6_ad_53_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_544_6 and__reads__t_544_6_ay data_55_6_ad_54_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_545_6 and__reads__t_545_6_ay data_55_6_ad_55_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_546_6 and__reads__t_546_6_ay data_55_6_ad_56_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_547_6 and__reads__t_547_6_ay data_55_6_ad_57_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_548_6 and__reads__t_548_6_ay data_56_6_ad_50_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_549_6 and__reads__t_549_6_ay data_56_6_ad_51_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_550_6 and__reads__t_550_6_ay data_56_6_ad_52_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_551_6 and__reads__t_551_6_ay data_56_6_ad_53_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_552_6 and__reads__t_552_6_ay data_56_6_ad_54_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_553_6 and__reads__t_553_6_ay data_56_6_ad_55_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_554_6 and__reads__t_554_6_ay data_56_6_ad_56_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_555_6 and__reads__t_555_6_ay data_56_6_ad_57_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_556_6 and__reads__t_556_6_ay data_57_6_ad_50_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_557_6 and__reads__t_557_6_ay data_57_6_ad_51_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_558_6 and__reads__t_558_6_ay data_57_6_ad_52_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_559_6 and__reads__t_559_6_ay data_57_6_ad_53_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_560_6 and__reads__t_560_6_ay data_57_6_ad_54_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_561_6 and__reads__t_561_6_ay data_57_6_ad_55_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_562_6 and__reads__t_562_6_ay data_57_6_ad_56_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_563_6 and__reads__t_563_6_ay data_57_6_ad_57_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_564_6 and__reads__t_564_6_ay data_58_6_ad_50_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_565_6 and__reads__t_565_6_ay data_58_6_ad_51_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_566_6 and__reads__t_566_6_ay data_58_6_ad_52_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_567_6 and__reads__t_567_6_ay data_58_6_ad_53_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_568_6 and__reads__t_568_6_ay data_58_6_ad_54_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_569_6 and__reads__t_569_6_ay data_58_6_ad_55_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_570_6 and__reads__t_570_6_ay data_58_6_ad_56_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_571_6 and__reads__t_571_6_ay data_58_6_ad_57_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_572_6 and__reads__t_572_6_ay data_59_6_ad_50_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_573_6 and__reads__t_573_6_ay data_59_6_ad_51_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_574_6 and__reads__t_574_6_ay data_59_6_ad_52_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_575_6 and__reads__t_575_6_ay data_59_6_ad_53_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_576_6 and__reads__t_576_6_ay data_59_6_ad_54_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_577_6 and__reads__t_577_6_ay data_59_6_ad_55_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_578_6 and__reads__t_578_6_ay data_59_6_ad_56_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_579_6 and__reads__t_579_6_ay data_59_6_ad_57_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_580_6 and__reads__t_580_6_ay data_510_6_ad_50_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_581_6 and__reads__t_581_6_ay data_510_6_ad_51_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_582_6 and__reads__t_582_6_ay data_510_6_ad_52_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_583_6 and__reads__t_583_6_ay data_510_6_ad_53_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_584_6 and__reads__t_584_6_ay data_510_6_ad_54_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_585_6 and__reads__t_585_6_ay data_510_6_ad_55_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_586_6 and__reads__t_586_6_ay data_510_6_ad_56_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_587_6 and__reads__t_587_6_ay data_510_6_ad_57_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_588_6 and__reads__t_588_6_ay data_511_6_ad_50_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_589_6 and__reads__t_589_6_ay data_511_6_ad_51_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_590_6 and__reads__t_590_6_ay data_511_6_ad_52_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_591_6 and__reads__t_591_6_ay data_511_6_ad_53_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_592_6 and__reads__t_592_6_ay data_511_6_ad_54_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_593_6 and__reads__t_593_6_ay data_511_6_ad_55_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_594_6 and__reads__t_594_6_ay data_511_6_ad_56_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_595_6 and__reads__t_595_6_ay data_511_6_ad_57_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_596_6 and__reads__t_596_6_ay data_512_6_ad_50_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_597_6 and__reads__t_597_6_ay data_512_6_ad_51_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_598_6 and__reads__t_598_6_ay data_512_6_ad_52_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_599_6 and__reads__t_599_6_ay data_512_6_ad_53_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5100_6 and__reads__t_5100_6_ay data_512_6_ad_54_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5101_6 and__reads__t_5101_6_ay data_512_6_ad_55_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5102_6 and__reads__t_5102_6_ay data_512_6_ad_56_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5103_6 and__reads__t_5103_6_ay data_512_6_ad_57_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5104_6 and__reads__t_5104_6_ay data_513_6_ad_50_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5105_6 and__reads__t_5105_6_ay data_513_6_ad_51_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5106_6 and__reads__t_5106_6_ay data_513_6_ad_52_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5107_6 and__reads__t_5107_6_ay data_513_6_ad_53_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5108_6 and__reads__t_5108_6_ay data_513_6_ad_54_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5109_6 and__reads__t_5109_6_ay data_513_6_ad_55_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5110_6 and__reads__t_5110_6_ay data_513_6_ad_56_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5111_6 and__reads__t_5111_6_ay data_513_6_ad_57_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5112_6 and__reads__t_5112_6_ay data_514_6_ad_50_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5113_6 and__reads__t_5113_6_ay data_514_6_ad_51_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5114_6 and__reads__t_5114_6_ay data_514_6_ad_52_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5115_6 and__reads__t_5115_6_ay data_514_6_ad_53_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5116_6 and__reads__t_5116_6_ay data_514_6_ad_54_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5117_6 and__reads__t_5117_6_ay data_514_6_ad_55_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5118_6 and__reads__t_5118_6_ay data_514_6_ad_56_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5119_6 and__reads__t_5119_6_ay data_514_6_ad_57_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5120_6 and__reads__t_5120_6_ay data_515_6_ad_50_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5121_6 and__reads__t_5121_6_ay data_515_6_ad_51_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5122_6 and__reads__t_5122_6_ay data_515_6_ad_52_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5123_6 and__reads__t_5123_6_ay data_515_6_ad_53_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5124_6 and__reads__t_5124_6_ay data_515_6_ad_54_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5125_6 and__reads__t_5125_6_ay data_515_6_ad_55_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5126_6 and__reads__t_5126_6_ay data_515_6_ad_56_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5127_6 and__reads__t_5127_6_ay data_515_6_ad_57_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xwrite__selectors_50_6 write__selectors_50_6_ay __wX_50_6 decoder_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_51_6 write__selectors_51_6_ay __wX_50_6 decoder_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_52_6 write__selectors_52_6_ay __wX_50_6 decoder_aout_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_53_6 write__selectors_53_6_ay __wX_50_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_54_6 write__selectors_54_6_ay __wX_50_6 decoder_aout_54_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_55_6 write__selectors_55_6_ay __wX_50_6 decoder_aout_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_56_6 write__selectors_56_6_ay __wX_50_6 decoder_aout_56_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_57_6 write__selectors_57_6_ay __wX_50_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_58_6 write__selectors_58_6_ay __wX_50_6 decoder_aout_58_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_59_6 write__selectors_59_6_ay __wX_50_6 decoder_aout_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_510_6 write__selectors_510_6_ay __wX_50_6 decoder_aout_510_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_511_6 write__selectors_511_6_ay __wX_50_6 decoder_aout_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_512_6 write__selectors_512_6_ay __wX_50_6 decoder_aout_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_513_6 write__selectors_513_6_ay __wX_50_6 decoder_aout_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_514_6 write__selectors_514_6_ay __wX_50_6 decoder_aout_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_515_6 write__selectors_515_6_ay __wX_50_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xin__ack__Cel __write__ack ack__ortree_aout in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +x__r__sb in_ad_ad_512_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_320_4 +xread__selectors_50_6 read__selectors_50_6_ay __rX_50_6 decoder_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_51_6 read__selectors_51_6_ay __rX_50_6 decoder_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_52_6 read__selectors_52_6_ay __rX_50_6 decoder_aout_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_53_6 read__selectors_53_6_ay __rX_50_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_54_6 read__selectors_54_6_ay __rX_50_6 decoder_aout_54_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_55_6 read__selectors_55_6_ay __rX_50_6 decoder_aout_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_56_6 read__selectors_56_6_ay __rX_50_6 decoder_aout_56_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_57_6 read__selectors_57_6_ay __rX_50_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_58_6 read__selectors_58_6_ay __rX_50_6 decoder_aout_58_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_59_6 read__selectors_59_6_ay __rX_50_6 decoder_aout_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_510_6 read__selectors_510_6_ay __rX_50_6 decoder_aout_510_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_511_6 read__selectors_511_6_ay __rX_50_6 decoder_aout_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_512_6 read__selectors_512_6_ay __rX_50_6 decoder_aout_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_513_6 read__selectors_513_6_ay __rX_50_6 decoder_aout_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_514_6 read__selectors_514_6_ay __rX_50_6 decoder_aout_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_515_6 read__selectors_515_6_ay __rX_50_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_50_6 out_ad_ad_50_6_ad_51_6 in_ad_ad_50_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_51_6 out_ad_ad_51_6_ad_51_6 in_ad_ad_51_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_52_6 out_ad_ad_52_6_ad_51_6 in_ad_ad_52_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_53_6 out_ad_ad_53_6_ad_51_6 in_ad_ad_53_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xack__rw__or ack__rw__or_ay out_aa __write__ack _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xaddr__read__f_50_6 out_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_51_6 out_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_52_6 out_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_53_6 out_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xregisters_50_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_50_6_ay ack__ortree_ain_50_6 registers_50_6_ain_av data_50_6_ad_50_6_ad_50_6 data_50_6_ad_50_6_ad_51_6 data_50_6_ad_51_6_ad_50_6 data_50_6_ad_51_6_ad_51_6 data_50_6_ad_52_6_ad_50_6 data_50_6_ad_52_6_ad_51_6 data_50_6_ad_53_6_ad_50_6 data_50_6_ad_53_6_ad_51_6 data_50_6_ad_54_6_ad_50_6 data_50_6_ad_54_6_ad_51_6 data_50_6_ad_55_6_ad_50_6 data_50_6_ad_55_6_ad_51_6 data_50_6_ad_56_6_ad_50_6 data_50_6_ad_56_6_ad_51_6 data_50_6_ad_57_6_ad_50_6 data_50_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_51_6_ay ack__ortree_ain_51_6 registers_51_6_ain_av data_51_6_ad_50_6_ad_50_6 data_51_6_ad_50_6_ad_51_6 data_51_6_ad_51_6_ad_50_6 data_51_6_ad_51_6_ad_51_6 data_51_6_ad_52_6_ad_50_6 data_51_6_ad_52_6_ad_51_6 data_51_6_ad_53_6_ad_50_6 data_51_6_ad_53_6_ad_51_6 data_51_6_ad_54_6_ad_50_6 data_51_6_ad_54_6_ad_51_6 data_51_6_ad_55_6_ad_50_6 data_51_6_ad_55_6_ad_51_6 data_51_6_ad_56_6_ad_50_6 data_51_6_ad_56_6_ad_51_6 data_51_6_ad_57_6_ad_50_6 data_51_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_52_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_52_6_ay ack__ortree_ain_52_6 registers_52_6_ain_av data_52_6_ad_50_6_ad_50_6 data_52_6_ad_50_6_ad_51_6 data_52_6_ad_51_6_ad_50_6 data_52_6_ad_51_6_ad_51_6 data_52_6_ad_52_6_ad_50_6 data_52_6_ad_52_6_ad_51_6 data_52_6_ad_53_6_ad_50_6 data_52_6_ad_53_6_ad_51_6 data_52_6_ad_54_6_ad_50_6 data_52_6_ad_54_6_ad_51_6 data_52_6_ad_55_6_ad_50_6 data_52_6_ad_55_6_ad_51_6 data_52_6_ad_56_6_ad_50_6 data_52_6_ad_56_6_ad_51_6 data_52_6_ad_57_6_ad_50_6 data_52_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_53_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_53_6_ay ack__ortree_ain_53_6 registers_53_6_ain_av data_53_6_ad_50_6_ad_50_6 data_53_6_ad_50_6_ad_51_6 data_53_6_ad_51_6_ad_50_6 data_53_6_ad_51_6_ad_51_6 data_53_6_ad_52_6_ad_50_6 data_53_6_ad_52_6_ad_51_6 data_53_6_ad_53_6_ad_50_6 data_53_6_ad_53_6_ad_51_6 data_53_6_ad_54_6_ad_50_6 data_53_6_ad_54_6_ad_51_6 data_53_6_ad_55_6_ad_50_6 data_53_6_ad_55_6_ad_51_6 data_53_6_ad_56_6_ad_50_6 data_53_6_ad_56_6_ad_51_6 data_53_6_ad_57_6_ad_50_6 data_53_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_54_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_54_6_ay ack__ortree_ain_54_6 registers_54_6_ain_av data_54_6_ad_50_6_ad_50_6 data_54_6_ad_50_6_ad_51_6 data_54_6_ad_51_6_ad_50_6 data_54_6_ad_51_6_ad_51_6 data_54_6_ad_52_6_ad_50_6 data_54_6_ad_52_6_ad_51_6 data_54_6_ad_53_6_ad_50_6 data_54_6_ad_53_6_ad_51_6 data_54_6_ad_54_6_ad_50_6 data_54_6_ad_54_6_ad_51_6 data_54_6_ad_55_6_ad_50_6 data_54_6_ad_55_6_ad_51_6 data_54_6_ad_56_6_ad_50_6 data_54_6_ad_56_6_ad_51_6 data_54_6_ad_57_6_ad_50_6 data_54_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_55_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_55_6_ay ack__ortree_ain_55_6 registers_55_6_ain_av data_55_6_ad_50_6_ad_50_6 data_55_6_ad_50_6_ad_51_6 data_55_6_ad_51_6_ad_50_6 data_55_6_ad_51_6_ad_51_6 data_55_6_ad_52_6_ad_50_6 data_55_6_ad_52_6_ad_51_6 data_55_6_ad_53_6_ad_50_6 data_55_6_ad_53_6_ad_51_6 data_55_6_ad_54_6_ad_50_6 data_55_6_ad_54_6_ad_51_6 data_55_6_ad_55_6_ad_50_6 data_55_6_ad_55_6_ad_51_6 data_55_6_ad_56_6_ad_50_6 data_55_6_ad_56_6_ad_51_6 data_55_6_ad_57_6_ad_50_6 data_55_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_56_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_56_6_ay ack__ortree_ain_56_6 registers_56_6_ain_av data_56_6_ad_50_6_ad_50_6 data_56_6_ad_50_6_ad_51_6 data_56_6_ad_51_6_ad_50_6 data_56_6_ad_51_6_ad_51_6 data_56_6_ad_52_6_ad_50_6 data_56_6_ad_52_6_ad_51_6 data_56_6_ad_53_6_ad_50_6 data_56_6_ad_53_6_ad_51_6 data_56_6_ad_54_6_ad_50_6 data_56_6_ad_54_6_ad_51_6 data_56_6_ad_55_6_ad_50_6 data_56_6_ad_55_6_ad_51_6 data_56_6_ad_56_6_ad_50_6 data_56_6_ad_56_6_ad_51_6 data_56_6_ad_57_6_ad_50_6 data_56_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_57_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_57_6_ay ack__ortree_ain_57_6 registers_57_6_ain_av data_57_6_ad_50_6_ad_50_6 data_57_6_ad_50_6_ad_51_6 data_57_6_ad_51_6_ad_50_6 data_57_6_ad_51_6_ad_51_6 data_57_6_ad_52_6_ad_50_6 data_57_6_ad_52_6_ad_51_6 data_57_6_ad_53_6_ad_50_6 data_57_6_ad_53_6_ad_51_6 data_57_6_ad_54_6_ad_50_6 data_57_6_ad_54_6_ad_51_6 data_57_6_ad_55_6_ad_50_6 data_57_6_ad_55_6_ad_51_6 data_57_6_ad_56_6_ad_50_6 data_57_6_ad_56_6_ad_51_6 data_57_6_ad_57_6_ad_50_6 data_57_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_58_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_58_6_ay ack__ortree_ain_58_6 registers_58_6_ain_av data_58_6_ad_50_6_ad_50_6 data_58_6_ad_50_6_ad_51_6 data_58_6_ad_51_6_ad_50_6 data_58_6_ad_51_6_ad_51_6 data_58_6_ad_52_6_ad_50_6 data_58_6_ad_52_6_ad_51_6 data_58_6_ad_53_6_ad_50_6 data_58_6_ad_53_6_ad_51_6 data_58_6_ad_54_6_ad_50_6 data_58_6_ad_54_6_ad_51_6 data_58_6_ad_55_6_ad_50_6 data_58_6_ad_55_6_ad_51_6 data_58_6_ad_56_6_ad_50_6 data_58_6_ad_56_6_ad_51_6 data_58_6_ad_57_6_ad_50_6 data_58_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_59_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_59_6_ay ack__ortree_ain_59_6 registers_59_6_ain_av data_59_6_ad_50_6_ad_50_6 data_59_6_ad_50_6_ad_51_6 data_59_6_ad_51_6_ad_50_6 data_59_6_ad_51_6_ad_51_6 data_59_6_ad_52_6_ad_50_6 data_59_6_ad_52_6_ad_51_6 data_59_6_ad_53_6_ad_50_6 data_59_6_ad_53_6_ad_51_6 data_59_6_ad_54_6_ad_50_6 data_59_6_ad_54_6_ad_51_6 data_59_6_ad_55_6_ad_50_6 data_59_6_ad_55_6_ad_51_6 data_59_6_ad_56_6_ad_50_6 data_59_6_ad_56_6_ad_51_6 data_59_6_ad_57_6_ad_50_6 data_59_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_510_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_510_6_ay ack__ortree_ain_510_6 registers_510_6_ain_av data_510_6_ad_50_6_ad_50_6 data_510_6_ad_50_6_ad_51_6 data_510_6_ad_51_6_ad_50_6 data_510_6_ad_51_6_ad_51_6 data_510_6_ad_52_6_ad_50_6 data_510_6_ad_52_6_ad_51_6 data_510_6_ad_53_6_ad_50_6 data_510_6_ad_53_6_ad_51_6 data_510_6_ad_54_6_ad_50_6 data_510_6_ad_54_6_ad_51_6 data_510_6_ad_55_6_ad_50_6 data_510_6_ad_55_6_ad_51_6 data_510_6_ad_56_6_ad_50_6 data_510_6_ad_56_6_ad_51_6 data_510_6_ad_57_6_ad_50_6 data_510_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_511_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_511_6_ay ack__ortree_ain_511_6 registers_511_6_ain_av data_511_6_ad_50_6_ad_50_6 data_511_6_ad_50_6_ad_51_6 data_511_6_ad_51_6_ad_50_6 data_511_6_ad_51_6_ad_51_6 data_511_6_ad_52_6_ad_50_6 data_511_6_ad_52_6_ad_51_6 data_511_6_ad_53_6_ad_50_6 data_511_6_ad_53_6_ad_51_6 data_511_6_ad_54_6_ad_50_6 data_511_6_ad_54_6_ad_51_6 data_511_6_ad_55_6_ad_50_6 data_511_6_ad_55_6_ad_51_6 data_511_6_ad_56_6_ad_50_6 data_511_6_ad_56_6_ad_51_6 data_511_6_ad_57_6_ad_50_6 data_511_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_512_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_512_6_ay ack__ortree_ain_512_6 registers_512_6_ain_av data_512_6_ad_50_6_ad_50_6 data_512_6_ad_50_6_ad_51_6 data_512_6_ad_51_6_ad_50_6 data_512_6_ad_51_6_ad_51_6 data_512_6_ad_52_6_ad_50_6 data_512_6_ad_52_6_ad_51_6 data_512_6_ad_53_6_ad_50_6 data_512_6_ad_53_6_ad_51_6 data_512_6_ad_54_6_ad_50_6 data_512_6_ad_54_6_ad_51_6 data_512_6_ad_55_6_ad_50_6 data_512_6_ad_55_6_ad_51_6 data_512_6_ad_56_6_ad_50_6 data_512_6_ad_56_6_ad_51_6 data_512_6_ad_57_6_ad_50_6 data_512_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_513_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_513_6_ay ack__ortree_ain_513_6 registers_513_6_ain_av data_513_6_ad_50_6_ad_50_6 data_513_6_ad_50_6_ad_51_6 data_513_6_ad_51_6_ad_50_6 data_513_6_ad_51_6_ad_51_6 data_513_6_ad_52_6_ad_50_6 data_513_6_ad_52_6_ad_51_6 data_513_6_ad_53_6_ad_50_6 data_513_6_ad_53_6_ad_51_6 data_513_6_ad_54_6_ad_50_6 data_513_6_ad_54_6_ad_51_6 data_513_6_ad_55_6_ad_50_6 data_513_6_ad_55_6_ad_51_6 data_513_6_ad_56_6_ad_50_6 data_513_6_ad_56_6_ad_51_6 data_513_6_ad_57_6_ad_50_6 data_513_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_514_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_514_6_ay ack__ortree_ain_514_6 registers_514_6_ain_av data_514_6_ad_50_6_ad_50_6 data_514_6_ad_50_6_ad_51_6 data_514_6_ad_51_6_ad_50_6 data_514_6_ad_51_6_ad_51_6 data_514_6_ad_52_6_ad_50_6 data_514_6_ad_52_6_ad_51_6 data_514_6_ad_53_6_ad_50_6 data_514_6_ad_53_6_ad_51_6 data_514_6_ad_54_6_ad_50_6 data_514_6_ad_54_6_ad_51_6 data_514_6_ad_55_6_ad_50_6 data_514_6_ad_55_6_ad_51_6 data_514_6_ad_56_6_ad_50_6 data_514_6_ad_56_6_ad_51_6 data_514_6_ad_57_6_ad_50_6 data_514_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_515_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_515_6_ay ack__ortree_ain_515_6 registers_515_6_ain_av data_515_6_ad_50_6_ad_50_6 data_515_6_ad_50_6_ad_51_6 data_515_6_ad_51_6_ad_50_6 data_515_6_ad_51_6_ad_51_6 data_515_6_ad_52_6_ad_50_6 data_515_6_ad_52_6_ad_51_6 data_515_6_ad_53_6_ad_50_6 data_515_6_ad_53_6_ad_51_6 data_515_6_ad_54_6_ad_50_6 data_515_6_ad_54_6_ad_51_6 data_515_6_ad_55_6_ad_50_6 data_515_6_ad_55_6_ad_51_6 data_515_6_ad_56_6_ad_50_6 data_515_6_ad_56_6_ad_51_6 data_515_6_ad_57_6_ad_50_6 data_515_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +x__w__sb in_ad_ad_512_6_ad_51_6 __wX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xout__ortrees__f_50_6 and__reads__f_50_6_ay and__reads__f_58_6_ay and__reads__f_516_6_ay and__reads__f_524_6_ay and__reads__f_532_6_ay and__reads__f_540_6_ay and__reads__f_548_6_ay and__reads__f_556_6_ay and__reads__f_564_6_ay and__reads__f_572_6_ay and__reads__f_580_6_ay and__reads__f_588_6_ay and__reads__f_596_6_ay and__reads__f_5104_6_ay and__reads__f_5112_6_ay and__reads__f_5120_6_ay out_ad_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_51_6 and__reads__f_51_6_ay and__reads__f_59_6_ay and__reads__f_517_6_ay and__reads__f_525_6_ay and__reads__f_533_6_ay and__reads__f_541_6_ay and__reads__f_549_6_ay and__reads__f_557_6_ay and__reads__f_565_6_ay and__reads__f_573_6_ay and__reads__f_581_6_ay and__reads__f_589_6_ay and__reads__f_597_6_ay and__reads__f_5105_6_ay and__reads__f_5113_6_ay and__reads__f_5121_6_ay out_ad_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_52_6 and__reads__f_52_6_ay and__reads__f_510_6_ay and__reads__f_518_6_ay and__reads__f_526_6_ay and__reads__f_534_6_ay and__reads__f_542_6_ay and__reads__f_550_6_ay and__reads__f_558_6_ay and__reads__f_566_6_ay and__reads__f_574_6_ay and__reads__f_582_6_ay and__reads__f_590_6_ay and__reads__f_598_6_ay and__reads__f_5106_6_ay and__reads__f_5114_6_ay and__reads__f_5122_6_ay out_ad_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_53_6 and__reads__f_53_6_ay and__reads__f_511_6_ay and__reads__f_519_6_ay and__reads__f_527_6_ay and__reads__f_535_6_ay and__reads__f_543_6_ay and__reads__f_551_6_ay and__reads__f_559_6_ay and__reads__f_567_6_ay and__reads__f_575_6_ay and__reads__f_583_6_ay and__reads__f_591_6_ay and__reads__f_599_6_ay and__reads__f_5107_6_ay and__reads__f_5115_6_ay and__reads__f_5123_6_ay out_ad_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_54_6 and__reads__f_54_6_ay and__reads__f_512_6_ay and__reads__f_520_6_ay and__reads__f_528_6_ay and__reads__f_536_6_ay and__reads__f_544_6_ay and__reads__f_552_6_ay and__reads__f_560_6_ay and__reads__f_568_6_ay and__reads__f_576_6_ay and__reads__f_584_6_ay and__reads__f_592_6_ay and__reads__f_5100_6_ay and__reads__f_5108_6_ay and__reads__f_5116_6_ay and__reads__f_5124_6_ay out_ad_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_55_6 and__reads__f_55_6_ay and__reads__f_513_6_ay and__reads__f_521_6_ay and__reads__f_529_6_ay and__reads__f_537_6_ay and__reads__f_545_6_ay and__reads__f_553_6_ay and__reads__f_561_6_ay and__reads__f_569_6_ay and__reads__f_577_6_ay and__reads__f_585_6_ay and__reads__f_593_6_ay and__reads__f_5101_6_ay and__reads__f_5109_6_ay and__reads__f_5117_6_ay and__reads__f_5125_6_ay out_ad_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_56_6 and__reads__f_56_6_ay and__reads__f_514_6_ay and__reads__f_522_6_ay and__reads__f_530_6_ay and__reads__f_538_6_ay and__reads__f_546_6_ay and__reads__f_554_6_ay and__reads__f_562_6_ay and__reads__f_570_6_ay and__reads__f_578_6_ay and__reads__f_586_6_ay and__reads__f_594_6_ay and__reads__f_5102_6_ay and__reads__f_5110_6_ay and__reads__f_5118_6_ay and__reads__f_5126_6_ay out_ad_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_57_6 and__reads__f_57_6_ay and__reads__f_515_6_ay and__reads__f_523_6_ay and__reads__f_531_6_ay and__reads__f_539_6_ay and__reads__f_547_6_ay and__reads__f_555_6_ay and__reads__f_563_6_ay and__reads__f_571_6_ay and__reads__f_579_6_ay and__reads__f_587_6_ay and__reads__f_595_6_ay and__reads__f_5103_6_ay and__reads__f_5111_6_ay and__reads__f_5119_6_ay and__reads__f_5127_6_ay out_ad_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xand__reads__f_50_6 and__reads__f_50_6_ay data_50_6_ad_50_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_51_6 and__reads__f_51_6_ay data_50_6_ad_51_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_52_6 and__reads__f_52_6_ay data_50_6_ad_52_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_53_6 and__reads__f_53_6_ay data_50_6_ad_53_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_54_6 and__reads__f_54_6_ay data_50_6_ad_54_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_55_6 and__reads__f_55_6_ay data_50_6_ad_55_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_56_6 and__reads__f_56_6_ay data_50_6_ad_56_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_57_6 and__reads__f_57_6_ay data_50_6_ad_57_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_58_6 and__reads__f_58_6_ay data_51_6_ad_50_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_59_6 and__reads__f_59_6_ay data_51_6_ad_51_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_510_6 and__reads__f_510_6_ay data_51_6_ad_52_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_511_6 and__reads__f_511_6_ay data_51_6_ad_53_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_512_6 and__reads__f_512_6_ay data_51_6_ad_54_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_513_6 and__reads__f_513_6_ay data_51_6_ad_55_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_514_6 and__reads__f_514_6_ay data_51_6_ad_56_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_515_6 and__reads__f_515_6_ay data_51_6_ad_57_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_516_6 and__reads__f_516_6_ay data_52_6_ad_50_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_517_6 and__reads__f_517_6_ay data_52_6_ad_51_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_518_6 and__reads__f_518_6_ay data_52_6_ad_52_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_519_6 and__reads__f_519_6_ay data_52_6_ad_53_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_520_6 and__reads__f_520_6_ay data_52_6_ad_54_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_521_6 and__reads__f_521_6_ay data_52_6_ad_55_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_522_6 and__reads__f_522_6_ay data_52_6_ad_56_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_523_6 and__reads__f_523_6_ay data_52_6_ad_57_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_524_6 and__reads__f_524_6_ay data_53_6_ad_50_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_525_6 and__reads__f_525_6_ay data_53_6_ad_51_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_526_6 and__reads__f_526_6_ay data_53_6_ad_52_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_527_6 and__reads__f_527_6_ay data_53_6_ad_53_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_528_6 and__reads__f_528_6_ay data_53_6_ad_54_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_529_6 and__reads__f_529_6_ay data_53_6_ad_55_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_530_6 and__reads__f_530_6_ay data_53_6_ad_56_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_531_6 and__reads__f_531_6_ay data_53_6_ad_57_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_532_6 and__reads__f_532_6_ay data_54_6_ad_50_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_533_6 and__reads__f_533_6_ay data_54_6_ad_51_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_534_6 and__reads__f_534_6_ay data_54_6_ad_52_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_535_6 and__reads__f_535_6_ay data_54_6_ad_53_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_536_6 and__reads__f_536_6_ay data_54_6_ad_54_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_537_6 and__reads__f_537_6_ay data_54_6_ad_55_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_538_6 and__reads__f_538_6_ay data_54_6_ad_56_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_539_6 and__reads__f_539_6_ay data_54_6_ad_57_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_540_6 and__reads__f_540_6_ay data_55_6_ad_50_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_541_6 and__reads__f_541_6_ay data_55_6_ad_51_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_542_6 and__reads__f_542_6_ay data_55_6_ad_52_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_543_6 and__reads__f_543_6_ay data_55_6_ad_53_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_544_6 and__reads__f_544_6_ay data_55_6_ad_54_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_545_6 and__reads__f_545_6_ay data_55_6_ad_55_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_546_6 and__reads__f_546_6_ay data_55_6_ad_56_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_547_6 and__reads__f_547_6_ay data_55_6_ad_57_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_548_6 and__reads__f_548_6_ay data_56_6_ad_50_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_549_6 and__reads__f_549_6_ay data_56_6_ad_51_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_550_6 and__reads__f_550_6_ay data_56_6_ad_52_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_551_6 and__reads__f_551_6_ay data_56_6_ad_53_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_552_6 and__reads__f_552_6_ay data_56_6_ad_54_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_553_6 and__reads__f_553_6_ay data_56_6_ad_55_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_554_6 and__reads__f_554_6_ay data_56_6_ad_56_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_555_6 and__reads__f_555_6_ay data_56_6_ad_57_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_556_6 and__reads__f_556_6_ay data_57_6_ad_50_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_557_6 and__reads__f_557_6_ay data_57_6_ad_51_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_558_6 and__reads__f_558_6_ay data_57_6_ad_52_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_559_6 and__reads__f_559_6_ay data_57_6_ad_53_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_560_6 and__reads__f_560_6_ay data_57_6_ad_54_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_561_6 and__reads__f_561_6_ay data_57_6_ad_55_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_562_6 and__reads__f_562_6_ay data_57_6_ad_56_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_563_6 and__reads__f_563_6_ay data_57_6_ad_57_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_564_6 and__reads__f_564_6_ay data_58_6_ad_50_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_565_6 and__reads__f_565_6_ay data_58_6_ad_51_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_566_6 and__reads__f_566_6_ay data_58_6_ad_52_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_567_6 and__reads__f_567_6_ay data_58_6_ad_53_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_568_6 and__reads__f_568_6_ay data_58_6_ad_54_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_569_6 and__reads__f_569_6_ay data_58_6_ad_55_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_570_6 and__reads__f_570_6_ay data_58_6_ad_56_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_571_6 and__reads__f_571_6_ay data_58_6_ad_57_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_572_6 and__reads__f_572_6_ay data_59_6_ad_50_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_573_6 and__reads__f_573_6_ay data_59_6_ad_51_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_574_6 and__reads__f_574_6_ay data_59_6_ad_52_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_575_6 and__reads__f_575_6_ay data_59_6_ad_53_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_576_6 and__reads__f_576_6_ay data_59_6_ad_54_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_577_6 and__reads__f_577_6_ay data_59_6_ad_55_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_578_6 and__reads__f_578_6_ay data_59_6_ad_56_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_579_6 and__reads__f_579_6_ay data_59_6_ad_57_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_580_6 and__reads__f_580_6_ay data_510_6_ad_50_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_581_6 and__reads__f_581_6_ay data_510_6_ad_51_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_582_6 and__reads__f_582_6_ay data_510_6_ad_52_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_583_6 and__reads__f_583_6_ay data_510_6_ad_53_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_584_6 and__reads__f_584_6_ay data_510_6_ad_54_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_585_6 and__reads__f_585_6_ay data_510_6_ad_55_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_586_6 and__reads__f_586_6_ay data_510_6_ad_56_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_587_6 and__reads__f_587_6_ay data_510_6_ad_57_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_588_6 and__reads__f_588_6_ay data_511_6_ad_50_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_589_6 and__reads__f_589_6_ay data_511_6_ad_51_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_590_6 and__reads__f_590_6_ay data_511_6_ad_52_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_591_6 and__reads__f_591_6_ay data_511_6_ad_53_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_592_6 and__reads__f_592_6_ay data_511_6_ad_54_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_593_6 and__reads__f_593_6_ay data_511_6_ad_55_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_594_6 and__reads__f_594_6_ay data_511_6_ad_56_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_595_6 and__reads__f_595_6_ay data_511_6_ad_57_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_596_6 and__reads__f_596_6_ay data_512_6_ad_50_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_597_6 and__reads__f_597_6_ay data_512_6_ad_51_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_598_6 and__reads__f_598_6_ay data_512_6_ad_52_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_599_6 and__reads__f_599_6_ay data_512_6_ad_53_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5100_6 and__reads__f_5100_6_ay data_512_6_ad_54_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5101_6 and__reads__f_5101_6_ay data_512_6_ad_55_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5102_6 and__reads__f_5102_6_ay data_512_6_ad_56_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5103_6 and__reads__f_5103_6_ay data_512_6_ad_57_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5104_6 and__reads__f_5104_6_ay data_513_6_ad_50_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5105_6 and__reads__f_5105_6_ay data_513_6_ad_51_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5106_6 and__reads__f_5106_6_ay data_513_6_ad_52_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5107_6 and__reads__f_5107_6_ay data_513_6_ad_53_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5108_6 and__reads__f_5108_6_ay data_513_6_ad_54_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5109_6 and__reads__f_5109_6_ay data_513_6_ad_55_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5110_6 and__reads__f_5110_6_ay data_513_6_ad_56_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5111_6 and__reads__f_5111_6_ay data_513_6_ad_57_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5112_6 and__reads__f_5112_6_ay data_514_6_ad_50_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5113_6 and__reads__f_5113_6_ay data_514_6_ad_51_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5114_6 and__reads__f_5114_6_ay data_514_6_ad_52_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5115_6 and__reads__f_5115_6_ay data_514_6_ad_53_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5116_6 and__reads__f_5116_6_ay data_514_6_ad_54_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5117_6 and__reads__f_5117_6_ay data_514_6_ad_55_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5118_6 and__reads__f_5118_6_ay data_514_6_ad_56_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5119_6 and__reads__f_5119_6_ay data_514_6_ad_57_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5120_6 and__reads__f_5120_6_ay data_515_6_ad_50_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5121_6 and__reads__f_5121_6_ay data_515_6_ad_51_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5122_6 and__reads__f_5122_6_ay data_515_6_ad_52_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5123_6 and__reads__f_5123_6_ay data_515_6_ad_53_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5124_6 and__reads__f_5124_6_ay data_515_6_ad_54_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5125_6 and__reads__f_5125_6_ay data_515_6_ad_55_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5126_6 and__reads__f_5126_6_ay data_515_6_ad_56_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5127_6 and__reads__f_5127_6_ay data_515_6_ad_57_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: register_wr_array<4,8,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<24> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<24> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<12> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_312_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_512_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_513_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_514_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_515_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_516_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_517_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_518_6 tmp_512_6 tmp_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_519_6 tmp_514_6 tmp_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_58_6 tmp_520_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 out tmp_518_6 tmp_519_6 tmp_520_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<12> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_312_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<12> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<12,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_312_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +.ends +*---- end of process: fifo<12,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<13,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_313_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +.ends +*---- end of process: fifo<13,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delay_chain<3> ----- +* raw ports: out in +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 out in +*.PININFO out:O in:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly_50_6 dly_51_6_aa in _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 out dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delay_chain<3> ----- +* +*---- act defproc: ::cell::g5x0<> ----- +* raw ports: in[0] out +* +.subckt _0_0cell_0_0g5x0 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ GND in_50_6 out GND n W=0.9U L=0.6U +.ends +*---- end of process: g5x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1N_U_X4<> ----- +* raw ports: n1 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 n1 y +*.PININFO n1:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcpx0 n1 y _0_0cell_0_0g5x0 +.ends +*---- end of process: A_1N_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_line_end_pull_down<> ----- +* raw ports: in reset_B out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down in reset__B out +*.PININFO in:I reset__B:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xpull__down in out _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 +xpull__downR inv_ay out _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 +xinv inv_ay reset__B _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: nrn_line_end_pull_down<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_RB_X1<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X1 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #13 y __y Vdd p W=0.9U L=0.6U +M10_keeper #14 y __y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1P1N_RB_X1<> ----- +* raw ports: y c1 c2 p1 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1P1N_RB_X1 y c1 c2 p1 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I p1:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #15 Vdd p W=0.9U L=1.2U +M4_ GND c1 #11 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #16 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=6.3U L=0.6U +M8_ #9 sr__B __y GND n W=6U L=0.6U +M9_keeper #15 y __y Vdd p W=0.9U L=0.6U +M10_keeper #16 y __y GND n W=0.9U L=0.6U +M11_ #4 c1 #3 Vdd p W=6.3U L=0.6U +M12_ #10 n1 #9 GND n W=6U L=0.6U +M13_ #11 c2 #10 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1P1N_RB_X1<> ----- +* +*---- act defproc: ::cell::g6x0<> ----- +* raw ports: in[0] in[1] in[2] out +* +.subckt _0_0cell_0_0g6x0 in_50_6 in_51_6 in_52_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* out (combinational) +* +* --- end node flags --- +* +M0_ Vdd in_50_6 #4 Vdd p W=1.5U L=0.6U +M1_ #3 in_52_6 out Vdd p W=1.5U L=0.6U +M2_ #4 in_51_6 #3 Vdd p W=1.5U L=0.6U +.ends +*---- end of process: g6x0<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3P_U_X4<> ----- +* raw ports: p1 p2 p3 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3P_U_X4 p1 p2 p3 y +*.PININFO p1:I p2:I p3:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xcpx0 p1 p2 p3 y _0_0cell_0_0g6x0 +.ends +*---- end of process: A_3P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_hs_2d<> ----- +* raw ports: in.d.d[0] in.a outx.d.d[0] outx.a outy.d.d[0] outy.a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d in_ad_ad_50_6 in_aa outx_ad_ad_50_6 outx_aa outy_ad_ad_50_6 outy_aa reset__B +*.PININFO in_ad_ad_50_6:I in_aa:O outx_ad_ad_50_6:O outx_aa:I outy_ad_ad_50_6:O outy_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreq__inv __reqB __req _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xpu__y __reqB outy_aa outy_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +xinv__x __x__a__B outx_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xinv__y __y__a__B outy_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xA__ack in_aa __en in_ad_ad_50_6 __req __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X1 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +xA__en __en in_aa __req _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xA__req __req __en __y__a__B __x__a__B in_ad_ad_50_6 __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_2C1P1N_RB_X1 +xpu__x outx_aa __reqB __y__a__B outx_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3P_U_X4 +.ends +*---- end of process: nrn_hs_2d<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_hs_2d_array<2,4,3> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a in[2].d.d[0] in[2].a in[3].d.d[0] in[3].a in[4].d.d[0] in[4].a in[5].d.d[0] in[5].a in[6].d.d[0] in[6].a in[7].d.d[0] in[7].a outx[0].d.d[0] outx[0].a outx[1].d.d[0] outx[1].a outy[0].d.d[0] outy[0].a outy[1].d.d[0] outy[1].a outy[2].d.d[0] outy[2].a outy[3].d.d[0] outy[3].a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa in_54_6_ad_ad_50_6 in_54_6_aa in_55_6_ad_ad_50_6 in_55_6_aa in_56_6_ad_ad_50_6 in_56_6_aa in_57_6_ad_ad_50_6 in_57_6_aa outx_50_6_ad_ad_50_6 outx_50_6_aa outx_51_6_ad_ad_50_6 outx_51_6_aa outy_50_6_ad_ad_50_6 outy_50_6_aa outy_51_6_ad_ad_50_6 outy_51_6_aa outy_52_6_ad_ad_50_6 outy_52_6_aa outy_53_6_ad_ad_50_6 outy_53_6_aa reset__B +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O in_52_6_ad_ad_50_6:I in_52_6_aa:O in_53_6_ad_ad_50_6:I in_53_6_aa:O in_54_6_ad_ad_50_6:I in_54_6_aa:O in_55_6_ad_ad_50_6:I in_55_6_aa:O in_56_6_ad_ad_50_6:I in_56_6_aa:O in_57_6_ad_ad_50_6:I in_57_6_aa:O outx_50_6_ad_ad_50_6:O outx_50_6_aa:I outx_51_6_ad_ad_50_6:O outx_51_6_aa:I outy_50_6_ad_ad_50_6:O outy_50_6_aa:I outy_51_6_ad_ad_50_6:O outy_51_6_aa:I outy_52_6_ad_ad_50_6:O outy_52_6_aa:I outy_53_6_ad_ad_50_6:O outy_53_6_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xrsb__pd__x reset__B pd__x_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xkeep__y_50_6 pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_51_6 pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_52_6 pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_53_6 pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__x_50_6 pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__x_51_6 pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xdly__y_50_6 pd__y_50_6_ain __outy_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_51_6 pd__y_51_6_ain __outy_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_52_6 pd__y_52_6_ain __outy_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_53_6 pd__y_53_6_ain __outy_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xout__req__buf__x_50_6 outx_50_6_ad_ad_50_6 pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__x_51_6 outx_51_6_ad_ad_50_6 pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__ack__buf__y_50_6 __outy_50_6_aa outy_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_51_6 __outy_51_6_aa outy_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_52_6 __outy_52_6_aa outy_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_53_6 __outy_53_6_aa outy_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xpd__x_50_6 pd__x_50_6_ain pd__x_51_6_areset__B pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__x_51_6 pd__x_51_6_ain pd__x_51_6_areset__B pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_50_6 pd__y_50_6_ain pd__y_53_6_areset__B pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_51_6 pd__y_51_6_ain pd__y_53_6_areset__B pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_52_6 pd__y_52_6_ain pd__y_53_6_areset__B pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_53_6 pd__y_53_6_ain pd__y_53_6_areset__B pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xneurons_50_6 in_50_6_ad_ad_50_6 in_50_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_50_6_aout __outy_50_6_aa neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_51_6 in_51_6_ad_ad_50_6 in_51_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_50_6_aout __outy_50_6_aa neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_52_6 in_52_6_ad_ad_50_6 in_52_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_51_6_aout __outy_51_6_aa neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_53_6 in_53_6_ad_ad_50_6 in_53_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_51_6_aout __outy_51_6_aa neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_54_6 in_54_6_ad_ad_50_6 in_54_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_52_6_aout __outy_52_6_aa neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_55_6 in_55_6_ad_ad_50_6 in_55_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_52_6_aout __outy_52_6_aa neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_56_6 in_56_6_ad_ad_50_6 in_56_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_53_6_aout __outy_53_6_aa neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_57_6 in_57_6_ad_ad_50_6 in_57_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_53_6_aout __outy_53_6_aa neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xrsbx reset__B rsb_53_6_ain _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xrsb_50_6 rsb_53_6_ain neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_51_6 rsb_53_6_ain neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_52_6 rsb_53_6_ain neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_53_6 rsb_53_6_ain neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb__pd__y reset__B pd__y_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xdly__x_50_6 pd__x_50_6_ain __outx_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__x_51_6 pd__x_51_6_ain __outx_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xout__req__buf__y_50_6 outy_50_6_ad_ad_50_6 pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_51_6 outy_51_6_ad_ad_50_6 pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_52_6 outy_52_6_ad_ad_50_6 pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_53_6 outy_53_6_ad_ad_50_6 pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__ack__buf__x_50_6 __outx_50_6_aa outx_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__x_51_6 __outx_51_6_aa outx_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: nrn_hs_2d_array<2,4,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<29> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_329_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<29> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dropper_static<14,f> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a cond +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa cond +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I cond:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__v__buf __in__vX vt_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsb__dropB cond and__f_513_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xor2 or2_ay out_aa or2_ab _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xand2 or2_ab __drop __in__vX _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsb__in__v __in__vX in_av _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_329_4 +xand__f_50_6 out_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_51_6 out_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_52_6 out_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_53_6 out_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_54_6 out_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_55_6 out_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_56_6 out_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_57_6 out_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_58_6 out_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_59_6 out_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_510_6 out_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_511_6 out_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_512_6 out_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_513_6 out_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_50_6 out_ad_ad_50_6_ad_51_6 in_ad_ad_50_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_51_6 out_ad_ad_51_6_ad_51_6 in_ad_ad_51_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_52_6 out_ad_ad_52_6_ad_51_6 in_ad_ad_52_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_53_6 out_ad_ad_53_6_ad_51_6 in_ad_ad_53_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_54_6 out_ad_ad_54_6_ad_51_6 in_ad_ad_54_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_55_6 out_ad_ad_55_6_ad_51_6 in_ad_ad_55_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_56_6 out_ad_ad_56_6_ad_51_6 in_ad_ad_56_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_57_6 out_ad_ad_57_6_ad_51_6 in_ad_ad_57_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_58_6 out_ad_ad_58_6_ad_51_6 in_ad_ad_58_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_59_6 out_ad_ad_59_6_ad_51_6 in_ad_ad_59_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_510_6 out_ad_ad_510_6_ad_51_6 in_ad_ad_510_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_511_6 out_ad_ad_511_6_ad_51_6 in_ad_ad_511_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_512_6 out_ad_ad_512_6_ad_51_6 in_ad_ad_512_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_513_6 out_ad_ad_513_6_ad_51_6 in_ad_ad_513_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xinv __drop cond _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvt in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 vt_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xack__Cel in_aa or2_ay __in__vX _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: dropper_static<14,f> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delayprog<2> ----- +* raw ports: out in s[0] s[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delayprog_32_4 out in s_50_6 s_51_6 +*.PININFO out:O in:I s_50_6:I s_51_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2_50_6 dly_50_6_aa in s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_51_6 dly_51_6_aa __a_51_6 s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xmu2_50_6 __a_51_6 in dly_50_6_ay s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_51_6 out __a_51_6 dly_52_6_ay s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xdly_50_6 dly_50_6_ay dly_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 dly_52_6_ay dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delayprog<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::bd2qdi<14,4,2> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] dly_cfg2[0] dly_cfg2[1] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4 in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 dly__cfg2_50_6 dly__cfg2_51_6 reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I dly__cfg2_50_6:I dly__cfg2_51_6:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinack__ctl in_aa __en __req__slowfall out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xdly __req in_ar dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xdly2 dly2_aout __reqX dly__cfg2_50_6 dly__cfg2_51_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_32_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinput__invs_50_6 __inB_50_6 in_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_51_6 __inB_51_6 in_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_52_6 __inB_52_6 in_ad_52_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_53_6 __inB_53_6 in_ad_53_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_54_6 __inB_54_6 in_ad_54_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_55_6 __inB_55_6 in_ad_55_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_56_6 __inB_56_6 in_ad_56_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_57_6 __inB_57_6 in_ad_57_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_58_6 __inB_58_6 in_ad_58_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_59_6 __inB_59_6 in_ad_59_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_510_6 __inB_510_6 in_ad_510_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_511_6 __inB_511_6 in_ad_511_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_512_6 __inB_512_6 in_ad_512_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_513_6 __inB_513_6 in_ad_513_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout__a__B__buf __out__a__B f__buf__func_513_6_ac2 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreq__dly__or __req__slowfall __reqX dly2_aout _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xreq__bufarray __reqX __reqXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreq__buf __reqX __req _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_50_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_51_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_52_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_53_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_54_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_55_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_56_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_57_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_58_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_59_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_510_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_511_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_512_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_513_6 out_ad_ad_513_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_513_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_50_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_51_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_52_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_53_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_54_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_55_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_56_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_57_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_58_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_59_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_510_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_511_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_512_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_513_6 out_ad_ad_513_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_513_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +.ends +*---- end of process: bd2qdi<14,4,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbtree<2> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbtree_32_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa out_ad_ad_50_6 out_aa +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xarbs_50_6 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa out_ad_ad_50_6 out_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +.ends +*---- end of process: arbtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C_RB_X1<> ----- +* raw ports: y c1 c2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 y c1 c2 pr__B sr__B +*.PININFO y:O c1:I c2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #11 Vdd p W=0.9U L=1.2U +M4_ GND c1 #8 GND n W=4.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #12 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=4.5U L=0.6U +M9_keeper #11 y __y Vdd p W=0.9U L=0.6U +M10_keeper #12 y __y GND n W=0.9U L=0.6U +M11_ #8 c2 #7 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_2C_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: ortree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<1> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<2,1> ----- +* raw ports: in[0] in[1] out[0] out[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4 in_50_6 in_51_6 out_50_6 out_51_6 +*.PININFO in_50_6:I in_51_6:I out_50_6:O out_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 +.ends +*---- end of process: sigbuf_boolarray<2,1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dualrail_encoder<1,2> ----- +* raw ports: in[0] in[1] out.d[0].d[0] out.d[0].d[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4 in_50_6 in_51_6 out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 +*.PININFO in_50_6:I in_51_6:I out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xors__t_50_6 __inX_51_6 out_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 +xors__f_50_6 __inX_50_6 out_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 +xsb__in in_50_6 in_51_6 __inX_50_6 __inX_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4 +.ends +*---- end of process: dualrail_encoder<1,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<4,2> ----- +* raw ports: in[0] in[1] in[2] in[3] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4 in_50_6 in_51_6 in_52_6 in_53_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: sigbuf_boolarray<4,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dualrail_encoder<2,4> ----- +* raw ports: in[0] in[1] in[2] in[3] out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4 in_50_6 in_51_6 in_52_6 in_53_6 out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xors__t_50_6 __inX_51_6 __inX_53_6 out_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__t_51_6 __inX_52_6 __inX_53_6 out_ad_51_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__f_50_6 __inX_50_6 __inX_52_6 out_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__f_51_6 __inX_50_6 __inX_51_6 out_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xsb__in in_50_6 in_51_6 in_52_6 in_53_6 __inX_50_6 __inX_51_6 __inX_52_6 __inX_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4 +.ends +*---- end of process: dualrail_encoder<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbtree<4> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a in[2].d.d[0] in[2].a in[3].d.d[0] in[3].a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbtree_34_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa out_ad_ad_50_6 out_aa +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O in_52_6_ad_ad_50_6:I in_52_6_aa:O in_53_6_ad_ad_50_6:I in_53_6_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xarbs_50_6 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa tmp_54_6_ad_ad_50_6 tmp_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xarbs_51_6 in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa tmp_55_6_ad_ad_50_6 tmp_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xarbs_52_6 tmp_54_6_ad_ad_50_6 tmp_54_6_aa tmp_55_6_ad_ad_50_6 tmp_55_6_aa out_ad_ad_50_6 out_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +.ends +*---- end of process: arbtree<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::encoder2d_simple<1,2,2,4> ----- +* raw ports: inx[0].d.d[0] inx[0].a inx[1].d.d[0] inx[1].a iny[0].d.d[0] iny[0].a iny[1].d.d[0] iny[1].a iny[2].d.d[0] iny[2].a iny[3].d.d[0] iny[3].a out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4 inx_50_6_ad_ad_50_6 inx_50_6_aa inx_51_6_ad_ad_50_6 inx_51_6_aa iny_50_6_ad_ad_50_6 iny_50_6_aa iny_51_6_ad_ad_50_6 iny_51_6_aa iny_52_6_ad_ad_50_6 iny_52_6_aa iny_53_6_ad_ad_50_6 iny_53_6_aa out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO inx_50_6_ad_ad_50_6:I inx_50_6_aa:O inx_51_6_ad_ad_50_6:I inx_51_6_aa:O iny_50_6_ad_ad_50_6:I iny_50_6_aa:O iny_51_6_ad_ad_50_6:I iny_51_6_aa:O iny_52_6_ad_ad_50_6:I iny_52_6_aa:O iny_53_6_ad_ad_50_6:I iny_53_6_aa:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xinv__buf a__x__Cel_ac1 inv__buf_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xXarb inx_50_6_ad_ad_50_6 inx_50_6_aa inx_51_6_ad_ad_50_6 inx_51_6_aa __r__x __a__x _0_0tmpl_0_0dataflow__neuro_0_0arbtree_32_4 +xa__y__Cel __a__y a__x__Cel_ac1 __r__y reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 +xXenc inx_50_6_aa inx_51_6_aa Xenc_aout_ad_50_6_ad_50_6 Xenc_aout_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4 +xYenc iny_50_6_aa iny_51_6_aa iny_52_6_aa iny_53_6_aa Yenc_aout_ad_50_6_ad_50_6 Yenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_51_6_ad_50_6 Yenc_aout_ad_51_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4 +xYarb iny_50_6_ad_ad_50_6 iny_50_6_aa iny_51_6_ad_ad_50_6 iny_51_6_aa iny_52_6_ad_ad_50_6 iny_52_6_aa iny_53_6_ad_ad_50_6 iny_53_6_aa __r__y __a__y _0_0tmpl_0_0dataflow__neuro_0_0arbtree_34_4 +xa__x__Cel __a__x a__x__Cel_ac1 __r__x reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 +xbuf Xenc_aout_ad_50_6_ad_50_6 Xenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_50_6_ad_50_6 Yenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_51_6_ad_50_6 Yenc_aout_ad_51_6_ad_51_6 inv__buf_aa buf_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +.ends +*---- end of process: encoder2d_simple<1,2,2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::append<12,2,0> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] out.d.d[12].d[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0append_312_72_70_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I out_ad_ad_512_6_ad_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__val in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 sb_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 +xsb sb_ain out_ad_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: append<12,2,0> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<3,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +.ends +*---- end of process: fifo<3,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::chip_texel<14,2,4,2,4,1,2,1,2,4,4,4,8,4,5,7,5,7,3,3,4,2,4,8,16> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a reg_data[0].d[0].d[0] reg_data[0].d[0].d[1] reg_data[0].d[1].d[0] reg_data[0].d[1].d[1] reg_data[0].d[2].d[0] reg_data[0].d[2].d[1] reg_data[0].d[3].d[0] reg_data[0].d[3].d[1] reg_data[0].d[4].d[0] reg_data[0].d[4].d[1] reg_data[0].d[5].d[0] reg_data[0].d[5].d[1] reg_data[0].d[6].d[0] reg_data[0].d[6].d[1] reg_data[0].d[7].d[0] reg_data[0].d[7].d[1] reg_data[1].d[0].d[0] reg_data[1].d[0].d[1] reg_data[1].d[1].d[0] reg_data[1].d[1].d[1] reg_data[1].d[2].d[0] reg_data[1].d[2].d[1] reg_data[1].d[3].d[0] reg_data[1].d[3].d[1] reg_data[1].d[4].d[0] reg_data[1].d[4].d[1] reg_data[1].d[5].d[0] reg_data[1].d[5].d[1] reg_data[1].d[6].d[0] reg_data[1].d[6].d[1] reg_data[1].d[7].d[0] reg_data[1].d[7].d[1] reg_data[2].d[0].d[0] reg_data[2].d[0].d[1] reg_data[2].d[1].d[0] reg_data[2].d[1].d[1] reg_data[2].d[2].d[0] reg_data[2].d[2].d[1] reg_data[2].d[3].d[0] reg_data[2].d[3].d[1] reg_data[2].d[4].d[0] reg_data[2].d[4].d[1] reg_data[2].d[5].d[0] reg_data[2].d[5].d[1] reg_data[2].d[6].d[0] reg_data[2].d[6].d[1] reg_data[2].d[7].d[0] reg_data[2].d[7].d[1] reg_data[3].d[0].d[0] reg_data[3].d[0].d[1] reg_data[3].d[1].d[0] reg_data[3].d[1].d[1] reg_data[3].d[2].d[0] reg_data[3].d[2].d[1] reg_data[3].d[3].d[0] reg_data[3].d[3].d[1] reg_data[3].d[4].d[0] reg_data[3].d[4].d[1] reg_data[3].d[5].d[0] reg_data[3].d[5].d[1] reg_data[3].d[6].d[0] reg_data[3].d[6].d[1] reg_data[3].d[7].d[0] reg_data[3].d[7].d[1] reg_data[4].d[0].d[0] reg_data[4].d[0].d[1] reg_data[4].d[1].d[0] reg_data[4].d[1].d[1] reg_data[4].d[2].d[0] reg_data[4].d[2].d[1] reg_data[4].d[3].d[0] reg_data[4].d[3].d[1] reg_data[4].d[4].d[0] reg_data[4].d[4].d[1] reg_data[4].d[5].d[0] reg_data[4].d[5].d[1] reg_data[4].d[6].d[0] reg_data[4].d[6].d[1] reg_data[4].d[7].d[0] reg_data[4].d[7].d[1] reg_data[5].d[0].d[0] reg_data[5].d[0].d[1] reg_data[5].d[1].d[0] reg_data[5].d[1].d[1] reg_data[5].d[2].d[0] reg_data[5].d[2].d[1] reg_data[5].d[3].d[0] reg_data[5].d[3].d[1] reg_data[5].d[4].d[0] reg_data[5].d[4].d[1] reg_data[5].d[5].d[0] reg_data[5].d[5].d[1] reg_data[5].d[6].d[0] reg_data[5].d[6].d[1] reg_data[5].d[7].d[0] reg_data[5].d[7].d[1] reg_data[6].d[0].d[0] reg_data[6].d[0].d[1] reg_data[6].d[1].d[0] reg_data[6].d[1].d[1] reg_data[6].d[2].d[0] reg_data[6].d[2].d[1] reg_data[6].d[3].d[0] reg_data[6].d[3].d[1] reg_data[6].d[4].d[0] reg_data[6].d[4].d[1] reg_data[6].d[5].d[0] reg_data[6].d[5].d[1] reg_data[6].d[6].d[0] reg_data[6].d[6].d[1] reg_data[6].d[7].d[0] reg_data[6].d[7].d[1] reg_data[7].d[0].d[0] reg_data[7].d[0].d[1] reg_data[7].d[1].d[0] reg_data[7].d[1].d[1] reg_data[7].d[2].d[0] reg_data[7].d[2].d[1] reg_data[7].d[3].d[0] reg_data[7].d[3].d[1] reg_data[7].d[4].d[0] reg_data[7].d[4].d[1] reg_data[7].d[5].d[0] reg_data[7].d[5].d[1] reg_data[7].d[6].d[0] reg_data[7].d[6].d[1] reg_data[7].d[7].d[0] reg_data[7].d[7].d[1] reg_data[8].d[0].d[0] reg_data[8].d[0].d[1] reg_data[8].d[1].d[0] reg_data[8].d[1].d[1] reg_data[8].d[2].d[0] reg_data[8].d[2].d[1] reg_data[8].d[3].d[0] reg_data[8].d[3].d[1] reg_data[8].d[4].d[0] reg_data[8].d[4].d[1] reg_data[8].d[5].d[0] reg_data[8].d[5].d[1] reg_data[8].d[6].d[0] reg_data[8].d[6].d[1] reg_data[8].d[7].d[0] reg_data[8].d[7].d[1] reg_data[9].d[0].d[0] reg_data[9].d[0].d[1] reg_data[9].d[1].d[0] reg_data[9].d[1].d[1] reg_data[9].d[2].d[0] reg_data[9].d[2].d[1] reg_data[9].d[3].d[0] reg_data[9].d[3].d[1] reg_data[9].d[4].d[0] reg_data[9].d[4].d[1] reg_data[9].d[5].d[0] reg_data[9].d[5].d[1] reg_data[9].d[6].d[0] reg_data[9].d[6].d[1] reg_data[9].d[7].d[0] reg_data[9].d[7].d[1] reg_data[10].d[0].d[0] reg_data[10].d[0].d[1] reg_data[10].d[1].d[0] reg_data[10].d[1].d[1] reg_data[10].d[2].d[0] reg_data[10].d[2].d[1] reg_data[10].d[3].d[0] reg_data[10].d[3].d[1] reg_data[10].d[4].d[0] reg_data[10].d[4].d[1] reg_data[10].d[5].d[0] reg_data[10].d[5].d[1] reg_data[10].d[6].d[0] reg_data[10].d[6].d[1] reg_data[10].d[7].d[0] reg_data[10].d[7].d[1] reg_data[11].d[0].d[0] reg_data[11].d[0].d[1] reg_data[11].d[1].d[0] reg_data[11].d[1].d[1] reg_data[11].d[2].d[0] reg_data[11].d[2].d[1] reg_data[11].d[3].d[0] reg_data[11].d[3].d[1] reg_data[11].d[4].d[0] reg_data[11].d[4].d[1] reg_data[11].d[5].d[0] reg_data[11].d[5].d[1] reg_data[11].d[6].d[0] reg_data[11].d[6].d[1] reg_data[11].d[7].d[0] reg_data[11].d[7].d[1] reg_data[12].d[0].d[0] reg_data[12].d[0].d[1] reg_data[12].d[1].d[0] reg_data[12].d[1].d[1] reg_data[12].d[2].d[0] reg_data[12].d[2].d[1] reg_data[12].d[3].d[0] reg_data[12].d[3].d[1] reg_data[12].d[4].d[0] reg_data[12].d[4].d[1] reg_data[12].d[5].d[0] reg_data[12].d[5].d[1] reg_data[12].d[6].d[0] reg_data[12].d[6].d[1] reg_data[12].d[7].d[0] reg_data[12].d[7].d[1] reg_data[13].d[0].d[0] reg_data[13].d[0].d[1] reg_data[13].d[1].d[0] reg_data[13].d[1].d[1] reg_data[13].d[2].d[0] reg_data[13].d[2].d[1] reg_data[13].d[3].d[0] reg_data[13].d[3].d[1] reg_data[13].d[4].d[0] reg_data[13].d[4].d[1] reg_data[13].d[5].d[0] reg_data[13].d[5].d[1] reg_data[13].d[6].d[0] reg_data[13].d[6].d[1] reg_data[13].d[7].d[0] reg_data[13].d[7].d[1] reg_data[14].d[0].d[0] reg_data[14].d[0].d[1] reg_data[14].d[1].d[0] reg_data[14].d[1].d[1] reg_data[14].d[2].d[0] reg_data[14].d[2].d[1] reg_data[14].d[3].d[0] reg_data[14].d[3].d[1] reg_data[14].d[4].d[0] reg_data[14].d[4].d[1] reg_data[14].d[5].d[0] reg_data[14].d[5].d[1] reg_data[14].d[6].d[0] reg_data[14].d[6].d[1] reg_data[14].d[7].d[0] reg_data[14].d[7].d[1] reg_data[15].d[0].d[0] reg_data[15].d[0].d[1] reg_data[15].d[1].d[0] reg_data[15].d[1].d[1] reg_data[15].d[2].d[0] reg_data[15].d[2].d[1] reg_data[15].d[3].d[0] reg_data[15].d[3].d[1] reg_data[15].d[4].d[0] reg_data[15].d[4].d[1] reg_data[15].d[5].d[0] reg_data[15].d[5].d[1] reg_data[15].d[6].d[0] reg_data[15].d[6].d[1] reg_data[15].d[7].d[0] reg_data[15].d[7].d[1] synapses[0].d.d[0] synapses[0].a synapses[1].d.d[0] synapses[1].a synapses[2].d.d[0] synapses[2].a synapses[3].d.d[0] synapses[3].a synapses[4].d.d[0] synapses[4].a synapses[5].d.d[0] synapses[5].a synapses[6].d.d[0] synapses[6].a synapses[7].d.d[0] synapses[7].a neurons[0].d.d[0] neurons[0].a neurons[1].d.d[0] neurons[1].a neurons[2].d.d[0] neurons[2].a neurons[3].d.d[0] neurons[3].a neurons[4].d.d[0] neurons[4].a neurons[5].d.d[0] neurons[5].a neurons[6].d.d[0] neurons[6].a neurons[7].d.d[0] neurons[7].a nrn_mon_x[0] nrn_mon_x[1] nrn_mon_x[2] nrn_mon_x[3] nrn_mon_y[0] nrn_mon_y[1] nrn_mon_y[2] nrn_mon_y[3] syn_mon_x[0] syn_mon_x[1] syn_mon_x[2] syn_mon_x[3] syn_mon_x[4] syn_mon_x[5] syn_mon_x[6] syn_mon_x[7] syn_mon_y[0] syn_mon_y[1] syn_mon_y[2] syn_mon_y[3] syn_mon_AMZI[0] syn_mon_AMZI[1] syn_mon_AMZI[2] syn_mon_AMZI[3] syn_mon_AMZI[4] syn_mon_AMZI[5] syn_mon_AMZI[6] syn_mon_AMZI[7] syn_mon_AMZI[8] syn_mon_AMZI[9] nrn_mon_AMZI[0] nrn_mon_AMZI[1] nrn_mon_AMZI[2] nrn_mon_AMZI[3] nrn_mon_AMZI[4] nrn_mon_AMZI[5] nrn_mon_AMZI[6] nrn_mon_AMZI[7] nrn_mon_AMZI[8] nrn_mon_AMZI[9] nrn_mon_AMZI[10] nrn_mon_AMZI[11] nrn_mon_AMZI[12] nrn_mon_AMZI[13] syn_mon_AMZO[0] syn_mon_AMZO[1] syn_mon_AMZO[2] syn_mon_AMZO[3] syn_mon_AMZO[4] nrn_mon_AMZO[0] nrn_mon_AMZO[1] nrn_mon_AMZO[2] nrn_mon_AMZO[3] nrn_mon_AMZO[4] nrn_mon_AMZO[5] nrn_mon_AMZO[6] syn_flags_EFO[0] syn_flags_EFO[1] syn_flags_EFO[2] bd_dly_cfg[0] bd_dly_cfg[1] bd_dly_cfg[2] bd_dly_cfg[3] bd_dly_cfg2[0] bd_dly_cfg2[1] loopback_en supply.vss reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4 in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 synapses_50_6_ad_ad_50_6 synapses_50_6_aa synapses_51_6_ad_ad_50_6 synapses_51_6_aa synapses_52_6_ad_ad_50_6 synapses_52_6_aa synapses_53_6_ad_ad_50_6 synapses_53_6_aa synapses_54_6_ad_ad_50_6 synapses_54_6_aa synapses_55_6_ad_ad_50_6 synapses_55_6_aa synapses_56_6_ad_ad_50_6 synapses_56_6_aa synapses_57_6_ad_ad_50_6 synapses_57_6_aa neurons_50_6_ad_ad_50_6 neurons_50_6_aa neurons_51_6_ad_ad_50_6 neurons_51_6_aa neurons_52_6_ad_ad_50_6 neurons_52_6_aa neurons_53_6_ad_ad_50_6 neurons_53_6_aa neurons_54_6_ad_ad_50_6 neurons_54_6_aa neurons_55_6_ad_ad_50_6 neurons_55_6_aa neurons_56_6_ad_ad_50_6 neurons_56_6_aa neurons_57_6_ad_ad_50_6 neurons_57_6_aa nrn__mon__x_50_6 nrn__mon__x_51_6 nrn__mon__x_52_6 nrn__mon__x_53_6 nrn__mon__y_50_6 nrn__mon__y_51_6 nrn__mon__y_52_6 nrn__mon__y_53_6 syn__mon__x_50_6 syn__mon__x_51_6 syn__mon__x_52_6 syn__mon__x_53_6 syn__mon__x_54_6 syn__mon__x_55_6 syn__mon__x_56_6 syn__mon__x_57_6 syn__mon__y_50_6 syn__mon__y_51_6 syn__mon__y_52_6 syn__mon__y_53_6 syn__mon__AMZI_50_6 syn__mon__AMZI_51_6 syn__mon__AMZI_52_6 syn__mon__AMZI_53_6 syn__mon__AMZI_54_6 syn__mon__AMZI_55_6 syn__mon__AMZI_56_6 syn__mon__AMZI_57_6 syn__mon__AMZI_58_6 syn__mon__AMZI_59_6 nrn__mon__AMZI_50_6 nrn__mon__AMZI_51_6 nrn__mon__AMZI_52_6 nrn__mon__AMZI_53_6 nrn__mon__AMZI_54_6 nrn__mon__AMZI_55_6 nrn__mon__AMZI_56_6 nrn__mon__AMZI_57_6 nrn__mon__AMZI_58_6 nrn__mon__AMZI_59_6 nrn__mon__AMZI_510_6 nrn__mon__AMZI_511_6 nrn__mon__AMZI_512_6 nrn__mon__AMZI_513_6 syn__mon__AMZO_50_6 syn__mon__AMZO_51_6 syn__mon__AMZO_52_6 syn__mon__AMZO_53_6 syn__mon__AMZO_54_6 nrn__mon__AMZO_50_6 nrn__mon__AMZO_51_6 nrn__mon__AMZO_52_6 nrn__mon__AMZO_53_6 nrn__mon__AMZO_54_6 nrn__mon__AMZO_55_6 nrn__mon__AMZO_56_6 syn__flags__EFO_50_6 syn__flags__EFO_51_6 syn__flags__EFO_52_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en supply_avss reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I reg__data_50_6_ad_50_6_ad_50_6:O reg__data_50_6_ad_50_6_ad_51_6:O reg__data_50_6_ad_51_6_ad_50_6:O reg__data_50_6_ad_51_6_ad_51_6:O reg__data_50_6_ad_52_6_ad_50_6:O reg__data_50_6_ad_52_6_ad_51_6:O reg__data_50_6_ad_53_6_ad_50_6:O reg__data_50_6_ad_53_6_ad_51_6:O reg__data_50_6_ad_54_6_ad_50_6:O reg__data_50_6_ad_54_6_ad_51_6:O reg__data_50_6_ad_55_6_ad_50_6:O reg__data_50_6_ad_55_6_ad_51_6:O reg__data_50_6_ad_56_6_ad_50_6:O reg__data_50_6_ad_56_6_ad_51_6:O reg__data_50_6_ad_57_6_ad_50_6:O reg__data_50_6_ad_57_6_ad_51_6:O reg__data_51_6_ad_50_6_ad_50_6:O reg__data_51_6_ad_50_6_ad_51_6:O reg__data_51_6_ad_51_6_ad_50_6:O reg__data_51_6_ad_51_6_ad_51_6:O reg__data_51_6_ad_52_6_ad_50_6:O reg__data_51_6_ad_52_6_ad_51_6:O reg__data_51_6_ad_53_6_ad_50_6:O reg__data_51_6_ad_53_6_ad_51_6:O reg__data_51_6_ad_54_6_ad_50_6:O reg__data_51_6_ad_54_6_ad_51_6:O reg__data_51_6_ad_55_6_ad_50_6:O reg__data_51_6_ad_55_6_ad_51_6:O reg__data_51_6_ad_56_6_ad_50_6:O reg__data_51_6_ad_56_6_ad_51_6:O reg__data_51_6_ad_57_6_ad_50_6:O reg__data_51_6_ad_57_6_ad_51_6:O reg__data_52_6_ad_50_6_ad_50_6:O reg__data_52_6_ad_50_6_ad_51_6:O reg__data_52_6_ad_51_6_ad_50_6:O reg__data_52_6_ad_51_6_ad_51_6:O reg__data_52_6_ad_52_6_ad_50_6:O reg__data_52_6_ad_52_6_ad_51_6:O reg__data_52_6_ad_53_6_ad_50_6:O reg__data_52_6_ad_53_6_ad_51_6:O reg__data_52_6_ad_54_6_ad_50_6:O reg__data_52_6_ad_54_6_ad_51_6:O reg__data_52_6_ad_55_6_ad_50_6:O reg__data_52_6_ad_55_6_ad_51_6:O reg__data_52_6_ad_56_6_ad_50_6:O reg__data_52_6_ad_56_6_ad_51_6:O reg__data_52_6_ad_57_6_ad_50_6:O reg__data_52_6_ad_57_6_ad_51_6:O reg__data_53_6_ad_50_6_ad_50_6:O reg__data_53_6_ad_50_6_ad_51_6:O reg__data_53_6_ad_51_6_ad_50_6:O reg__data_53_6_ad_51_6_ad_51_6:O reg__data_53_6_ad_52_6_ad_50_6:O reg__data_53_6_ad_52_6_ad_51_6:O reg__data_53_6_ad_53_6_ad_50_6:O reg__data_53_6_ad_53_6_ad_51_6:O reg__data_53_6_ad_54_6_ad_50_6:O reg__data_53_6_ad_54_6_ad_51_6:O reg__data_53_6_ad_55_6_ad_50_6:O reg__data_53_6_ad_55_6_ad_51_6:O reg__data_53_6_ad_56_6_ad_50_6:O reg__data_53_6_ad_56_6_ad_51_6:O reg__data_53_6_ad_57_6_ad_50_6:O reg__data_53_6_ad_57_6_ad_51_6:O reg__data_54_6_ad_50_6_ad_50_6:O reg__data_54_6_ad_50_6_ad_51_6:O reg__data_54_6_ad_51_6_ad_50_6:O reg__data_54_6_ad_51_6_ad_51_6:O reg__data_54_6_ad_52_6_ad_50_6:O reg__data_54_6_ad_52_6_ad_51_6:O reg__data_54_6_ad_53_6_ad_50_6:O reg__data_54_6_ad_53_6_ad_51_6:O reg__data_54_6_ad_54_6_ad_50_6:O reg__data_54_6_ad_54_6_ad_51_6:O reg__data_54_6_ad_55_6_ad_50_6:O reg__data_54_6_ad_55_6_ad_51_6:O reg__data_54_6_ad_56_6_ad_50_6:O reg__data_54_6_ad_56_6_ad_51_6:O reg__data_54_6_ad_57_6_ad_50_6:O reg__data_54_6_ad_57_6_ad_51_6:O reg__data_55_6_ad_50_6_ad_50_6:O reg__data_55_6_ad_50_6_ad_51_6:O reg__data_55_6_ad_51_6_ad_50_6:O reg__data_55_6_ad_51_6_ad_51_6:O reg__data_55_6_ad_52_6_ad_50_6:O reg__data_55_6_ad_52_6_ad_51_6:O reg__data_55_6_ad_53_6_ad_50_6:O reg__data_55_6_ad_53_6_ad_51_6:O reg__data_55_6_ad_54_6_ad_50_6:O reg__data_55_6_ad_54_6_ad_51_6:O reg__data_55_6_ad_55_6_ad_50_6:O reg__data_55_6_ad_55_6_ad_51_6:O reg__data_55_6_ad_56_6_ad_50_6:O reg__data_55_6_ad_56_6_ad_51_6:O reg__data_55_6_ad_57_6_ad_50_6:O reg__data_55_6_ad_57_6_ad_51_6:O reg__data_56_6_ad_50_6_ad_50_6:O reg__data_56_6_ad_50_6_ad_51_6:O reg__data_56_6_ad_51_6_ad_50_6:O reg__data_56_6_ad_51_6_ad_51_6:O reg__data_56_6_ad_52_6_ad_50_6:O reg__data_56_6_ad_52_6_ad_51_6:O reg__data_56_6_ad_53_6_ad_50_6:O reg__data_56_6_ad_53_6_ad_51_6:O reg__data_56_6_ad_54_6_ad_50_6:O reg__data_56_6_ad_54_6_ad_51_6:O reg__data_56_6_ad_55_6_ad_50_6:O reg__data_56_6_ad_55_6_ad_51_6:O reg__data_56_6_ad_56_6_ad_50_6:O reg__data_56_6_ad_56_6_ad_51_6:O reg__data_56_6_ad_57_6_ad_50_6:O reg__data_56_6_ad_57_6_ad_51_6:O reg__data_57_6_ad_50_6_ad_50_6:O reg__data_57_6_ad_50_6_ad_51_6:O reg__data_57_6_ad_51_6_ad_50_6:O reg__data_57_6_ad_51_6_ad_51_6:O reg__data_57_6_ad_52_6_ad_50_6:O reg__data_57_6_ad_52_6_ad_51_6:O reg__data_57_6_ad_53_6_ad_50_6:O reg__data_57_6_ad_53_6_ad_51_6:O reg__data_57_6_ad_54_6_ad_50_6:O reg__data_57_6_ad_54_6_ad_51_6:O reg__data_57_6_ad_55_6_ad_50_6:O reg__data_57_6_ad_55_6_ad_51_6:O reg__data_57_6_ad_56_6_ad_50_6:O reg__data_57_6_ad_56_6_ad_51_6:O reg__data_57_6_ad_57_6_ad_50_6:O reg__data_57_6_ad_57_6_ad_51_6:O reg__data_58_6_ad_50_6_ad_50_6:O reg__data_58_6_ad_50_6_ad_51_6:O reg__data_58_6_ad_51_6_ad_50_6:O reg__data_58_6_ad_51_6_ad_51_6:O reg__data_58_6_ad_52_6_ad_50_6:O reg__data_58_6_ad_52_6_ad_51_6:O reg__data_58_6_ad_53_6_ad_50_6:O reg__data_58_6_ad_53_6_ad_51_6:O reg__data_58_6_ad_54_6_ad_50_6:O reg__data_58_6_ad_54_6_ad_51_6:O reg__data_58_6_ad_55_6_ad_50_6:O reg__data_58_6_ad_55_6_ad_51_6:O reg__data_58_6_ad_56_6_ad_50_6:O reg__data_58_6_ad_56_6_ad_51_6:O reg__data_58_6_ad_57_6_ad_50_6:O reg__data_58_6_ad_57_6_ad_51_6:O reg__data_59_6_ad_50_6_ad_50_6:O reg__data_59_6_ad_50_6_ad_51_6:O reg__data_59_6_ad_51_6_ad_50_6:O reg__data_59_6_ad_51_6_ad_51_6:O reg__data_59_6_ad_52_6_ad_50_6:O reg__data_59_6_ad_52_6_ad_51_6:O reg__data_59_6_ad_53_6_ad_50_6:O reg__data_59_6_ad_53_6_ad_51_6:O reg__data_59_6_ad_54_6_ad_50_6:O reg__data_59_6_ad_54_6_ad_51_6:O reg__data_59_6_ad_55_6_ad_50_6:O reg__data_59_6_ad_55_6_ad_51_6:O reg__data_59_6_ad_56_6_ad_50_6:O reg__data_59_6_ad_56_6_ad_51_6:O reg__data_59_6_ad_57_6_ad_50_6:O reg__data_59_6_ad_57_6_ad_51_6:O reg__data_510_6_ad_50_6_ad_50_6:O reg__data_510_6_ad_50_6_ad_51_6:O reg__data_510_6_ad_51_6_ad_50_6:O reg__data_510_6_ad_51_6_ad_51_6:O reg__data_510_6_ad_52_6_ad_50_6:O reg__data_510_6_ad_52_6_ad_51_6:O reg__data_510_6_ad_53_6_ad_50_6:O reg__data_510_6_ad_53_6_ad_51_6:O reg__data_510_6_ad_54_6_ad_50_6:O reg__data_510_6_ad_54_6_ad_51_6:O reg__data_510_6_ad_55_6_ad_50_6:O reg__data_510_6_ad_55_6_ad_51_6:O reg__data_510_6_ad_56_6_ad_50_6:O reg__data_510_6_ad_56_6_ad_51_6:O reg__data_510_6_ad_57_6_ad_50_6:O reg__data_510_6_ad_57_6_ad_51_6:O reg__data_511_6_ad_50_6_ad_50_6:O reg__data_511_6_ad_50_6_ad_51_6:O reg__data_511_6_ad_51_6_ad_50_6:O reg__data_511_6_ad_51_6_ad_51_6:O reg__data_511_6_ad_52_6_ad_50_6:O reg__data_511_6_ad_52_6_ad_51_6:O reg__data_511_6_ad_53_6_ad_50_6:O reg__data_511_6_ad_53_6_ad_51_6:O reg__data_511_6_ad_54_6_ad_50_6:O reg__data_511_6_ad_54_6_ad_51_6:O reg__data_511_6_ad_55_6_ad_50_6:O reg__data_511_6_ad_55_6_ad_51_6:O reg__data_511_6_ad_56_6_ad_50_6:O reg__data_511_6_ad_56_6_ad_51_6:O reg__data_511_6_ad_57_6_ad_50_6:O reg__data_511_6_ad_57_6_ad_51_6:O reg__data_512_6_ad_50_6_ad_50_6:O reg__data_512_6_ad_50_6_ad_51_6:O reg__data_512_6_ad_51_6_ad_50_6:O reg__data_512_6_ad_51_6_ad_51_6:O reg__data_512_6_ad_52_6_ad_50_6:O reg__data_512_6_ad_52_6_ad_51_6:O reg__data_512_6_ad_53_6_ad_50_6:O reg__data_512_6_ad_53_6_ad_51_6:O reg__data_512_6_ad_54_6_ad_50_6:O reg__data_512_6_ad_54_6_ad_51_6:O reg__data_512_6_ad_55_6_ad_50_6:O reg__data_512_6_ad_55_6_ad_51_6:O reg__data_512_6_ad_56_6_ad_50_6:O reg__data_512_6_ad_56_6_ad_51_6:O reg__data_512_6_ad_57_6_ad_50_6:O reg__data_512_6_ad_57_6_ad_51_6:O reg__data_513_6_ad_50_6_ad_50_6:O reg__data_513_6_ad_50_6_ad_51_6:O reg__data_513_6_ad_51_6_ad_50_6:O reg__data_513_6_ad_51_6_ad_51_6:O reg__data_513_6_ad_52_6_ad_50_6:O reg__data_513_6_ad_52_6_ad_51_6:O reg__data_513_6_ad_53_6_ad_50_6:O reg__data_513_6_ad_53_6_ad_51_6:O reg__data_513_6_ad_54_6_ad_50_6:O reg__data_513_6_ad_54_6_ad_51_6:O reg__data_513_6_ad_55_6_ad_50_6:O reg__data_513_6_ad_55_6_ad_51_6:O reg__data_513_6_ad_56_6_ad_50_6:O reg__data_513_6_ad_56_6_ad_51_6:O reg__data_513_6_ad_57_6_ad_50_6:O reg__data_513_6_ad_57_6_ad_51_6:O reg__data_514_6_ad_50_6_ad_50_6:O reg__data_514_6_ad_50_6_ad_51_6:O reg__data_514_6_ad_51_6_ad_50_6:O reg__data_514_6_ad_51_6_ad_51_6:O reg__data_514_6_ad_52_6_ad_50_6:O reg__data_514_6_ad_52_6_ad_51_6:O reg__data_514_6_ad_53_6_ad_50_6:O reg__data_514_6_ad_53_6_ad_51_6:O reg__data_514_6_ad_54_6_ad_50_6:O reg__data_514_6_ad_54_6_ad_51_6:O reg__data_514_6_ad_55_6_ad_50_6:O reg__data_514_6_ad_55_6_ad_51_6:O reg__data_514_6_ad_56_6_ad_50_6:O reg__data_514_6_ad_56_6_ad_51_6:O reg__data_514_6_ad_57_6_ad_50_6:O reg__data_514_6_ad_57_6_ad_51_6:O reg__data_515_6_ad_50_6_ad_50_6:O reg__data_515_6_ad_50_6_ad_51_6:O reg__data_515_6_ad_51_6_ad_50_6:O reg__data_515_6_ad_51_6_ad_51_6:O reg__data_515_6_ad_52_6_ad_50_6:O reg__data_515_6_ad_52_6_ad_51_6:O reg__data_515_6_ad_53_6_ad_50_6:O reg__data_515_6_ad_53_6_ad_51_6:O reg__data_515_6_ad_54_6_ad_50_6:O reg__data_515_6_ad_54_6_ad_51_6:O reg__data_515_6_ad_55_6_ad_50_6:O reg__data_515_6_ad_55_6_ad_51_6:O reg__data_515_6_ad_56_6_ad_50_6:O reg__data_515_6_ad_56_6_ad_51_6:O reg__data_515_6_ad_57_6_ad_50_6:O reg__data_515_6_ad_57_6_ad_51_6:O synapses_50_6_ad_ad_50_6:O synapses_50_6_aa:I synapses_51_6_ad_ad_50_6:O synapses_51_6_aa:I synapses_52_6_ad_ad_50_6:O synapses_52_6_aa:I synapses_53_6_ad_ad_50_6:O synapses_53_6_aa:I synapses_54_6_ad_ad_50_6:O synapses_54_6_aa:I synapses_55_6_ad_ad_50_6:O synapses_55_6_aa:I synapses_56_6_ad_ad_50_6:O synapses_56_6_aa:I synapses_57_6_ad_ad_50_6:O synapses_57_6_aa:I neurons_50_6_ad_ad_50_6:I neurons_50_6_aa:O neurons_51_6_ad_ad_50_6:I neurons_51_6_aa:O neurons_52_6_ad_ad_50_6:I neurons_52_6_aa:O neurons_53_6_ad_ad_50_6:I neurons_53_6_aa:O neurons_54_6_ad_ad_50_6:I neurons_54_6_aa:O neurons_55_6_ad_ad_50_6:I neurons_55_6_aa:O neurons_56_6_ad_ad_50_6:I neurons_56_6_aa:O neurons_57_6_ad_ad_50_6:I neurons_57_6_aa:O nrn__mon__x_50_6:O nrn__mon__x_51_6:O nrn__mon__x_52_6:O nrn__mon__x_53_6:O nrn__mon__y_50_6:O nrn__mon__y_51_6:O nrn__mon__y_52_6:O nrn__mon__y_53_6:O syn__mon__x_50_6:O syn__mon__x_51_6:O syn__mon__x_52_6:O syn__mon__x_53_6:O syn__mon__x_54_6:O syn__mon__x_55_6:O syn__mon__x_56_6:O syn__mon__x_57_6:O syn__mon__y_50_6:O syn__mon__y_51_6:O syn__mon__y_52_6:O syn__mon__y_53_6:O syn__mon__AMZI_50_6:I syn__mon__AMZI_51_6:I syn__mon__AMZI_52_6:I syn__mon__AMZI_53_6:I syn__mon__AMZI_54_6:I syn__mon__AMZI_55_6:I syn__mon__AMZI_56_6:I syn__mon__AMZI_57_6:I syn__mon__AMZI_58_6:I syn__mon__AMZI_59_6:I nrn__mon__AMZI_50_6:I nrn__mon__AMZI_51_6:I nrn__mon__AMZI_52_6:I nrn__mon__AMZI_53_6:I nrn__mon__AMZI_54_6:I nrn__mon__AMZI_55_6:I nrn__mon__AMZI_56_6:I nrn__mon__AMZI_57_6:I nrn__mon__AMZI_58_6:I nrn__mon__AMZI_59_6:I nrn__mon__AMZI_510_6:I nrn__mon__AMZI_511_6:I nrn__mon__AMZI_512_6:I nrn__mon__AMZI_513_6:I syn__mon__AMZO_50_6:O syn__mon__AMZO_51_6:O syn__mon__AMZO_52_6:O syn__mon__AMZO_53_6:O syn__mon__AMZO_54_6:O nrn__mon__AMZO_50_6:O nrn__mon__AMZO_51_6:O nrn__mon__AMZO_52_6:O nrn__mon__AMZO_53_6:O nrn__mon__AMZO_54_6:O nrn__mon__AMZO_55_6:O nrn__mon__AMZO_56_6:O syn__flags__EFO_50_6:O syn__flags__EFO_51_6:O syn__flags__EFO_52_6:O bd__dly__cfg_50_6:I bd__dly__cfg_51_6:I bd__dly__cfg_52_6:I bd__dly__cfg_53_6:I bd__dly__cfg2_50_6:I bd__dly__cfg2_51_6:I loopback__en:I supply_avss:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsyn__flags__dev__safety__sb_50_6 syn__flags__EFO_50_6 syn__flags__dev__safety_50_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn__flags__dev__safety__sb_51_6 syn__flags__EFO_51_6 syn__flags__dev__safety_51_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn__flags__dev__safety__sb_52_6 syn__flags__EFO_52_6 syn__flags__dev__safety_52_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xdecoder decoder_ain_ad_ad_50_6_ad_50_6 decoder_ain_ad_ad_50_6_ad_51_6 decoder_ain_ad_ad_51_6_ad_50_6 decoder_ain_ad_ad_51_6_ad_51_6 decoder_ain_ad_ad_52_6_ad_50_6 decoder_ain_ad_ad_52_6_ad_51_6 decoder_ain_aa decoder_ain_av synapses_50_6_ad_ad_50_6 synapses_50_6_aa synapses_51_6_ad_ad_50_6 synapses_51_6_aa synapses_52_6_ad_ad_50_6 synapses_52_6_aa synapses_53_6_ad_ad_50_6 synapses_53_6_aa synapses_54_6_ad_ad_50_6 synapses_54_6_aa synapses_55_6_ad_ad_50_6 synapses_55_6_aa synapses_56_6_ad_ad_50_6 synapses_56_6_aa synapses_57_6_ad_ad_50_6 synapses_57_6_aa reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4 +xsyn__x__AMZI__tbuf_50_6 syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZI_50_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_51_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZI_51_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_52_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZI_52_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_53_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZI_53_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_54_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZI_54_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_55_6 syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZI_55_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_56_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZI_56_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_57_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZI_57_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_58_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZI_58_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_59_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZI_59_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +x__qdi2bd __qdi2bd_ain_ad_ad_50_6_ad_50_6 __qdi2bd_ain_ad_ad_50_6_ad_51_6 __qdi2bd_ain_ad_ad_51_6_ad_50_6 __qdi2bd_ain_ad_ad_51_6_ad_51_6 __qdi2bd_ain_ad_ad_52_6_ad_50_6 __qdi2bd_ain_ad_ad_52_6_ad_51_6 __qdi2bd_ain_ad_ad_53_6_ad_50_6 __qdi2bd_ain_ad_ad_53_6_ad_51_6 __qdi2bd_ain_ad_ad_54_6_ad_50_6 __qdi2bd_ain_ad_ad_54_6_ad_51_6 __qdi2bd_ain_ad_ad_55_6_ad_50_6 __qdi2bd_ain_ad_ad_55_6_ad_51_6 __qdi2bd_ain_ad_ad_56_6_ad_50_6 __qdi2bd_ain_ad_ad_56_6_ad_51_6 __qdi2bd_ain_ad_ad_57_6_ad_50_6 __qdi2bd_ain_ad_ad_57_6_ad_51_6 __qdi2bd_ain_ad_ad_58_6_ad_50_6 __qdi2bd_ain_ad_ad_58_6_ad_51_6 __qdi2bd_ain_ad_ad_59_6_ad_50_6 __qdi2bd_ain_ad_ad_59_6_ad_51_6 __qdi2bd_ain_ad_ad_510_6_ad_50_6 __qdi2bd_ain_ad_ad_510_6_ad_51_6 __qdi2bd_ain_ad_ad_511_6_ad_50_6 __qdi2bd_ain_ad_ad_511_6_ad_51_6 __qdi2bd_ain_ad_ad_512_6_ad_50_6 __qdi2bd_ain_ad_ad_512_6_ad_51_6 __qdi2bd_ain_ad_ad_513_6_ad_50_6 __qdi2bd_ain_ad_ad_513_6_ad_51_6 __qdi2bd_ain_aa __qdi2bd_ain_av out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4 +xfifo__mrg2bd fifo__mrg2bd_ain_ad_ad_50_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_50_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_51_6 fifo__mrg2bd_ain_aa fifo__mrg2bd_ain_av __qdi2bd_ain_ad_ad_50_6_ad_50_6 __qdi2bd_ain_ad_ad_50_6_ad_51_6 __qdi2bd_ain_ad_ad_51_6_ad_50_6 __qdi2bd_ain_ad_ad_51_6_ad_51_6 __qdi2bd_ain_ad_ad_52_6_ad_50_6 __qdi2bd_ain_ad_ad_52_6_ad_51_6 __qdi2bd_ain_ad_ad_53_6_ad_50_6 __qdi2bd_ain_ad_ad_53_6_ad_51_6 __qdi2bd_ain_ad_ad_54_6_ad_50_6 __qdi2bd_ain_ad_ad_54_6_ad_51_6 __qdi2bd_ain_ad_ad_55_6_ad_50_6 __qdi2bd_ain_ad_ad_55_6_ad_51_6 __qdi2bd_ain_ad_ad_56_6_ad_50_6 __qdi2bd_ain_ad_ad_56_6_ad_51_6 __qdi2bd_ain_ad_ad_57_6_ad_50_6 __qdi2bd_ain_ad_ad_57_6_ad_51_6 __qdi2bd_ain_ad_ad_58_6_ad_50_6 __qdi2bd_ain_ad_ad_58_6_ad_51_6 __qdi2bd_ain_ad_ad_59_6_ad_50_6 __qdi2bd_ain_ad_ad_59_6_ad_51_6 __qdi2bd_ain_ad_ad_510_6_ad_50_6 __qdi2bd_ain_ad_ad_510_6_ad_51_6 __qdi2bd_ain_ad_ad_511_6_ad_50_6 __qdi2bd_ain_ad_ad_511_6_ad_51_6 __qdi2bd_ain_ad_ad_512_6_ad_50_6 __qdi2bd_ain_ad_ad_512_6_ad_51_6 __qdi2bd_ain_ad_ad_513_6_ad_50_6 __qdi2bd_ain_ad_ad_513_6_ad_51_6 __qdi2bd_ain_aa __qdi2bd_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xmerge__loop8mrg merge__enc8reg_aout_ad_ad_50_6_ad_50_6 merge__enc8reg_aout_ad_ad_50_6_ad_51_6 merge__enc8reg_aout_ad_ad_51_6_ad_50_6 merge__enc8reg_aout_ad_ad_51_6_ad_51_6 merge__enc8reg_aout_ad_ad_52_6_ad_50_6 merge__enc8reg_aout_ad_ad_52_6_ad_51_6 merge__enc8reg_aout_ad_ad_53_6_ad_50_6 merge__enc8reg_aout_ad_ad_53_6_ad_51_6 merge__enc8reg_aout_ad_ad_54_6_ad_50_6 merge__enc8reg_aout_ad_ad_54_6_ad_51_6 merge__enc8reg_aout_ad_ad_55_6_ad_50_6 merge__enc8reg_aout_ad_ad_55_6_ad_51_6 merge__enc8reg_aout_ad_ad_56_6_ad_50_6 merge__enc8reg_aout_ad_ad_56_6_ad_51_6 merge__enc8reg_aout_ad_ad_57_6_ad_50_6 merge__enc8reg_aout_ad_ad_57_6_ad_51_6 merge__enc8reg_aout_ad_ad_58_6_ad_50_6 merge__enc8reg_aout_ad_ad_58_6_ad_51_6 merge__enc8reg_aout_ad_ad_59_6_ad_50_6 merge__enc8reg_aout_ad_ad_59_6_ad_51_6 merge__enc8reg_aout_ad_ad_510_6_ad_50_6 merge__enc8reg_aout_ad_ad_510_6_ad_51_6 merge__enc8reg_aout_ad_ad_511_6_ad_50_6 merge__enc8reg_aout_ad_ad_511_6_ad_51_6 merge__enc8reg_aout_ad_ad_512_6_ad_50_6 merge__enc8reg_aout_ad_ad_512_6_ad_51_6 merge__enc8reg_aout_ad_ad_513_6_ad_50_6 merge__enc8reg_aout_ad_ad_513_6_ad_51_6 merge__enc8reg_aout_aa merge__enc8reg_aout_av merge__loop8mrg_ain2_ad_ad_50_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_50_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_51_6 merge__loop8mrg_ain2_aa merge__loop8mrg_ain2_av fifo__mrg2bd_ain_ad_ad_50_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_50_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_51_6 fifo__mrg2bd_ain_aa fifo__mrg2bd_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 +xnrn__mon__y__buf nrn__mon__dec__y_aout_50_6 nrn__mon__dec__y_aout_51_6 nrn__mon__dec__y_aout_52_6 nrn__mon__dec__y_aout_53_6 nrn__mon__y_50_6 nrn__mon__y_51_6 nrn__mon__y_52_6 nrn__mon__y_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xsyn__mon__x__buf syn__mon__dec__x_aout_50_6 ands__devmon_50_6_ay syn__mon__dec__x_aout_52_6 syn__mon__dec__x_aout_53_6 syn__mon__dec__x_aout_54_6 ands__devmon_51_6_ay syn__mon__dec__x_aout_56_6 syn__mon__dec__x_aout_57_6 syn__mon__x_50_6 syn__mon__x_51_6 syn__mon__x_52_6 syn__mon__x_53_6 syn__mon__x_54_6 syn__mon__x_55_6 syn__mon__x_56_6 syn__mon__x_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4 +x__fork __fork_ain_ad_ad_50_6_ad_50_6 __fork_ain_ad_ad_50_6_ad_51_6 __fork_ain_ad_ad_51_6_ad_50_6 __fork_ain_ad_ad_51_6_ad_51_6 __fork_ain_ad_ad_52_6_ad_50_6 __fork_ain_ad_ad_52_6_ad_51_6 __fork_ain_ad_ad_53_6_ad_50_6 __fork_ain_ad_ad_53_6_ad_51_6 __fork_ain_ad_ad_54_6_ad_50_6 __fork_ain_ad_ad_54_6_ad_51_6 __fork_ain_ad_ad_55_6_ad_50_6 __fork_ain_ad_ad_55_6_ad_51_6 __fork_ain_ad_ad_56_6_ad_50_6 __fork_ain_ad_ad_56_6_ad_51_6 __fork_ain_ad_ad_57_6_ad_50_6 __fork_ain_ad_ad_57_6_ad_51_6 __fork_ain_ad_ad_58_6_ad_50_6 __fork_ain_ad_ad_58_6_ad_51_6 __fork_ain_ad_ad_59_6_ad_50_6 __fork_ain_ad_ad_59_6_ad_51_6 __fork_ain_ad_ad_510_6_ad_50_6 __fork_ain_ad_ad_510_6_ad_51_6 __fork_ain_ad_ad_511_6_ad_50_6 __fork_ain_ad_ad_511_6_ad_51_6 __fork_ain_ad_ad_512_6_ad_50_6 __fork_ain_ad_ad_512_6_ad_51_6 __fork_ain_ad_ad_513_6_ad_50_6 __fork_ain_ad_ad_513_6_ad_51_6 __fork_ain_aa __fork_ain_av __fork_aout1_ad_ad_50_6_ad_50_6 __fork_aout1_ad_ad_50_6_ad_51_6 __fork_aout1_ad_ad_51_6_ad_50_6 __fork_aout1_ad_ad_51_6_ad_51_6 __fork_aout1_ad_ad_52_6_ad_50_6 __fork_aout1_ad_ad_52_6_ad_51_6 __fork_aout1_ad_ad_53_6_ad_50_6 __fork_aout1_ad_ad_53_6_ad_51_6 __fork_aout1_ad_ad_54_6_ad_50_6 __fork_aout1_ad_ad_54_6_ad_51_6 __fork_aout1_ad_ad_55_6_ad_50_6 __fork_aout1_ad_ad_55_6_ad_51_6 __fork_aout1_ad_ad_56_6_ad_50_6 __fork_aout1_ad_ad_56_6_ad_51_6 __fork_aout1_ad_ad_57_6_ad_50_6 __fork_aout1_ad_ad_57_6_ad_51_6 __fork_aout1_ad_ad_58_6_ad_50_6 __fork_aout1_ad_ad_58_6_ad_51_6 __fork_aout1_ad_ad_59_6_ad_50_6 __fork_aout1_ad_ad_59_6_ad_51_6 __fork_aout1_ad_ad_510_6_ad_50_6 __fork_aout1_ad_ad_510_6_ad_51_6 __fork_aout1_ad_ad_511_6_ad_50_6 __fork_aout1_ad_ad_511_6_ad_51_6 __fork_aout1_ad_ad_512_6_ad_50_6 __fork_aout1_ad_ad_512_6_ad_51_6 __fork_aout1_ad_ad_513_6_ad_50_6 __fork_aout1_ad_ad_513_6_ad_51_6 __fork_aout1_aa __fork_aout1_av __fork_aout2_ad_ad_50_6_ad_50_6 __fork_aout2_ad_ad_50_6_ad_51_6 __fork_aout2_ad_ad_51_6_ad_50_6 __fork_aout2_ad_ad_51_6_ad_51_6 __fork_aout2_ad_ad_52_6_ad_50_6 __fork_aout2_ad_ad_52_6_ad_51_6 __fork_aout2_ad_ad_53_6_ad_50_6 __fork_aout2_ad_ad_53_6_ad_51_6 __fork_aout2_ad_ad_54_6_ad_50_6 __fork_aout2_ad_ad_54_6_ad_51_6 __fork_aout2_ad_ad_55_6_ad_50_6 __fork_aout2_ad_ad_55_6_ad_51_6 __fork_aout2_ad_ad_56_6_ad_50_6 __fork_aout2_ad_ad_56_6_ad_51_6 __fork_aout2_ad_ad_57_6_ad_50_6 __fork_aout2_ad_ad_57_6_ad_51_6 __fork_aout2_ad_ad_58_6_ad_50_6 __fork_aout2_ad_ad_58_6_ad_51_6 __fork_aout2_ad_ad_59_6_ad_50_6 __fork_aout2_ad_ad_59_6_ad_51_6 __fork_aout2_ad_ad_510_6_ad_50_6 __fork_aout2_ad_ad_510_6_ad_51_6 __fork_aout2_ad_ad_511_6_ad_50_6 __fork_aout2_ad_ad_511_6_ad_51_6 __fork_aout2_ad_ad_512_6_ad_50_6 __fork_aout2_ad_ad_512_6_ad_51_6 __fork_aout2_ad_ad_513_6_ad_50_6 __fork_aout2_ad_ad_513_6_ad_51_6 __fork_aout2_aa __fork_aout2_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fork_314_4 +xfifo__fork2drop __fork_aout1_ad_ad_50_6_ad_50_6 __fork_aout1_ad_ad_50_6_ad_51_6 __fork_aout1_ad_ad_51_6_ad_50_6 __fork_aout1_ad_ad_51_6_ad_51_6 __fork_aout1_ad_ad_52_6_ad_50_6 __fork_aout1_ad_ad_52_6_ad_51_6 __fork_aout1_ad_ad_53_6_ad_50_6 __fork_aout1_ad_ad_53_6_ad_51_6 __fork_aout1_ad_ad_54_6_ad_50_6 __fork_aout1_ad_ad_54_6_ad_51_6 __fork_aout1_ad_ad_55_6_ad_50_6 __fork_aout1_ad_ad_55_6_ad_51_6 __fork_aout1_ad_ad_56_6_ad_50_6 __fork_aout1_ad_ad_56_6_ad_51_6 __fork_aout1_ad_ad_57_6_ad_50_6 __fork_aout1_ad_ad_57_6_ad_51_6 __fork_aout1_ad_ad_58_6_ad_50_6 __fork_aout1_ad_ad_58_6_ad_51_6 __fork_aout1_ad_ad_59_6_ad_50_6 __fork_aout1_ad_ad_59_6_ad_51_6 __fork_aout1_ad_ad_510_6_ad_50_6 __fork_aout1_ad_ad_510_6_ad_51_6 __fork_aout1_ad_ad_511_6_ad_50_6 __fork_aout1_ad_ad_511_6_ad_51_6 __fork_aout1_ad_ad_512_6_ad_50_6 __fork_aout1_ad_ad_512_6_ad_51_6 __fork_aout1_ad_ad_513_6_ad_50_6 __fork_aout1_ad_ad_513_6_ad_51_6 __fork_aout1_aa __fork_aout1_av fifo__fork2drop_aout_ad_ad_50_6_ad_50_6 fifo__fork2drop_aout_ad_ad_50_6_ad_51_6 fifo__fork2drop_aout_ad_ad_51_6_ad_50_6 fifo__fork2drop_aout_ad_ad_51_6_ad_51_6 fifo__fork2drop_aout_ad_ad_52_6_ad_50_6 fifo__fork2drop_aout_ad_ad_52_6_ad_51_6 fifo__fork2drop_aout_ad_ad_53_6_ad_50_6 fifo__fork2drop_aout_ad_ad_53_6_ad_51_6 fifo__fork2drop_aout_ad_ad_54_6_ad_50_6 fifo__fork2drop_aout_ad_ad_54_6_ad_51_6 fifo__fork2drop_aout_ad_ad_55_6_ad_50_6 fifo__fork2drop_aout_ad_ad_55_6_ad_51_6 fifo__fork2drop_aout_ad_ad_56_6_ad_50_6 fifo__fork2drop_aout_ad_ad_56_6_ad_51_6 fifo__fork2drop_aout_ad_ad_57_6_ad_50_6 fifo__fork2drop_aout_ad_ad_57_6_ad_51_6 fifo__fork2drop_aout_ad_ad_58_6_ad_50_6 fifo__fork2drop_aout_ad_ad_58_6_ad_51_6 fifo__fork2drop_aout_ad_ad_59_6_ad_50_6 fifo__fork2drop_aout_ad_ad_59_6_ad_51_6 fifo__fork2drop_aout_ad_ad_510_6_ad_50_6 fifo__fork2drop_aout_ad_ad_510_6_ad_51_6 fifo__fork2drop_aout_ad_ad_511_6_ad_50_6 fifo__fork2drop_aout_ad_ad_511_6_ad_51_6 fifo__fork2drop_aout_ad_ad_512_6_ad_50_6 fifo__fork2drop_aout_ad_ad_512_6_ad_51_6 fifo__fork2drop_aout_ad_ad_513_6_ad_50_6 fifo__fork2drop_aout_ad_ad_513_6_ad_51_6 fifo__fork2drop_aout_aa fifo__fork2drop_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xnrn__mon__x__buf nrn__mon__dec__x_aout_50_6 nrn__mon__dec__x_aout_51_6 nrn__mon__dec__x_aout_52_6 nrn__mon__dec__x_aout_53_6 nrn__mon__x_50_6 nrn__mon__x_51_6 nrn__mon__x_52_6 nrn__mon__x_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xappend__enc append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_aout_ad_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0append_33_711_70_4 +x__demux __demux_ain_ad_ad_50_6_ad_50_6 __demux_ain_ad_ad_50_6_ad_51_6 __demux_ain_ad_ad_51_6_ad_50_6 __demux_ain_ad_ad_51_6_ad_51_6 __demux_ain_ad_ad_52_6_ad_50_6 __demux_ain_ad_ad_52_6_ad_51_6 __demux_ain_ad_ad_53_6_ad_50_6 __demux_ain_ad_ad_53_6_ad_51_6 __demux_ain_ad_ad_54_6_ad_50_6 __demux_ain_ad_ad_54_6_ad_51_6 __demux_ain_ad_ad_55_6_ad_50_6 __demux_ain_ad_ad_55_6_ad_51_6 __demux_ain_ad_ad_56_6_ad_50_6 __demux_ain_ad_ad_56_6_ad_51_6 __demux_ain_ad_ad_57_6_ad_50_6 __demux_ain_ad_ad_57_6_ad_51_6 __demux_ain_ad_ad_58_6_ad_50_6 __demux_ain_ad_ad_58_6_ad_51_6 __demux_ain_ad_ad_59_6_ad_50_6 __demux_ain_ad_ad_59_6_ad_51_6 __demux_ain_ad_ad_510_6_ad_50_6 __demux_ain_ad_ad_510_6_ad_51_6 __demux_ain_ad_ad_511_6_ad_50_6 __demux_ain_ad_ad_511_6_ad_51_6 __demux_ain_ad_ad_512_6_ad_50_6 __demux_ain_ad_ad_512_6_ad_51_6 __demux_ain_ad_ad_513_6_ad_50_6 __demux_ain_ad_ad_513_6_ad_51_6 __demux_ain_aa __demux_ain_av __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 __demux_aout1_ad_ad_53_6_ad_50_6 __demux_aout1_ad_ad_53_6_ad_51_6 __demux_aout1_ad_ad_54_6_ad_50_6 __demux_aout1_ad_ad_54_6_ad_51_6 __demux_aout1_ad_ad_55_6_ad_50_6 __demux_aout1_ad_ad_55_6_ad_51_6 __demux_aout1_ad_ad_56_6_ad_50_6 __demux_aout1_ad_ad_56_6_ad_51_6 __demux_aout1_ad_ad_57_6_ad_50_6 __demux_aout1_ad_ad_57_6_ad_51_6 __demux_aout1_ad_ad_58_6_ad_50_6 __demux_aout1_ad_ad_58_6_ad_51_6 __demux_aout1_ad_ad_59_6_ad_50_6 __demux_aout1_ad_ad_59_6_ad_51_6 __demux_aout1_ad_ad_510_6_ad_50_6 __demux_aout1_ad_ad_510_6_ad_51_6 __demux_aout1_ad_ad_511_6_ad_50_6 __demux_aout1_ad_ad_511_6_ad_51_6 __demux_aout1_ad_ad_512_6_ad_50_6 __demux_aout1_ad_ad_512_6_ad_51_6 __demux_aout1_aa __demux_aout1_av __demux_aout2_ad_ad_50_6_ad_50_6 __demux_aout2_ad_ad_50_6_ad_51_6 __demux_aout2_ad_ad_51_6_ad_50_6 __demux_aout2_ad_ad_51_6_ad_51_6 __demux_aout2_ad_ad_52_6_ad_50_6 __demux_aout2_ad_ad_52_6_ad_51_6 __demux_aout2_ad_ad_53_6_ad_50_6 __demux_aout2_ad_ad_53_6_ad_51_6 __demux_aout2_ad_ad_54_6_ad_50_6 __demux_aout2_ad_ad_54_6_ad_51_6 __demux_aout2_ad_ad_55_6_ad_50_6 __demux_aout2_ad_ad_55_6_ad_51_6 __demux_aout2_ad_ad_56_6_ad_50_6 __demux_aout2_ad_ad_56_6_ad_51_6 __demux_aout2_ad_ad_57_6_ad_50_6 __demux_aout2_ad_ad_57_6_ad_51_6 __demux_aout2_ad_ad_58_6_ad_50_6 __demux_aout2_ad_ad_58_6_ad_51_6 __demux_aout2_ad_ad_59_6_ad_50_6 __demux_aout2_ad_ad_59_6_ad_51_6 __demux_aout2_ad_ad_510_6_ad_50_6 __demux_aout2_ad_ad_510_6_ad_51_6 __demux_aout2_ad_ad_511_6_ad_50_6 __demux_aout2_ad_ad_511_6_ad_51_6 __demux_aout2_ad_ad_512_6_ad_50_6 __demux_aout2_ad_ad_512_6_ad_51_6 __demux_aout2_aa __demux_aout2_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4 +xsyn__mon__dec__x reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_51_6_ad_51_6_ad_51_6 syn__mon__dec__x_aout_50_6 ands__devmon_50_6_aa syn__mon__dec__x_aout_52_6 syn__mon__dec__x_aout_53_6 syn__mon__dec__x_aout_54_6 ands__devmon_51_6_aa syn__mon__dec__x_aout_56_6 syn__mon__dec__x_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4 +xnrn__mon__dec__y reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_51_6_ad_50_6_ad_51_6 nrn__mon__dec__y_aout_50_6 nrn__mon__dec__y_aout_51_6 nrn__mon__dec__y_aout_52_6 nrn__mon__dec__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xslice__pre__dec __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 __demux_aout1_ad_ad_53_6_ad_50_6 __demux_aout1_ad_ad_53_6_ad_51_6 __demux_aout1_ad_ad_54_6_ad_50_6 __demux_aout1_ad_ad_54_6_ad_51_6 __demux_aout1_ad_ad_55_6_ad_50_6 __demux_aout1_ad_ad_55_6_ad_51_6 __demux_aout1_ad_ad_56_6_ad_50_6 __demux_aout1_ad_ad_56_6_ad_51_6 __demux_aout1_ad_ad_57_6_ad_50_6 __demux_aout1_ad_ad_57_6_ad_51_6 __demux_aout1_ad_ad_58_6_ad_50_6 __demux_aout1_ad_ad_58_6_ad_51_6 __demux_aout1_ad_ad_59_6_ad_50_6 __demux_aout1_ad_ad_59_6_ad_51_6 __demux_aout1_ad_ad_510_6_ad_50_6 __demux_aout1_ad_ad_510_6_ad_51_6 __demux_aout1_ad_ad_511_6_ad_50_6 __demux_aout1_ad_ad_511_6_ad_51_6 __demux_aout1_ad_ad_512_6_ad_50_6 __demux_aout1_ad_ad_512_6_ad_51_6 __demux_aout1_aa __demux_aout1_av fifo__dmx2dec_ain_aa _0_0tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4 +xnrn__mon__AMZO__sb nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZO_50_6 nrn__mon__AMZO_51_6 nrn__mon__AMZO_52_6 nrn__mon__AMZO_53_6 nrn__mon__AMZO_54_6 nrn__mon__AMZO_55_6 nrn__mon__AMZO_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4 +xsyn__mon__AMZO__sb syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZO_50_6 syn__mon__AMZO_51_6 syn__mon__AMZO_52_6 syn__mon__AMZO_53_6 syn__mon__AMZO_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4 +xregister register_ain_ad_ad_50_6_ad_50_6 register_ain_ad_ad_50_6_ad_51_6 register_ain_ad_ad_51_6_ad_50_6 register_ain_ad_ad_51_6_ad_51_6 register_ain_ad_ad_52_6_ad_50_6 register_ain_ad_ad_52_6_ad_51_6 register_ain_ad_ad_53_6_ad_50_6 register_ain_ad_ad_53_6_ad_51_6 register_ain_ad_ad_54_6_ad_50_6 register_ain_ad_ad_54_6_ad_51_6 register_ain_ad_ad_55_6_ad_50_6 register_ain_ad_ad_55_6_ad_51_6 register_ain_ad_ad_56_6_ad_50_6 register_ain_ad_ad_56_6_ad_51_6 register_ain_ad_ad_57_6_ad_50_6 register_ain_ad_ad_57_6_ad_51_6 register_ain_ad_ad_58_6_ad_50_6 register_ain_ad_ad_58_6_ad_51_6 register_ain_ad_ad_59_6_ad_50_6 register_ain_ad_ad_59_6_ad_51_6 register_ain_ad_ad_510_6_ad_50_6 register_ain_ad_ad_510_6_ad_51_6 register_ain_ad_ad_511_6_ad_50_6 register_ain_ad_ad_511_6_ad_51_6 register_ain_ad_ad_512_6_ad_50_6 register_ain_ad_ad_512_6_ad_51_6 register_ain_aa register_ain_av reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 register_aout_ad_ad_50_6_ad_50_6 register_aout_ad_ad_50_6_ad_51_6 register_aout_ad_ad_51_6_ad_50_6 register_aout_ad_ad_51_6_ad_51_6 register_aout_ad_ad_52_6_ad_50_6 register_aout_ad_ad_52_6_ad_51_6 register_aout_ad_ad_53_6_ad_50_6 register_aout_ad_ad_53_6_ad_51_6 register_aout_ad_ad_54_6_ad_50_6 register_aout_ad_ad_54_6_ad_51_6 register_aout_ad_ad_55_6_ad_50_6 register_aout_ad_ad_55_6_ad_51_6 register_aout_ad_ad_56_6_ad_50_6 register_aout_ad_ad_56_6_ad_51_6 register_aout_ad_ad_57_6_ad_50_6 register_aout_ad_ad_57_6_ad_51_6 register_aout_ad_ad_58_6_ad_50_6 register_aout_ad_ad_58_6_ad_51_6 register_aout_ad_ad_59_6_ad_50_6 register_aout_ad_ad_59_6_ad_51_6 register_aout_ad_ad_510_6_ad_50_6 register_aout_ad_ad_510_6_ad_51_6 register_aout_ad_ad_511_6_ad_50_6 register_aout_ad_ad_511_6_ad_51_6 register_aout_aa __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4 +xfifo__reg2mrg register_aout_ad_ad_50_6_ad_50_6 register_aout_ad_ad_50_6_ad_51_6 register_aout_ad_ad_51_6_ad_50_6 register_aout_ad_ad_51_6_ad_51_6 register_aout_ad_ad_52_6_ad_50_6 register_aout_ad_ad_52_6_ad_51_6 register_aout_ad_ad_53_6_ad_50_6 register_aout_ad_ad_53_6_ad_51_6 register_aout_ad_ad_54_6_ad_50_6 register_aout_ad_ad_54_6_ad_51_6 register_aout_ad_ad_55_6_ad_50_6 register_aout_ad_ad_55_6_ad_51_6 register_aout_ad_ad_56_6_ad_50_6 register_aout_ad_ad_56_6_ad_51_6 register_aout_ad_ad_57_6_ad_50_6 register_aout_ad_ad_57_6_ad_51_6 register_aout_ad_ad_58_6_ad_50_6 register_aout_ad_ad_58_6_ad_51_6 register_aout_ad_ad_59_6_ad_50_6 register_aout_ad_ad_59_6_ad_51_6 register_aout_ad_ad_510_6_ad_50_6 register_aout_ad_ad_510_6_ad_51_6 register_aout_ad_ad_511_6_ad_50_6 register_aout_ad_ad_511_6_ad_51_6 register_aout_aa register_aout_av append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_ain_aa append__reg_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_312_73_4 +xsyn__flags__dev__safety_50_6 syn__flags__dev__safety_50_6_ay reg__data_54_6_ad_50_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__flags__dev__safety_51_6 syn__flags__dev__safety_51_6_ay reg__data_54_6_ad_51_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__flags__dev__safety_52_6 syn__flags__dev__safety_52_6_ay reg__data_54_6_ad_52_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsb__DEV__DEBUG reg__data_50_6_ad_55_6_ad_51_6 DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xfifo__in2fork __bd2qdi_aout_ad_ad_50_6_ad_50_6 __bd2qdi_aout_ad_ad_50_6_ad_51_6 __bd2qdi_aout_ad_ad_51_6_ad_50_6 __bd2qdi_aout_ad_ad_51_6_ad_51_6 __bd2qdi_aout_ad_ad_52_6_ad_50_6 __bd2qdi_aout_ad_ad_52_6_ad_51_6 __bd2qdi_aout_ad_ad_53_6_ad_50_6 __bd2qdi_aout_ad_ad_53_6_ad_51_6 __bd2qdi_aout_ad_ad_54_6_ad_50_6 __bd2qdi_aout_ad_ad_54_6_ad_51_6 __bd2qdi_aout_ad_ad_55_6_ad_50_6 __bd2qdi_aout_ad_ad_55_6_ad_51_6 __bd2qdi_aout_ad_ad_56_6_ad_50_6 __bd2qdi_aout_ad_ad_56_6_ad_51_6 __bd2qdi_aout_ad_ad_57_6_ad_50_6 __bd2qdi_aout_ad_ad_57_6_ad_51_6 __bd2qdi_aout_ad_ad_58_6_ad_50_6 __bd2qdi_aout_ad_ad_58_6_ad_51_6 __bd2qdi_aout_ad_ad_59_6_ad_50_6 __bd2qdi_aout_ad_ad_59_6_ad_51_6 __bd2qdi_aout_ad_ad_510_6_ad_50_6 __bd2qdi_aout_ad_ad_510_6_ad_51_6 __bd2qdi_aout_ad_ad_511_6_ad_50_6 __bd2qdi_aout_ad_ad_511_6_ad_51_6 __bd2qdi_aout_ad_ad_512_6_ad_50_6 __bd2qdi_aout_ad_ad_512_6_ad_51_6 __bd2qdi_aout_ad_ad_513_6_ad_50_6 __bd2qdi_aout_ad_ad_513_6_ad_51_6 __bd2qdi_aout_aa __bd2qdi_aout_av __fork_ain_ad_ad_50_6_ad_50_6 __fork_ain_ad_ad_50_6_ad_51_6 __fork_ain_ad_ad_51_6_ad_50_6 __fork_ain_ad_ad_51_6_ad_51_6 __fork_ain_ad_ad_52_6_ad_50_6 __fork_ain_ad_ad_52_6_ad_51_6 __fork_ain_ad_ad_53_6_ad_50_6 __fork_ain_ad_ad_53_6_ad_51_6 __fork_ain_ad_ad_54_6_ad_50_6 __fork_ain_ad_ad_54_6_ad_51_6 __fork_ain_ad_ad_55_6_ad_50_6 __fork_ain_ad_ad_55_6_ad_51_6 __fork_ain_ad_ad_56_6_ad_50_6 __fork_ain_ad_ad_56_6_ad_51_6 __fork_ain_ad_ad_57_6_ad_50_6 __fork_ain_ad_ad_57_6_ad_51_6 __fork_ain_ad_ad_58_6_ad_50_6 __fork_ain_ad_ad_58_6_ad_51_6 __fork_ain_ad_ad_59_6_ad_50_6 __fork_ain_ad_ad_59_6_ad_51_6 __fork_ain_ad_ad_510_6_ad_50_6 __fork_ain_ad_ad_510_6_ad_51_6 __fork_ain_ad_ad_511_6_ad_50_6 __fork_ain_ad_ad_511_6_ad_51_6 __fork_ain_ad_ad_512_6_ad_50_6 __fork_ain_ad_ad_512_6_ad_51_6 __fork_ain_ad_ad_513_6_ad_50_6 __fork_ain_ad_ad_513_6_ad_51_6 __fork_ain_aa __fork_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xfifo__dmx2reg __demux_aout2_ad_ad_50_6_ad_50_6 __demux_aout2_ad_ad_50_6_ad_51_6 __demux_aout2_ad_ad_51_6_ad_50_6 __demux_aout2_ad_ad_51_6_ad_51_6 __demux_aout2_ad_ad_52_6_ad_50_6 __demux_aout2_ad_ad_52_6_ad_51_6 __demux_aout2_ad_ad_53_6_ad_50_6 __demux_aout2_ad_ad_53_6_ad_51_6 __demux_aout2_ad_ad_54_6_ad_50_6 __demux_aout2_ad_ad_54_6_ad_51_6 __demux_aout2_ad_ad_55_6_ad_50_6 __demux_aout2_ad_ad_55_6_ad_51_6 __demux_aout2_ad_ad_56_6_ad_50_6 __demux_aout2_ad_ad_56_6_ad_51_6 __demux_aout2_ad_ad_57_6_ad_50_6 __demux_aout2_ad_ad_57_6_ad_51_6 __demux_aout2_ad_ad_58_6_ad_50_6 __demux_aout2_ad_ad_58_6_ad_51_6 __demux_aout2_ad_ad_59_6_ad_50_6 __demux_aout2_ad_ad_59_6_ad_51_6 __demux_aout2_ad_ad_510_6_ad_50_6 __demux_aout2_ad_ad_510_6_ad_51_6 __demux_aout2_ad_ad_511_6_ad_50_6 __demux_aout2_ad_ad_511_6_ad_51_6 __demux_aout2_ad_ad_512_6_ad_50_6 __demux_aout2_ad_ad_512_6_ad_51_6 __demux_aout2_aa __demux_aout2_av register_ain_ad_ad_50_6_ad_50_6 register_ain_ad_ad_50_6_ad_51_6 register_ain_ad_ad_51_6_ad_50_6 register_ain_ad_ad_51_6_ad_51_6 register_ain_ad_ad_52_6_ad_50_6 register_ain_ad_ad_52_6_ad_51_6 register_ain_ad_ad_53_6_ad_50_6 register_ain_ad_ad_53_6_ad_51_6 register_ain_ad_ad_54_6_ad_50_6 register_ain_ad_ad_54_6_ad_51_6 register_ain_ad_ad_55_6_ad_50_6 register_ain_ad_ad_55_6_ad_51_6 register_ain_ad_ad_56_6_ad_50_6 register_ain_ad_ad_56_6_ad_51_6 register_ain_ad_ad_57_6_ad_50_6 register_ain_ad_ad_57_6_ad_51_6 register_ain_ad_ad_58_6_ad_50_6 register_ain_ad_ad_58_6_ad_51_6 register_ain_ad_ad_59_6_ad_50_6 register_ain_ad_ad_59_6_ad_51_6 register_ain_ad_ad_510_6_ad_50_6 register_ain_ad_ad_510_6_ad_51_6 register_ain_ad_ad_511_6_ad_50_6 register_ain_ad_ad_511_6_ad_51_6 register_ain_ad_ad_512_6_ad_50_6 register_ain_ad_ad_512_6_ad_51_6 register_ain_aa register_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_313_73_4 +xfifo__fork2dmx __fork_aout2_ad_ad_50_6_ad_50_6 __fork_aout2_ad_ad_50_6_ad_51_6 __fork_aout2_ad_ad_51_6_ad_50_6 __fork_aout2_ad_ad_51_6_ad_51_6 __fork_aout2_ad_ad_52_6_ad_50_6 __fork_aout2_ad_ad_52_6_ad_51_6 __fork_aout2_ad_ad_53_6_ad_50_6 __fork_aout2_ad_ad_53_6_ad_51_6 __fork_aout2_ad_ad_54_6_ad_50_6 __fork_aout2_ad_ad_54_6_ad_51_6 __fork_aout2_ad_ad_55_6_ad_50_6 __fork_aout2_ad_ad_55_6_ad_51_6 __fork_aout2_ad_ad_56_6_ad_50_6 __fork_aout2_ad_ad_56_6_ad_51_6 __fork_aout2_ad_ad_57_6_ad_50_6 __fork_aout2_ad_ad_57_6_ad_51_6 __fork_aout2_ad_ad_58_6_ad_50_6 __fork_aout2_ad_ad_58_6_ad_51_6 __fork_aout2_ad_ad_59_6_ad_50_6 __fork_aout2_ad_ad_59_6_ad_51_6 __fork_aout2_ad_ad_510_6_ad_50_6 __fork_aout2_ad_ad_510_6_ad_51_6 __fork_aout2_ad_ad_511_6_ad_50_6 __fork_aout2_ad_ad_511_6_ad_51_6 __fork_aout2_ad_ad_512_6_ad_50_6 __fork_aout2_ad_ad_512_6_ad_51_6 __fork_aout2_ad_ad_513_6_ad_50_6 __fork_aout2_ad_ad_513_6_ad_51_6 __fork_aout2_aa __fork_aout2_av __demux_ain_ad_ad_50_6_ad_50_6 __demux_ain_ad_ad_50_6_ad_51_6 __demux_ain_ad_ad_51_6_ad_50_6 __demux_ain_ad_ad_51_6_ad_51_6 __demux_ain_ad_ad_52_6_ad_50_6 __demux_ain_ad_ad_52_6_ad_51_6 __demux_ain_ad_ad_53_6_ad_50_6 __demux_ain_ad_ad_53_6_ad_51_6 __demux_ain_ad_ad_54_6_ad_50_6 __demux_ain_ad_ad_54_6_ad_51_6 __demux_ain_ad_ad_55_6_ad_50_6 __demux_ain_ad_ad_55_6_ad_51_6 __demux_ain_ad_ad_56_6_ad_50_6 __demux_ain_ad_ad_56_6_ad_51_6 __demux_ain_ad_ad_57_6_ad_50_6 __demux_ain_ad_ad_57_6_ad_51_6 __demux_ain_ad_ad_58_6_ad_50_6 __demux_ain_ad_ad_58_6_ad_51_6 __demux_ain_ad_ad_59_6_ad_50_6 __demux_ain_ad_ad_59_6_ad_51_6 __demux_ain_ad_ad_510_6_ad_50_6 __demux_ain_ad_ad_510_6_ad_51_6 __demux_ain_ad_ad_511_6_ad_50_6 __demux_ain_ad_ad_511_6_ad_51_6 __demux_ain_ad_ad_512_6_ad_50_6 __demux_ain_ad_ad_512_6_ad_51_6 __demux_ain_ad_ad_513_6_ad_50_6 __demux_ain_ad_ad_513_6_ad_51_6 __demux_ain_aa __demux_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xnrn__grid neurons_50_6_ad_ad_50_6 neurons_50_6_aa neurons_51_6_ad_ad_50_6 neurons_51_6_aa neurons_52_6_ad_ad_50_6 neurons_52_6_aa neurons_53_6_ad_ad_50_6 neurons_53_6_aa neurons_54_6_ad_ad_50_6 neurons_54_6_aa neurons_55_6_ad_ad_50_6 neurons_55_6_aa neurons_56_6_ad_ad_50_6 neurons_56_6_aa neurons_57_6_ad_ad_50_6 neurons_57_6_aa encoder_ainx_50_6_ad_ad_50_6 encoder_ainx_50_6_aa encoder_ainx_51_6_ad_ad_50_6 encoder_ainx_51_6_aa encoder_ainy_50_6_ad_ad_50_6 encoder_ainy_50_6_aa encoder_ainy_51_6_ad_ad_50_6 encoder_ainy_51_6_aa encoder_ainy_52_6_ad_ad_50_6 encoder_ainy_52_6_aa encoder_ainy_53_6_ad_ad_50_6 encoder_ainy_53_6_aa __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xnrn__x__AMZI__tbuf_50_6 nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZI_50_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_51_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZI_51_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_52_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZI_52_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_53_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZI_53_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_54_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZI_54_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_55_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZI_55_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_56_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZI_56_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_57_6 nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZI_57_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_58_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZI_58_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_59_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZI_59_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_510_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZI_510_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_511_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZI_511_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_512_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZI_512_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_513_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZI_513_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +x__loopback__dropper fifo__fork2drop_aout_ad_ad_50_6_ad_50_6 fifo__fork2drop_aout_ad_ad_50_6_ad_51_6 fifo__fork2drop_aout_ad_ad_51_6_ad_50_6 fifo__fork2drop_aout_ad_ad_51_6_ad_51_6 fifo__fork2drop_aout_ad_ad_52_6_ad_50_6 fifo__fork2drop_aout_ad_ad_52_6_ad_51_6 fifo__fork2drop_aout_ad_ad_53_6_ad_50_6 fifo__fork2drop_aout_ad_ad_53_6_ad_51_6 fifo__fork2drop_aout_ad_ad_54_6_ad_50_6 fifo__fork2drop_aout_ad_ad_54_6_ad_51_6 fifo__fork2drop_aout_ad_ad_55_6_ad_50_6 fifo__fork2drop_aout_ad_ad_55_6_ad_51_6 fifo__fork2drop_aout_ad_ad_56_6_ad_50_6 fifo__fork2drop_aout_ad_ad_56_6_ad_51_6 fifo__fork2drop_aout_ad_ad_57_6_ad_50_6 fifo__fork2drop_aout_ad_ad_57_6_ad_51_6 fifo__fork2drop_aout_ad_ad_58_6_ad_50_6 fifo__fork2drop_aout_ad_ad_58_6_ad_51_6 fifo__fork2drop_aout_ad_ad_59_6_ad_50_6 fifo__fork2drop_aout_ad_ad_59_6_ad_51_6 fifo__fork2drop_aout_ad_ad_510_6_ad_50_6 fifo__fork2drop_aout_ad_ad_510_6_ad_51_6 fifo__fork2drop_aout_ad_ad_511_6_ad_50_6 fifo__fork2drop_aout_ad_ad_511_6_ad_51_6 fifo__fork2drop_aout_ad_ad_512_6_ad_50_6 fifo__fork2drop_aout_ad_ad_512_6_ad_51_6 fifo__fork2drop_aout_ad_ad_513_6_ad_50_6 fifo__fork2drop_aout_ad_ad_513_6_ad_51_6 fifo__fork2drop_aout_aa fifo__fork2drop_aout_av merge__loop8mrg_ain2_ad_ad_50_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_50_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_51_6 merge__loop8mrg_ain2_aa loopback__en _0_0tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4 +x__bd2qdi in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa __bd2qdi_aout_ad_ad_50_6_ad_50_6 __bd2qdi_aout_ad_ad_50_6_ad_51_6 __bd2qdi_aout_ad_ad_51_6_ad_50_6 __bd2qdi_aout_ad_ad_51_6_ad_51_6 __bd2qdi_aout_ad_ad_52_6_ad_50_6 __bd2qdi_aout_ad_ad_52_6_ad_51_6 __bd2qdi_aout_ad_ad_53_6_ad_50_6 __bd2qdi_aout_ad_ad_53_6_ad_51_6 __bd2qdi_aout_ad_ad_54_6_ad_50_6 __bd2qdi_aout_ad_ad_54_6_ad_51_6 __bd2qdi_aout_ad_ad_55_6_ad_50_6 __bd2qdi_aout_ad_ad_55_6_ad_51_6 __bd2qdi_aout_ad_ad_56_6_ad_50_6 __bd2qdi_aout_ad_ad_56_6_ad_51_6 __bd2qdi_aout_ad_ad_57_6_ad_50_6 __bd2qdi_aout_ad_ad_57_6_ad_51_6 __bd2qdi_aout_ad_ad_58_6_ad_50_6 __bd2qdi_aout_ad_ad_58_6_ad_51_6 __bd2qdi_aout_ad_ad_59_6_ad_50_6 __bd2qdi_aout_ad_ad_59_6_ad_51_6 __bd2qdi_aout_ad_ad_510_6_ad_50_6 __bd2qdi_aout_ad_ad_510_6_ad_51_6 __bd2qdi_aout_ad_ad_511_6_ad_50_6 __bd2qdi_aout_ad_ad_511_6_ad_51_6 __bd2qdi_aout_ad_ad_512_6_ad_50_6 __bd2qdi_aout_ad_ad_512_6_ad_51_6 __bd2qdi_aout_ad_ad_513_6_ad_50_6 __bd2qdi_aout_ad_ad_513_6_ad_51_6 __bd2qdi_aout_aa __bd2qdi_aout_av bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4 +xsyn__mon__dec__y reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_51_6_ad_51_6_ad_51_6 syn__mon__dec__y_aout_50_6 syn__mon__dec__y_aout_51_6 syn__mon__dec__y_aout_52_6 syn__mon__dec__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xnrn__mon__dec__x reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_51_6_ad_50_6_ad_51_6 nrn__mon__dec__x_aout_50_6 nrn__mon__dec__x_aout_51_6 nrn__mon__dec__x_aout_52_6 nrn__mon__dec__x_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xencoder encoder_ainx_50_6_ad_ad_50_6 encoder_ainx_50_6_aa encoder_ainx_51_6_ad_ad_50_6 encoder_ainx_51_6_aa encoder_ainy_50_6_ad_ad_50_6 encoder_ainy_50_6_aa encoder_ainy_51_6_ad_ad_50_6 encoder_ainy_51_6_aa encoder_ainy_52_6_ad_ad_50_6 encoder_ainy_52_6_aa encoder_ainy_53_6_ad_ad_50_6 encoder_ainy_53_6_aa encoder_aout_ad_ad_50_6_ad_50_6 encoder_aout_ad_ad_50_6_ad_51_6 encoder_aout_ad_ad_51_6_ad_50_6 encoder_aout_ad_ad_51_6_ad_51_6 encoder_aout_ad_ad_52_6_ad_50_6 encoder_aout_ad_ad_52_6_ad_51_6 encoder_aout_aa encoder_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4 +xappend__reg append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_aout_ad_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0append_312_72_70_4 +xands__devmon_50_6 ands__devmon_50_6_ay ands__devmon_50_6_aa DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands__devmon_51_6 ands__devmon_51_6_ay ands__devmon_51_6_aa DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__mon__y__buf syn__mon__dec__y_aout_50_6 syn__mon__dec__y_aout_51_6 syn__mon__dec__y_aout_52_6 syn__mon__dec__y_aout_53_6 syn__mon__y_50_6 syn__mon__y_51_6 syn__mon__y_52_6 syn__mon__y_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xmerge__enc8reg append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_ain_aa append__enc_ain_av append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_aout_ad_ad_512_6_ad_50_6 supply_avss append__reg_aout_ad_ad_512_6_ad_50_6 supply_avss append__reg_ain_aa append__reg_ain_av merge__enc8reg_aout_ad_ad_50_6_ad_50_6 merge__enc8reg_aout_ad_ad_50_6_ad_51_6 merge__enc8reg_aout_ad_ad_51_6_ad_50_6 merge__enc8reg_aout_ad_ad_51_6_ad_51_6 merge__enc8reg_aout_ad_ad_52_6_ad_50_6 merge__enc8reg_aout_ad_ad_52_6_ad_51_6 merge__enc8reg_aout_ad_ad_53_6_ad_50_6 merge__enc8reg_aout_ad_ad_53_6_ad_51_6 merge__enc8reg_aout_ad_ad_54_6_ad_50_6 merge__enc8reg_aout_ad_ad_54_6_ad_51_6 merge__enc8reg_aout_ad_ad_55_6_ad_50_6 merge__enc8reg_aout_ad_ad_55_6_ad_51_6 merge__enc8reg_aout_ad_ad_56_6_ad_50_6 merge__enc8reg_aout_ad_ad_56_6_ad_51_6 merge__enc8reg_aout_ad_ad_57_6_ad_50_6 merge__enc8reg_aout_ad_ad_57_6_ad_51_6 merge__enc8reg_aout_ad_ad_58_6_ad_50_6 merge__enc8reg_aout_ad_ad_58_6_ad_51_6 merge__enc8reg_aout_ad_ad_59_6_ad_50_6 merge__enc8reg_aout_ad_ad_59_6_ad_51_6 merge__enc8reg_aout_ad_ad_510_6_ad_50_6 merge__enc8reg_aout_ad_ad_510_6_ad_51_6 merge__enc8reg_aout_ad_ad_511_6_ad_50_6 merge__enc8reg_aout_ad_ad_511_6_ad_51_6 merge__enc8reg_aout_ad_ad_512_6_ad_50_6 merge__enc8reg_aout_ad_ad_512_6_ad_51_6 merge__enc8reg_aout_ad_ad_513_6_ad_50_6 merge__enc8reg_aout_ad_ad_513_6_ad_51_6 merge__enc8reg_aout_aa merge__enc8reg_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 +xfifo__enc2mrg encoder_aout_ad_ad_50_6_ad_50_6 encoder_aout_ad_ad_50_6_ad_51_6 encoder_aout_ad_ad_51_6_ad_50_6 encoder_aout_ad_ad_51_6_ad_51_6 encoder_aout_ad_ad_52_6_ad_50_6 encoder_aout_ad_ad_52_6_ad_51_6 encoder_aout_aa encoder_aout_av append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_ain_aa append__enc_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 +xfifo__dmx2dec __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 fifo__dmx2dec_ain_aa fifo__dmx2dec_ain_av decoder_ain_ad_ad_50_6_ad_50_6 decoder_ain_ad_ad_50_6_ad_51_6 decoder_ain_ad_ad_51_6_ad_50_6 decoder_ain_ad_ad_51_6_ad_51_6 decoder_ain_ad_ad_52_6_ad_50_6 decoder_ain_ad_ad_52_6_ad_51_6 decoder_ain_aa decoder_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 +.ends +*---- end of process: chip_texel<14,2,4,2,4,1,2,1,2,4,4,4,8,4,5,7,5,7,3,3,4,2,4,8,16> ----- +* +*---- act defproc: chip_texel_test<> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a reg_data[0].d[0].d[0] reg_data[0].d[0].d[1] reg_data[0].d[1].d[0] reg_data[0].d[1].d[1] reg_data[0].d[2].d[0] reg_data[0].d[2].d[1] reg_data[0].d[3].d[0] reg_data[0].d[3].d[1] reg_data[0].d[4].d[0] reg_data[0].d[4].d[1] reg_data[0].d[5].d[0] reg_data[0].d[5].d[1] reg_data[0].d[6].d[0] reg_data[0].d[6].d[1] reg_data[0].d[7].d[0] reg_data[0].d[7].d[1] reg_data[1].d[0].d[0] reg_data[1].d[0].d[1] reg_data[1].d[1].d[0] reg_data[1].d[1].d[1] reg_data[1].d[2].d[0] reg_data[1].d[2].d[1] reg_data[1].d[3].d[0] reg_data[1].d[3].d[1] reg_data[1].d[4].d[0] reg_data[1].d[4].d[1] reg_data[1].d[5].d[0] reg_data[1].d[5].d[1] reg_data[1].d[6].d[0] reg_data[1].d[6].d[1] reg_data[1].d[7].d[0] reg_data[1].d[7].d[1] reg_data[2].d[0].d[0] reg_data[2].d[0].d[1] reg_data[2].d[1].d[0] reg_data[2].d[1].d[1] reg_data[2].d[2].d[0] reg_data[2].d[2].d[1] reg_data[2].d[3].d[0] reg_data[2].d[3].d[1] reg_data[2].d[4].d[0] reg_data[2].d[4].d[1] reg_data[2].d[5].d[0] reg_data[2].d[5].d[1] reg_data[2].d[6].d[0] reg_data[2].d[6].d[1] reg_data[2].d[7].d[0] reg_data[2].d[7].d[1] reg_data[3].d[0].d[0] reg_data[3].d[0].d[1] reg_data[3].d[1].d[0] reg_data[3].d[1].d[1] reg_data[3].d[2].d[0] reg_data[3].d[2].d[1] reg_data[3].d[3].d[0] reg_data[3].d[3].d[1] reg_data[3].d[4].d[0] reg_data[3].d[4].d[1] reg_data[3].d[5].d[0] reg_data[3].d[5].d[1] reg_data[3].d[6].d[0] reg_data[3].d[6].d[1] reg_data[3].d[7].d[0] reg_data[3].d[7].d[1] reg_data[4].d[0].d[0] reg_data[4].d[0].d[1] reg_data[4].d[1].d[0] reg_data[4].d[1].d[1] reg_data[4].d[2].d[0] reg_data[4].d[2].d[1] reg_data[4].d[3].d[0] reg_data[4].d[3].d[1] reg_data[4].d[4].d[0] reg_data[4].d[4].d[1] reg_data[4].d[5].d[0] reg_data[4].d[5].d[1] reg_data[4].d[6].d[0] reg_data[4].d[6].d[1] reg_data[4].d[7].d[0] reg_data[4].d[7].d[1] reg_data[5].d[0].d[0] reg_data[5].d[0].d[1] reg_data[5].d[1].d[0] reg_data[5].d[1].d[1] reg_data[5].d[2].d[0] reg_data[5].d[2].d[1] reg_data[5].d[3].d[0] reg_data[5].d[3].d[1] reg_data[5].d[4].d[0] reg_data[5].d[4].d[1] reg_data[5].d[5].d[0] reg_data[5].d[5].d[1] reg_data[5].d[6].d[0] reg_data[5].d[6].d[1] reg_data[5].d[7].d[0] reg_data[5].d[7].d[1] reg_data[6].d[0].d[0] reg_data[6].d[0].d[1] reg_data[6].d[1].d[0] reg_data[6].d[1].d[1] reg_data[6].d[2].d[0] reg_data[6].d[2].d[1] reg_data[6].d[3].d[0] reg_data[6].d[3].d[1] reg_data[6].d[4].d[0] reg_data[6].d[4].d[1] reg_data[6].d[5].d[0] reg_data[6].d[5].d[1] reg_data[6].d[6].d[0] reg_data[6].d[6].d[1] reg_data[6].d[7].d[0] reg_data[6].d[7].d[1] reg_data[7].d[0].d[0] reg_data[7].d[0].d[1] reg_data[7].d[1].d[0] reg_data[7].d[1].d[1] reg_data[7].d[2].d[0] reg_data[7].d[2].d[1] reg_data[7].d[3].d[0] reg_data[7].d[3].d[1] reg_data[7].d[4].d[0] reg_data[7].d[4].d[1] reg_data[7].d[5].d[0] reg_data[7].d[5].d[1] reg_data[7].d[6].d[0] reg_data[7].d[6].d[1] reg_data[7].d[7].d[0] reg_data[7].d[7].d[1] reg_data[8].d[0].d[0] reg_data[8].d[0].d[1] reg_data[8].d[1].d[0] reg_data[8].d[1].d[1] reg_data[8].d[2].d[0] reg_data[8].d[2].d[1] reg_data[8].d[3].d[0] reg_data[8].d[3].d[1] reg_data[8].d[4].d[0] reg_data[8].d[4].d[1] reg_data[8].d[5].d[0] reg_data[8].d[5].d[1] reg_data[8].d[6].d[0] reg_data[8].d[6].d[1] reg_data[8].d[7].d[0] reg_data[8].d[7].d[1] reg_data[9].d[0].d[0] reg_data[9].d[0].d[1] reg_data[9].d[1].d[0] reg_data[9].d[1].d[1] reg_data[9].d[2].d[0] reg_data[9].d[2].d[1] reg_data[9].d[3].d[0] reg_data[9].d[3].d[1] reg_data[9].d[4].d[0] reg_data[9].d[4].d[1] reg_data[9].d[5].d[0] reg_data[9].d[5].d[1] reg_data[9].d[6].d[0] reg_data[9].d[6].d[1] reg_data[9].d[7].d[0] reg_data[9].d[7].d[1] reg_data[10].d[0].d[0] reg_data[10].d[0].d[1] reg_data[10].d[1].d[0] reg_data[10].d[1].d[1] reg_data[10].d[2].d[0] reg_data[10].d[2].d[1] reg_data[10].d[3].d[0] reg_data[10].d[3].d[1] reg_data[10].d[4].d[0] reg_data[10].d[4].d[1] reg_data[10].d[5].d[0] reg_data[10].d[5].d[1] reg_data[10].d[6].d[0] reg_data[10].d[6].d[1] reg_data[10].d[7].d[0] reg_data[10].d[7].d[1] reg_data[11].d[0].d[0] reg_data[11].d[0].d[1] reg_data[11].d[1].d[0] reg_data[11].d[1].d[1] reg_data[11].d[2].d[0] reg_data[11].d[2].d[1] reg_data[11].d[3].d[0] reg_data[11].d[3].d[1] reg_data[11].d[4].d[0] reg_data[11].d[4].d[1] reg_data[11].d[5].d[0] reg_data[11].d[5].d[1] reg_data[11].d[6].d[0] reg_data[11].d[6].d[1] reg_data[11].d[7].d[0] reg_data[11].d[7].d[1] reg_data[12].d[0].d[0] reg_data[12].d[0].d[1] reg_data[12].d[1].d[0] reg_data[12].d[1].d[1] reg_data[12].d[2].d[0] reg_data[12].d[2].d[1] reg_data[12].d[3].d[0] reg_data[12].d[3].d[1] reg_data[12].d[4].d[0] reg_data[12].d[4].d[1] reg_data[12].d[5].d[0] reg_data[12].d[5].d[1] reg_data[12].d[6].d[0] reg_data[12].d[6].d[1] reg_data[12].d[7].d[0] reg_data[12].d[7].d[1] reg_data[13].d[0].d[0] reg_data[13].d[0].d[1] reg_data[13].d[1].d[0] reg_data[13].d[1].d[1] reg_data[13].d[2].d[0] reg_data[13].d[2].d[1] reg_data[13].d[3].d[0] reg_data[13].d[3].d[1] reg_data[13].d[4].d[0] reg_data[13].d[4].d[1] reg_data[13].d[5].d[0] reg_data[13].d[5].d[1] reg_data[13].d[6].d[0] reg_data[13].d[6].d[1] reg_data[13].d[7].d[0] reg_data[13].d[7].d[1] reg_data[14].d[0].d[0] reg_data[14].d[0].d[1] reg_data[14].d[1].d[0] reg_data[14].d[1].d[1] reg_data[14].d[2].d[0] reg_data[14].d[2].d[1] reg_data[14].d[3].d[0] reg_data[14].d[3].d[1] reg_data[14].d[4].d[0] reg_data[14].d[4].d[1] reg_data[14].d[5].d[0] reg_data[14].d[5].d[1] reg_data[14].d[6].d[0] reg_data[14].d[6].d[1] reg_data[14].d[7].d[0] reg_data[14].d[7].d[1] reg_data[15].d[0].d[0] reg_data[15].d[0].d[1] reg_data[15].d[1].d[0] reg_data[15].d[1].d[1] reg_data[15].d[2].d[0] reg_data[15].d[2].d[1] reg_data[15].d[3].d[0] reg_data[15].d[3].d[1] reg_data[15].d[4].d[0] reg_data[15].d[4].d[1] reg_data[15].d[5].d[0] reg_data[15].d[5].d[1] reg_data[15].d[6].d[0] reg_data[15].d[6].d[1] reg_data[15].d[7].d[0] reg_data[15].d[7].d[1] bd_dly_cfg[0] bd_dly_cfg[1] bd_dly_cfg[2] bd_dly_cfg[3] bd_dly_cfg2[0] bd_dly_cfg2[1] loopback_en _reset_B +* +.subckt chip_texel_test in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en __reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I reg__data_50_6_ad_50_6_ad_50_6:O reg__data_50_6_ad_50_6_ad_51_6:O reg__data_50_6_ad_51_6_ad_50_6:O reg__data_50_6_ad_51_6_ad_51_6:O reg__data_50_6_ad_52_6_ad_50_6:O reg__data_50_6_ad_52_6_ad_51_6:O reg__data_50_6_ad_53_6_ad_50_6:O reg__data_50_6_ad_53_6_ad_51_6:O reg__data_50_6_ad_54_6_ad_50_6:O reg__data_50_6_ad_54_6_ad_51_6:O reg__data_50_6_ad_55_6_ad_50_6:O reg__data_50_6_ad_55_6_ad_51_6:O reg__data_50_6_ad_56_6_ad_50_6:O reg__data_50_6_ad_56_6_ad_51_6:O reg__data_50_6_ad_57_6_ad_50_6:O reg__data_50_6_ad_57_6_ad_51_6:O reg__data_51_6_ad_50_6_ad_50_6:O reg__data_51_6_ad_50_6_ad_51_6:O reg__data_51_6_ad_51_6_ad_50_6:O reg__data_51_6_ad_51_6_ad_51_6:O reg__data_51_6_ad_52_6_ad_50_6:O reg__data_51_6_ad_52_6_ad_51_6:O reg__data_51_6_ad_53_6_ad_50_6:O reg__data_51_6_ad_53_6_ad_51_6:O reg__data_51_6_ad_54_6_ad_50_6:O reg__data_51_6_ad_54_6_ad_51_6:O reg__data_51_6_ad_55_6_ad_50_6:O reg__data_51_6_ad_55_6_ad_51_6:O reg__data_51_6_ad_56_6_ad_50_6:O reg__data_51_6_ad_56_6_ad_51_6:O reg__data_51_6_ad_57_6_ad_50_6:O reg__data_51_6_ad_57_6_ad_51_6:O reg__data_52_6_ad_50_6_ad_50_6:O reg__data_52_6_ad_50_6_ad_51_6:O reg__data_52_6_ad_51_6_ad_50_6:O reg__data_52_6_ad_51_6_ad_51_6:O reg__data_52_6_ad_52_6_ad_50_6:O reg__data_52_6_ad_52_6_ad_51_6:O reg__data_52_6_ad_53_6_ad_50_6:O reg__data_52_6_ad_53_6_ad_51_6:O reg__data_52_6_ad_54_6_ad_50_6:O reg__data_52_6_ad_54_6_ad_51_6:O reg__data_52_6_ad_55_6_ad_50_6:O reg__data_52_6_ad_55_6_ad_51_6:O reg__data_52_6_ad_56_6_ad_50_6:O reg__data_52_6_ad_56_6_ad_51_6:O reg__data_52_6_ad_57_6_ad_50_6:O reg__data_52_6_ad_57_6_ad_51_6:O reg__data_53_6_ad_50_6_ad_50_6:O reg__data_53_6_ad_50_6_ad_51_6:O reg__data_53_6_ad_51_6_ad_50_6:O reg__data_53_6_ad_51_6_ad_51_6:O reg__data_53_6_ad_52_6_ad_50_6:O reg__data_53_6_ad_52_6_ad_51_6:O reg__data_53_6_ad_53_6_ad_50_6:O reg__data_53_6_ad_53_6_ad_51_6:O reg__data_53_6_ad_54_6_ad_50_6:O reg__data_53_6_ad_54_6_ad_51_6:O reg__data_53_6_ad_55_6_ad_50_6:O reg__data_53_6_ad_55_6_ad_51_6:O reg__data_53_6_ad_56_6_ad_50_6:O reg__data_53_6_ad_56_6_ad_51_6:O reg__data_53_6_ad_57_6_ad_50_6:O reg__data_53_6_ad_57_6_ad_51_6:O reg__data_54_6_ad_50_6_ad_50_6:O reg__data_54_6_ad_50_6_ad_51_6:O reg__data_54_6_ad_51_6_ad_50_6:O reg__data_54_6_ad_51_6_ad_51_6:O reg__data_54_6_ad_52_6_ad_50_6:O reg__data_54_6_ad_52_6_ad_51_6:O reg__data_54_6_ad_53_6_ad_50_6:O reg__data_54_6_ad_53_6_ad_51_6:O reg__data_54_6_ad_54_6_ad_50_6:O reg__data_54_6_ad_54_6_ad_51_6:O reg__data_54_6_ad_55_6_ad_50_6:O reg__data_54_6_ad_55_6_ad_51_6:O reg__data_54_6_ad_56_6_ad_50_6:O reg__data_54_6_ad_56_6_ad_51_6:O reg__data_54_6_ad_57_6_ad_50_6:O reg__data_54_6_ad_57_6_ad_51_6:O reg__data_55_6_ad_50_6_ad_50_6:O reg__data_55_6_ad_50_6_ad_51_6:O reg__data_55_6_ad_51_6_ad_50_6:O reg__data_55_6_ad_51_6_ad_51_6:O reg__data_55_6_ad_52_6_ad_50_6:O reg__data_55_6_ad_52_6_ad_51_6:O reg__data_55_6_ad_53_6_ad_50_6:O reg__data_55_6_ad_53_6_ad_51_6:O reg__data_55_6_ad_54_6_ad_50_6:O reg__data_55_6_ad_54_6_ad_51_6:O reg__data_55_6_ad_55_6_ad_50_6:O reg__data_55_6_ad_55_6_ad_51_6:O reg__data_55_6_ad_56_6_ad_50_6:O reg__data_55_6_ad_56_6_ad_51_6:O reg__data_55_6_ad_57_6_ad_50_6:O reg__data_55_6_ad_57_6_ad_51_6:O reg__data_56_6_ad_50_6_ad_50_6:O reg__data_56_6_ad_50_6_ad_51_6:O reg__data_56_6_ad_51_6_ad_50_6:O reg__data_56_6_ad_51_6_ad_51_6:O reg__data_56_6_ad_52_6_ad_50_6:O reg__data_56_6_ad_52_6_ad_51_6:O reg__data_56_6_ad_53_6_ad_50_6:O reg__data_56_6_ad_53_6_ad_51_6:O reg__data_56_6_ad_54_6_ad_50_6:O reg__data_56_6_ad_54_6_ad_51_6:O reg__data_56_6_ad_55_6_ad_50_6:O reg__data_56_6_ad_55_6_ad_51_6:O reg__data_56_6_ad_56_6_ad_50_6:O reg__data_56_6_ad_56_6_ad_51_6:O reg__data_56_6_ad_57_6_ad_50_6:O reg__data_56_6_ad_57_6_ad_51_6:O reg__data_57_6_ad_50_6_ad_50_6:O reg__data_57_6_ad_50_6_ad_51_6:O reg__data_57_6_ad_51_6_ad_50_6:O reg__data_57_6_ad_51_6_ad_51_6:O reg__data_57_6_ad_52_6_ad_50_6:O reg__data_57_6_ad_52_6_ad_51_6:O reg__data_57_6_ad_53_6_ad_50_6:O reg__data_57_6_ad_53_6_ad_51_6:O reg__data_57_6_ad_54_6_ad_50_6:O reg__data_57_6_ad_54_6_ad_51_6:O reg__data_57_6_ad_55_6_ad_50_6:O reg__data_57_6_ad_55_6_ad_51_6:O reg__data_57_6_ad_56_6_ad_50_6:O reg__data_57_6_ad_56_6_ad_51_6:O reg__data_57_6_ad_57_6_ad_50_6:O reg__data_57_6_ad_57_6_ad_51_6:O reg__data_58_6_ad_50_6_ad_50_6:O reg__data_58_6_ad_50_6_ad_51_6:O reg__data_58_6_ad_51_6_ad_50_6:O reg__data_58_6_ad_51_6_ad_51_6:O reg__data_58_6_ad_52_6_ad_50_6:O reg__data_58_6_ad_52_6_ad_51_6:O reg__data_58_6_ad_53_6_ad_50_6:O reg__data_58_6_ad_53_6_ad_51_6:O reg__data_58_6_ad_54_6_ad_50_6:O reg__data_58_6_ad_54_6_ad_51_6:O reg__data_58_6_ad_55_6_ad_50_6:O reg__data_58_6_ad_55_6_ad_51_6:O reg__data_58_6_ad_56_6_ad_50_6:O reg__data_58_6_ad_56_6_ad_51_6:O reg__data_58_6_ad_57_6_ad_50_6:O reg__data_58_6_ad_57_6_ad_51_6:O reg__data_59_6_ad_50_6_ad_50_6:O reg__data_59_6_ad_50_6_ad_51_6:O reg__data_59_6_ad_51_6_ad_50_6:O reg__data_59_6_ad_51_6_ad_51_6:O reg__data_59_6_ad_52_6_ad_50_6:O reg__data_59_6_ad_52_6_ad_51_6:O reg__data_59_6_ad_53_6_ad_50_6:O reg__data_59_6_ad_53_6_ad_51_6:O reg__data_59_6_ad_54_6_ad_50_6:O reg__data_59_6_ad_54_6_ad_51_6:O reg__data_59_6_ad_55_6_ad_50_6:O reg__data_59_6_ad_55_6_ad_51_6:O reg__data_59_6_ad_56_6_ad_50_6:O reg__data_59_6_ad_56_6_ad_51_6:O reg__data_59_6_ad_57_6_ad_50_6:O reg__data_59_6_ad_57_6_ad_51_6:O reg__data_510_6_ad_50_6_ad_50_6:O reg__data_510_6_ad_50_6_ad_51_6:O reg__data_510_6_ad_51_6_ad_50_6:O reg__data_510_6_ad_51_6_ad_51_6:O reg__data_510_6_ad_52_6_ad_50_6:O reg__data_510_6_ad_52_6_ad_51_6:O reg__data_510_6_ad_53_6_ad_50_6:O reg__data_510_6_ad_53_6_ad_51_6:O reg__data_510_6_ad_54_6_ad_50_6:O reg__data_510_6_ad_54_6_ad_51_6:O reg__data_510_6_ad_55_6_ad_50_6:O reg__data_510_6_ad_55_6_ad_51_6:O reg__data_510_6_ad_56_6_ad_50_6:O reg__data_510_6_ad_56_6_ad_51_6:O reg__data_510_6_ad_57_6_ad_50_6:O reg__data_510_6_ad_57_6_ad_51_6:O reg__data_511_6_ad_50_6_ad_50_6:O reg__data_511_6_ad_50_6_ad_51_6:O reg__data_511_6_ad_51_6_ad_50_6:O reg__data_511_6_ad_51_6_ad_51_6:O reg__data_511_6_ad_52_6_ad_50_6:O reg__data_511_6_ad_52_6_ad_51_6:O reg__data_511_6_ad_53_6_ad_50_6:O reg__data_511_6_ad_53_6_ad_51_6:O reg__data_511_6_ad_54_6_ad_50_6:O reg__data_511_6_ad_54_6_ad_51_6:O reg__data_511_6_ad_55_6_ad_50_6:O reg__data_511_6_ad_55_6_ad_51_6:O reg__data_511_6_ad_56_6_ad_50_6:O reg__data_511_6_ad_56_6_ad_51_6:O reg__data_511_6_ad_57_6_ad_50_6:O reg__data_511_6_ad_57_6_ad_51_6:O reg__data_512_6_ad_50_6_ad_50_6:O reg__data_512_6_ad_50_6_ad_51_6:O reg__data_512_6_ad_51_6_ad_50_6:O reg__data_512_6_ad_51_6_ad_51_6:O reg__data_512_6_ad_52_6_ad_50_6:O reg__data_512_6_ad_52_6_ad_51_6:O reg__data_512_6_ad_53_6_ad_50_6:O reg__data_512_6_ad_53_6_ad_51_6:O reg__data_512_6_ad_54_6_ad_50_6:O reg__data_512_6_ad_54_6_ad_51_6:O reg__data_512_6_ad_55_6_ad_50_6:O reg__data_512_6_ad_55_6_ad_51_6:O reg__data_512_6_ad_56_6_ad_50_6:O reg__data_512_6_ad_56_6_ad_51_6:O reg__data_512_6_ad_57_6_ad_50_6:O reg__data_512_6_ad_57_6_ad_51_6:O reg__data_513_6_ad_50_6_ad_50_6:O reg__data_513_6_ad_50_6_ad_51_6:O reg__data_513_6_ad_51_6_ad_50_6:O reg__data_513_6_ad_51_6_ad_51_6:O reg__data_513_6_ad_52_6_ad_50_6:O reg__data_513_6_ad_52_6_ad_51_6:O reg__data_513_6_ad_53_6_ad_50_6:O reg__data_513_6_ad_53_6_ad_51_6:O reg__data_513_6_ad_54_6_ad_50_6:O reg__data_513_6_ad_54_6_ad_51_6:O reg__data_513_6_ad_55_6_ad_50_6:O reg__data_513_6_ad_55_6_ad_51_6:O reg__data_513_6_ad_56_6_ad_50_6:O reg__data_513_6_ad_56_6_ad_51_6:O reg__data_513_6_ad_57_6_ad_50_6:O reg__data_513_6_ad_57_6_ad_51_6:O reg__data_514_6_ad_50_6_ad_50_6:O reg__data_514_6_ad_50_6_ad_51_6:O reg__data_514_6_ad_51_6_ad_50_6:O reg__data_514_6_ad_51_6_ad_51_6:O reg__data_514_6_ad_52_6_ad_50_6:O reg__data_514_6_ad_52_6_ad_51_6:O reg__data_514_6_ad_53_6_ad_50_6:O reg__data_514_6_ad_53_6_ad_51_6:O reg__data_514_6_ad_54_6_ad_50_6:O reg__data_514_6_ad_54_6_ad_51_6:O reg__data_514_6_ad_55_6_ad_50_6:O reg__data_514_6_ad_55_6_ad_51_6:O reg__data_514_6_ad_56_6_ad_50_6:O reg__data_514_6_ad_56_6_ad_51_6:O reg__data_514_6_ad_57_6_ad_50_6:O reg__data_514_6_ad_57_6_ad_51_6:O reg__data_515_6_ad_50_6_ad_50_6:O reg__data_515_6_ad_50_6_ad_51_6:O reg__data_515_6_ad_51_6_ad_50_6:O reg__data_515_6_ad_51_6_ad_51_6:O reg__data_515_6_ad_52_6_ad_50_6:O reg__data_515_6_ad_52_6_ad_51_6:O reg__data_515_6_ad_53_6_ad_50_6:O reg__data_515_6_ad_53_6_ad_51_6:O reg__data_515_6_ad_54_6_ad_50_6:O reg__data_515_6_ad_54_6_ad_51_6:O reg__data_515_6_ad_55_6_ad_50_6:O reg__data_515_6_ad_55_6_ad_51_6:O reg__data_515_6_ad_56_6_ad_50_6:O reg__data_515_6_ad_56_6_ad_51_6:O reg__data_515_6_ad_57_6_ad_50_6:O reg__data_515_6_ad_57_6_ad_51_6:O bd__dly__cfg_50_6:I bd__dly__cfg_51_6:I bd__dly__cfg_52_6:I bd__dly__cfg_53_6:I bd__dly__cfg2_50_6:I bd__dly__cfg2_51_6:I loopback__en:I __reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsyn2nrns__r_50_6 syn2nrns__r_50_6_ay syn2nrns__r_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_51_6 syn2nrns__r_51_6_ay syn2nrns__r_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_52_6 syn2nrns__r_52_6_ay syn2nrns__r_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_53_6 syn2nrns__r_53_6_ay syn2nrns__r_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_54_6 syn2nrns__r_54_6_ay syn2nrns__r_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_55_6 syn2nrns__r_55_6_ay syn2nrns__r_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_56_6 syn2nrns__r_56_6_ay syn2nrns__r_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_57_6 syn2nrns__r_57_6_ay syn2nrns__r_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xc in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 syn2nrns__r_50_6_aa syn2nrns__a_50_6_ay syn2nrns__r_51_6_aa syn2nrns__a_51_6_ay syn2nrns__r_52_6_aa syn2nrns__a_52_6_ay syn2nrns__r_53_6_aa syn2nrns__a_53_6_ay syn2nrns__r_54_6_aa syn2nrns__a_54_6_ay syn2nrns__r_55_6_aa syn2nrns__a_55_6_ay syn2nrns__r_56_6_aa syn2nrns__a_56_6_ay syn2nrns__r_57_6_aa syn2nrns__a_57_6_ay syn2nrns__r_50_6_ay syn2nrns__a_50_6_aa syn2nrns__r_51_6_ay syn2nrns__a_51_6_aa syn2nrns__r_52_6_ay syn2nrns__a_52_6_aa syn2nrns__r_53_6_ay syn2nrns__a_53_6_aa syn2nrns__r_54_6_ay syn2nrns__a_54_6_aa syn2nrns__r_55_6_ay syn2nrns__a_55_6_aa syn2nrns__r_56_6_ay syn2nrns__a_56_6_aa syn2nrns__r_57_6_ay syn2nrns__a_57_6_aa c_anrn__mon__x_50_6 c_anrn__mon__x_51_6 c_anrn__mon__x_52_6 c_anrn__mon__x_53_6 c_anrn__mon__y_50_6 c_anrn__mon__y_51_6 c_anrn__mon__y_52_6 c_anrn__mon__y_53_6 c_asyn__mon__x_50_6 c_asyn__mon__x_51_6 c_asyn__mon__x_52_6 c_asyn__mon__x_53_6 c_asyn__mon__x_54_6 c_asyn__mon__x_55_6 c_asyn__mon__x_56_6 c_asyn__mon__x_57_6 c_asyn__mon__y_50_6 c_asyn__mon__y_51_6 c_asyn__mon__y_52_6 c_asyn__mon__y_53_6 c_asyn__mon__AMZI_50_6 c_asyn__mon__AMZI_51_6 c_asyn__mon__AMZI_52_6 c_asyn__mon__AMZI_53_6 c_asyn__mon__AMZI_54_6 c_asyn__mon__AMZI_55_6 c_asyn__mon__AMZI_56_6 c_asyn__mon__AMZI_57_6 c_asyn__mon__AMZI_58_6 c_asyn__mon__AMZI_59_6 c_anrn__mon__AMZI_50_6 c_anrn__mon__AMZI_51_6 c_anrn__mon__AMZI_52_6 c_anrn__mon__AMZI_53_6 c_anrn__mon__AMZI_54_6 c_anrn__mon__AMZI_55_6 c_anrn__mon__AMZI_56_6 c_anrn__mon__AMZI_57_6 c_anrn__mon__AMZI_58_6 c_anrn__mon__AMZI_59_6 c_anrn__mon__AMZI_510_6 c_anrn__mon__AMZI_511_6 c_anrn__mon__AMZI_512_6 c_anrn__mon__AMZI_513_6 c_asyn__mon__AMZO_50_6 c_asyn__mon__AMZO_51_6 c_asyn__mon__AMZO_52_6 c_asyn__mon__AMZO_53_6 c_asyn__mon__AMZO_54_6 c_anrn__mon__AMZO_50_6 c_anrn__mon__AMZO_51_6 c_anrn__mon__AMZO_52_6 c_anrn__mon__AMZO_53_6 c_anrn__mon__AMZO_54_6 c_anrn__mon__AMZO_55_6 c_anrn__mon__AMZO_56_6 c_asyn__flags__EFO_50_6 c_asyn__flags__EFO_51_6 c_asyn__flags__EFO_52_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en GND __reset__B _0_0tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4 +xsyn2nrns__a_50_6 syn2nrns__a_50_6_ay syn2nrns__a_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_51_6 syn2nrns__a_51_6_ay syn2nrns__a_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_52_6 syn2nrns__a_52_6_ay syn2nrns__a_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_53_6 syn2nrns__a_53_6_ay syn2nrns__a_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_54_6 syn2nrns__a_54_6_ay syn2nrns__a_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_55_6 syn2nrns__a_55_6_ay syn2nrns__a_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_56_6 syn2nrns__a_56_6_ay syn2nrns__a_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_57_6 syn2nrns__a_57_6_ay syn2nrns__a_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: chip_texel_test<> ----- diff --git a/test/unit_tests/texel_small.v b/test/unit_tests/texel_small.v new file mode 100644 index 0000000..308fc25 --- /dev/null +++ b/test/unit_tests/texel_small.v @@ -0,0 +1,3617 @@ +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X4<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=4.5U L=0.6U +M1_0_ Vdd __y y Vdd p W=6U L=0.6U +M1_1_ Vdd __y y Vdd p W=6U L=0.6U +M2_ GND a __y GND n W=2.4U L=0.6U +M3_0_ GND __y y GND n W=3U L=0.6U +M3_1_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::AND2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd b __y Vdd p W=3U L=0.6U +M2_ Vdd __y y Vdd p W=3U L=0.6U +M3_ GND a #3 GND n W=3U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_ #3 b __y GND n W=3U L=0.6U +.ends +*---- end of process: AND2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::MUX2_X1<> ----- +* raw ports: y a b s +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 y a b s +*.PININFO y:O a:I b:I s:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __s (combinational) +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd s __s Vdd p W=3U L=0.6U +M1_ Vdd a #5 Vdd p W=6U L=0.6U +M2_ Vdd b #7 Vdd p W=6U L=0.6U +M3_ Vdd __y y Vdd p W=3U L=0.6U +M4_ GND s __s GND n W=1.5U L=0.6U +M5_ GND a #9 GND n W=3U L=0.6U +M6_ GND b #10 GND n W=3U L=0.6U +M7_ GND __y y GND n W=1.5U L=0.6U +M8_ #5 s __y Vdd p W=6U L=0.6U +M9_ #7 __s __y Vdd p W=6U L=0.6U +M10_ #9 __s __y GND n W=3U L=0.6U +M11_ #10 s __y GND n W=3U L=0.6U +.ends +*---- end of process: MUX2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd __y y Vdd p W=3U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND __y y GND n W=1.5U L=0.6U +.ends +*---- end of process: BUF_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::DLY4_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbufchain_50_6 bufchain_50_6_ay a _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_51_6 bufchain_51_6_ay bufchain_50_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_52_6 bufchain_52_6_ay bufchain_51_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_53_6 bufchain_53_6_ay bufchain_52_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_54_6 bufchain_54_6_ay bufchain_53_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_55_6 bufchain_55_6_ay bufchain_54_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_56_6 bufchain_56_6_ay bufchain_55_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_57_6 bufchain_57_6_ay bufchain_56_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_58_6 bufchain_58_6_ay bufchain_57_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_59_6 bufchain_59_6_ay bufchain_58_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_510_6 bufchain_510_6_ay bufchain_59_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_511_6 bufchain_511_6_ay bufchain_510_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_512_6 bufchain_512_6_ay bufchain_511_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_513_6 bufchain_513_6_ay bufchain_512_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_514_6 bufchain_514_6_ay bufchain_513_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xbufchain_515_6 y bufchain_514_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: DLY4_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delayprog<4> ----- +* raw ports: out in s[0] s[1] s[2] s[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 out in s_50_6 s_51_6 s_52_6 s_53_6 +*.PININFO out:O in:I s_50_6:I s_51_6:I s_52_6:I s_53_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2_50_6 dly_50_6_aa in s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_51_6 dly_51_6_aa __a_51_6 s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_52_6 dly_53_6_aa __a_52_6 s_52_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_53_6 dly_57_6_aa __a_53_6 s_53_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xmu2_50_6 __a_51_6 in dly_50_6_ay s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_51_6 __a_52_6 __a_51_6 dly_52_6_ay s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_52_6 __a_53_6 __a_52_6 dly_56_6_ay s_52_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_53_6 out __a_53_6 dly_514_6_ay s_53_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xdly_50_6 dly_50_6_ay dly_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 dly_52_6_ay dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_53_6 dly_54_6_aa dly_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_54_6 dly_55_6_aa dly_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_55_6 dly_56_6_aa dly_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_56_6 dly_56_6_ay dly_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_57_6 dly_58_6_aa dly_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_58_6 dly_59_6_aa dly_58_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_59_6 dly_510_6_aa dly_59_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_510_6 dly_511_6_aa dly_510_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_511_6 dly_512_6_aa dly_511_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_512_6 dly_513_6_aa dly_512_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_513_6 dly_514_6_aa dly_513_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_514_6 dly_514_6_ay dly_514_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delayprog<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X4<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X4 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a y Vdd p W=6U L=0.6U +M0_1_ Vdd a y Vdd p W=6U L=0.6U +M1_0_ GND a y GND n W=3U L=0.6U +M1_1_ GND a y GND n W=3U L=0.6U +.ends +*---- end of process: INV_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C_B_X1<> ----- +* raw ports: y c1 c2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 y c1 c2 +*.PININFO y:O c1:I c2:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd __y y Vdd p W=2.1U L=0.6U +M2_keeper Vdd GND #8 Vdd p W=0.9U L=1.2U +M3_ GND c1 #6 GND n W=3U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_keeper GND Vdd #9 GND n W=0.9U L=4.5U +M6_ #3 c2 __y Vdd p W=4.2U L=0.6U +M7_ #6 c2 __y GND n W=3U L=0.6U +M8_keeper #8 y __y Vdd p W=0.9U L=0.6U +M9_keeper #9 y __y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_2C_B_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: ctree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::OR2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_ Vdd __y y Vdd p W=3U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND b __y GND n W=1.5U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_ #5 b __y Vdd p W=6U L=0.6U +.ends +*---- end of process: OR2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<2> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_32_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_32_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<2> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X1<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a y Vdd p W=3U L=0.6U +M1_ GND a y GND n W=1.5U L=0.6U +.ends +*---- end of process: INV_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: andtree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<1,2> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] out[0] out[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 out_50_6 out_51_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I out_50_6:O out_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_50_6_ain_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 +xatree_51_6 atree_51_6_ain_50_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_31_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_51_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_50_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: decoder_dualrail<1,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2P_U_X4<> ----- +* raw ports: p1 p2 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 p1 p2 y +*.PININFO p1:I p2:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #3 Vdd p W=1.5U L=0.6U +M1_ #3 p2 y Vdd p W=1.5U L=0.6U +.ends +*---- end of process: A_2P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xor2s_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: ortree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X2<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd __y y Vdd p W=6U L=0.6U +M2_ GND a __y GND n W=1.5U L=0.6U +M3_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X2<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<5> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf2 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +.ends +*---- end of process: sigbuf<5> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: ctree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<1> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_31_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_31_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<2> ----- +* raw ports: in[0] in[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 in_50_6 in_51_6 out +*.PININFO in_50_6:I in_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2s_50_6 out in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: andtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<4> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<2,4> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_52_6_ain_50_6 atree_51_6_ain_51_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_51_6 atree_53_6_ain_50_6 atree_51_6_ain_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_52_6 atree_52_6_ain_50_6 atree_53_6_ain_51_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xatree_53_6 atree_53_6_ain_50_6 atree_53_6_ain_51_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_32_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_53_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_53_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_52_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_51_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +.ends +*---- end of process: decoder_dualrail<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::and_grid<2,4> ----- +* raw ports: out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] inx[0] inx[1] iny[0] iny[1] iny[2] iny[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 inx_50_6 inx_51_6 iny_50_6 iny_51_6 iny_52_6 iny_53_6 +*.PININFO out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O inx_50_6:I inx_51_6:I iny_50_6:I iny_51_6:I iny_52_6:I iny_53_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xybuf_50_6 iny_50_6 ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_51_6 iny_51_6 ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_52_6 iny_52_6 ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xybuf_53_6 iny_53_6 ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xands_50_6 out_50_6 ands_56_6_aa ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_51_6 out_51_6 ands_57_6_aa ands_51_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_52_6 out_52_6 ands_56_6_aa ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_53_6 out_53_6 ands_57_6_aa ands_53_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_54_6 out_54_6 ands_56_6_aa ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_55_6 out_55_6 ands_57_6_aa ands_55_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_56_6 out_56_6 ands_56_6_aa ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands_57_6 out_57_6 ands_57_6_aa ands_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xxbuf_50_6 inx_50_6 ands_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xxbuf_51_6 inx_51_6 ands_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +.ends +*---- end of process: and_grid<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2N_U_X4<> ----- +* raw ports: n1 n2 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 n1 n2 y +*.PININFO n1:I n2:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ GND n1 #3 GND n W=0.9U L=0.6U +M1_ #3 n2 y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_2N_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::KEEP<> ----- +* raw ports: y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0KEEP y +*.PININFO y:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* +* --- end node flags --- +* +M0_ Vdd y __y Vdd p W=1.5U L=0.6U +M1_ GND y __y GND n W=0.9U L=0.6U +.ends +*---- end of process: KEEP<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<6> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf2 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +.ends +*---- end of process: sigbuf<6> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3C_RB_X4<> ----- +* raw ports: y c1 c2 c3 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 y c1 c2 c3 pr__B sr__B +*.PININFO y:O c1:I c2:I c3:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #14 Vdd p W=0.9U L=1.2U +M4_ GND c1 #11 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #15 GND n W=0.9U L=4.5U +M7_ #3 c3 __y Vdd p W=6.3U L=0.6U +M8_ #9 sr__B __y GND n W=6U L=0.6U +M9_keeper #14 y __y Vdd p W=0.9U L=0.6U +M10_keeper #15 y __y GND n W=0.9U L=0.6U +M11_ #4 c2 #3 Vdd p W=6.3U L=0.6U +M12_ #10 c3 #9 GND n W=6U L=0.6U +M13_ #11 c2 #10 GND n W=6U L=0.6U +.ends +*---- end of process: A_3C_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3C_B_X1<> ----- +* raw ports: y c1 c2 c3 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 y c1 c2 c3 +*.PININFO y:O c1:I c2:I c3:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd __y y Vdd p W=2.1U L=0.6U +M2_keeper Vdd GND #11 Vdd p W=0.9U L=1.2U +M3_ GND c1 #9 GND n W=4.5U L=0.6U +M4_ GND __y y GND n W=1.5U L=0.6U +M5_keeper GND Vdd #12 GND n W=0.9U L=4.5U +M6_ #3 c3 __y Vdd p W=6.3U L=0.6U +M7_ #8 c3 __y GND n W=4.5U L=0.6U +M8_keeper #11 y __y Vdd p W=0.9U L=0.6U +M9_keeper #12 y __y GND n W=0.9U L=0.6U +M10_ #4 c2 #3 Vdd p W=6.3U L=0.6U +M11_ #9 c2 #8 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_3C_B_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<3> ----- +* raw ports: in[0] in[1] in[2] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_33_4 in_50_6 in_51_6 in_52_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC3Els_50_6 out in_50_6 in_51_6 in_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<3> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_33_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1P_X1<> ----- +* raw ports: y c1 p1 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 y c1 p1 +*.PININFO y:O c1:I p1:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd y #fb6# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #7 Vdd p W=0.9U L=1.2U +M3_ GND c1 y GND n W=1.5U L=0.6U +M4_ GND y #fb6# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #8 GND n W=0.9U L=4.5U +M6_ #3 c1 y Vdd p W=4.2U L=0.6U +M7_keeper #7 #fb6# y Vdd p W=0.9U L=0.6U +M8_keeper #8 #fb6# y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_1C1P_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_RB_X4<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #13 y __y Vdd p W=0.9U L=0.6U +M10_keeper #14 y __y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1P_U_X4<> ----- +* raw ports: p1 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 p1 y +*.PININFO p1:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 y Vdd p W=1.5U L=0.6U +.ends +*---- end of process: A_1P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_2d_hybrid<1,2,2,4,4> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out[0].d.d[0] out[0].a out[1].d.d[0] out[1].a out[2].d.d[0] out[2].a out[3].d.d[0] out[3].a out[4].d.d[0] out[4].a out[5].d.d[0] out[5].a out[6].d.d[0] out[6].a out[7].d.d[0] out[7].a dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] hs_en reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_50_6_ad_ad_50_6 out_50_6_aa out_51_6_ad_ad_50_6 out_51_6_aa out_52_6_ad_ad_50_6 out_52_6_aa out_53_6_ad_ad_50_6 out_53_6_aa out_54_6_ad_ad_50_6 out_54_6_aa out_55_6_ad_ad_50_6 out_55_6_aa out_56_6_ad_ad_50_6 out_56_6_aa out_57_6_ad_ad_50_6 out_57_6_aa dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 hs__en reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_50_6_ad_ad_50_6:O out_50_6_aa:I out_51_6_ad_ad_50_6:O out_51_6_aa:I out_52_6_ad_ad_50_6:O out_52_6_aa:I out_53_6_ad_ad_50_6:O out_53_6_aa:I out_54_6_ad_ad_50_6:O out_54_6_aa:I out_55_6_ad_ad_50_6:O out_55_6_aa:I out_56_6_ad_ad_50_6:O out_56_6_aa:I out_57_6_ad_ad_50_6:O out_57_6_aa:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I hs__en:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly dly_aout dly_ain dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xhs__inv hs__enB hs__en _0_0tmpl_0_0dataflow__neuro_0_0INV_X4 +xack__mux dly_ain ack__mux_aa ack__mux_ab hs__en _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xvtree__y d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 vtree__y_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_32_4 +xreset__sb reset__B __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xvalid__Cel ack__mux_aa vtree__x_aout vtree__y_aout _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xout__ack__invs_50_6 __ortree_ain_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout__ack__invs_51_6 __ortree_ain_51_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xd__dr__x d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 d__dr__x_aout_50_6 d__dr__x_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4 +xpu_50_6 pu_50_6_ap1 hs__enB __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +xpu_51_6 pu_51_6_ap1 hs__enB __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +x__ortree __ortree_ain_50_6 __ortree_ain_51_6 __ortree_aout _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xd__dr__xX_50_6 d__dr__x_aout_50_6 pu_50_6_ap1 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 +xd__dr__xX_51_6 d__dr__x_aout_51_6 pu_51_6_ap1 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 +xvtree__x d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 vtree__x_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_31_4 +xbuf__ack__Cel ack__mux_ab __ortree_aout ack__mux_aa _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xd__dr__y d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 d__dr__y_aout_50_6 d__dr__y_aout_51_6 d__dr__y_aout_52_6 d__dr__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 +x__and__grid out_50_6_ad_ad_50_6 out_51_6_ad_ad_50_6 out_52_6_ad_ad_50_6 out_53_6_ad_ad_50_6 out_54_6_ad_ad_50_6 out_55_6_ad_ad_50_6 out_56_6_ad_ad_50_6 out_57_6_ad_ad_50_6 d__dr__x_aout_50_6 d__dr__x_aout_51_6 d__dr__y_aout_50_6 d__dr__y_aout_51_6 d__dr__y_aout_52_6 d__dr__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4 +xack__pulldowns_50_6 out_50_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_51_6 out_51_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_52_6 out_52_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_53_6 out_53_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_54_6 out_54_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_55_6 out_55_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_56_6 out_56_6_aa pu_50_6_ap1 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xack__pulldowns_57_6 out_57_6_aa pu_51_6_ap1 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2N_U_X4 +xkeeps_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeeps_51_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xaddr__buf in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av d__dr__x_ain_ad_50_6_ad_50_6 d__dr__x_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_50_6_ad_50_6 d__dr__y_ain_ad_50_6_ad_51_6 d__dr__y_ain_ad_51_6_ad_50_6 d__dr__y_ain_ad_51_6_ad_51_6 dly_aout ack__mux_aa reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xpu__reset_50_6 __reset__BX_50_6 __out__acksB_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 +xpu__reset_51_6 __reset__BX_50_6 __out__acksB_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1P_U_X4 +.ends +*---- end of process: decoder_2d_hybrid<1,2,2,4,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::TBUF_X4<> ----- +* raw ports: y a en +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 y a en +*.PININFO y:O a:I en:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __en (combinational) +* y (state-holding): pup_reff=0.05; pdn_reff=0.1 +* +* --- end node flags --- +* +M0_ Vdd en __en Vdd p W=12U L=0.6U +M1_0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_1_ Vdd a #5 Vdd p W=6U L=0.6U +M1_2_ Vdd a #5 Vdd p W=6U L=0.6U +M1_3_ Vdd a #5 Vdd p W=6U L=0.6U +M2_ Vdd y #fb8# Vdd p W=1.5U L=1.2U +M3_keeper Vdd #fb8# y Vdd p W=0.9U L=0.6U +M4_ GND en __en GND n W=6U L=0.6U +M5_0_ GND a #7 GND n W=3U L=0.6U +M5_1_ GND a #7 GND n W=3U L=0.6U +M5_2_ GND a #7 GND n W=3U L=0.6U +M5_3_ GND a #7 GND n W=3U L=0.6U +M6_ GND y #fb8# GND n W=0.9U L=1.2U +M7_keeper GND #fb8# y GND n W=0.9U L=0.9U +M8_0_ #5 __en y Vdd p W=6U L=0.6U +M8_1_ #5 __en y Vdd p W=6U L=0.6U +M8_2_ #5 __en y Vdd p W=6U L=0.6U +M8_3_ #5 __en y Vdd p W=6U L=0.6U +M9_0_ #7 en y GND n W=3U L=0.6U +M9_1_ #7 en y GND n W=3U L=0.6U +M9_2_ #7 en y GND n W=3U L=0.6U +M9_3_ #7 en y GND n W=3U L=0.6U +.ends +*---- end of process: TBUF_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X8<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a __y Vdd p W=6U L=0.6U +M0_1_ Vdd a __y Vdd p W=6U L=0.6U +M1_0_ Vdd __y y Vdd p W=6U L=0.6U +M1_1_ Vdd __y y Vdd p W=6U L=0.6U +M1_2_ Vdd __y y Vdd p W=6U L=0.6U +M1_3_ Vdd __y y Vdd p W=6U L=0.6U +M2_0_ GND a __y GND n W=3U L=0.6U +M2_1_ GND a __y GND n W=3U L=0.6U +M3_0_ GND __y y GND n W=3U L=0.6U +M3_1_ GND __y y GND n W=3U L=0.6U +M3_2_ GND __y y GND n W=3U L=0.6U +M3_3_ GND __y y GND n W=3U L=0.6U +.ends +*---- end of process: BUF_X8<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<28> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<28> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<14> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_314_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_514_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_515_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_516_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_517_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_518_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_519_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_520_6 in_512_6 in_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_521_6 tmp_514_6 tmp_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_58_6 tmp_522_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 tmp_523_6 tmp_518_6 tmp_519_6 tmp_520_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +xC3Els_51_6 out tmp_521_6 tmp_522_6 tmp_523_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<14> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] in.d[12].d[0] in.d[12].d[1] in.d[13].d[0] in.d[13].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 in_ad_512_6_ad_50_6 in_ad_512_6_ad_51_6 in_ad_513_6_ad_50_6 in_ad_513_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I in_ad_512_6_ad_50_6:I in_ad_512_6_ad_51_6:I in_ad_513_6_ad_50_6:I in_ad_513_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 ct_ain_512_6 ct_ain_513_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_314_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_512_6 ct_ain_512_6 in_ad_512_6_ad_51_6 in_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_513_6 ct_ain_513_6 in_ad_513_6_ad_51_6 in_ad_513_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<14> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_513_6 out_ad_ad_513_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_513_6 out_ad_ad_513_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::qdi2bd<14,4> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly out_ar dly_ain dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xbuf in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out__vtree_ain_ad_50_6_ad_50_6 out_ad_50_6 out__vtree_ain_ad_51_6_ad_50_6 out_ad_51_6 out__vtree_ain_ad_52_6_ad_50_6 out_ad_52_6 out__vtree_ain_ad_53_6_ad_50_6 out_ad_53_6 out__vtree_ain_ad_54_6_ad_50_6 out_ad_54_6 out__vtree_ain_ad_55_6_ad_50_6 out_ad_55_6 out__vtree_ain_ad_56_6_ad_50_6 out_ad_56_6 out__vtree_ain_ad_57_6_ad_50_6 out_ad_57_6 out__vtree_ain_ad_58_6_ad_50_6 out_ad_58_6 out__vtree_ain_ad_59_6_ad_50_6 out_ad_59_6 out__vtree_ain_ad_510_6_ad_50_6 out_ad_510_6 out__vtree_ain_ad_511_6_ad_50_6 out_ad_511_6 out__vtree_ain_ad_512_6_ad_50_6 out_ad_512_6 out__vtree_ain_ad_513_6_ad_50_6 out_ad_513_6 out_aa dly_ain reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xout__vtree out__vtree_ain_ad_50_6_ad_50_6 out_ad_50_6 out__vtree_ain_ad_51_6_ad_50_6 out_ad_51_6 out__vtree_ain_ad_52_6_ad_50_6 out_ad_52_6 out__vtree_ain_ad_53_6_ad_50_6 out_ad_53_6 out__vtree_ain_ad_54_6_ad_50_6 out_ad_54_6 out__vtree_ain_ad_55_6_ad_50_6 out_ad_55_6 out__vtree_ain_ad_56_6_ad_50_6 out_ad_56_6 out__vtree_ain_ad_57_6_ad_50_6 out_ad_57_6 out__vtree_ain_ad_58_6_ad_50_6 out_ad_58_6 out__vtree_ain_ad_59_6_ad_50_6 out_ad_59_6 out__vtree_ain_ad_510_6_ad_50_6 out_ad_510_6 out__vtree_ain_ad_511_6_ad_50_6 out_ad_511_6 out__vtree_ain_ad_512_6_ad_50_6 out_ad_512_6 out__vtree_ain_ad_513_6_ad_50_6 out_ad_513_6 dly_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +.ends +*---- end of process: qdi2bd<14,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<3> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<14,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_ad_ad_513_6_ad_50_6 fifo__element_51_6_ain_ad_ad_513_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_ad_ad_513_6_ad_50_6 fifo__element_51_6_ain_ad_ad_513_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_ad_ad_513_6_ad_50_6 fifo__element_52_6_ain_ad_ad_513_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_ad_ad_513_6_ad_50_6 fifo__element_52_6_ain_ad_ad_513_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_314_4 +.ends +*---- end of process: fifo<14,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C2N2N_RB_X1<> ----- +* raw ports: y c1 c2 na1 na2 nb1 nb2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 y c1 c2 na1 na2 nb1 nb2 pr__B sr__B +*.PININFO y:O c1:I c2:I na1:I na2:I nb1:I nb2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.397647 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #18 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #19 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #18 y __y Vdd p W=0.9U L=0.6U +M10_keeper #19 y __y GND n W=0.9U L=0.6U +M11_ #10 na2 #7 GND n W=15U L=0.6U +M12_ #13 nb2 #7 GND n W=15U L=0.6U +M13_ #9 c2 #8 GND n W=7.5U L=0.6U +M14_ #8 na1 #10 GND n W=5.1U L=0.6U +M15_ #8 nb1 #13 GND n W=5.1U L=0.6U +.ends +*---- end of process: A_2C2N2N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_4C_RB_X4<> ----- +* raw ports: y c1 c2 c3 c4 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 y c1 c2 c3 c4 pr__B sr__B +*.PININFO y:O c1:I c2:I c3:I c4:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #5 Vdd p W=8.4U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #17 Vdd p W=0.9U L=1.2U +M4_ GND c1 #14 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #18 GND n W=0.9U L=4.5U +M7_ #3 c4 __y Vdd p W=8.4U L=0.6U +M8_ #11 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #17 y __y Vdd p W=0.9U L=0.6U +M10_keeper #18 y __y GND n W=0.9U L=0.6U +M11_ #4 c3 #3 Vdd p W=8.4U L=0.6U +M12_ #5 c2 #4 Vdd p W=8.4U L=0.6U +M13_ #12 c4 #11 GND n W=7.5U L=0.6U +M14_ #13 c3 #12 GND n W=7.5U L=0.6U +M15_ #14 c2 #13 GND n W=7.5U L=0.6U +.ends +*---- end of process: A_4C_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_4P1N1N_X1<> ----- +* raw ports: y na1 nb1 p1 p2 p3 p4 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_4P1N1N_X1 y na1 nb1 p1 p2 p3 p4 +*.PININFO y:O na1:I nb1:I p1:I p2:I p3:I p4:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #5 Vdd p W=8.4U L=0.6U +M1_ Vdd y #fb12# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M3_ GND na1 y GND n W=1.5U L=0.6U +M4_ GND nb1 y GND n W=1.5U L=0.6U +M5_ GND y #fb12# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 p4 y Vdd p W=8.4U L=0.6U +M8_keeper #13 #fb12# y Vdd p W=0.9U L=0.6U +M9_keeper #14 #fb12# y GND n W=0.9U L=0.6U +M10_ #4 p3 #3 Vdd p W=8.4U L=0.6U +M11_ #5 p2 #4 Vdd p W=8.4U L=0.6U +.ends +*---- end of process: A_4P1N1N_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ARBITER<> ----- +* raw ports: a b c d y1 y2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ARBITER a b c d y1 y2 +*.PININFO a:I b:I c:I d:I y1:O y2:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y1 (combinational) +* __y2 (combinational) +* y1 (combinational) +* y2 (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y1 Vdd p W=1.5U L=0.6U +M1_ Vdd __y2 __y1 Vdd p W=1.5U L=0.6U +M2_ Vdd b __y2 Vdd p W=1.5U L=0.6U +M3_ Vdd __y1 __y2 Vdd p W=1.5U L=0.6U +M4_ Vdd __y1 #10 Vdd p W=1.5U L=0.6U +M5_ Vdd __y2 #13 Vdd p W=1.5U L=0.6U +M6_ GND a #3 GND n W=0.9U L=0.6U +M7_ GND b #6 GND n W=0.9U L=0.6U +M8_ GND __y1 y1 GND n W=0.9U L=0.6U +M9_ GND c y1 GND n W=0.9U L=0.6U +M10_ GND __y2 y2 GND n W=0.9U L=0.6U +M11_ GND d y2 GND n W=0.9U L=0.6U +M12_ #3 __y2 __y1 GND n W=0.9U L=0.6U +M13_ #6 __y1 __y2 GND n W=0.9U L=0.6U +M14_ #10 c y1 Vdd p W=1.5U L=0.6U +M15_ #13 d y2 Vdd p W=1.5U L=0.6U +.ends +*---- end of process: ARBITER<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbiter_handshake<> ----- +* raw ports: in1.d.d[0] in1.a in2.d.d[0] in2.a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake in1_ad_ad_50_6 in1_aa in2_ad_ad_50_6 in2_aa out_ad_ad_50_6 out_aa +*.PININFO in1_ad_ad_50_6:I in1_aa:O in2_ad_ad_50_6:I in2_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xack__cell1 in1_aa out_aa __y1__arb _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xarbiter in1_ad_ad_50_6 in2_ad_ad_50_6 in2_aa in1_aa __y1__arb __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0ARBITER +xack__cell2 in2_aa out_aa __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xor__cell out_ad_ad_50_6 __y1__arb __y2__arb _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: arbiter_handshake<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::merge<14> ----- +* raw ports: in1.d.d[0].d[0] in1.d.d[0].d[1] in1.d.d[1].d[0] in1.d.d[1].d[1] in1.d.d[2].d[0] in1.d.d[2].d[1] in1.d.d[3].d[0] in1.d.d[3].d[1] in1.d.d[4].d[0] in1.d.d[4].d[1] in1.d.d[5].d[0] in1.d.d[5].d[1] in1.d.d[6].d[0] in1.d.d[6].d[1] in1.d.d[7].d[0] in1.d.d[7].d[1] in1.d.d[8].d[0] in1.d.d[8].d[1] in1.d.d[9].d[0] in1.d.d[9].d[1] in1.d.d[10].d[0] in1.d.d[10].d[1] in1.d.d[11].d[0] in1.d.d[11].d[1] in1.d.d[12].d[0] in1.d.d[12].d[1] in1.d.d[13].d[0] in1.d.d[13].d[1] in1.a in1.v in2.d.d[0].d[0] in2.d.d[0].d[1] in2.d.d[1].d[0] in2.d.d[1].d[1] in2.d.d[2].d[0] in2.d.d[2].d[1] in2.d.d[3].d[0] in2.d.d[3].d[1] in2.d.d[4].d[0] in2.d.d[4].d[1] in2.d.d[5].d[0] in2.d.d[5].d[1] in2.d.d[6].d[0] in2.d.d[6].d[1] in2.d.d[7].d[0] in2.d.d[7].d[1] in2.d.d[8].d[0] in2.d.d[8].d[1] in2.d.d[9].d[0] in2.d.d[9].d[1] in2.d.d[10].d[0] in2.d.d[10].d[1] in2.d.d[11].d[0] in2.d.d[11].d[1] in2.d.d[12].d[0] in2.d.d[12].d[1] in2.d.d[13].d[0] in2.d.d[13].d[1] in2.a in2.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 in1_ad_ad_50_6_ad_50_6 in1_ad_ad_50_6_ad_51_6 in1_ad_ad_51_6_ad_50_6 in1_ad_ad_51_6_ad_51_6 in1_ad_ad_52_6_ad_50_6 in1_ad_ad_52_6_ad_51_6 in1_ad_ad_53_6_ad_50_6 in1_ad_ad_53_6_ad_51_6 in1_ad_ad_54_6_ad_50_6 in1_ad_ad_54_6_ad_51_6 in1_ad_ad_55_6_ad_50_6 in1_ad_ad_55_6_ad_51_6 in1_ad_ad_56_6_ad_50_6 in1_ad_ad_56_6_ad_51_6 in1_ad_ad_57_6_ad_50_6 in1_ad_ad_57_6_ad_51_6 in1_ad_ad_58_6_ad_50_6 in1_ad_ad_58_6_ad_51_6 in1_ad_ad_59_6_ad_50_6 in1_ad_ad_59_6_ad_51_6 in1_ad_ad_510_6_ad_50_6 in1_ad_ad_510_6_ad_51_6 in1_ad_ad_511_6_ad_50_6 in1_ad_ad_511_6_ad_51_6 in1_ad_ad_512_6_ad_50_6 in1_ad_ad_512_6_ad_51_6 in1_ad_ad_513_6_ad_50_6 in1_ad_ad_513_6_ad_51_6 in1_aa in1_av in2_ad_ad_50_6_ad_50_6 in2_ad_ad_50_6_ad_51_6 in2_ad_ad_51_6_ad_50_6 in2_ad_ad_51_6_ad_51_6 in2_ad_ad_52_6_ad_50_6 in2_ad_ad_52_6_ad_51_6 in2_ad_ad_53_6_ad_50_6 in2_ad_ad_53_6_ad_51_6 in2_ad_ad_54_6_ad_50_6 in2_ad_ad_54_6_ad_51_6 in2_ad_ad_55_6_ad_50_6 in2_ad_ad_55_6_ad_51_6 in2_ad_ad_56_6_ad_50_6 in2_ad_ad_56_6_ad_51_6 in2_ad_ad_57_6_ad_50_6 in2_ad_ad_57_6_ad_51_6 in2_ad_ad_58_6_ad_50_6 in2_ad_ad_58_6_ad_51_6 in2_ad_ad_59_6_ad_50_6 in2_ad_ad_59_6_ad_51_6 in2_ad_ad_510_6_ad_50_6 in2_ad_ad_510_6_ad_51_6 in2_ad_ad_511_6_ad_50_6 in2_ad_ad_511_6_ad_51_6 in2_ad_ad_512_6_ad_50_6 in2_ad_ad_512_6_ad_51_6 in2_ad_ad_513_6_ad_50_6 in2_ad_ad_513_6_ad_51_6 in2_aa in2_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av reset__B +*.PININFO in1_ad_ad_50_6_ad_50_6:I in1_ad_ad_50_6_ad_51_6:I in1_ad_ad_51_6_ad_50_6:I in1_ad_ad_51_6_ad_51_6:I in1_ad_ad_52_6_ad_50_6:I in1_ad_ad_52_6_ad_51_6:I in1_ad_ad_53_6_ad_50_6:I in1_ad_ad_53_6_ad_51_6:I in1_ad_ad_54_6_ad_50_6:I in1_ad_ad_54_6_ad_51_6:I in1_ad_ad_55_6_ad_50_6:I in1_ad_ad_55_6_ad_51_6:I in1_ad_ad_56_6_ad_50_6:I in1_ad_ad_56_6_ad_51_6:I in1_ad_ad_57_6_ad_50_6:I in1_ad_ad_57_6_ad_51_6:I in1_ad_ad_58_6_ad_50_6:I in1_ad_ad_58_6_ad_51_6:I in1_ad_ad_59_6_ad_50_6:I in1_ad_ad_59_6_ad_51_6:I in1_ad_ad_510_6_ad_50_6:I in1_ad_ad_510_6_ad_51_6:I in1_ad_ad_511_6_ad_50_6:I in1_ad_ad_511_6_ad_51_6:I in1_ad_ad_512_6_ad_50_6:I in1_ad_ad_512_6_ad_51_6:I in1_ad_ad_513_6_ad_50_6:I in1_ad_ad_513_6_ad_51_6:I in1_aa:O in1_av:O in2_ad_ad_50_6_ad_50_6:I in2_ad_ad_50_6_ad_51_6:I in2_ad_ad_51_6_ad_50_6:I in2_ad_ad_51_6_ad_51_6:I in2_ad_ad_52_6_ad_50_6:I in2_ad_ad_52_6_ad_51_6:I in2_ad_ad_53_6_ad_50_6:I in2_ad_ad_53_6_ad_51_6:I in2_ad_ad_54_6_ad_50_6:I in2_ad_ad_54_6_ad_51_6:I in2_ad_ad_55_6_ad_50_6:I in2_ad_ad_55_6_ad_51_6:I in2_ad_ad_56_6_ad_50_6:I in2_ad_ad_56_6_ad_51_6:I in2_ad_ad_57_6_ad_50_6:I in2_ad_ad_57_6_ad_51_6:I in2_ad_ad_58_6_ad_50_6:I in2_ad_ad_58_6_ad_51_6:I in2_ad_ad_59_6_ad_50_6:I in2_ad_ad_59_6_ad_51_6:I in2_ad_ad_510_6_ad_50_6:I in2_ad_ad_510_6_ad_51_6:I in2_ad_ad_511_6_ad_50_6:I in2_ad_ad_511_6_ad_51_6:I in2_ad_ad_512_6_ad_50_6:I in2_ad_ad_512_6_ad_51_6:I in2_ad_ad_513_6_ad_50_6:I in2_ad_ad_513_6_ad_51_6:I in2_aa:O in2_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xmerge__func__f_50_6 out_ad_ad_50_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_50_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_51_6 out_ad_ad_51_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_51_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_52_6 out_ad_ad_52_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_52_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_53_6 out_ad_ad_53_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_53_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_54_6 out_ad_ad_54_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_54_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_55_6 out_ad_ad_55_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_55_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_56_6 out_ad_ad_56_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_56_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_57_6 out_ad_ad_57_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_57_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_58_6 out_ad_ad_58_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_58_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_59_6 out_ad_ad_59_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_59_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_510_6 out_ad_ad_510_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_510_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_511_6 out_ad_ad_511_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_511_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_512_6 out_ad_ad_512_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_512_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__f_513_6 out_ad_ad_513_6_ad_50_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_513_6_ad_50_6 __in2__arb__X_50_6 in2_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xarb2function2 __in2__arb __in2__arb__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xAND__arb2 __in2__arb __in1__a__B __in2__arb__temp _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xarb2function1 __in1__arb __in1__arb__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xAND__arb1 __in1__arb __in2__a__B __in1__arb__temp _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__buffer __en __en__X_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xvc1 in1_ad_ad_50_6_ad_50_6 in1_ad_ad_50_6_ad_51_6 in1_ad_ad_51_6_ad_50_6 in1_ad_ad_51_6_ad_51_6 in1_ad_ad_52_6_ad_50_6 in1_ad_ad_52_6_ad_51_6 in1_ad_ad_53_6_ad_50_6 in1_ad_ad_53_6_ad_51_6 in1_ad_ad_54_6_ad_50_6 in1_ad_ad_54_6_ad_51_6 in1_ad_ad_55_6_ad_50_6 in1_ad_ad_55_6_ad_51_6 in1_ad_ad_56_6_ad_50_6 in1_ad_ad_56_6_ad_51_6 in1_ad_ad_57_6_ad_50_6 in1_ad_ad_57_6_ad_51_6 in1_ad_ad_58_6_ad_50_6 in1_ad_ad_58_6_ad_51_6 in1_ad_ad_59_6_ad_50_6 in1_ad_ad_59_6_ad_51_6 in1_ad_ad_510_6_ad_50_6 in1_ad_ad_510_6_ad_51_6 in1_ad_ad_511_6_ad_50_6 in1_ad_ad_511_6_ad_51_6 in1_ad_ad_512_6_ad_50_6 in1_ad_ad_512_6_ad_51_6 in1_ad_ad_513_6_ad_50_6 in1_ad_ad_513_6_ad_51_6 in1_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xin1ack__ctl__inv __in1__a__B in1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xmerge__func__t_50_6 out_ad_ad_50_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_50_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_51_6 out_ad_ad_51_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_51_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_52_6 out_ad_ad_52_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_52_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_53_6 out_ad_ad_53_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_53_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_54_6 out_ad_ad_54_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_54_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_55_6 out_ad_ad_55_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_55_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_56_6 out_ad_ad_56_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_56_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_57_6 out_ad_ad_57_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_57_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_58_6 out_ad_ad_58_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_58_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_59_6 out_ad_ad_59_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_59_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_510_6 out_ad_ad_510_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_510_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_511_6 out_ad_ad_511_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_511_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_512_6 out_ad_ad_512_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_512_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xmerge__func__t_513_6 out_ad_ad_513_6_ad_51_6 __en__X_50_6 __out__a__BX_50_6 __in1__arb__X_50_6 in1_ad_ad_513_6_ad_51_6 __in2__arb__X_50_6 in2_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N2N_RB_X1 +xin1ack__ctl in1_aa __in1__arb __en in1_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xen__ctl __en in1_aa in2_aa in1_aa in2_aa out_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_4P1N1N_X1 +xout__a__buffer __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xvalidity__arb in1_av __in1__arb__temp in2_av __in2__arb__temp __out__temp_ad_ad_50_6 __out__temp_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xout__a__inverter __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc2 in2_ad_ad_50_6_ad_50_6 in2_ad_ad_50_6_ad_51_6 in2_ad_ad_51_6_ad_50_6 in2_ad_ad_51_6_ad_51_6 in2_ad_ad_52_6_ad_50_6 in2_ad_ad_52_6_ad_51_6 in2_ad_ad_53_6_ad_50_6 in2_ad_ad_53_6_ad_51_6 in2_ad_ad_54_6_ad_50_6 in2_ad_ad_54_6_ad_51_6 in2_ad_ad_55_6_ad_50_6 in2_ad_ad_55_6_ad_51_6 in2_ad_ad_56_6_ad_50_6 in2_ad_ad_56_6_ad_51_6 in2_ad_ad_57_6_ad_50_6 in2_ad_ad_57_6_ad_51_6 in2_ad_ad_58_6_ad_50_6 in2_ad_ad_58_6_ad_51_6 in2_ad_ad_59_6_ad_50_6 in2_ad_ad_59_6_ad_51_6 in2_ad_ad_510_6_ad_50_6 in2_ad_ad_510_6_ad_51_6 in2_ad_ad_511_6_ad_50_6 in2_ad_ad_511_6_ad_51_6 in2_ad_ad_512_6_ad_50_6 in2_ad_ad_512_6_ad_51_6 in2_ad_ad_513_6_ad_50_6 in2_ad_ad_513_6_ad_51_6 in2_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xin2ack__ctl in2_aa __in2__arb __en in2_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xin2ack__ctl__inv __in2__a__B in2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: merge<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X6<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X6 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=9U L=0.6U +M1_0_ Vdd __y y Vdd p W=9U L=0.6U +M1_1_ Vdd __y y Vdd p W=9U L=0.6U +M2_ GND a __y GND n W=4.5U L=0.6U +M3_0_ GND __y y GND n W=4.5U L=0.6U +M3_1_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X6<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<16> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf6 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X6 +.ends +*---- end of process: sigbuf<16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<4,16> ----- +* raw ports: in[0] in[1] in[2] in[3] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 in_50_6 in_51_6 in_52_6 in_53_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<4,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<8,16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_57_6 in_57_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<8,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2P_X1<> ----- +* raw ports: y c1 p1 p2 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2P_X1 y c1 p1 p2 +*.PININFO y:O c1:I p1:I p2:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd p1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd y #fb8# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #9 Vdd p W=0.9U L=1.2U +M3_ GND c1 y GND n W=1.5U L=0.6U +M4_ GND y #fb8# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #10 GND n W=0.9U L=4.5U +M6_ #3 c1 y Vdd p W=6.3U L=0.6U +M7_keeper #9 #fb8# y Vdd p W=0.9U L=0.6U +M8_keeper #10 #fb8# y GND n W=0.9U L=0.6U +M9_ #4 p2 #3 Vdd p W=6.3U L=0.6U +.ends +*---- end of process: A_1C2P_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fork<14> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.d.d[13].d[0] out1.d.d[13].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.d.d[13].d[0] out2.d.d[13].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fork_314_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_ad_ad_513_6_ad_50_6 out1_ad_ad_513_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_ad_ad_513_6_ad_50_6 out2_ad_ad_513_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_ad_ad_513_6_ad_50_6:O out1_ad_ad_513_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_ad_ad_513_6_ad_50_6:O out2_ad_ad_513_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xinack__ctl in_aa __en in_av out1_av out2_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_4C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout1__a__inv __out1__a__B out1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xen__ctl __en in_aa out1_av out2_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C2P_X1 +xout2__a__inv __out2__a__B out2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout2__en__buf __en out2__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout1__a__B__buf __out1__a__B out1__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout1__f__buf__func_50_6 out1_ad_ad_50_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_51_6 out1_ad_ad_51_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_52_6 out1_ad_ad_52_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_53_6 out1_ad_ad_53_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_54_6 out1_ad_ad_54_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_55_6 out1_ad_ad_55_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_56_6 out1_ad_ad_56_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_57_6 out1_ad_ad_57_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_58_6 out1_ad_ad_58_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_59_6 out1_ad_ad_59_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_510_6 out1_ad_ad_510_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_511_6 out1_ad_ad_511_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_512_6 out1_ad_ad_512_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__f__buf__func_513_6 out1_ad_ad_513_6_ad_50_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xout1__t__buf__func_50_6 out1_ad_ad_50_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_51_6 out1_ad_ad_51_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_52_6 out1_ad_ad_52_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_53_6 out1_ad_ad_53_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_54_6 out1_ad_ad_54_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_55_6 out1_ad_ad_55_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_56_6 out1_ad_ad_56_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_57_6 out1_ad_ad_57_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_58_6 out1_ad_ad_58_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_59_6 out1_ad_ad_59_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_510_6 out1_ad_ad_510_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_511_6 out1_ad_ad_511_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_512_6 out1_ad_ad_512_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__t__buf__func_513_6 out1_ad_ad_513_6_ad_51_6 out1__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_50_6 out2_ad_ad_50_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_51_6 out2_ad_ad_51_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_52_6 out2_ad_ad_52_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_53_6 out2_ad_ad_53_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_54_6 out2_ad_ad_54_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_55_6 out2_ad_ad_55_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_56_6 out2_ad_ad_56_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_57_6 out2_ad_ad_57_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_58_6 out2_ad_ad_58_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_59_6 out2_ad_ad_59_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_510_6 out2_ad_ad_510_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_511_6 out2_ad_ad_511_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_512_6 out2_ad_ad_512_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__t__buf__func_513_6 out2_ad_ad_513_6_ad_51_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout1__en__buf __en out1__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout2__a__B__buf __out2__a__B out2__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xout2__f__buf__func_50_6 out2_ad_ad_50_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_51_6 out2_ad_ad_51_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_52_6 out2_ad_ad_52_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_53_6 out2_ad_ad_53_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_54_6 out2_ad_ad_54_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_55_6 out2_ad_ad_55_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_56_6 out2_ad_ad_56_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_57_6 out2_ad_ad_57_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_58_6 out2_ad_ad_58_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_59_6 out2_ad_ad_59_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_510_6 out2_ad_ad_510_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_511_6 out2_ad_ad_511_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_512_6 out2_ad_ad_512_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xout2__f__buf__func_513_6 out2_ad_ad_513_6_ad_50_6 out2__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_513_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: fork<14> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::TIELO_X1<> ----- +* raw ports: +* +* empty subckt +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* end empty subckt +*---- end of process: TIELO_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<11> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_311_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf4 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: sigbuf<11> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::append<3,11,0> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] out.d.d[3].d[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0append_33_711_70_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I out_ad_ad_53_6_ad_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__val in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 sb_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_33_4 +xsb sb_ain out_ad_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_311_4 +.ends +*---- end of process: append<3,11,0> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<26> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<26> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X12<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_0_ Vdd a __y Vdd p W=9U L=0.6U +M0_1_ Vdd a __y Vdd p W=9U L=0.6U +M1_0_ Vdd __y y Vdd p W=9U L=0.6U +M1_1_ Vdd __y y Vdd p W=9U L=0.6U +M1_2_ Vdd __y y Vdd p W=9U L=0.6U +M1_3_ Vdd __y y Vdd p W=9U L=0.6U +M2_0_ GND a __y GND n W=4.5U L=0.6U +M2_1_ GND a __y GND n W=4.5U L=0.6U +M3_0_ GND __y y GND n W=4.5U L=0.6U +M3_1_ GND __y y GND n W=4.5U L=0.6U +M3_2_ GND __y y GND n W=4.5U L=0.6U +M3_3_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X12<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<52> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_352_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf12 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: sigbuf<52> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<13> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf4 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: sigbuf<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C2N_RB_X4<> ----- +* raw ports: y c1 c2 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 y c1 c2 n1 n2 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #15 Vdd p W=0.9U L=1.2U +M4_ GND c1 #10 GND n W=7.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #16 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=7.5U L=0.6U +M9_keeper #15 y __y Vdd p W=0.9U L=0.6U +M10_keeper #16 y __y GND n W=0.9U L=0.6U +M11_ #8 n2 #7 GND n W=7.5U L=0.6U +M12_ #9 n1 #8 GND n W=7.5U L=0.6U +M13_ #10 c2 #9 GND n W=7.5U L=0.6U +.ends +*---- end of process: A_2C2N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<13> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_313_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_513_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_514_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_515_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_516_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_517_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_519_6 tmp_513_6 tmp_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_520_6 tmp_515_6 tmp_516_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_521_6 tmp_517_6 tmp_518_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 tmp_518_6 in_510_6 in_511_6 in_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +xC3Els_51_6 out tmp_519_6 tmp_520_6 tmp_521_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<13> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] in.d[12].d[0] in.d[12].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 in_ad_512_6_ad_50_6 in_ad_512_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I in_ad_512_6_ad_50_6:I in_ad_512_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 ct_ain_512_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_313_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_512_6 ct_ain_512_6 in_ad_512_6_ad_51_6 in_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B cond.d.d[0].d[0] cond.d.d[0].d[1] cond.v +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B cond_ad_ad_50_6_ad_50_6 cond_ad_ad_50_6_ad_51_6 cond_av +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I cond_ad_ad_50_6_ad_50_6:I cond_ad_ad_50_6_ad_51_6:I cond_av:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xinack__ctl in_aa __en cond_av __out__v __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xout2__a__inv __out2__a__B out2_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xout__or __out__v out1_av out2_av _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xout__en__buf __en out__en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_352_4 +xc__buf__t cond_ad_ad_50_6_ad_51_6 __c__t__buf_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 +xout2__t__buf__func_50_6 out2_ad_ad_50_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_51_6 out2_ad_ad_51_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_52_6 out2_ad_ad_52_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_53_6 out2_ad_ad_53_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_54_6 out2_ad_ad_54_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_55_6 out2_ad_ad_55_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_56_6 out2_ad_ad_56_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_57_6 out2_ad_ad_57_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_58_6 out2_ad_ad_58_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_59_6 out2_ad_ad_59_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_510_6 out2_ad_ad_510_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_511_6 out2_ad_ad_511_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__t__buf__func_512_6 out2_ad_ad_512_6_ad_51_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_50_6 out2_ad_ad_50_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_51_6 out2_ad_ad_51_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_52_6 out2_ad_ad_52_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_53_6 out2_ad_ad_53_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_54_6 out2_ad_ad_54_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_55_6 out2_ad_ad_55_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_56_6 out2_ad_ad_56_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_57_6 out2_ad_ad_57_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_58_6 out2_ad_ad_58_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_59_6 out2_ad_ad_59_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_510_6 out2_ad_ad_510_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_511_6 out2_ad_ad_511_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__f__buf__func_512_6 out2_ad_ad_512_6_ad_50_6 out__en__buf_aout_50_6 out2__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __c__t__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xc__el cond_av __c__v __in__v _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xc__f__c__t__or __c__v cond_ad_ad_50_6_ad_51_6 cond_ad_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xout1__a__inv __out1__a__B out1_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xen__ctl __en in_aa __out__v _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xc__buf__f cond_ad_ad_50_6_ad_50_6 __c__f__buf_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 +xout1__f__buf__func_50_6 out1_ad_ad_50_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_51_6 out1_ad_ad_51_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_52_6 out1_ad_ad_52_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_53_6 out1_ad_ad_53_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_54_6 out1_ad_ad_54_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_55_6 out1_ad_ad_55_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_56_6 out1_ad_ad_56_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_57_6 out1_ad_ad_57_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_58_6 out1_ad_ad_58_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_59_6 out1_ad_ad_59_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_510_6 out1_ad_ad_510_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_511_6 out1_ad_ad_511_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__f__buf__func_512_6 out1_ad_ad_512_6_ad_50_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_50_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__a__B__buf __out1__a__B out1__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xout1__t__buf__func_50_6 out1_ad_ad_50_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_50_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_51_6 out1_ad_ad_51_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_51_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_52_6 out1_ad_ad_52_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_52_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_53_6 out1_ad_ad_53_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_53_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_54_6 out1_ad_ad_54_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_54_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_55_6 out1_ad_ad_55_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_55_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_56_6 out1_ad_ad_56_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_56_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_57_6 out1_ad_ad_57_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_57_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_58_6 out1_ad_ad_58_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_58_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_59_6 out1_ad_ad_59_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_59_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_510_6 out1_ad_ad_510_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_510_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_511_6 out1_ad_ad_511_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_511_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout1__t__buf__func_512_6 out1_ad_ad_512_6_ad_51_6 out__en__buf_aout_50_6 out1__a__B__buf_aout_50_6 in_ad_ad_512_6_ad_51_6 __c__f__buf_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xout2__a__B__buf __out2__a__B out2__a__B__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +.ends +*---- end of process: demux<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux_bit<13,13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdemux in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa val__Cel_ac1 out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 val__Cel_ac2 _0_0tmpl_0_0dataflow__neuro_0_0demux_313_4 +xval__Cel in_av val__Cel_ac1 val__Cel_ac2 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: demux_bit<13,13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::demux_bit_msb<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out1.d.d[0].d[0] out1.d.d[0].d[1] out1.d.d[1].d[0] out1.d.d[1].d[1] out1.d.d[2].d[0] out1.d.d[2].d[1] out1.d.d[3].d[0] out1.d.d[3].d[1] out1.d.d[4].d[0] out1.d.d[4].d[1] out1.d.d[5].d[0] out1.d.d[5].d[1] out1.d.d[6].d[0] out1.d.d[6].d[1] out1.d.d[7].d[0] out1.d.d[7].d[1] out1.d.d[8].d[0] out1.d.d[8].d[1] out1.d.d[9].d[0] out1.d.d[9].d[1] out1.d.d[10].d[0] out1.d.d[10].d[1] out1.d.d[11].d[0] out1.d.d[11].d[1] out1.d.d[12].d[0] out1.d.d[12].d[1] out1.a out1.v out2.d.d[0].d[0] out2.d.d[0].d[1] out2.d.d[1].d[0] out2.d.d[1].d[1] out2.d.d[2].d[0] out2.d.d[2].d[1] out2.d.d[3].d[0] out2.d.d[3].d[1] out2.d.d[4].d[0] out2.d.d[4].d[1] out2.d.d[5].d[0] out2.d.d[5].d[1] out2.d.d[6].d[0] out2.d.d[6].d[1] out2.d.d[7].d[0] out2.d.d[7].d[1] out2.d.d[8].d[0] out2.d.d[8].d[1] out2.d.d[9].d[0] out2.d.d[9].d[1] out2.d.d[10].d[0] out2.d.d[10].d[1] out2.d.d[11].d[0] out2.d.d[11].d[1] out2.d.d[12].d[0] out2.d.d[12].d[1] out2.a out2.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out1_ad_ad_50_6_ad_50_6:O out1_ad_ad_50_6_ad_51_6:O out1_ad_ad_51_6_ad_50_6:O out1_ad_ad_51_6_ad_51_6:O out1_ad_ad_52_6_ad_50_6:O out1_ad_ad_52_6_ad_51_6:O out1_ad_ad_53_6_ad_50_6:O out1_ad_ad_53_6_ad_51_6:O out1_ad_ad_54_6_ad_50_6:O out1_ad_ad_54_6_ad_51_6:O out1_ad_ad_55_6_ad_50_6:O out1_ad_ad_55_6_ad_51_6:O out1_ad_ad_56_6_ad_50_6:O out1_ad_ad_56_6_ad_51_6:O out1_ad_ad_57_6_ad_50_6:O out1_ad_ad_57_6_ad_51_6:O out1_ad_ad_58_6_ad_50_6:O out1_ad_ad_58_6_ad_51_6:O out1_ad_ad_59_6_ad_50_6:O out1_ad_ad_59_6_ad_51_6:O out1_ad_ad_510_6_ad_50_6:O out1_ad_ad_510_6_ad_51_6:O out1_ad_ad_511_6_ad_50_6:O out1_ad_ad_511_6_ad_51_6:O out1_ad_ad_512_6_ad_50_6:O out1_ad_ad_512_6_ad_51_6:O out1_aa:I out1_av:I out2_ad_ad_50_6_ad_50_6:O out2_ad_ad_50_6_ad_51_6:O out2_ad_ad_51_6_ad_50_6:O out2_ad_ad_51_6_ad_51_6:O out2_ad_ad_52_6_ad_50_6:O out2_ad_ad_52_6_ad_51_6:O out2_ad_ad_53_6_ad_50_6:O out2_ad_ad_53_6_ad_51_6:O out2_ad_ad_54_6_ad_50_6:O out2_ad_ad_54_6_ad_51_6:O out2_ad_ad_55_6_ad_50_6:O out2_ad_ad_55_6_ad_51_6:O out2_ad_ad_56_6_ad_50_6:O out2_ad_ad_56_6_ad_51_6:O out2_ad_ad_57_6_ad_50_6:O out2_ad_ad_57_6_ad_51_6:O out2_ad_ad_58_6_ad_50_6:O out2_ad_ad_58_6_ad_51_6:O out2_ad_ad_59_6_ad_50_6:O out2_ad_ad_59_6_ad_51_6:O out2_ad_ad_510_6_ad_50_6:O out2_ad_ad_510_6_ad_51_6:O out2_ad_ad_511_6_ad_50_6:O out2_ad_ad_511_6_ad_51_6:O out2_ad_ad_512_6_ad_50_6:O out2_ad_ad_512_6_ad_51_6:O out2_aa:I out2_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdemux in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out1_ad_ad_50_6_ad_50_6 out1_ad_ad_50_6_ad_51_6 out1_ad_ad_51_6_ad_50_6 out1_ad_ad_51_6_ad_51_6 out1_ad_ad_52_6_ad_50_6 out1_ad_ad_52_6_ad_51_6 out1_ad_ad_53_6_ad_50_6 out1_ad_ad_53_6_ad_51_6 out1_ad_ad_54_6_ad_50_6 out1_ad_ad_54_6_ad_51_6 out1_ad_ad_55_6_ad_50_6 out1_ad_ad_55_6_ad_51_6 out1_ad_ad_56_6_ad_50_6 out1_ad_ad_56_6_ad_51_6 out1_ad_ad_57_6_ad_50_6 out1_ad_ad_57_6_ad_51_6 out1_ad_ad_58_6_ad_50_6 out1_ad_ad_58_6_ad_51_6 out1_ad_ad_59_6_ad_50_6 out1_ad_ad_59_6_ad_51_6 out1_ad_ad_510_6_ad_50_6 out1_ad_ad_510_6_ad_51_6 out1_ad_ad_511_6_ad_50_6 out1_ad_ad_511_6_ad_51_6 out1_ad_ad_512_6_ad_50_6 out1_ad_ad_512_6_ad_51_6 out1_aa out1_av out2_ad_ad_50_6_ad_50_6 out2_ad_ad_50_6_ad_51_6 out2_ad_ad_51_6_ad_50_6 out2_ad_ad_51_6_ad_51_6 out2_ad_ad_52_6_ad_50_6 out2_ad_ad_52_6_ad_51_6 out2_ad_ad_53_6_ad_50_6 out2_ad_ad_53_6_ad_51_6 out2_ad_ad_54_6_ad_50_6 out2_ad_ad_54_6_ad_51_6 out2_ad_ad_55_6_ad_50_6 out2_ad_ad_55_6_ad_51_6 out2_ad_ad_56_6_ad_50_6 out2_ad_ad_56_6_ad_51_6 out2_ad_ad_57_6_ad_50_6 out2_ad_ad_57_6_ad_51_6 out2_ad_ad_58_6_ad_50_6 out2_ad_ad_58_6_ad_51_6 out2_ad_ad_59_6_ad_50_6 out2_ad_ad_59_6_ad_51_6 out2_ad_ad_510_6_ad_50_6 out2_ad_ad_510_6_ad_51_6 out2_ad_ad_511_6_ad_50_6 out2_ad_ad_511_6_ad_51_6 out2_ad_ad_512_6_ad_50_6 out2_ad_ad_512_6_ad_51_6 out2_aa out2_av reset__B _0_0tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4 +.ends +*---- end of process: demux_bit_msb<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::AND3_X1<> ----- +* raw ports: y a b c +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 y a b c +*.PININFO y:O a:I b:I c:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=3U L=0.6U +M1_ Vdd b __y Vdd p W=3U L=0.6U +M2_ Vdd c __y Vdd p W=3U L=0.6U +M3_ Vdd __y y Vdd p W=3U L=0.6U +M4_ GND a #4 GND n W=4.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_ #3 c __y GND n W=4.5U L=0.6U +M7_ #4 b #3 GND n W=4.5U L=0.6U +.ends +*---- end of process: AND3_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<3> ----- +* raw ports: in[0] in[1] in[2] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 in_50_6 in_51_6 in_52_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand3s_50_6 out in_50_6 in_51_6 in_52_6 _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +.ends +*---- end of process: andtree<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::BUF_X3<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0BUF_X3 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (combinational) +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a __y Vdd p W=4.5U L=0.6U +M1_ Vdd __y y Vdd p W=9U L=0.6U +M2_ GND a __y GND n W=2.4U L=0.6U +M3_ GND __y y GND n W=4.5U L=0.6U +.ends +*---- end of process: BUF_X3<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<8> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf3 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X3 +.ends +*---- end of process: sigbuf<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<3,8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_56_6_ain_50_6 atree_55_6_ain_51_6 atree_53_6_ain_52_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_51_6 atree_57_6_ain_50_6 atree_55_6_ain_51_6 atree_53_6_ain_52_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_52_6 atree_56_6_ain_50_6 atree_57_6_ain_51_6 atree_53_6_ain_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_53_6 atree_57_6_ain_50_6 atree_57_6_ain_51_6 atree_53_6_ain_52_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_54_6 atree_56_6_ain_50_6 atree_55_6_ain_51_6 atree_57_6_ain_52_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_55_6 atree_57_6_ain_50_6 atree_55_6_ain_51_6 atree_57_6_ain_52_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_56_6 atree_56_6_ain_50_6 atree_57_6_ain_51_6 atree_57_6_ain_52_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xatree_57_6 atree_57_6_ain_50_6 atree_57_6_ain_51_6 atree_57_6_ain_52_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_33_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_57_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_57_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__tX_52_6 in_ad_52_6_ad_51_6 atree_57_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_56_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_55_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xin__fX_52_6 in_ad_52_6_ad_50_6 atree_53_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +.ends +*---- end of process: decoder_dualrail<3,8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail_en<3,8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] en out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 en out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I en:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 decoder_aout_54_6 decoder_aout_55_6 decoder_aout_56_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4 +xsb__en en sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xen__ands_50_6 out_50_6 decoder_aout_50_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_51_6 out_51_6 decoder_aout_51_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_52_6 out_52_6 decoder_aout_52_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_53_6 out_53_6 decoder_aout_53_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_54_6 out_54_6 decoder_aout_54_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_55_6 out_55_6 decoder_aout_55_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_56_6 out_56_6 decoder_aout_56_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_57_6 out_57_6 decoder_aout_57_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: decoder_dualrail_en<3,8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail_en<2,4> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] en out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 en out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I en:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 +xsb__en en sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xen__ands_50_6 out_50_6 decoder_aout_50_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_51_6 out_51_6 decoder_aout_51_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_52_6 out_52_6 decoder_aout_52_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xen__ands_53_6 out_53_6 decoder_aout_53_6 sb__en_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: decoder_dualrail_en<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::slice_data<13,0,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_aa +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__vt in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xCel in_aa out_aa in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: slice_data<13,0,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<40> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf12 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: sigbuf<40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<7,40> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] out[0] out[1] out[2] out[3] out[4] out[5] out[6] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +.ends +*---- end of process: sigbuf_boolarray<7,40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<5,40> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] out[0] out[1] out[2] out[3] out[4] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 +.ends +*---- end of process: sigbuf_boolarray<5,40> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::andtree<4> ----- +* raw ports: in[0] in[1] in[2] in[3] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 in_50_6 in_51_6 in_52_6 in_53_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2s_50_6 tmp_54_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2s_51_6 tmp_55_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2s_52_6 out tmp_54_6 tmp_55_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: andtree<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::decoder_dualrail<4,16> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] out[8] out[9] out[10] out[11] out[12] out[13] out[14] out[15] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 out_58_6 out_59_6 out_510_6 out_511_6 out_512_6 out_513_6 out_514_6 out_515_6 +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O out_58_6:O out_59_6:O out_510_6:O out_511_6:O out_512_6:O out_513_6:O out_514_6:O out_515_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xatree_50_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_51_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_52_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_53_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_57_6_ain_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_54_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_55_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_56_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_57_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_57_6_ain_53_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_58_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_58_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_59_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_59_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_510_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_510_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_511_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_511_6_ain_52_6 atree_515_6_ain_53_6 out_511_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_512_6 atree_514_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_512_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_513_6 atree_515_6_ain_50_6 atree_513_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_513_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_514_6 atree_514_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_514_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xatree_515_6 atree_515_6_ain_50_6 atree_515_6_ain_51_6 atree_515_6_ain_52_6 atree_515_6_ain_53_6 out_515_6 _0_0tmpl_0_0dataflow__neuro_0_0andtree_34_4 +xin__tX_50_6 in_ad_50_6_ad_51_6 atree_515_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_51_6 in_ad_51_6_ad_51_6 atree_515_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_52_6 in_ad_52_6_ad_51_6 atree_515_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__tX_53_6 in_ad_53_6_ad_51_6 atree_515_6_ain_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_50_6 in_ad_50_6_ad_50_6 atree_514_6_ain_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_51_6 in_ad_51_6_ad_50_6 atree_513_6_ain_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_52_6 in_ad_52_6_ad_50_6 atree_511_6_ain_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xin__fX_53_6 in_ad_53_6_ad_50_6 atree_57_6_ain_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: decoder_dualrail<4,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] in[14] in[15] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 in_514_6 in_515_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I in_514_6:I in_515_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xor2s_50_6 tmp_516_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_51_6 tmp_517_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_52_6 tmp_518_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_53_6 tmp_519_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_54_6 tmp_520_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_55_6 tmp_521_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_56_6 tmp_522_6 in_512_6 in_513_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_57_6 tmp_523_6 in_514_6 in_515_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_58_6 tmp_524_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_59_6 tmp_525_6 tmp_518_6 tmp_519_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_510_6 tmp_526_6 tmp_520_6 tmp_521_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_511_6 tmp_527_6 tmp_522_6 tmp_523_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_512_6 tmp_528_6 tmp_524_6 tmp_525_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_513_6 tmp_529_6 tmp_526_6 tmp_527_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xor2s_514_6 out tmp_528_6 tmp_529_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: ortree<16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<16,16> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] in[12] in[13] in[14] in[15] out[0] out[1] out[2] out[3] out[4] out[5] out[6] out[7] out[8] out[9] out[10] out[11] out[12] out[13] out[14] out[15] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 in_512_6 in_513_6 in_514_6 in_515_6 out_50_6 out_51_6 out_52_6 out_53_6 out_54_6 out_55_6 out_56_6 out_57_6 out_58_6 out_59_6 out_510_6 out_511_6 out_512_6 out_513_6 out_514_6 out_515_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I in_512_6:I in_513_6:I in_514_6:I in_515_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O out_54_6:O out_55_6:O out_56_6:O out_57_6:O out_58_6:O out_59_6:O out_510_6:O out_511_6:O out_512_6:O out_513_6:O out_514_6:O out_515_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_54_6 in_54_6 out_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_55_6 in_55_6 out_55_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_56_6 in_56_6 out_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_57_6 in_57_6 out_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_58_6 in_58_6 out_58_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_59_6 in_59_6 out_59_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_510_6 in_510_6 out_510_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_511_6 in_511_6 out_511_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_512_6 in_512_6 out_512_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_513_6 in_513_6 out_513_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_514_6 in_514_6 out_514_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xsb_515_6 in_515_6 out_515_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +.ends +*---- end of process: sigbuf_boolarray<16,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<20> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_320_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<20> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::INV_X2<> ----- +* raw ports: y a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 y a +*.PININFO y:O a:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a y Vdd p W=6U L=0.6U +M1_ GND a y GND n W=3U L=0.6U +.ends +*---- end of process: INV_X2<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1P2N_RB_X1<> ----- +* raw ports: y c1 p1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P2N_RB_X1 y c1 p1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I p1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #14 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #15 GND n W=0.9U L=4.5U +M7_ #3 c1 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #14 y __y Vdd p W=0.9U L=0.6U +M10_keeper #15 y __y GND n W=0.9U L=0.6U +M11_ #8 n2 #7 GND n W=6U L=0.6U +M12_ #9 n1 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_1C1P2N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<8> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_38_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_58_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_59_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_510_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_511_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_512_6 tmp_58_6 tmp_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_513_6 tmp_510_6 tmp_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 out tmp_512_6 tmp_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: ctree<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<8> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_38_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::NOR2_X1<> ----- +* raw ports: y a b +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0NOR2_X1 y a b +*.PININFO y:O a:I b:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd a #5 Vdd p W=6U L=0.6U +M1_ GND a y GND n W=1.5U L=0.6U +M2_ GND b y GND n W=1.5U L=0.6U +M3_ #5 b y Vdd p W=6U L=0.6U +.ends +*---- end of process: NOR2_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_R_X1<> ----- +* raw ports: y c1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_R_X1 y c1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.0714286; pdn_reff=0.1 +* +* --- end node flags --- +* +M0_ Vdd c1 y Vdd p W=8.4U L=0.6U +M1_ Vdd pr__B y Vdd p W=8.4U L=0.6U +M2_ Vdd y #fb11# Vdd p W=1.5U L=1.2U +M3_keeper Vdd #fb11# y Vdd p W=0.9U L=0.6U +M4_ GND c1 #7 GND n W=24U L=0.6U +M5_ GND y #fb11# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #12 GND n W=0.9U L=0.6U +M7_ #5 sr__B y GND n W=24U L=0.6U +M8_keeper #12 #fb11# y GND n W=0.9U L=0.6U +M9_ #6 n2 #5 GND n W=24U L=0.6U +M10_ #7 n1 #6 GND n W=24U L=0.6U +.ends +*---- end of process: A_1C2N_R_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C1N_X1<> ----- +* raw ports: y c1 n1 +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C1N_X1 y c1 n1 +*.PININFO y:O c1:I n1:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd c1 y Vdd p W=2.1U L=0.6U +M1_ Vdd y #fb6# Vdd p W=1.5U L=1.2U +M2_keeper Vdd GND #7 Vdd p W=0.9U L=1.2U +M3_ GND c1 #4 GND n W=3U L=0.6U +M4_ GND y #fb6# GND n W=0.9U L=1.2U +M5_keeper GND Vdd #8 GND n W=0.9U L=4.5U +M6_ #4 n1 y GND n W=3U L=0.6U +M7_keeper #7 #fb6# y Vdd p W=0.9U L=0.6U +M8_keeper #8 #fb6# y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_1C1N_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_R_X1<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_R_X1 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B y Vdd p W=2.1U L=0.6U +M2_ Vdd y #fb12# Vdd p W=1.5U L=1.2U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND y #fb12# GND n W=0.9U L=1.2U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B y GND n W=6U L=0.6U +M9_keeper #13 #fb12# y Vdd p W=0.9U L=0.6U +M10_keeper #14 #fb12# y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_R_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_RB_X4<> ----- +* raw ports: y c1 n1 n2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 y c1 n1 n2 pr__B sr__B +*.PININFO y:O c1:I n1:I n2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 __y Vdd p W=2.1U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=8.4U L=0.6U +M3_keeper Vdd GND #12 Vdd p W=0.9U L=1.2U +M4_ GND c1 #7 GND n W=6U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #13 GND n W=0.9U L=4.5U +M7_ #5 sr__B __y GND n W=6U L=0.6U +M8_keeper #12 y __y Vdd p W=0.9U L=0.6U +M9_keeper #13 y __y GND n W=0.9U L=0.6U +M10_ #6 n2 #5 GND n W=6U L=0.6U +M11_ #7 n1 #6 GND n W=6U L=0.6U +.ends +*---- end of process: A_1C2N_RB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1C2N_SB_X4<> ----- +* raw ports: y c1 n1 n2 pr sr +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 y c1 n1 n2 pr sr +*.PININFO y:O c1:I n1:I n2:I pr:I sr:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd __y y Vdd p W=8.4U L=0.6U +M2_keeper Vdd GND #12 Vdd p W=0.9U L=1.2U +M3_ GND c1 #7 GND n W=4.5U L=0.6U +M4_ GND pr __y GND n W=1.5U L=0.6U +M5_ GND __y y GND n W=6U L=0.6U +M6_keeper GND Vdd #13 GND n W=0.9U L=4.5U +M7_ #3 sr __y Vdd p W=4.2U L=0.6U +M8_ #6 n2 __y GND n W=4.5U L=0.6U +M9_keeper #12 y __y Vdd p W=0.9U L=0.6U +M10_keeper #13 y __y GND n W=0.9U L=0.6U +M11_ #7 n1 #6 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_1C2N_SB_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer_register<8> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.a in.v out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] out.d[2].d[0] out.d[2].d[1] out.d[3].d[0] out.d[3].d[1] out.d[4].d[0] out.d[4].d[1] out.d[5].d[0] out.d[5].d[1] out.d[6].d[0] out.d[6].d[1] out.d[7].d[0] out.d[7].d[1] out_v flush reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer__register_38_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 out__v flush reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O out_ad_52_6_ad_50_6:O out_ad_52_6_ad_51_6:O out_ad_53_6_ad_50_6:O out_ad_53_6_ad_51_6:O out_ad_54_6_ad_50_6:O out_ad_54_6_ad_51_6:O out_ad_55_6_ad_50_6:O out_ad_55_6_ad_51_6:O out_ad_56_6_ad_50_6:O out_ad_56_6_ad_51_6:O out_ad_57_6_ad_50_6:O out_ad_57_6_ad_51_6:O out__v:I flush:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xinack__ctl __en __en in_av out__v __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_R_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 +xreset__inv __reset reset__B _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinack__inv in_aa __en _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xflushB__sb __flushB __flushBX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xflush__inv __flushB flush _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xreset__sb __reset __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xresetB__sb reset__B __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 +xt__buf__func_50_6 out_ad_50_6_ad_51_6 __flushBX_50_6 in_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_51_6 out_ad_51_6_ad_51_6 __flushBX_50_6 in_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_52_6 out_ad_52_6_ad_51_6 __flushBX_50_6 in_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_53_6 out_ad_53_6_ad_51_6 __flushBX_50_6 in_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_54_6 out_ad_54_6_ad_51_6 __flushBX_50_6 in_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_55_6 out_ad_55_6_ad_51_6 __flushBX_50_6 in_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_56_6 out_ad_56_6_ad_51_6 __flushBX_50_6 in_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xt__buf__func_57_6 out_ad_57_6_ad_51_6 __flushBX_50_6 in_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __reset__BX_50_6 __reset__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_RB_X4 +xf__buf__func_50_6 out_ad_50_6_ad_50_6 __flushBX_50_6 in_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_51_6 out_ad_51_6_ad_50_6 __flushBX_50_6 in_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_52_6 out_ad_52_6_ad_50_6 __flushBX_50_6 in_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_53_6 out_ad_53_6_ad_50_6 __flushBX_50_6 in_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_54_6 out_ad_54_6_ad_50_6 __flushBX_50_6 in_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_55_6 out_ad_55_6_ad_50_6 __flushBX_50_6 in_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_56_6 out_ad_56_6_ad_50_6 __flushBX_50_6 in_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +xf__buf__func_57_6 out_ad_57_6_ad_50_6 __flushBX_50_6 in_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __resetX_50_6 __resetX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_SB_X4 +.ends +*---- end of process: buffer_register<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::register_acells<8> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[1] in.a in.v out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] out.d[2].d[0] out.d[2].d[1] out.d[3].d[0] out.d[3].d[1] out.d[4].d[0] out.d[4].d[1] out.d[5].d[0] out.d[5].d[1] out.d[6].d[0] out.d[6].d[1] out.d[7].d[0] out.d[7].d[1] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_51_6 in_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_51_6:I in_aa:O in_av:O out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O out_ad_52_6_ad_50_6:O out_ad_52_6_ad_51_6:O out_ad_53_6_ad_50_6:O out_ad_53_6_ad_51_6:O out_ad_54_6_ad_50_6:O out_ad_54_6_ad_51_6:O out_ad_55_6_ad_50_6:O out_ad_55_6_ad_51_6:O out_ad_56_6_ad_50_6:O out_ad_56_6_ad_51_6:O out_ad_57_6_ad_50_6:O out_ad_57_6_ad_51_6:O reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__val__inv __out__vB __out__v _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xA__flush __flush __en2 __flushB __out__v in_ad_ad_58_6_ad_51_6 reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P2N_RB_X1 +xout__valid out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 __out__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_38_4 +xpass pass_ay __en2 __flush _0_0tmpl_0_0dataflow__neuro_0_0NOR2_X1 +xA__en2 __en2 in_ad_ad_58_6_ad_51_6 __en2 __out__vB reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_1C2N_R_X1 +xflush__inv __flushB __flush _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xin__ack__safety in_aa in__ack__inv_ay __en2 _0_0tmpl_0_0dataflow__neuro_0_0A_1C1N_X1 +xgandalf__f_50_6 gandalf__f_50_6_ay in_ad_ad_50_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_51_6 gandalf__f_51_6_ay in_ad_ad_51_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_52_6 gandalf__f_52_6_ay in_ad_ad_52_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_53_6 gandalf__f_53_6_ay in_ad_ad_53_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_54_6 gandalf__f_54_6_ay in_ad_ad_54_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_55_6 gandalf__f_55_6_ay in_ad_ad_55_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_56_6 gandalf__f_56_6_ay in_ad_ad_56_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__f_57_6 gandalf__f_57_6_ay in_ad_ad_57_6_ad_50_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xpassX pass_ay passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xgandalf__t_50_6 gandalf__t_50_6_ay in_ad_ad_50_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_51_6 gandalf__t_51_6_ay in_ad_ad_51_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_52_6 gandalf__t_52_6_ay in_ad_ad_52_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_53_6 gandalf__t_53_6_ay in_ad_ad_53_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_54_6 gandalf__t_54_6_ay in_ad_ad_54_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_55_6 gandalf__t_55_6_ay in_ad_ad_55_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_56_6 gandalf__t_56_6_ay in_ad_ad_56_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xgandalf__t_57_6 gandalf__t_57_6_ay in_ad_ad_57_6_ad_51_6 passX_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xbuf gandalf__f_50_6_ay gandalf__t_50_6_ay gandalf__f_51_6_ay gandalf__t_51_6_ay gandalf__f_52_6_ay gandalf__t_52_6_ay gandalf__f_53_6_ay gandalf__t_53_6_ay gandalf__f_54_6_ay gandalf__t_54_6_ay gandalf__f_55_6_ay gandalf__t_55_6_ay gandalf__f_56_6_ay gandalf__t_56_6_ay gandalf__f_57_6_ay gandalf__t_57_6_ay in__ack__inv_aa in_av out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 out_ad_52_6_ad_50_6 out_ad_52_6_ad_51_6 out_ad_53_6_ad_50_6 out_ad_53_6_ad_51_6 out_ad_54_6_ad_50_6 out_ad_54_6_ad_51_6 out_ad_55_6_ad_50_6 out_ad_55_6_ad_51_6 out_ad_56_6_ad_50_6 out_ad_56_6_ad_51_6 out_ad_57_6_ad_50_6 out_ad_57_6_ad_51_6 __out__v __flush reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer__register_38_4 +xin__ack__inv in__ack__inv_ay in__ack__inv_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: register_acells<8> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::register_wr_array<4,8,16> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v data[0].d[0].d[0] data[0].d[0].d[1] data[0].d[1].d[0] data[0].d[1].d[1] data[0].d[2].d[0] data[0].d[2].d[1] data[0].d[3].d[0] data[0].d[3].d[1] data[0].d[4].d[0] data[0].d[4].d[1] data[0].d[5].d[0] data[0].d[5].d[1] data[0].d[6].d[0] data[0].d[6].d[1] data[0].d[7].d[0] data[0].d[7].d[1] data[1].d[0].d[0] data[1].d[0].d[1] data[1].d[1].d[0] data[1].d[1].d[1] data[1].d[2].d[0] data[1].d[2].d[1] data[1].d[3].d[0] data[1].d[3].d[1] data[1].d[4].d[0] data[1].d[4].d[1] data[1].d[5].d[0] data[1].d[5].d[1] data[1].d[6].d[0] data[1].d[6].d[1] data[1].d[7].d[0] data[1].d[7].d[1] data[2].d[0].d[0] data[2].d[0].d[1] data[2].d[1].d[0] data[2].d[1].d[1] data[2].d[2].d[0] data[2].d[2].d[1] data[2].d[3].d[0] data[2].d[3].d[1] data[2].d[4].d[0] data[2].d[4].d[1] data[2].d[5].d[0] data[2].d[5].d[1] data[2].d[6].d[0] data[2].d[6].d[1] data[2].d[7].d[0] data[2].d[7].d[1] data[3].d[0].d[0] data[3].d[0].d[1] data[3].d[1].d[0] data[3].d[1].d[1] data[3].d[2].d[0] data[3].d[2].d[1] data[3].d[3].d[0] data[3].d[3].d[1] data[3].d[4].d[0] data[3].d[4].d[1] data[3].d[5].d[0] data[3].d[5].d[1] data[3].d[6].d[0] data[3].d[6].d[1] data[3].d[7].d[0] data[3].d[7].d[1] data[4].d[0].d[0] data[4].d[0].d[1] data[4].d[1].d[0] data[4].d[1].d[1] data[4].d[2].d[0] data[4].d[2].d[1] data[4].d[3].d[0] data[4].d[3].d[1] data[4].d[4].d[0] data[4].d[4].d[1] data[4].d[5].d[0] data[4].d[5].d[1] data[4].d[6].d[0] data[4].d[6].d[1] data[4].d[7].d[0] data[4].d[7].d[1] data[5].d[0].d[0] data[5].d[0].d[1] data[5].d[1].d[0] data[5].d[1].d[1] data[5].d[2].d[0] data[5].d[2].d[1] data[5].d[3].d[0] data[5].d[3].d[1] data[5].d[4].d[0] data[5].d[4].d[1] data[5].d[5].d[0] data[5].d[5].d[1] data[5].d[6].d[0] data[5].d[6].d[1] data[5].d[7].d[0] data[5].d[7].d[1] data[6].d[0].d[0] data[6].d[0].d[1] data[6].d[1].d[0] data[6].d[1].d[1] data[6].d[2].d[0] data[6].d[2].d[1] data[6].d[3].d[0] data[6].d[3].d[1] data[6].d[4].d[0] data[6].d[4].d[1] data[6].d[5].d[0] data[6].d[5].d[1] data[6].d[6].d[0] data[6].d[6].d[1] data[6].d[7].d[0] data[6].d[7].d[1] data[7].d[0].d[0] data[7].d[0].d[1] data[7].d[1].d[0] data[7].d[1].d[1] data[7].d[2].d[0] data[7].d[2].d[1] data[7].d[3].d[0] data[7].d[3].d[1] data[7].d[4].d[0] data[7].d[4].d[1] data[7].d[5].d[0] data[7].d[5].d[1] data[7].d[6].d[0] data[7].d[6].d[1] data[7].d[7].d[0] data[7].d[7].d[1] data[8].d[0].d[0] data[8].d[0].d[1] data[8].d[1].d[0] data[8].d[1].d[1] data[8].d[2].d[0] data[8].d[2].d[1] data[8].d[3].d[0] data[8].d[3].d[1] data[8].d[4].d[0] data[8].d[4].d[1] data[8].d[5].d[0] data[8].d[5].d[1] data[8].d[6].d[0] data[8].d[6].d[1] data[8].d[7].d[0] data[8].d[7].d[1] data[9].d[0].d[0] data[9].d[0].d[1] data[9].d[1].d[0] data[9].d[1].d[1] data[9].d[2].d[0] data[9].d[2].d[1] data[9].d[3].d[0] data[9].d[3].d[1] data[9].d[4].d[0] data[9].d[4].d[1] data[9].d[5].d[0] data[9].d[5].d[1] data[9].d[6].d[0] data[9].d[6].d[1] data[9].d[7].d[0] data[9].d[7].d[1] data[10].d[0].d[0] data[10].d[0].d[1] data[10].d[1].d[0] data[10].d[1].d[1] data[10].d[2].d[0] data[10].d[2].d[1] data[10].d[3].d[0] data[10].d[3].d[1] data[10].d[4].d[0] data[10].d[4].d[1] data[10].d[5].d[0] data[10].d[5].d[1] data[10].d[6].d[0] data[10].d[6].d[1] data[10].d[7].d[0] data[10].d[7].d[1] data[11].d[0].d[0] data[11].d[0].d[1] data[11].d[1].d[0] data[11].d[1].d[1] data[11].d[2].d[0] data[11].d[2].d[1] data[11].d[3].d[0] data[11].d[3].d[1] data[11].d[4].d[0] data[11].d[4].d[1] data[11].d[5].d[0] data[11].d[5].d[1] data[11].d[6].d[0] data[11].d[6].d[1] data[11].d[7].d[0] data[11].d[7].d[1] data[12].d[0].d[0] data[12].d[0].d[1] data[12].d[1].d[0] data[12].d[1].d[1] data[12].d[2].d[0] data[12].d[2].d[1] data[12].d[3].d[0] data[12].d[3].d[1] data[12].d[4].d[0] data[12].d[4].d[1] data[12].d[5].d[0] data[12].d[5].d[1] data[12].d[6].d[0] data[12].d[6].d[1] data[12].d[7].d[0] data[12].d[7].d[1] data[13].d[0].d[0] data[13].d[0].d[1] data[13].d[1].d[0] data[13].d[1].d[1] data[13].d[2].d[0] data[13].d[2].d[1] data[13].d[3].d[0] data[13].d[3].d[1] data[13].d[4].d[0] data[13].d[4].d[1] data[13].d[5].d[0] data[13].d[5].d[1] data[13].d[6].d[0] data[13].d[6].d[1] data[13].d[7].d[0] data[13].d[7].d[1] data[14].d[0].d[0] data[14].d[0].d[1] data[14].d[1].d[0] data[14].d[1].d[1] data[14].d[2].d[0] data[14].d[2].d[1] data[14].d[3].d[0] data[14].d[3].d[1] data[14].d[4].d[0] data[14].d[4].d[1] data[14].d[5].d[0] data[14].d[5].d[1] data[14].d[6].d[0] data[14].d[6].d[1] data[14].d[7].d[0] data[14].d[7].d[1] data[15].d[0].d[0] data[15].d[0].d[1] data[15].d[1].d[0] data[15].d[1].d[1] data[15].d[2].d[0] data[15].d[2].d[1] data[15].d[3].d[0] data[15].d[3].d[1] data[15].d[4].d[0] data[15].d[4].d[1] data[15].d[5].d[0] data[15].d[5].d[1] data[15].d[6].d[0] data[15].d[6].d[1] data[15].d[7].d[0] data[15].d[7].d[1] out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av data_50_6_ad_50_6_ad_50_6 data_50_6_ad_50_6_ad_51_6 data_50_6_ad_51_6_ad_50_6 data_50_6_ad_51_6_ad_51_6 data_50_6_ad_52_6_ad_50_6 data_50_6_ad_52_6_ad_51_6 data_50_6_ad_53_6_ad_50_6 data_50_6_ad_53_6_ad_51_6 data_50_6_ad_54_6_ad_50_6 data_50_6_ad_54_6_ad_51_6 data_50_6_ad_55_6_ad_50_6 data_50_6_ad_55_6_ad_51_6 data_50_6_ad_56_6_ad_50_6 data_50_6_ad_56_6_ad_51_6 data_50_6_ad_57_6_ad_50_6 data_50_6_ad_57_6_ad_51_6 data_51_6_ad_50_6_ad_50_6 data_51_6_ad_50_6_ad_51_6 data_51_6_ad_51_6_ad_50_6 data_51_6_ad_51_6_ad_51_6 data_51_6_ad_52_6_ad_50_6 data_51_6_ad_52_6_ad_51_6 data_51_6_ad_53_6_ad_50_6 data_51_6_ad_53_6_ad_51_6 data_51_6_ad_54_6_ad_50_6 data_51_6_ad_54_6_ad_51_6 data_51_6_ad_55_6_ad_50_6 data_51_6_ad_55_6_ad_51_6 data_51_6_ad_56_6_ad_50_6 data_51_6_ad_56_6_ad_51_6 data_51_6_ad_57_6_ad_50_6 data_51_6_ad_57_6_ad_51_6 data_52_6_ad_50_6_ad_50_6 data_52_6_ad_50_6_ad_51_6 data_52_6_ad_51_6_ad_50_6 data_52_6_ad_51_6_ad_51_6 data_52_6_ad_52_6_ad_50_6 data_52_6_ad_52_6_ad_51_6 data_52_6_ad_53_6_ad_50_6 data_52_6_ad_53_6_ad_51_6 data_52_6_ad_54_6_ad_50_6 data_52_6_ad_54_6_ad_51_6 data_52_6_ad_55_6_ad_50_6 data_52_6_ad_55_6_ad_51_6 data_52_6_ad_56_6_ad_50_6 data_52_6_ad_56_6_ad_51_6 data_52_6_ad_57_6_ad_50_6 data_52_6_ad_57_6_ad_51_6 data_53_6_ad_50_6_ad_50_6 data_53_6_ad_50_6_ad_51_6 data_53_6_ad_51_6_ad_50_6 data_53_6_ad_51_6_ad_51_6 data_53_6_ad_52_6_ad_50_6 data_53_6_ad_52_6_ad_51_6 data_53_6_ad_53_6_ad_50_6 data_53_6_ad_53_6_ad_51_6 data_53_6_ad_54_6_ad_50_6 data_53_6_ad_54_6_ad_51_6 data_53_6_ad_55_6_ad_50_6 data_53_6_ad_55_6_ad_51_6 data_53_6_ad_56_6_ad_50_6 data_53_6_ad_56_6_ad_51_6 data_53_6_ad_57_6_ad_50_6 data_53_6_ad_57_6_ad_51_6 data_54_6_ad_50_6_ad_50_6 data_54_6_ad_50_6_ad_51_6 data_54_6_ad_51_6_ad_50_6 data_54_6_ad_51_6_ad_51_6 data_54_6_ad_52_6_ad_50_6 data_54_6_ad_52_6_ad_51_6 data_54_6_ad_53_6_ad_50_6 data_54_6_ad_53_6_ad_51_6 data_54_6_ad_54_6_ad_50_6 data_54_6_ad_54_6_ad_51_6 data_54_6_ad_55_6_ad_50_6 data_54_6_ad_55_6_ad_51_6 data_54_6_ad_56_6_ad_50_6 data_54_6_ad_56_6_ad_51_6 data_54_6_ad_57_6_ad_50_6 data_54_6_ad_57_6_ad_51_6 data_55_6_ad_50_6_ad_50_6 data_55_6_ad_50_6_ad_51_6 data_55_6_ad_51_6_ad_50_6 data_55_6_ad_51_6_ad_51_6 data_55_6_ad_52_6_ad_50_6 data_55_6_ad_52_6_ad_51_6 data_55_6_ad_53_6_ad_50_6 data_55_6_ad_53_6_ad_51_6 data_55_6_ad_54_6_ad_50_6 data_55_6_ad_54_6_ad_51_6 data_55_6_ad_55_6_ad_50_6 data_55_6_ad_55_6_ad_51_6 data_55_6_ad_56_6_ad_50_6 data_55_6_ad_56_6_ad_51_6 data_55_6_ad_57_6_ad_50_6 data_55_6_ad_57_6_ad_51_6 data_56_6_ad_50_6_ad_50_6 data_56_6_ad_50_6_ad_51_6 data_56_6_ad_51_6_ad_50_6 data_56_6_ad_51_6_ad_51_6 data_56_6_ad_52_6_ad_50_6 data_56_6_ad_52_6_ad_51_6 data_56_6_ad_53_6_ad_50_6 data_56_6_ad_53_6_ad_51_6 data_56_6_ad_54_6_ad_50_6 data_56_6_ad_54_6_ad_51_6 data_56_6_ad_55_6_ad_50_6 data_56_6_ad_55_6_ad_51_6 data_56_6_ad_56_6_ad_50_6 data_56_6_ad_56_6_ad_51_6 data_56_6_ad_57_6_ad_50_6 data_56_6_ad_57_6_ad_51_6 data_57_6_ad_50_6_ad_50_6 data_57_6_ad_50_6_ad_51_6 data_57_6_ad_51_6_ad_50_6 data_57_6_ad_51_6_ad_51_6 data_57_6_ad_52_6_ad_50_6 data_57_6_ad_52_6_ad_51_6 data_57_6_ad_53_6_ad_50_6 data_57_6_ad_53_6_ad_51_6 data_57_6_ad_54_6_ad_50_6 data_57_6_ad_54_6_ad_51_6 data_57_6_ad_55_6_ad_50_6 data_57_6_ad_55_6_ad_51_6 data_57_6_ad_56_6_ad_50_6 data_57_6_ad_56_6_ad_51_6 data_57_6_ad_57_6_ad_50_6 data_57_6_ad_57_6_ad_51_6 data_58_6_ad_50_6_ad_50_6 data_58_6_ad_50_6_ad_51_6 data_58_6_ad_51_6_ad_50_6 data_58_6_ad_51_6_ad_51_6 data_58_6_ad_52_6_ad_50_6 data_58_6_ad_52_6_ad_51_6 data_58_6_ad_53_6_ad_50_6 data_58_6_ad_53_6_ad_51_6 data_58_6_ad_54_6_ad_50_6 data_58_6_ad_54_6_ad_51_6 data_58_6_ad_55_6_ad_50_6 data_58_6_ad_55_6_ad_51_6 data_58_6_ad_56_6_ad_50_6 data_58_6_ad_56_6_ad_51_6 data_58_6_ad_57_6_ad_50_6 data_58_6_ad_57_6_ad_51_6 data_59_6_ad_50_6_ad_50_6 data_59_6_ad_50_6_ad_51_6 data_59_6_ad_51_6_ad_50_6 data_59_6_ad_51_6_ad_51_6 data_59_6_ad_52_6_ad_50_6 data_59_6_ad_52_6_ad_51_6 data_59_6_ad_53_6_ad_50_6 data_59_6_ad_53_6_ad_51_6 data_59_6_ad_54_6_ad_50_6 data_59_6_ad_54_6_ad_51_6 data_59_6_ad_55_6_ad_50_6 data_59_6_ad_55_6_ad_51_6 data_59_6_ad_56_6_ad_50_6 data_59_6_ad_56_6_ad_51_6 data_59_6_ad_57_6_ad_50_6 data_59_6_ad_57_6_ad_51_6 data_510_6_ad_50_6_ad_50_6 data_510_6_ad_50_6_ad_51_6 data_510_6_ad_51_6_ad_50_6 data_510_6_ad_51_6_ad_51_6 data_510_6_ad_52_6_ad_50_6 data_510_6_ad_52_6_ad_51_6 data_510_6_ad_53_6_ad_50_6 data_510_6_ad_53_6_ad_51_6 data_510_6_ad_54_6_ad_50_6 data_510_6_ad_54_6_ad_51_6 data_510_6_ad_55_6_ad_50_6 data_510_6_ad_55_6_ad_51_6 data_510_6_ad_56_6_ad_50_6 data_510_6_ad_56_6_ad_51_6 data_510_6_ad_57_6_ad_50_6 data_510_6_ad_57_6_ad_51_6 data_511_6_ad_50_6_ad_50_6 data_511_6_ad_50_6_ad_51_6 data_511_6_ad_51_6_ad_50_6 data_511_6_ad_51_6_ad_51_6 data_511_6_ad_52_6_ad_50_6 data_511_6_ad_52_6_ad_51_6 data_511_6_ad_53_6_ad_50_6 data_511_6_ad_53_6_ad_51_6 data_511_6_ad_54_6_ad_50_6 data_511_6_ad_54_6_ad_51_6 data_511_6_ad_55_6_ad_50_6 data_511_6_ad_55_6_ad_51_6 data_511_6_ad_56_6_ad_50_6 data_511_6_ad_56_6_ad_51_6 data_511_6_ad_57_6_ad_50_6 data_511_6_ad_57_6_ad_51_6 data_512_6_ad_50_6_ad_50_6 data_512_6_ad_50_6_ad_51_6 data_512_6_ad_51_6_ad_50_6 data_512_6_ad_51_6_ad_51_6 data_512_6_ad_52_6_ad_50_6 data_512_6_ad_52_6_ad_51_6 data_512_6_ad_53_6_ad_50_6 data_512_6_ad_53_6_ad_51_6 data_512_6_ad_54_6_ad_50_6 data_512_6_ad_54_6_ad_51_6 data_512_6_ad_55_6_ad_50_6 data_512_6_ad_55_6_ad_51_6 data_512_6_ad_56_6_ad_50_6 data_512_6_ad_56_6_ad_51_6 data_512_6_ad_57_6_ad_50_6 data_512_6_ad_57_6_ad_51_6 data_513_6_ad_50_6_ad_50_6 data_513_6_ad_50_6_ad_51_6 data_513_6_ad_51_6_ad_50_6 data_513_6_ad_51_6_ad_51_6 data_513_6_ad_52_6_ad_50_6 data_513_6_ad_52_6_ad_51_6 data_513_6_ad_53_6_ad_50_6 data_513_6_ad_53_6_ad_51_6 data_513_6_ad_54_6_ad_50_6 data_513_6_ad_54_6_ad_51_6 data_513_6_ad_55_6_ad_50_6 data_513_6_ad_55_6_ad_51_6 data_513_6_ad_56_6_ad_50_6 data_513_6_ad_56_6_ad_51_6 data_513_6_ad_57_6_ad_50_6 data_513_6_ad_57_6_ad_51_6 data_514_6_ad_50_6_ad_50_6 data_514_6_ad_50_6_ad_51_6 data_514_6_ad_51_6_ad_50_6 data_514_6_ad_51_6_ad_51_6 data_514_6_ad_52_6_ad_50_6 data_514_6_ad_52_6_ad_51_6 data_514_6_ad_53_6_ad_50_6 data_514_6_ad_53_6_ad_51_6 data_514_6_ad_54_6_ad_50_6 data_514_6_ad_54_6_ad_51_6 data_514_6_ad_55_6_ad_50_6 data_514_6_ad_55_6_ad_51_6 data_514_6_ad_56_6_ad_50_6 data_514_6_ad_56_6_ad_51_6 data_514_6_ad_57_6_ad_50_6 data_514_6_ad_57_6_ad_51_6 data_515_6_ad_50_6_ad_50_6 data_515_6_ad_50_6_ad_51_6 data_515_6_ad_51_6_ad_50_6 data_515_6_ad_51_6_ad_51_6 data_515_6_ad_52_6_ad_50_6 data_515_6_ad_52_6_ad_51_6 data_515_6_ad_53_6_ad_50_6 data_515_6_ad_53_6_ad_51_6 data_515_6_ad_54_6_ad_50_6 data_515_6_ad_54_6_ad_51_6 data_515_6_ad_55_6_ad_50_6 data_515_6_ad_55_6_ad_51_6 data_515_6_ad_56_6_ad_50_6 data_515_6_ad_56_6_ad_51_6 data_515_6_ad_57_6_ad_50_6 data_515_6_ad_57_6_ad_51_6 out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O data_50_6_ad_50_6_ad_50_6:O data_50_6_ad_50_6_ad_51_6:O data_50_6_ad_51_6_ad_50_6:O data_50_6_ad_51_6_ad_51_6:O data_50_6_ad_52_6_ad_50_6:O data_50_6_ad_52_6_ad_51_6:O data_50_6_ad_53_6_ad_50_6:O data_50_6_ad_53_6_ad_51_6:O data_50_6_ad_54_6_ad_50_6:O data_50_6_ad_54_6_ad_51_6:O data_50_6_ad_55_6_ad_50_6:O data_50_6_ad_55_6_ad_51_6:O data_50_6_ad_56_6_ad_50_6:O data_50_6_ad_56_6_ad_51_6:O data_50_6_ad_57_6_ad_50_6:O data_50_6_ad_57_6_ad_51_6:O data_51_6_ad_50_6_ad_50_6:O data_51_6_ad_50_6_ad_51_6:O data_51_6_ad_51_6_ad_50_6:O data_51_6_ad_51_6_ad_51_6:O data_51_6_ad_52_6_ad_50_6:O data_51_6_ad_52_6_ad_51_6:O data_51_6_ad_53_6_ad_50_6:O data_51_6_ad_53_6_ad_51_6:O data_51_6_ad_54_6_ad_50_6:O data_51_6_ad_54_6_ad_51_6:O data_51_6_ad_55_6_ad_50_6:O data_51_6_ad_55_6_ad_51_6:O data_51_6_ad_56_6_ad_50_6:O data_51_6_ad_56_6_ad_51_6:O data_51_6_ad_57_6_ad_50_6:O data_51_6_ad_57_6_ad_51_6:O data_52_6_ad_50_6_ad_50_6:O data_52_6_ad_50_6_ad_51_6:O data_52_6_ad_51_6_ad_50_6:O data_52_6_ad_51_6_ad_51_6:O data_52_6_ad_52_6_ad_50_6:O data_52_6_ad_52_6_ad_51_6:O data_52_6_ad_53_6_ad_50_6:O data_52_6_ad_53_6_ad_51_6:O data_52_6_ad_54_6_ad_50_6:O data_52_6_ad_54_6_ad_51_6:O data_52_6_ad_55_6_ad_50_6:O data_52_6_ad_55_6_ad_51_6:O data_52_6_ad_56_6_ad_50_6:O data_52_6_ad_56_6_ad_51_6:O data_52_6_ad_57_6_ad_50_6:O data_52_6_ad_57_6_ad_51_6:O data_53_6_ad_50_6_ad_50_6:O data_53_6_ad_50_6_ad_51_6:O data_53_6_ad_51_6_ad_50_6:O data_53_6_ad_51_6_ad_51_6:O data_53_6_ad_52_6_ad_50_6:O data_53_6_ad_52_6_ad_51_6:O data_53_6_ad_53_6_ad_50_6:O data_53_6_ad_53_6_ad_51_6:O data_53_6_ad_54_6_ad_50_6:O data_53_6_ad_54_6_ad_51_6:O data_53_6_ad_55_6_ad_50_6:O data_53_6_ad_55_6_ad_51_6:O data_53_6_ad_56_6_ad_50_6:O data_53_6_ad_56_6_ad_51_6:O data_53_6_ad_57_6_ad_50_6:O data_53_6_ad_57_6_ad_51_6:O data_54_6_ad_50_6_ad_50_6:O data_54_6_ad_50_6_ad_51_6:O data_54_6_ad_51_6_ad_50_6:O data_54_6_ad_51_6_ad_51_6:O data_54_6_ad_52_6_ad_50_6:O data_54_6_ad_52_6_ad_51_6:O data_54_6_ad_53_6_ad_50_6:O data_54_6_ad_53_6_ad_51_6:O data_54_6_ad_54_6_ad_50_6:O data_54_6_ad_54_6_ad_51_6:O data_54_6_ad_55_6_ad_50_6:O data_54_6_ad_55_6_ad_51_6:O data_54_6_ad_56_6_ad_50_6:O data_54_6_ad_56_6_ad_51_6:O data_54_6_ad_57_6_ad_50_6:O data_54_6_ad_57_6_ad_51_6:O data_55_6_ad_50_6_ad_50_6:O data_55_6_ad_50_6_ad_51_6:O data_55_6_ad_51_6_ad_50_6:O data_55_6_ad_51_6_ad_51_6:O data_55_6_ad_52_6_ad_50_6:O data_55_6_ad_52_6_ad_51_6:O data_55_6_ad_53_6_ad_50_6:O data_55_6_ad_53_6_ad_51_6:O data_55_6_ad_54_6_ad_50_6:O data_55_6_ad_54_6_ad_51_6:O data_55_6_ad_55_6_ad_50_6:O data_55_6_ad_55_6_ad_51_6:O data_55_6_ad_56_6_ad_50_6:O data_55_6_ad_56_6_ad_51_6:O data_55_6_ad_57_6_ad_50_6:O data_55_6_ad_57_6_ad_51_6:O data_56_6_ad_50_6_ad_50_6:O data_56_6_ad_50_6_ad_51_6:O data_56_6_ad_51_6_ad_50_6:O data_56_6_ad_51_6_ad_51_6:O data_56_6_ad_52_6_ad_50_6:O data_56_6_ad_52_6_ad_51_6:O data_56_6_ad_53_6_ad_50_6:O data_56_6_ad_53_6_ad_51_6:O data_56_6_ad_54_6_ad_50_6:O data_56_6_ad_54_6_ad_51_6:O data_56_6_ad_55_6_ad_50_6:O data_56_6_ad_55_6_ad_51_6:O data_56_6_ad_56_6_ad_50_6:O data_56_6_ad_56_6_ad_51_6:O data_56_6_ad_57_6_ad_50_6:O data_56_6_ad_57_6_ad_51_6:O data_57_6_ad_50_6_ad_50_6:O data_57_6_ad_50_6_ad_51_6:O data_57_6_ad_51_6_ad_50_6:O data_57_6_ad_51_6_ad_51_6:O data_57_6_ad_52_6_ad_50_6:O data_57_6_ad_52_6_ad_51_6:O data_57_6_ad_53_6_ad_50_6:O data_57_6_ad_53_6_ad_51_6:O data_57_6_ad_54_6_ad_50_6:O data_57_6_ad_54_6_ad_51_6:O data_57_6_ad_55_6_ad_50_6:O data_57_6_ad_55_6_ad_51_6:O data_57_6_ad_56_6_ad_50_6:O data_57_6_ad_56_6_ad_51_6:O data_57_6_ad_57_6_ad_50_6:O data_57_6_ad_57_6_ad_51_6:O data_58_6_ad_50_6_ad_50_6:O data_58_6_ad_50_6_ad_51_6:O data_58_6_ad_51_6_ad_50_6:O data_58_6_ad_51_6_ad_51_6:O data_58_6_ad_52_6_ad_50_6:O data_58_6_ad_52_6_ad_51_6:O data_58_6_ad_53_6_ad_50_6:O data_58_6_ad_53_6_ad_51_6:O data_58_6_ad_54_6_ad_50_6:O data_58_6_ad_54_6_ad_51_6:O data_58_6_ad_55_6_ad_50_6:O data_58_6_ad_55_6_ad_51_6:O data_58_6_ad_56_6_ad_50_6:O data_58_6_ad_56_6_ad_51_6:O data_58_6_ad_57_6_ad_50_6:O data_58_6_ad_57_6_ad_51_6:O data_59_6_ad_50_6_ad_50_6:O data_59_6_ad_50_6_ad_51_6:O data_59_6_ad_51_6_ad_50_6:O data_59_6_ad_51_6_ad_51_6:O data_59_6_ad_52_6_ad_50_6:O data_59_6_ad_52_6_ad_51_6:O data_59_6_ad_53_6_ad_50_6:O data_59_6_ad_53_6_ad_51_6:O data_59_6_ad_54_6_ad_50_6:O data_59_6_ad_54_6_ad_51_6:O data_59_6_ad_55_6_ad_50_6:O data_59_6_ad_55_6_ad_51_6:O data_59_6_ad_56_6_ad_50_6:O data_59_6_ad_56_6_ad_51_6:O data_59_6_ad_57_6_ad_50_6:O data_59_6_ad_57_6_ad_51_6:O data_510_6_ad_50_6_ad_50_6:O data_510_6_ad_50_6_ad_51_6:O data_510_6_ad_51_6_ad_50_6:O data_510_6_ad_51_6_ad_51_6:O data_510_6_ad_52_6_ad_50_6:O data_510_6_ad_52_6_ad_51_6:O data_510_6_ad_53_6_ad_50_6:O data_510_6_ad_53_6_ad_51_6:O data_510_6_ad_54_6_ad_50_6:O data_510_6_ad_54_6_ad_51_6:O data_510_6_ad_55_6_ad_50_6:O data_510_6_ad_55_6_ad_51_6:O data_510_6_ad_56_6_ad_50_6:O data_510_6_ad_56_6_ad_51_6:O data_510_6_ad_57_6_ad_50_6:O data_510_6_ad_57_6_ad_51_6:O data_511_6_ad_50_6_ad_50_6:O data_511_6_ad_50_6_ad_51_6:O data_511_6_ad_51_6_ad_50_6:O data_511_6_ad_51_6_ad_51_6:O data_511_6_ad_52_6_ad_50_6:O data_511_6_ad_52_6_ad_51_6:O data_511_6_ad_53_6_ad_50_6:O data_511_6_ad_53_6_ad_51_6:O data_511_6_ad_54_6_ad_50_6:O data_511_6_ad_54_6_ad_51_6:O data_511_6_ad_55_6_ad_50_6:O data_511_6_ad_55_6_ad_51_6:O data_511_6_ad_56_6_ad_50_6:O data_511_6_ad_56_6_ad_51_6:O data_511_6_ad_57_6_ad_50_6:O data_511_6_ad_57_6_ad_51_6:O data_512_6_ad_50_6_ad_50_6:O data_512_6_ad_50_6_ad_51_6:O data_512_6_ad_51_6_ad_50_6:O data_512_6_ad_51_6_ad_51_6:O data_512_6_ad_52_6_ad_50_6:O data_512_6_ad_52_6_ad_51_6:O data_512_6_ad_53_6_ad_50_6:O data_512_6_ad_53_6_ad_51_6:O data_512_6_ad_54_6_ad_50_6:O data_512_6_ad_54_6_ad_51_6:O data_512_6_ad_55_6_ad_50_6:O data_512_6_ad_55_6_ad_51_6:O data_512_6_ad_56_6_ad_50_6:O data_512_6_ad_56_6_ad_51_6:O data_512_6_ad_57_6_ad_50_6:O data_512_6_ad_57_6_ad_51_6:O data_513_6_ad_50_6_ad_50_6:O data_513_6_ad_50_6_ad_51_6:O data_513_6_ad_51_6_ad_50_6:O data_513_6_ad_51_6_ad_51_6:O data_513_6_ad_52_6_ad_50_6:O data_513_6_ad_52_6_ad_51_6:O data_513_6_ad_53_6_ad_50_6:O data_513_6_ad_53_6_ad_51_6:O data_513_6_ad_54_6_ad_50_6:O data_513_6_ad_54_6_ad_51_6:O data_513_6_ad_55_6_ad_50_6:O data_513_6_ad_55_6_ad_51_6:O data_513_6_ad_56_6_ad_50_6:O data_513_6_ad_56_6_ad_51_6:O data_513_6_ad_57_6_ad_50_6:O data_513_6_ad_57_6_ad_51_6:O data_514_6_ad_50_6_ad_50_6:O data_514_6_ad_50_6_ad_51_6:O data_514_6_ad_51_6_ad_50_6:O data_514_6_ad_51_6_ad_51_6:O data_514_6_ad_52_6_ad_50_6:O data_514_6_ad_52_6_ad_51_6:O data_514_6_ad_53_6_ad_50_6:O data_514_6_ad_53_6_ad_51_6:O data_514_6_ad_54_6_ad_50_6:O data_514_6_ad_54_6_ad_51_6:O data_514_6_ad_55_6_ad_50_6:O data_514_6_ad_55_6_ad_51_6:O data_514_6_ad_56_6_ad_50_6:O data_514_6_ad_56_6_ad_51_6:O data_514_6_ad_57_6_ad_50_6:O data_514_6_ad_57_6_ad_51_6:O data_515_6_ad_50_6_ad_50_6:O data_515_6_ad_50_6_ad_51_6:O data_515_6_ad_51_6_ad_50_6:O data_515_6_ad_51_6_ad_51_6:O data_515_6_ad_52_6_ad_50_6:O data_515_6_ad_52_6_ad_51_6:O data_515_6_ad_53_6_ad_50_6:O data_515_6_ad_53_6_ad_51_6:O data_515_6_ad_54_6_ad_50_6:O data_515_6_ad_54_6_ad_51_6:O data_515_6_ad_55_6_ad_50_6:O data_515_6_ad_55_6_ad_51_6:O data_515_6_ad_56_6_ad_50_6:O data_515_6_ad_56_6_ad_51_6:O data_515_6_ad_57_6_ad_50_6:O data_515_6_ad_57_6_ad_51_6:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdecoder in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 decoder_aout_50_6 decoder_aout_51_6 decoder_aout_52_6 decoder_aout_53_6 decoder_aout_54_6 decoder_aout_55_6 decoder_aout_56_6 decoder_aout_57_6 decoder_aout_58_6 decoder_aout_59_6 decoder_aout_510_6 decoder_aout_511_6 decoder_aout_512_6 decoder_aout_513_6 decoder_aout_514_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4 +xinput__valid in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_av _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xack__ortree ack__ortree_ain_50_6 ack__ortree_ain_51_6 ack__ortree_ain_52_6 ack__ortree_ain_53_6 ack__ortree_ain_54_6 ack__ortree_ain_55_6 ack__ortree_ain_56_6 ack__ortree_ain_57_6 ack__ortree_ain_58_6 ack__ortree_ain_59_6 ack__ortree_ain_510_6 ack__ortree_ain_511_6 ack__ortree_ain_512_6 ack__ortree_ain_513_6 ack__ortree_ain_514_6 ack__ortree_ain_515_6 ack__ortree_aout _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xack__safety in_aa ack__rw__or_ay in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectorsX read__selectors_50_6_ay read__selectors_51_6_ay read__selectors_52_6_ay read__selectors_53_6_ay read__selectors_54_6_ay read__selectors_55_6_ay read__selectors_56_6_ay read__selectors_57_6_ay read__selectors_58_6_ay read__selectors_59_6_ay read__selectors_510_6_ay read__selectors_511_6_ay read__selectors_512_6_ay read__selectors_513_6_ay read__selectors_514_6_ay read__selectors_515_6_ay and__reads__f_57_6_ab and__reads__f_515_6_ab and__reads__f_523_6_ab and__reads__f_531_6_ab and__reads__f_539_6_ab and__reads__f_547_6_ab and__reads__f_555_6_ab and__reads__f_563_6_ab and__reads__f_571_6_ab and__reads__f_579_6_ab and__reads__f_587_6_ab and__reads__f_595_6_ab and__reads__f_5103_6_ab and__reads__f_5111_6_ab and__reads__f_5119_6_ab and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4 +xout__ortrees__t_50_6 and__reads__t_50_6_ay and__reads__t_58_6_ay and__reads__t_516_6_ay and__reads__t_524_6_ay and__reads__t_532_6_ay and__reads__t_540_6_ay and__reads__t_548_6_ay and__reads__t_556_6_ay and__reads__t_564_6_ay and__reads__t_572_6_ay and__reads__t_580_6_ay and__reads__t_588_6_ay and__reads__t_596_6_ay and__reads__t_5104_6_ay and__reads__t_5112_6_ay and__reads__t_5120_6_ay out_ad_ad_54_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_51_6 and__reads__t_51_6_ay and__reads__t_59_6_ay and__reads__t_517_6_ay and__reads__t_525_6_ay and__reads__t_533_6_ay and__reads__t_541_6_ay and__reads__t_549_6_ay and__reads__t_557_6_ay and__reads__t_565_6_ay and__reads__t_573_6_ay and__reads__t_581_6_ay and__reads__t_589_6_ay and__reads__t_597_6_ay and__reads__t_5105_6_ay and__reads__t_5113_6_ay and__reads__t_5121_6_ay out_ad_ad_55_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_52_6 and__reads__t_52_6_ay and__reads__t_510_6_ay and__reads__t_518_6_ay and__reads__t_526_6_ay and__reads__t_534_6_ay and__reads__t_542_6_ay and__reads__t_550_6_ay and__reads__t_558_6_ay and__reads__t_566_6_ay and__reads__t_574_6_ay and__reads__t_582_6_ay and__reads__t_590_6_ay and__reads__t_598_6_ay and__reads__t_5106_6_ay and__reads__t_5114_6_ay and__reads__t_5122_6_ay out_ad_ad_56_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_53_6 and__reads__t_53_6_ay and__reads__t_511_6_ay and__reads__t_519_6_ay and__reads__t_527_6_ay and__reads__t_535_6_ay and__reads__t_543_6_ay and__reads__t_551_6_ay and__reads__t_559_6_ay and__reads__t_567_6_ay and__reads__t_575_6_ay and__reads__t_583_6_ay and__reads__t_591_6_ay and__reads__t_599_6_ay and__reads__t_5107_6_ay and__reads__t_5115_6_ay and__reads__t_5123_6_ay out_ad_ad_57_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_54_6 and__reads__t_54_6_ay and__reads__t_512_6_ay and__reads__t_520_6_ay and__reads__t_528_6_ay and__reads__t_536_6_ay and__reads__t_544_6_ay and__reads__t_552_6_ay and__reads__t_560_6_ay and__reads__t_568_6_ay and__reads__t_576_6_ay and__reads__t_584_6_ay and__reads__t_592_6_ay and__reads__t_5100_6_ay and__reads__t_5108_6_ay and__reads__t_5116_6_ay and__reads__t_5124_6_ay out_ad_ad_58_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_55_6 and__reads__t_55_6_ay and__reads__t_513_6_ay and__reads__t_521_6_ay and__reads__t_529_6_ay and__reads__t_537_6_ay and__reads__t_545_6_ay and__reads__t_553_6_ay and__reads__t_561_6_ay and__reads__t_569_6_ay and__reads__t_577_6_ay and__reads__t_585_6_ay and__reads__t_593_6_ay and__reads__t_5101_6_ay and__reads__t_5109_6_ay and__reads__t_5117_6_ay and__reads__t_5125_6_ay out_ad_ad_59_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_56_6 and__reads__t_56_6_ay and__reads__t_514_6_ay and__reads__t_522_6_ay and__reads__t_530_6_ay and__reads__t_538_6_ay and__reads__t_546_6_ay and__reads__t_554_6_ay and__reads__t_562_6_ay and__reads__t_570_6_ay and__reads__t_578_6_ay and__reads__t_586_6_ay and__reads__t_594_6_ay and__reads__t_5102_6_ay and__reads__t_5110_6_ay and__reads__t_5118_6_ay and__reads__t_5126_6_ay out_ad_ad_510_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__t_57_6 and__reads__t_57_6_ay and__reads__t_515_6_ay and__reads__t_523_6_ay and__reads__t_531_6_ay and__reads__t_539_6_ay and__reads__t_547_6_ay and__reads__t_555_6_ay and__reads__t_563_6_ay and__reads__t_571_6_ay and__reads__t_579_6_ay and__reads__t_587_6_ay and__reads__t_595_6_ay and__reads__t_5103_6_ay and__reads__t_5111_6_ay and__reads__t_5119_6_ay and__reads__t_5127_6_ay out_ad_ad_511_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xand__reads__t_50_6 and__reads__t_50_6_ay data_50_6_ad_50_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_51_6 and__reads__t_51_6_ay data_50_6_ad_51_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_52_6 and__reads__t_52_6_ay data_50_6_ad_52_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_53_6 and__reads__t_53_6_ay data_50_6_ad_53_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_54_6 and__reads__t_54_6_ay data_50_6_ad_54_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_55_6 and__reads__t_55_6_ay data_50_6_ad_55_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_56_6 and__reads__t_56_6_ay data_50_6_ad_56_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_57_6 and__reads__t_57_6_ay data_50_6_ad_57_6_ad_51_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_58_6 and__reads__t_58_6_ay data_51_6_ad_50_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_59_6 and__reads__t_59_6_ay data_51_6_ad_51_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_510_6 and__reads__t_510_6_ay data_51_6_ad_52_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_511_6 and__reads__t_511_6_ay data_51_6_ad_53_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_512_6 and__reads__t_512_6_ay data_51_6_ad_54_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_513_6 and__reads__t_513_6_ay data_51_6_ad_55_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_514_6 and__reads__t_514_6_ay data_51_6_ad_56_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_515_6 and__reads__t_515_6_ay data_51_6_ad_57_6_ad_51_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_516_6 and__reads__t_516_6_ay data_52_6_ad_50_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_517_6 and__reads__t_517_6_ay data_52_6_ad_51_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_518_6 and__reads__t_518_6_ay data_52_6_ad_52_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_519_6 and__reads__t_519_6_ay data_52_6_ad_53_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_520_6 and__reads__t_520_6_ay data_52_6_ad_54_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_521_6 and__reads__t_521_6_ay data_52_6_ad_55_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_522_6 and__reads__t_522_6_ay data_52_6_ad_56_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_523_6 and__reads__t_523_6_ay data_52_6_ad_57_6_ad_51_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_524_6 and__reads__t_524_6_ay data_53_6_ad_50_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_525_6 and__reads__t_525_6_ay data_53_6_ad_51_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_526_6 and__reads__t_526_6_ay data_53_6_ad_52_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_527_6 and__reads__t_527_6_ay data_53_6_ad_53_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_528_6 and__reads__t_528_6_ay data_53_6_ad_54_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_529_6 and__reads__t_529_6_ay data_53_6_ad_55_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_530_6 and__reads__t_530_6_ay data_53_6_ad_56_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_531_6 and__reads__t_531_6_ay data_53_6_ad_57_6_ad_51_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_532_6 and__reads__t_532_6_ay data_54_6_ad_50_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_533_6 and__reads__t_533_6_ay data_54_6_ad_51_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_534_6 and__reads__t_534_6_ay data_54_6_ad_52_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_535_6 and__reads__t_535_6_ay data_54_6_ad_53_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_536_6 and__reads__t_536_6_ay data_54_6_ad_54_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_537_6 and__reads__t_537_6_ay data_54_6_ad_55_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_538_6 and__reads__t_538_6_ay data_54_6_ad_56_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_539_6 and__reads__t_539_6_ay data_54_6_ad_57_6_ad_51_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_540_6 and__reads__t_540_6_ay data_55_6_ad_50_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_541_6 and__reads__t_541_6_ay data_55_6_ad_51_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_542_6 and__reads__t_542_6_ay data_55_6_ad_52_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_543_6 and__reads__t_543_6_ay data_55_6_ad_53_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_544_6 and__reads__t_544_6_ay data_55_6_ad_54_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_545_6 and__reads__t_545_6_ay data_55_6_ad_55_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_546_6 and__reads__t_546_6_ay data_55_6_ad_56_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_547_6 and__reads__t_547_6_ay data_55_6_ad_57_6_ad_51_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_548_6 and__reads__t_548_6_ay data_56_6_ad_50_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_549_6 and__reads__t_549_6_ay data_56_6_ad_51_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_550_6 and__reads__t_550_6_ay data_56_6_ad_52_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_551_6 and__reads__t_551_6_ay data_56_6_ad_53_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_552_6 and__reads__t_552_6_ay data_56_6_ad_54_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_553_6 and__reads__t_553_6_ay data_56_6_ad_55_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_554_6 and__reads__t_554_6_ay data_56_6_ad_56_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_555_6 and__reads__t_555_6_ay data_56_6_ad_57_6_ad_51_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_556_6 and__reads__t_556_6_ay data_57_6_ad_50_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_557_6 and__reads__t_557_6_ay data_57_6_ad_51_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_558_6 and__reads__t_558_6_ay data_57_6_ad_52_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_559_6 and__reads__t_559_6_ay data_57_6_ad_53_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_560_6 and__reads__t_560_6_ay data_57_6_ad_54_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_561_6 and__reads__t_561_6_ay data_57_6_ad_55_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_562_6 and__reads__t_562_6_ay data_57_6_ad_56_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_563_6 and__reads__t_563_6_ay data_57_6_ad_57_6_ad_51_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_564_6 and__reads__t_564_6_ay data_58_6_ad_50_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_565_6 and__reads__t_565_6_ay data_58_6_ad_51_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_566_6 and__reads__t_566_6_ay data_58_6_ad_52_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_567_6 and__reads__t_567_6_ay data_58_6_ad_53_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_568_6 and__reads__t_568_6_ay data_58_6_ad_54_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_569_6 and__reads__t_569_6_ay data_58_6_ad_55_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_570_6 and__reads__t_570_6_ay data_58_6_ad_56_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_571_6 and__reads__t_571_6_ay data_58_6_ad_57_6_ad_51_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_572_6 and__reads__t_572_6_ay data_59_6_ad_50_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_573_6 and__reads__t_573_6_ay data_59_6_ad_51_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_574_6 and__reads__t_574_6_ay data_59_6_ad_52_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_575_6 and__reads__t_575_6_ay data_59_6_ad_53_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_576_6 and__reads__t_576_6_ay data_59_6_ad_54_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_577_6 and__reads__t_577_6_ay data_59_6_ad_55_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_578_6 and__reads__t_578_6_ay data_59_6_ad_56_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_579_6 and__reads__t_579_6_ay data_59_6_ad_57_6_ad_51_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_580_6 and__reads__t_580_6_ay data_510_6_ad_50_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_581_6 and__reads__t_581_6_ay data_510_6_ad_51_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_582_6 and__reads__t_582_6_ay data_510_6_ad_52_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_583_6 and__reads__t_583_6_ay data_510_6_ad_53_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_584_6 and__reads__t_584_6_ay data_510_6_ad_54_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_585_6 and__reads__t_585_6_ay data_510_6_ad_55_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_586_6 and__reads__t_586_6_ay data_510_6_ad_56_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_587_6 and__reads__t_587_6_ay data_510_6_ad_57_6_ad_51_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_588_6 and__reads__t_588_6_ay data_511_6_ad_50_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_589_6 and__reads__t_589_6_ay data_511_6_ad_51_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_590_6 and__reads__t_590_6_ay data_511_6_ad_52_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_591_6 and__reads__t_591_6_ay data_511_6_ad_53_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_592_6 and__reads__t_592_6_ay data_511_6_ad_54_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_593_6 and__reads__t_593_6_ay data_511_6_ad_55_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_594_6 and__reads__t_594_6_ay data_511_6_ad_56_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_595_6 and__reads__t_595_6_ay data_511_6_ad_57_6_ad_51_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_596_6 and__reads__t_596_6_ay data_512_6_ad_50_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_597_6 and__reads__t_597_6_ay data_512_6_ad_51_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_598_6 and__reads__t_598_6_ay data_512_6_ad_52_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_599_6 and__reads__t_599_6_ay data_512_6_ad_53_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5100_6 and__reads__t_5100_6_ay data_512_6_ad_54_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5101_6 and__reads__t_5101_6_ay data_512_6_ad_55_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5102_6 and__reads__t_5102_6_ay data_512_6_ad_56_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5103_6 and__reads__t_5103_6_ay data_512_6_ad_57_6_ad_51_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5104_6 and__reads__t_5104_6_ay data_513_6_ad_50_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5105_6 and__reads__t_5105_6_ay data_513_6_ad_51_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5106_6 and__reads__t_5106_6_ay data_513_6_ad_52_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5107_6 and__reads__t_5107_6_ay data_513_6_ad_53_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5108_6 and__reads__t_5108_6_ay data_513_6_ad_54_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5109_6 and__reads__t_5109_6_ay data_513_6_ad_55_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5110_6 and__reads__t_5110_6_ay data_513_6_ad_56_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5111_6 and__reads__t_5111_6_ay data_513_6_ad_57_6_ad_51_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5112_6 and__reads__t_5112_6_ay data_514_6_ad_50_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5113_6 and__reads__t_5113_6_ay data_514_6_ad_51_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5114_6 and__reads__t_5114_6_ay data_514_6_ad_52_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5115_6 and__reads__t_5115_6_ay data_514_6_ad_53_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5116_6 and__reads__t_5116_6_ay data_514_6_ad_54_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5117_6 and__reads__t_5117_6_ay data_514_6_ad_55_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5118_6 and__reads__t_5118_6_ay data_514_6_ad_56_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5119_6 and__reads__t_5119_6_ay data_514_6_ad_57_6_ad_51_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5120_6 and__reads__t_5120_6_ay data_515_6_ad_50_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5121_6 and__reads__t_5121_6_ay data_515_6_ad_51_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5122_6 and__reads__t_5122_6_ay data_515_6_ad_52_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5123_6 and__reads__t_5123_6_ay data_515_6_ad_53_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5124_6 and__reads__t_5124_6_ay data_515_6_ad_54_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5125_6 and__reads__t_5125_6_ay data_515_6_ad_55_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5126_6 and__reads__t_5126_6_ay data_515_6_ad_56_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__t_5127_6 and__reads__t_5127_6_ay data_515_6_ad_57_6_ad_51_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xwrite__selectors_50_6 write__selectors_50_6_ay __wX_50_6 decoder_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_51_6 write__selectors_51_6_ay __wX_50_6 decoder_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_52_6 write__selectors_52_6_ay __wX_50_6 decoder_aout_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_53_6 write__selectors_53_6_ay __wX_50_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_54_6 write__selectors_54_6_ay __wX_50_6 decoder_aout_54_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_55_6 write__selectors_55_6_ay __wX_50_6 decoder_aout_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_56_6 write__selectors_56_6_ay __wX_50_6 decoder_aout_56_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_57_6 write__selectors_57_6_ay __wX_50_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_58_6 write__selectors_58_6_ay __wX_50_6 decoder_aout_58_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_59_6 write__selectors_59_6_ay __wX_50_6 decoder_aout_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_510_6 write__selectors_510_6_ay __wX_50_6 decoder_aout_510_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_511_6 write__selectors_511_6_ay __wX_50_6 decoder_aout_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_512_6 write__selectors_512_6_ay __wX_50_6 decoder_aout_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_513_6 write__selectors_513_6_ay __wX_50_6 decoder_aout_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_514_6 write__selectors_514_6_ay __wX_50_6 decoder_aout_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xwrite__selectors_515_6 write__selectors_515_6_ay __wX_50_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xin__ack__Cel __write__ack ack__ortree_aout in_av _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +x__r__sb in_ad_ad_512_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_320_4 +xread__selectors_50_6 read__selectors_50_6_ay __rX_50_6 decoder_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_51_6 read__selectors_51_6_ay __rX_50_6 decoder_aout_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_52_6 read__selectors_52_6_ay __rX_50_6 decoder_aout_52_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_53_6 read__selectors_53_6_ay __rX_50_6 decoder_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_54_6 read__selectors_54_6_ay __rX_50_6 decoder_aout_54_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_55_6 read__selectors_55_6_ay __rX_50_6 decoder_aout_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_56_6 read__selectors_56_6_ay __rX_50_6 decoder_aout_56_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_57_6 read__selectors_57_6_ay __rX_50_6 decoder_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_58_6 read__selectors_58_6_ay __rX_50_6 decoder_aout_58_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_59_6 read__selectors_59_6_ay __rX_50_6 decoder_aout_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_510_6 read__selectors_510_6_ay __rX_50_6 decoder_aout_510_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_511_6 read__selectors_511_6_ay __rX_50_6 decoder_aout_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_512_6 read__selectors_512_6_ay __rX_50_6 decoder_aout_512_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_513_6 read__selectors_513_6_ay __rX_50_6 decoder_aout_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_514_6 read__selectors_514_6_ay __rX_50_6 decoder_aout_514_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xread__selectors_515_6 read__selectors_515_6_ay __rX_50_6 decoder_aout_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_50_6 out_ad_ad_50_6_ad_51_6 in_ad_ad_50_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_51_6 out_ad_ad_51_6_ad_51_6 in_ad_ad_51_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_52_6 out_ad_ad_52_6_ad_51_6 in_ad_ad_52_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__t_53_6 out_ad_ad_53_6_ad_51_6 in_ad_ad_53_6_ad_51_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xack__rw__or ack__rw__or_ay out_aa __write__ack _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xaddr__read__f_50_6 out_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_51_6 out_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_52_6 out_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xaddr__read__f_53_6 out_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_50_6 __rX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xregisters_50_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_50_6_ay ack__ortree_ain_50_6 registers_50_6_ain_av data_50_6_ad_50_6_ad_50_6 data_50_6_ad_50_6_ad_51_6 data_50_6_ad_51_6_ad_50_6 data_50_6_ad_51_6_ad_51_6 data_50_6_ad_52_6_ad_50_6 data_50_6_ad_52_6_ad_51_6 data_50_6_ad_53_6_ad_50_6 data_50_6_ad_53_6_ad_51_6 data_50_6_ad_54_6_ad_50_6 data_50_6_ad_54_6_ad_51_6 data_50_6_ad_55_6_ad_50_6 data_50_6_ad_55_6_ad_51_6 data_50_6_ad_56_6_ad_50_6 data_50_6_ad_56_6_ad_51_6 data_50_6_ad_57_6_ad_50_6 data_50_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_51_6_ay ack__ortree_ain_51_6 registers_51_6_ain_av data_51_6_ad_50_6_ad_50_6 data_51_6_ad_50_6_ad_51_6 data_51_6_ad_51_6_ad_50_6 data_51_6_ad_51_6_ad_51_6 data_51_6_ad_52_6_ad_50_6 data_51_6_ad_52_6_ad_51_6 data_51_6_ad_53_6_ad_50_6 data_51_6_ad_53_6_ad_51_6 data_51_6_ad_54_6_ad_50_6 data_51_6_ad_54_6_ad_51_6 data_51_6_ad_55_6_ad_50_6 data_51_6_ad_55_6_ad_51_6 data_51_6_ad_56_6_ad_50_6 data_51_6_ad_56_6_ad_51_6 data_51_6_ad_57_6_ad_50_6 data_51_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_52_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_52_6_ay ack__ortree_ain_52_6 registers_52_6_ain_av data_52_6_ad_50_6_ad_50_6 data_52_6_ad_50_6_ad_51_6 data_52_6_ad_51_6_ad_50_6 data_52_6_ad_51_6_ad_51_6 data_52_6_ad_52_6_ad_50_6 data_52_6_ad_52_6_ad_51_6 data_52_6_ad_53_6_ad_50_6 data_52_6_ad_53_6_ad_51_6 data_52_6_ad_54_6_ad_50_6 data_52_6_ad_54_6_ad_51_6 data_52_6_ad_55_6_ad_50_6 data_52_6_ad_55_6_ad_51_6 data_52_6_ad_56_6_ad_50_6 data_52_6_ad_56_6_ad_51_6 data_52_6_ad_57_6_ad_50_6 data_52_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_53_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_53_6_ay ack__ortree_ain_53_6 registers_53_6_ain_av data_53_6_ad_50_6_ad_50_6 data_53_6_ad_50_6_ad_51_6 data_53_6_ad_51_6_ad_50_6 data_53_6_ad_51_6_ad_51_6 data_53_6_ad_52_6_ad_50_6 data_53_6_ad_52_6_ad_51_6 data_53_6_ad_53_6_ad_50_6 data_53_6_ad_53_6_ad_51_6 data_53_6_ad_54_6_ad_50_6 data_53_6_ad_54_6_ad_51_6 data_53_6_ad_55_6_ad_50_6 data_53_6_ad_55_6_ad_51_6 data_53_6_ad_56_6_ad_50_6 data_53_6_ad_56_6_ad_51_6 data_53_6_ad_57_6_ad_50_6 data_53_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_54_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_54_6_ay ack__ortree_ain_54_6 registers_54_6_ain_av data_54_6_ad_50_6_ad_50_6 data_54_6_ad_50_6_ad_51_6 data_54_6_ad_51_6_ad_50_6 data_54_6_ad_51_6_ad_51_6 data_54_6_ad_52_6_ad_50_6 data_54_6_ad_52_6_ad_51_6 data_54_6_ad_53_6_ad_50_6 data_54_6_ad_53_6_ad_51_6 data_54_6_ad_54_6_ad_50_6 data_54_6_ad_54_6_ad_51_6 data_54_6_ad_55_6_ad_50_6 data_54_6_ad_55_6_ad_51_6 data_54_6_ad_56_6_ad_50_6 data_54_6_ad_56_6_ad_51_6 data_54_6_ad_57_6_ad_50_6 data_54_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_55_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_55_6_ay ack__ortree_ain_55_6 registers_55_6_ain_av data_55_6_ad_50_6_ad_50_6 data_55_6_ad_50_6_ad_51_6 data_55_6_ad_51_6_ad_50_6 data_55_6_ad_51_6_ad_51_6 data_55_6_ad_52_6_ad_50_6 data_55_6_ad_52_6_ad_51_6 data_55_6_ad_53_6_ad_50_6 data_55_6_ad_53_6_ad_51_6 data_55_6_ad_54_6_ad_50_6 data_55_6_ad_54_6_ad_51_6 data_55_6_ad_55_6_ad_50_6 data_55_6_ad_55_6_ad_51_6 data_55_6_ad_56_6_ad_50_6 data_55_6_ad_56_6_ad_51_6 data_55_6_ad_57_6_ad_50_6 data_55_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_56_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_56_6_ay ack__ortree_ain_56_6 registers_56_6_ain_av data_56_6_ad_50_6_ad_50_6 data_56_6_ad_50_6_ad_51_6 data_56_6_ad_51_6_ad_50_6 data_56_6_ad_51_6_ad_51_6 data_56_6_ad_52_6_ad_50_6 data_56_6_ad_52_6_ad_51_6 data_56_6_ad_53_6_ad_50_6 data_56_6_ad_53_6_ad_51_6 data_56_6_ad_54_6_ad_50_6 data_56_6_ad_54_6_ad_51_6 data_56_6_ad_55_6_ad_50_6 data_56_6_ad_55_6_ad_51_6 data_56_6_ad_56_6_ad_50_6 data_56_6_ad_56_6_ad_51_6 data_56_6_ad_57_6_ad_50_6 data_56_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_57_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_57_6_ay ack__ortree_ain_57_6 registers_57_6_ain_av data_57_6_ad_50_6_ad_50_6 data_57_6_ad_50_6_ad_51_6 data_57_6_ad_51_6_ad_50_6 data_57_6_ad_51_6_ad_51_6 data_57_6_ad_52_6_ad_50_6 data_57_6_ad_52_6_ad_51_6 data_57_6_ad_53_6_ad_50_6 data_57_6_ad_53_6_ad_51_6 data_57_6_ad_54_6_ad_50_6 data_57_6_ad_54_6_ad_51_6 data_57_6_ad_55_6_ad_50_6 data_57_6_ad_55_6_ad_51_6 data_57_6_ad_56_6_ad_50_6 data_57_6_ad_56_6_ad_51_6 data_57_6_ad_57_6_ad_50_6 data_57_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_58_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_58_6_ay ack__ortree_ain_58_6 registers_58_6_ain_av data_58_6_ad_50_6_ad_50_6 data_58_6_ad_50_6_ad_51_6 data_58_6_ad_51_6_ad_50_6 data_58_6_ad_51_6_ad_51_6 data_58_6_ad_52_6_ad_50_6 data_58_6_ad_52_6_ad_51_6 data_58_6_ad_53_6_ad_50_6 data_58_6_ad_53_6_ad_51_6 data_58_6_ad_54_6_ad_50_6 data_58_6_ad_54_6_ad_51_6 data_58_6_ad_55_6_ad_50_6 data_58_6_ad_55_6_ad_51_6 data_58_6_ad_56_6_ad_50_6 data_58_6_ad_56_6_ad_51_6 data_58_6_ad_57_6_ad_50_6 data_58_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_59_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_59_6_ay ack__ortree_ain_59_6 registers_59_6_ain_av data_59_6_ad_50_6_ad_50_6 data_59_6_ad_50_6_ad_51_6 data_59_6_ad_51_6_ad_50_6 data_59_6_ad_51_6_ad_51_6 data_59_6_ad_52_6_ad_50_6 data_59_6_ad_52_6_ad_51_6 data_59_6_ad_53_6_ad_50_6 data_59_6_ad_53_6_ad_51_6 data_59_6_ad_54_6_ad_50_6 data_59_6_ad_54_6_ad_51_6 data_59_6_ad_55_6_ad_50_6 data_59_6_ad_55_6_ad_51_6 data_59_6_ad_56_6_ad_50_6 data_59_6_ad_56_6_ad_51_6 data_59_6_ad_57_6_ad_50_6 data_59_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_510_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_510_6_ay ack__ortree_ain_510_6 registers_510_6_ain_av data_510_6_ad_50_6_ad_50_6 data_510_6_ad_50_6_ad_51_6 data_510_6_ad_51_6_ad_50_6 data_510_6_ad_51_6_ad_51_6 data_510_6_ad_52_6_ad_50_6 data_510_6_ad_52_6_ad_51_6 data_510_6_ad_53_6_ad_50_6 data_510_6_ad_53_6_ad_51_6 data_510_6_ad_54_6_ad_50_6 data_510_6_ad_54_6_ad_51_6 data_510_6_ad_55_6_ad_50_6 data_510_6_ad_55_6_ad_51_6 data_510_6_ad_56_6_ad_50_6 data_510_6_ad_56_6_ad_51_6 data_510_6_ad_57_6_ad_50_6 data_510_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_511_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_511_6_ay ack__ortree_ain_511_6 registers_511_6_ain_av data_511_6_ad_50_6_ad_50_6 data_511_6_ad_50_6_ad_51_6 data_511_6_ad_51_6_ad_50_6 data_511_6_ad_51_6_ad_51_6 data_511_6_ad_52_6_ad_50_6 data_511_6_ad_52_6_ad_51_6 data_511_6_ad_53_6_ad_50_6 data_511_6_ad_53_6_ad_51_6 data_511_6_ad_54_6_ad_50_6 data_511_6_ad_54_6_ad_51_6 data_511_6_ad_55_6_ad_50_6 data_511_6_ad_55_6_ad_51_6 data_511_6_ad_56_6_ad_50_6 data_511_6_ad_56_6_ad_51_6 data_511_6_ad_57_6_ad_50_6 data_511_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_512_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_512_6_ay ack__ortree_ain_512_6 registers_512_6_ain_av data_512_6_ad_50_6_ad_50_6 data_512_6_ad_50_6_ad_51_6 data_512_6_ad_51_6_ad_50_6 data_512_6_ad_51_6_ad_51_6 data_512_6_ad_52_6_ad_50_6 data_512_6_ad_52_6_ad_51_6 data_512_6_ad_53_6_ad_50_6 data_512_6_ad_53_6_ad_51_6 data_512_6_ad_54_6_ad_50_6 data_512_6_ad_54_6_ad_51_6 data_512_6_ad_55_6_ad_50_6 data_512_6_ad_55_6_ad_51_6 data_512_6_ad_56_6_ad_50_6 data_512_6_ad_56_6_ad_51_6 data_512_6_ad_57_6_ad_50_6 data_512_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_513_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_513_6_ay ack__ortree_ain_513_6 registers_513_6_ain_av data_513_6_ad_50_6_ad_50_6 data_513_6_ad_50_6_ad_51_6 data_513_6_ad_51_6_ad_50_6 data_513_6_ad_51_6_ad_51_6 data_513_6_ad_52_6_ad_50_6 data_513_6_ad_52_6_ad_51_6 data_513_6_ad_53_6_ad_50_6 data_513_6_ad_53_6_ad_51_6 data_513_6_ad_54_6_ad_50_6 data_513_6_ad_54_6_ad_51_6 data_513_6_ad_55_6_ad_50_6 data_513_6_ad_55_6_ad_51_6 data_513_6_ad_56_6_ad_50_6 data_513_6_ad_56_6_ad_51_6 data_513_6_ad_57_6_ad_50_6 data_513_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_514_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_514_6_ay ack__ortree_ain_514_6 registers_514_6_ain_av data_514_6_ad_50_6_ad_50_6 data_514_6_ad_50_6_ad_51_6 data_514_6_ad_51_6_ad_50_6 data_514_6_ad_51_6_ad_51_6 data_514_6_ad_52_6_ad_50_6 data_514_6_ad_52_6_ad_51_6 data_514_6_ad_53_6_ad_50_6 data_514_6_ad_53_6_ad_51_6 data_514_6_ad_54_6_ad_50_6 data_514_6_ad_54_6_ad_51_6 data_514_6_ad_55_6_ad_50_6 data_514_6_ad_55_6_ad_51_6 data_514_6_ad_56_6_ad_50_6 data_514_6_ad_56_6_ad_51_6 data_514_6_ad_57_6_ad_50_6 data_514_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +xregisters_515_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 write__selectors_515_6_ay ack__ortree_ain_515_6 registers_515_6_ain_av data_515_6_ad_50_6_ad_50_6 data_515_6_ad_50_6_ad_51_6 data_515_6_ad_51_6_ad_50_6 data_515_6_ad_51_6_ad_51_6 data_515_6_ad_52_6_ad_50_6 data_515_6_ad_52_6_ad_51_6 data_515_6_ad_53_6_ad_50_6 data_515_6_ad_53_6_ad_51_6 data_515_6_ad_54_6_ad_50_6 data_515_6_ad_54_6_ad_51_6 data_515_6_ad_55_6_ad_50_6 data_515_6_ad_55_6_ad_51_6 data_515_6_ad_56_6_ad_50_6 data_515_6_ad_56_6_ad_51_6 data_515_6_ad_57_6_ad_50_6 data_515_6_ad_57_6_ad_51_6 reset__B _0_0tmpl_0_0dataflow__neuro_0_0register__acells_38_4 +x__w__sb in_ad_ad_512_6_ad_51_6 __wX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 +xout__ortrees__f_50_6 and__reads__f_50_6_ay and__reads__f_58_6_ay and__reads__f_516_6_ay and__reads__f_524_6_ay and__reads__f_532_6_ay and__reads__f_540_6_ay and__reads__f_548_6_ay and__reads__f_556_6_ay and__reads__f_564_6_ay and__reads__f_572_6_ay and__reads__f_580_6_ay and__reads__f_588_6_ay and__reads__f_596_6_ay and__reads__f_5104_6_ay and__reads__f_5112_6_ay and__reads__f_5120_6_ay out_ad_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_51_6 and__reads__f_51_6_ay and__reads__f_59_6_ay and__reads__f_517_6_ay and__reads__f_525_6_ay and__reads__f_533_6_ay and__reads__f_541_6_ay and__reads__f_549_6_ay and__reads__f_557_6_ay and__reads__f_565_6_ay and__reads__f_573_6_ay and__reads__f_581_6_ay and__reads__f_589_6_ay and__reads__f_597_6_ay and__reads__f_5105_6_ay and__reads__f_5113_6_ay and__reads__f_5121_6_ay out_ad_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_52_6 and__reads__f_52_6_ay and__reads__f_510_6_ay and__reads__f_518_6_ay and__reads__f_526_6_ay and__reads__f_534_6_ay and__reads__f_542_6_ay and__reads__f_550_6_ay and__reads__f_558_6_ay and__reads__f_566_6_ay and__reads__f_574_6_ay and__reads__f_582_6_ay and__reads__f_590_6_ay and__reads__f_598_6_ay and__reads__f_5106_6_ay and__reads__f_5114_6_ay and__reads__f_5122_6_ay out_ad_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_53_6 and__reads__f_53_6_ay and__reads__f_511_6_ay and__reads__f_519_6_ay and__reads__f_527_6_ay and__reads__f_535_6_ay and__reads__f_543_6_ay and__reads__f_551_6_ay and__reads__f_559_6_ay and__reads__f_567_6_ay and__reads__f_575_6_ay and__reads__f_583_6_ay and__reads__f_591_6_ay and__reads__f_599_6_ay and__reads__f_5107_6_ay and__reads__f_5115_6_ay and__reads__f_5123_6_ay out_ad_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_54_6 and__reads__f_54_6_ay and__reads__f_512_6_ay and__reads__f_520_6_ay and__reads__f_528_6_ay and__reads__f_536_6_ay and__reads__f_544_6_ay and__reads__f_552_6_ay and__reads__f_560_6_ay and__reads__f_568_6_ay and__reads__f_576_6_ay and__reads__f_584_6_ay and__reads__f_592_6_ay and__reads__f_5100_6_ay and__reads__f_5108_6_ay and__reads__f_5116_6_ay and__reads__f_5124_6_ay out_ad_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_55_6 and__reads__f_55_6_ay and__reads__f_513_6_ay and__reads__f_521_6_ay and__reads__f_529_6_ay and__reads__f_537_6_ay and__reads__f_545_6_ay and__reads__f_553_6_ay and__reads__f_561_6_ay and__reads__f_569_6_ay and__reads__f_577_6_ay and__reads__f_585_6_ay and__reads__f_593_6_ay and__reads__f_5101_6_ay and__reads__f_5109_6_ay and__reads__f_5117_6_ay and__reads__f_5125_6_ay out_ad_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_56_6 and__reads__f_56_6_ay and__reads__f_514_6_ay and__reads__f_522_6_ay and__reads__f_530_6_ay and__reads__f_538_6_ay and__reads__f_546_6_ay and__reads__f_554_6_ay and__reads__f_562_6_ay and__reads__f_570_6_ay and__reads__f_578_6_ay and__reads__f_586_6_ay and__reads__f_594_6_ay and__reads__f_5102_6_ay and__reads__f_5110_6_ay and__reads__f_5118_6_ay and__reads__f_5126_6_ay out_ad_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xout__ortrees__f_57_6 and__reads__f_57_6_ay and__reads__f_515_6_ay and__reads__f_523_6_ay and__reads__f_531_6_ay and__reads__f_539_6_ay and__reads__f_547_6_ay and__reads__f_555_6_ay and__reads__f_563_6_ay and__reads__f_571_6_ay and__reads__f_579_6_ay and__reads__f_587_6_ay and__reads__f_595_6_ay and__reads__f_5103_6_ay and__reads__f_5111_6_ay and__reads__f_5119_6_ay and__reads__f_5127_6_ay out_ad_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_316_4 +xand__reads__f_50_6 and__reads__f_50_6_ay data_50_6_ad_50_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_51_6 and__reads__f_51_6_ay data_50_6_ad_51_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_52_6 and__reads__f_52_6_ay data_50_6_ad_52_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_53_6 and__reads__f_53_6_ay data_50_6_ad_53_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_54_6 and__reads__f_54_6_ay data_50_6_ad_54_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_55_6 and__reads__f_55_6_ay data_50_6_ad_55_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_56_6 and__reads__f_56_6_ay data_50_6_ad_56_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_57_6 and__reads__f_57_6_ay data_50_6_ad_57_6_ad_50_6 and__reads__f_57_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_58_6 and__reads__f_58_6_ay data_51_6_ad_50_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_59_6 and__reads__f_59_6_ay data_51_6_ad_51_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_510_6 and__reads__f_510_6_ay data_51_6_ad_52_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_511_6 and__reads__f_511_6_ay data_51_6_ad_53_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_512_6 and__reads__f_512_6_ay data_51_6_ad_54_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_513_6 and__reads__f_513_6_ay data_51_6_ad_55_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_514_6 and__reads__f_514_6_ay data_51_6_ad_56_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_515_6 and__reads__f_515_6_ay data_51_6_ad_57_6_ad_50_6 and__reads__f_515_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_516_6 and__reads__f_516_6_ay data_52_6_ad_50_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_517_6 and__reads__f_517_6_ay data_52_6_ad_51_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_518_6 and__reads__f_518_6_ay data_52_6_ad_52_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_519_6 and__reads__f_519_6_ay data_52_6_ad_53_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_520_6 and__reads__f_520_6_ay data_52_6_ad_54_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_521_6 and__reads__f_521_6_ay data_52_6_ad_55_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_522_6 and__reads__f_522_6_ay data_52_6_ad_56_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_523_6 and__reads__f_523_6_ay data_52_6_ad_57_6_ad_50_6 and__reads__f_523_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_524_6 and__reads__f_524_6_ay data_53_6_ad_50_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_525_6 and__reads__f_525_6_ay data_53_6_ad_51_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_526_6 and__reads__f_526_6_ay data_53_6_ad_52_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_527_6 and__reads__f_527_6_ay data_53_6_ad_53_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_528_6 and__reads__f_528_6_ay data_53_6_ad_54_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_529_6 and__reads__f_529_6_ay data_53_6_ad_55_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_530_6 and__reads__f_530_6_ay data_53_6_ad_56_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_531_6 and__reads__f_531_6_ay data_53_6_ad_57_6_ad_50_6 and__reads__f_531_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_532_6 and__reads__f_532_6_ay data_54_6_ad_50_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_533_6 and__reads__f_533_6_ay data_54_6_ad_51_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_534_6 and__reads__f_534_6_ay data_54_6_ad_52_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_535_6 and__reads__f_535_6_ay data_54_6_ad_53_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_536_6 and__reads__f_536_6_ay data_54_6_ad_54_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_537_6 and__reads__f_537_6_ay data_54_6_ad_55_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_538_6 and__reads__f_538_6_ay data_54_6_ad_56_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_539_6 and__reads__f_539_6_ay data_54_6_ad_57_6_ad_50_6 and__reads__f_539_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_540_6 and__reads__f_540_6_ay data_55_6_ad_50_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_541_6 and__reads__f_541_6_ay data_55_6_ad_51_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_542_6 and__reads__f_542_6_ay data_55_6_ad_52_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_543_6 and__reads__f_543_6_ay data_55_6_ad_53_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_544_6 and__reads__f_544_6_ay data_55_6_ad_54_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_545_6 and__reads__f_545_6_ay data_55_6_ad_55_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_546_6 and__reads__f_546_6_ay data_55_6_ad_56_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_547_6 and__reads__f_547_6_ay data_55_6_ad_57_6_ad_50_6 and__reads__f_547_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_548_6 and__reads__f_548_6_ay data_56_6_ad_50_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_549_6 and__reads__f_549_6_ay data_56_6_ad_51_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_550_6 and__reads__f_550_6_ay data_56_6_ad_52_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_551_6 and__reads__f_551_6_ay data_56_6_ad_53_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_552_6 and__reads__f_552_6_ay data_56_6_ad_54_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_553_6 and__reads__f_553_6_ay data_56_6_ad_55_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_554_6 and__reads__f_554_6_ay data_56_6_ad_56_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_555_6 and__reads__f_555_6_ay data_56_6_ad_57_6_ad_50_6 and__reads__f_555_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_556_6 and__reads__f_556_6_ay data_57_6_ad_50_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_557_6 and__reads__f_557_6_ay data_57_6_ad_51_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_558_6 and__reads__f_558_6_ay data_57_6_ad_52_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_559_6 and__reads__f_559_6_ay data_57_6_ad_53_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_560_6 and__reads__f_560_6_ay data_57_6_ad_54_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_561_6 and__reads__f_561_6_ay data_57_6_ad_55_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_562_6 and__reads__f_562_6_ay data_57_6_ad_56_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_563_6 and__reads__f_563_6_ay data_57_6_ad_57_6_ad_50_6 and__reads__f_563_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_564_6 and__reads__f_564_6_ay data_58_6_ad_50_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_565_6 and__reads__f_565_6_ay data_58_6_ad_51_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_566_6 and__reads__f_566_6_ay data_58_6_ad_52_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_567_6 and__reads__f_567_6_ay data_58_6_ad_53_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_568_6 and__reads__f_568_6_ay data_58_6_ad_54_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_569_6 and__reads__f_569_6_ay data_58_6_ad_55_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_570_6 and__reads__f_570_6_ay data_58_6_ad_56_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_571_6 and__reads__f_571_6_ay data_58_6_ad_57_6_ad_50_6 and__reads__f_571_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_572_6 and__reads__f_572_6_ay data_59_6_ad_50_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_573_6 and__reads__f_573_6_ay data_59_6_ad_51_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_574_6 and__reads__f_574_6_ay data_59_6_ad_52_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_575_6 and__reads__f_575_6_ay data_59_6_ad_53_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_576_6 and__reads__f_576_6_ay data_59_6_ad_54_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_577_6 and__reads__f_577_6_ay data_59_6_ad_55_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_578_6 and__reads__f_578_6_ay data_59_6_ad_56_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_579_6 and__reads__f_579_6_ay data_59_6_ad_57_6_ad_50_6 and__reads__f_579_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_580_6 and__reads__f_580_6_ay data_510_6_ad_50_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_581_6 and__reads__f_581_6_ay data_510_6_ad_51_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_582_6 and__reads__f_582_6_ay data_510_6_ad_52_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_583_6 and__reads__f_583_6_ay data_510_6_ad_53_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_584_6 and__reads__f_584_6_ay data_510_6_ad_54_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_585_6 and__reads__f_585_6_ay data_510_6_ad_55_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_586_6 and__reads__f_586_6_ay data_510_6_ad_56_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_587_6 and__reads__f_587_6_ay data_510_6_ad_57_6_ad_50_6 and__reads__f_587_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_588_6 and__reads__f_588_6_ay data_511_6_ad_50_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_589_6 and__reads__f_589_6_ay data_511_6_ad_51_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_590_6 and__reads__f_590_6_ay data_511_6_ad_52_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_591_6 and__reads__f_591_6_ay data_511_6_ad_53_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_592_6 and__reads__f_592_6_ay data_511_6_ad_54_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_593_6 and__reads__f_593_6_ay data_511_6_ad_55_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_594_6 and__reads__f_594_6_ay data_511_6_ad_56_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_595_6 and__reads__f_595_6_ay data_511_6_ad_57_6_ad_50_6 and__reads__f_595_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_596_6 and__reads__f_596_6_ay data_512_6_ad_50_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_597_6 and__reads__f_597_6_ay data_512_6_ad_51_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_598_6 and__reads__f_598_6_ay data_512_6_ad_52_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_599_6 and__reads__f_599_6_ay data_512_6_ad_53_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5100_6 and__reads__f_5100_6_ay data_512_6_ad_54_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5101_6 and__reads__f_5101_6_ay data_512_6_ad_55_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5102_6 and__reads__f_5102_6_ay data_512_6_ad_56_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5103_6 and__reads__f_5103_6_ay data_512_6_ad_57_6_ad_50_6 and__reads__f_5103_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5104_6 and__reads__f_5104_6_ay data_513_6_ad_50_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5105_6 and__reads__f_5105_6_ay data_513_6_ad_51_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5106_6 and__reads__f_5106_6_ay data_513_6_ad_52_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5107_6 and__reads__f_5107_6_ay data_513_6_ad_53_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5108_6 and__reads__f_5108_6_ay data_513_6_ad_54_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5109_6 and__reads__f_5109_6_ay data_513_6_ad_55_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5110_6 and__reads__f_5110_6_ay data_513_6_ad_56_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5111_6 and__reads__f_5111_6_ay data_513_6_ad_57_6_ad_50_6 and__reads__f_5111_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5112_6 and__reads__f_5112_6_ay data_514_6_ad_50_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5113_6 and__reads__f_5113_6_ay data_514_6_ad_51_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5114_6 and__reads__f_5114_6_ay data_514_6_ad_52_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5115_6 and__reads__f_5115_6_ay data_514_6_ad_53_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5116_6 and__reads__f_5116_6_ay data_514_6_ad_54_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5117_6 and__reads__f_5117_6_ay data_514_6_ad_55_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5118_6 and__reads__f_5118_6_ay data_514_6_ad_56_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5119_6 and__reads__f_5119_6_ay data_514_6_ad_57_6_ad_50_6 and__reads__f_5119_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5120_6 and__reads__f_5120_6_ay data_515_6_ad_50_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5121_6 and__reads__f_5121_6_ay data_515_6_ad_51_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5122_6 and__reads__f_5122_6_ay data_515_6_ad_52_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5123_6 and__reads__f_5123_6_ay data_515_6_ad_53_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5124_6 and__reads__f_5124_6_ay data_515_6_ad_54_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5125_6 and__reads__f_5125_6_ay data_515_6_ad_55_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5126_6 and__reads__f_5126_6_ay data_515_6_ad_56_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand__reads__f_5127_6 and__reads__f_5127_6_ay data_515_6_ad_57_6_ad_50_6 and__reads__f_5127_6_ab _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +.ends +*---- end of process: register_wr_array<4,8,16> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<24> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<24> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ctree<12> ----- +* raw ports: in[0] in[1] in[2] in[3] in[4] in[5] in[6] in[7] in[8] in[9] in[10] in[11] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ctree_312_4 in_50_6 in_51_6 in_52_6 in_53_6 in_54_6 in_55_6 in_56_6 in_57_6 in_58_6 in_59_6 in_510_6 in_511_6 out +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I in_54_6:I in_55_6:I in_56_6:I in_57_6:I in_58_6:I in_59_6:I in_510_6:I in_511_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xC2Els_50_6 tmp_512_6 in_50_6 in_51_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_51_6 tmp_513_6 in_52_6 in_53_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_52_6 tmp_514_6 in_54_6 in_55_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_53_6 tmp_515_6 in_56_6 in_57_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_54_6 tmp_516_6 in_58_6 in_59_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_55_6 tmp_517_6 in_510_6 in_511_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_56_6 tmp_518_6 tmp_512_6 tmp_513_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_57_6 tmp_519_6 tmp_514_6 tmp_515_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC2Els_58_6 tmp_520_6 tmp_516_6 tmp_517_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +xC3Els_50_6 out tmp_518_6 tmp_519_6 tmp_520_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3C_B_X1 +.ends +*---- end of process: ctree<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::vtree<12> ----- +* raw ports: in.d[0].d[0] in.d[0].d[1] in.d[1].d[0] in.d[1].d[1] in.d[2].d[0] in.d[2].d[1] in.d[3].d[0] in.d[3].d[1] in.d[4].d[0] in.d[4].d[1] in.d[5].d[0] in.d[5].d[1] in.d[6].d[0] in.d[6].d[1] in.d[7].d[0] in.d[7].d[1] in.d[8].d[0] in.d[8].d[1] in.d[9].d[0] in.d[9].d[1] in.d[10].d[0] in.d[10].d[1] in.d[11].d[0] in.d[11].d[1] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 in_ad_50_6_ad_50_6 in_ad_50_6_ad_51_6 in_ad_51_6_ad_50_6 in_ad_51_6_ad_51_6 in_ad_52_6_ad_50_6 in_ad_52_6_ad_51_6 in_ad_53_6_ad_50_6 in_ad_53_6_ad_51_6 in_ad_54_6_ad_50_6 in_ad_54_6_ad_51_6 in_ad_55_6_ad_50_6 in_ad_55_6_ad_51_6 in_ad_56_6_ad_50_6 in_ad_56_6_ad_51_6 in_ad_57_6_ad_50_6 in_ad_57_6_ad_51_6 in_ad_58_6_ad_50_6 in_ad_58_6_ad_51_6 in_ad_59_6_ad_50_6 in_ad_59_6_ad_51_6 in_ad_510_6_ad_50_6 in_ad_510_6_ad_51_6 in_ad_511_6_ad_50_6 in_ad_511_6_ad_51_6 out +*.PININFO in_ad_50_6_ad_50_6:I in_ad_50_6_ad_51_6:I in_ad_51_6_ad_50_6:I in_ad_51_6_ad_51_6:I in_ad_52_6_ad_50_6:I in_ad_52_6_ad_51_6:I in_ad_53_6_ad_50_6:I in_ad_53_6_ad_51_6:I in_ad_54_6_ad_50_6:I in_ad_54_6_ad_51_6:I in_ad_55_6_ad_50_6:I in_ad_55_6_ad_51_6:I in_ad_56_6_ad_50_6:I in_ad_56_6_ad_51_6:I in_ad_57_6_ad_50_6:I in_ad_57_6_ad_51_6:I in_ad_58_6_ad_50_6:I in_ad_58_6_ad_51_6:I in_ad_59_6_ad_50_6:I in_ad_59_6_ad_51_6:I in_ad_510_6_ad_50_6:I in_ad_510_6_ad_51_6:I in_ad_511_6_ad_50_6:I in_ad_511_6_ad_51_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xct ct_ain_50_6 ct_ain_51_6 ct_ain_52_6 ct_ain_53_6 ct_ain_54_6 ct_ain_55_6 ct_ain_56_6 ct_ain_57_6 ct_ain_58_6 ct_ain_59_6 ct_ain_510_6 ct_ain_511_6 out _0_0tmpl_0_0dataflow__neuro_0_0ctree_312_4 +xOR2__tf_50_6 ct_ain_50_6 in_ad_50_6_ad_51_6 in_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_51_6 ct_ain_51_6 in_ad_51_6_ad_51_6 in_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_52_6 ct_ain_52_6 in_ad_52_6_ad_51_6 in_ad_52_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_53_6 ct_ain_53_6 in_ad_53_6_ad_51_6 in_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_54_6 ct_ain_54_6 in_ad_54_6_ad_51_6 in_ad_54_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_55_6 ct_ain_55_6 in_ad_55_6_ad_51_6 in_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_56_6 ct_ain_56_6 in_ad_56_6_ad_51_6 in_ad_56_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_57_6 ct_ain_57_6 in_ad_57_6_ad_51_6 in_ad_57_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_58_6 ct_ain_58_6 in_ad_58_6_ad_51_6 in_ad_58_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_59_6 ct_ain_59_6 in_ad_59_6_ad_51_6 in_ad_59_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_510_6 ct_ain_510_6 in_ad_510_6_ad_51_6 in_ad_510_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xOR2__tf_511_6 ct_ain_511_6 in_ad_511_6_ad_51_6 in_ad_511_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +.ends +*---- end of process: vtree<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<12> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<12> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<12,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_312_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_312_4 +.ends +*---- end of process: fifo<12,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::buffer<13> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xout__a__B__buf __out__a__B __out__a__BX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xinack__ctl in_aa __en in_av out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xin__v__buf in_av __in__v _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvc in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 __in__v _0_0tmpl_0_0dataflow__neuro_0_0vtree_313_4 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_51_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_50_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_51_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_52_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_53_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_54_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_55_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_56_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_57_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_58_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_59_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_510_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_511_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 __out__a__BX_50_6 in_ad_ad_512_6_ad_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X4 +.ends +*---- end of process: buffer<13> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<13,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_313_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_ad_ad_53_6_ad_50_6 fifo__element_51_6_ain_ad_ad_53_6_ad_51_6 fifo__element_51_6_ain_ad_ad_54_6_ad_50_6 fifo__element_51_6_ain_ad_ad_54_6_ad_51_6 fifo__element_51_6_ain_ad_ad_55_6_ad_50_6 fifo__element_51_6_ain_ad_ad_55_6_ad_51_6 fifo__element_51_6_ain_ad_ad_56_6_ad_50_6 fifo__element_51_6_ain_ad_ad_56_6_ad_51_6 fifo__element_51_6_ain_ad_ad_57_6_ad_50_6 fifo__element_51_6_ain_ad_ad_57_6_ad_51_6 fifo__element_51_6_ain_ad_ad_58_6_ad_50_6 fifo__element_51_6_ain_ad_ad_58_6_ad_51_6 fifo__element_51_6_ain_ad_ad_59_6_ad_50_6 fifo__element_51_6_ain_ad_ad_59_6_ad_51_6 fifo__element_51_6_ain_ad_ad_510_6_ad_50_6 fifo__element_51_6_ain_ad_ad_510_6_ad_51_6 fifo__element_51_6_ain_ad_ad_511_6_ad_50_6 fifo__element_51_6_ain_ad_ad_511_6_ad_51_6 fifo__element_51_6_ain_ad_ad_512_6_ad_50_6 fifo__element_51_6_ain_ad_ad_512_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_ad_ad_53_6_ad_50_6 fifo__element_52_6_ain_ad_ad_53_6_ad_51_6 fifo__element_52_6_ain_ad_ad_54_6_ad_50_6 fifo__element_52_6_ain_ad_ad_54_6_ad_51_6 fifo__element_52_6_ain_ad_ad_55_6_ad_50_6 fifo__element_52_6_ain_ad_ad_55_6_ad_51_6 fifo__element_52_6_ain_ad_ad_56_6_ad_50_6 fifo__element_52_6_ain_ad_ad_56_6_ad_51_6 fifo__element_52_6_ain_ad_ad_57_6_ad_50_6 fifo__element_52_6_ain_ad_ad_57_6_ad_51_6 fifo__element_52_6_ain_ad_ad_58_6_ad_50_6 fifo__element_52_6_ain_ad_ad_58_6_ad_51_6 fifo__element_52_6_ain_ad_ad_59_6_ad_50_6 fifo__element_52_6_ain_ad_ad_59_6_ad_51_6 fifo__element_52_6_ain_ad_ad_510_6_ad_50_6 fifo__element_52_6_ain_ad_ad_510_6_ad_51_6 fifo__element_52_6_ain_ad_ad_511_6_ad_50_6 fifo__element_52_6_ain_ad_ad_511_6_ad_51_6 fifo__element_52_6_ain_ad_ad_512_6_ad_50_6 fifo__element_52_6_ain_ad_ad_512_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_313_4 +.ends +*---- end of process: fifo<13,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delay_chain<3> ----- +* raw ports: out in +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 out in +*.PININFO out:O in:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xdly_50_6 dly_51_6_aa in _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 out dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delay_chain<3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_1N_U_X4<> ----- +* raw ports: n1 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 n1 y +*.PININFO n1:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ GND n1 y GND n W=0.9U L=0.6U +.ends +*---- end of process: A_1N_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_line_end_pull_down<> ----- +* raw ports: in reset_B out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down in reset__B out +*.PININFO in:I reset__B:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xpull__down in out _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 +xpull__downR inv_ay out _0_0tmpl_0_0dataflow__neuro_0_0A_1N_U_X4 +xinv inv_ay reset__B _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +.ends +*---- end of process: nrn_line_end_pull_down<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1N_RB_X1<> ----- +* raw ports: y c1 c2 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X1 y c1 c2 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #13 Vdd p W=0.9U L=1.2U +M4_ GND c1 #9 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #14 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=6U L=0.6U +M9_keeper #13 y __y Vdd p W=0.9U L=0.6U +M10_keeper #14 y __y GND n W=0.9U L=0.6U +M11_ #8 n1 #7 GND n W=6U L=0.6U +M12_ #9 c2 #8 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C1P1N_RB_X1<> ----- +* raw ports: y c1 c2 p1 n1 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C1P1N_RB_X1 y c1 c2 p1 n1 pr__B sr__B +*.PININFO y:O c1:I c2:I p1:I n1:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #4 Vdd p W=6.3U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #15 Vdd p W=0.9U L=1.2U +M4_ GND c1 #11 GND n W=6U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #16 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=6.3U L=0.6U +M8_ #9 sr__B __y GND n W=6U L=0.6U +M9_keeper #15 y __y Vdd p W=0.9U L=0.6U +M10_keeper #16 y __y GND n W=0.9U L=0.6U +M11_ #4 c1 #3 Vdd p W=6.3U L=0.6U +M12_ #10 n1 #9 GND n W=6U L=0.6U +M13_ #11 c2 #10 GND n W=6U L=0.6U +.ends +*---- end of process: A_2C1P1N_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_3P_U_X4<> ----- +* raw ports: p1 p2 p3 y +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_3P_U_X4 p1 p2 p3 y +*.PININFO p1:I p2:I p3:I y:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd p1 #4 Vdd p W=1.5U L=0.6U +M1_ #3 p3 y Vdd p W=1.5U L=0.6U +M2_ #4 p2 #3 Vdd p W=1.5U L=0.6U +.ends +*---- end of process: A_3P_U_X4<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_hs_2d<> ----- +* raw ports: in.d.d[0] in.a outx.d.d[0] outx.a outy.d.d[0] outy.a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d in_ad_ad_50_6 in_aa outx_ad_ad_50_6 outx_aa outy_ad_ad_50_6 outy_aa reset__B +*.PININFO in_ad_ad_50_6:I in_aa:O outx_ad_ad_50_6:O outx_aa:I outy_ad_ad_50_6:O outy_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreq__inv __reqB __req _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xpu__y __reqB outy_aa outy_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2P_U_X4 +xinv__x __x__a__B outx_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xinv__y __y__a__B outy_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xA__ack in_aa __en in_ad_ad_50_6 __req __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_2C1N_RB_X1 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X2 +xA__en __en in_aa __req _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xA__req __req __en __y__a__B __x__a__B in_ad_ad_50_6 __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_2C1P1N_RB_X1 +xpu__x outx_aa __reqB __y__a__B outx_ad_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_3P_U_X4 +.ends +*---- end of process: nrn_hs_2d<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::nrn_hs_2d_array<2,4,3> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a in[2].d.d[0] in[2].a in[3].d.d[0] in[3].a in[4].d.d[0] in[4].a in[5].d.d[0] in[5].a in[6].d.d[0] in[6].a in[7].d.d[0] in[7].a outx[0].d.d[0] outx[0].a outx[1].d.d[0] outx[1].a outy[0].d.d[0] outy[0].a outy[1].d.d[0] outy[1].a outy[2].d.d[0] outy[2].a outy[3].d.d[0] outy[3].a reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa in_54_6_ad_ad_50_6 in_54_6_aa in_55_6_ad_ad_50_6 in_55_6_aa in_56_6_ad_ad_50_6 in_56_6_aa in_57_6_ad_ad_50_6 in_57_6_aa outx_50_6_ad_ad_50_6 outx_50_6_aa outx_51_6_ad_ad_50_6 outx_51_6_aa outy_50_6_ad_ad_50_6 outy_50_6_aa outy_51_6_ad_ad_50_6 outy_51_6_aa outy_52_6_ad_ad_50_6 outy_52_6_aa outy_53_6_ad_ad_50_6 outy_53_6_aa reset__B +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O in_52_6_ad_ad_50_6:I in_52_6_aa:O in_53_6_ad_ad_50_6:I in_53_6_aa:O in_54_6_ad_ad_50_6:I in_54_6_aa:O in_55_6_ad_ad_50_6:I in_55_6_aa:O in_56_6_ad_ad_50_6:I in_56_6_aa:O in_57_6_ad_ad_50_6:I in_57_6_aa:O outx_50_6_ad_ad_50_6:O outx_50_6_aa:I outx_51_6_ad_ad_50_6:O outx_51_6_aa:I outy_50_6_ad_ad_50_6:O outy_50_6_aa:I outy_51_6_ad_ad_50_6:O outy_51_6_aa:I outy_52_6_ad_ad_50_6:O outy_52_6_aa:I outy_53_6_ad_ad_50_6:O outy_53_6_aa:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xrsb__pd__x reset__B pd__x_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xkeep__y_50_6 pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_51_6 pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_52_6 pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__y_53_6 pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__x_50_6 pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xkeep__x_51_6 pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0KEEP +xdly__y_50_6 pd__y_50_6_ain __outy_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_51_6 pd__y_51_6_ain __outy_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_52_6 pd__y_52_6_ain __outy_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__y_53_6 pd__y_53_6_ain __outy_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xout__req__buf__x_50_6 outx_50_6_ad_ad_50_6 pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__x_51_6 outx_51_6_ad_ad_50_6 pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__ack__buf__y_50_6 __outy_50_6_aa outy_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_51_6 __outy_51_6_aa outy_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_52_6 __outy_52_6_aa outy_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__y_53_6 __outy_53_6_aa outy_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xpd__x_50_6 pd__x_50_6_ain pd__x_51_6_areset__B pd__x_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__x_51_6 pd__x_51_6_ain pd__x_51_6_areset__B pd__x_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_50_6 pd__y_50_6_ain pd__y_53_6_areset__B pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_51_6 pd__y_51_6_ain pd__y_53_6_areset__B pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_52_6 pd__y_52_6_ain pd__y_53_6_areset__B pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xpd__y_53_6 pd__y_53_6_ain pd__y_53_6_areset__B pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0nrn_line_end_pull_down +xneurons_50_6 in_50_6_ad_ad_50_6 in_50_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_50_6_aout __outy_50_6_aa neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_51_6 in_51_6_ad_ad_50_6 in_51_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_50_6_aout __outy_50_6_aa neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_52_6 in_52_6_ad_ad_50_6 in_52_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_51_6_aout __outy_51_6_aa neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_53_6 in_53_6_ad_ad_50_6 in_53_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_51_6_aout __outy_51_6_aa neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_54_6 in_54_6_ad_ad_50_6 in_54_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_52_6_aout __outy_52_6_aa neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_55_6 in_55_6_ad_ad_50_6 in_55_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_52_6_aout __outy_52_6_aa neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_56_6 in_56_6_ad_ad_50_6 in_56_6_aa pd__x_50_6_aout __outx_50_6_aa pd__y_53_6_aout __outy_53_6_aa neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xneurons_57_6 in_57_6_ad_ad_50_6 in_57_6_aa pd__x_51_6_aout __outx_51_6_aa pd__y_53_6_aout __outy_53_6_aa neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0nrn_hs_2d +xrsbx reset__B rsb_53_6_ain _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xrsb_50_6 rsb_53_6_ain neurons_51_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_51_6 rsb_53_6_ain neurons_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_52_6 rsb_53_6_ain neurons_55_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb_53_6 rsb_53_6_ain neurons_57_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xrsb__pd__y reset__B pd__y_53_6_areset__B _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xdly__x_50_6 pd__x_50_6_ain __outx_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xdly__x_51_6 pd__x_51_6_ain __outx_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 +xout__req__buf__y_50_6 outy_50_6_ad_ad_50_6 pd__y_50_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_51_6 outy_51_6_ad_ad_50_6 pd__y_51_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_52_6 outy_52_6_ad_ad_50_6 pd__y_52_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__req__buf__y_53_6 outy_53_6_ad_ad_50_6 pd__y_53_6_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xout__ack__buf__x_50_6 __outx_50_6_aa outx_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xout__ack__buf__x_51_6 __outx_51_6_aa outx_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +.ends +*---- end of process: nrn_hs_2d_array<2,4,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<29> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_329_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf8 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X8 +.ends +*---- end of process: sigbuf<29> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dropper_static<14,f> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] in.d.d[12].d[0] in.d.d[12].d[1] in.d.d[13].d[0] in.d.d[13].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a cond +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa cond +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I in_ad_ad_512_6_ad_50_6:I in_ad_ad_512_6_ad_51_6:I in_ad_ad_513_6_ad_50_6:I in_ad_ad_513_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I cond:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__v__buf __in__vX vt_aout _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsb__dropB cond and__f_513_6_ab _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xor2 or2_ay out_aa or2_ab _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xand2 or2_ab __drop __in__vX _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsb__in__v __in__vX in_av _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_329_4 +xand__f_50_6 out_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_51_6 out_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_52_6 out_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_53_6 out_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_54_6 out_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_55_6 out_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_56_6 out_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_57_6 out_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_58_6 out_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_59_6 out_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_510_6 out_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_511_6 out_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_512_6 out_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__f_513_6 out_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_50_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_50_6 out_ad_ad_50_6_ad_51_6 in_ad_ad_50_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_51_6 out_ad_ad_51_6_ad_51_6 in_ad_ad_51_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_52_6 out_ad_ad_52_6_ad_51_6 in_ad_ad_52_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_53_6 out_ad_ad_53_6_ad_51_6 in_ad_ad_53_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_54_6 out_ad_ad_54_6_ad_51_6 in_ad_ad_54_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_55_6 out_ad_ad_55_6_ad_51_6 in_ad_ad_55_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_56_6 out_ad_ad_56_6_ad_51_6 in_ad_ad_56_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_57_6 out_ad_ad_57_6_ad_51_6 in_ad_ad_57_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_58_6 out_ad_ad_58_6_ad_51_6 in_ad_ad_58_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_59_6 out_ad_ad_59_6_ad_51_6 in_ad_ad_59_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_510_6 out_ad_ad_510_6_ad_51_6 in_ad_ad_510_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_511_6 out_ad_ad_511_6_ad_51_6 in_ad_ad_511_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_512_6 out_ad_ad_512_6_ad_51_6 in_ad_ad_512_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xand__t_513_6 out_ad_ad_513_6_ad_51_6 in_ad_ad_513_6_ad_51_6 and__f_513_6_ab in_av _0_0tmpl_0_0dataflow__neuro_0_0AND3_X1 +xinv __drop cond _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xvt in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 in_ad_ad_512_6_ad_50_6 in_ad_ad_512_6_ad_51_6 in_ad_ad_513_6_ad_50_6 in_ad_ad_513_6_ad_51_6 vt_aout _0_0tmpl_0_0dataflow__neuro_0_0vtree_314_4 +xack__Cel in_aa or2_ay __in__vX _0_0tmpl_0_0dataflow__neuro_0_0A_2C_B_X1 +.ends +*---- end of process: dropper_static<14,f> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::delayprog<2> ----- +* raw ports: out in s[0] s[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0delayprog_32_4 out in s_50_6 s_51_6 +*.PININFO out:O in:I s_50_6:I s_51_6:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xand2_50_6 dly_50_6_aa in s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xand2_51_6 dly_51_6_aa __a_51_6 s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xmu2_50_6 __a_51_6 in dly_50_6_ay s_50_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xmu2_51_6 out __a_51_6 dly_52_6_ay s_51_6 _0_0tmpl_0_0dataflow__neuro_0_0MUX2_X1 +xdly_50_6 dly_50_6_ay dly_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_51_6 dly_52_6_aa dly_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +xdly_52_6 dly_52_6_ay dly_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0DLY4_X1 +.ends +*---- end of process: delayprog<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::bd2qdi<14,4,2> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.d.d[3].d[0] out.d.d[3].d[1] out.d.d[4].d[0] out.d.d[4].d[1] out.d.d[5].d[0] out.d.d[5].d[1] out.d.d[6].d[0] out.d.d[6].d[1] out.d.d[7].d[0] out.d.d[7].d[1] out.d.d[8].d[0] out.d.d[8].d[1] out.d.d[9].d[0] out.d.d[9].d[1] out.d.d[10].d[0] out.d.d[10].d[1] out.d.d[11].d[0] out.d.d[11].d[1] out.d.d[12].d[0] out.d.d[12].d[1] out.d.d[13].d[0] out.d.d[13].d[1] out.a out.v dly_cfg[0] dly_cfg[1] dly_cfg[2] dly_cfg[3] dly_cfg2[0] dly_cfg2[1] reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4 in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_ad_ad_53_6_ad_50_6 out_ad_ad_53_6_ad_51_6 out_ad_ad_54_6_ad_50_6 out_ad_ad_54_6_ad_51_6 out_ad_ad_55_6_ad_50_6 out_ad_ad_55_6_ad_51_6 out_ad_ad_56_6_ad_50_6 out_ad_ad_56_6_ad_51_6 out_ad_ad_57_6_ad_50_6 out_ad_ad_57_6_ad_51_6 out_ad_ad_58_6_ad_50_6 out_ad_ad_58_6_ad_51_6 out_ad_ad_59_6_ad_50_6 out_ad_ad_59_6_ad_51_6 out_ad_ad_510_6_ad_50_6 out_ad_ad_510_6_ad_51_6 out_ad_ad_511_6_ad_50_6 out_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 out_ad_ad_512_6_ad_51_6 out_ad_ad_513_6_ad_50_6 out_ad_ad_513_6_ad_51_6 out_aa out_av dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 dly__cfg2_50_6 dly__cfg2_51_6 reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_ad_ad_53_6_ad_50_6:O out_ad_ad_53_6_ad_51_6:O out_ad_ad_54_6_ad_50_6:O out_ad_ad_54_6_ad_51_6:O out_ad_ad_55_6_ad_50_6:O out_ad_ad_55_6_ad_51_6:O out_ad_ad_56_6_ad_50_6:O out_ad_ad_56_6_ad_51_6:O out_ad_ad_57_6_ad_50_6:O out_ad_ad_57_6_ad_51_6:O out_ad_ad_58_6_ad_50_6:O out_ad_ad_58_6_ad_51_6:O out_ad_ad_59_6_ad_50_6:O out_ad_ad_59_6_ad_51_6:O out_ad_ad_510_6_ad_50_6:O out_ad_ad_510_6_ad_51_6:O out_ad_ad_511_6_ad_50_6:O out_ad_ad_511_6_ad_51_6:O out_ad_ad_512_6_ad_50_6:O out_ad_ad_512_6_ad_51_6:O out_ad_ad_513_6_ad_50_6:O out_ad_ad_513_6_ad_51_6:O out_aa:I out_av:I dly__cfg_50_6:I dly__cfg_51_6:I dly__cfg_52_6:I dly__cfg_53_6:I dly__cfg2_50_6:I dly__cfg2_51_6:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinack__ctl in_aa __en __req__slowfall out_av __reset__BX __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0A_3C_RB_X4 +xdly __req in_ar dly__cfg_50_6 dly__cfg_51_6 dly__cfg_52_6 dly__cfg_53_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_34_4 +xout__a__inv __out__a__B out_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xdly2 dly2_aout __reqX dly__cfg2_50_6 dly__cfg2_51_6 _0_0tmpl_0_0dataflow__neuro_0_0delayprog_32_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xen__buf __en en__buf_aout_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xinput__invs_50_6 __inB_50_6 in_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_51_6 __inB_51_6 in_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_52_6 __inB_52_6 in_ad_52_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_53_6 __inB_53_6 in_ad_53_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_54_6 __inB_54_6 in_ad_54_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_55_6 __inB_55_6 in_ad_55_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_56_6 __inB_56_6 in_ad_56_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_57_6 __inB_57_6 in_ad_57_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_58_6 __inB_58_6 in_ad_58_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_59_6 __inB_59_6 in_ad_59_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_510_6 __inB_510_6 in_ad_510_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_511_6 __inB_511_6 in_ad_511_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_512_6 __inB_512_6 in_ad_512_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xinput__invs_513_6 __inB_513_6 in_ad_513_6 _0_0tmpl_0_0dataflow__neuro_0_0INV_X1 +xout__a__B__buf __out__a__B f__buf__func_513_6_ac2 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreq__dly__or __req__slowfall __reqX dly2_aout _0_0tmpl_0_0dataflow__neuro_0_0OR2_X1 +xen__ctl __en in_aa out_av _0_0tmpl_0_0dataflow__neuro_0_0A_1C1P_X1 +xreq__bufarray __reqX __reqXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 +xreq__buf __reqX __req _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xf__buf__func_50_6 out_ad_ad_50_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_50_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_51_6 out_ad_ad_51_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_51_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_52_6 out_ad_ad_52_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_52_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_53_6 out_ad_ad_53_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_53_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_54_6 out_ad_ad_54_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_54_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_55_6 out_ad_ad_55_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_55_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_56_6 out_ad_ad_56_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_56_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_57_6 out_ad_ad_57_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_57_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_58_6 out_ad_ad_58_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_58_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_59_6 out_ad_ad_59_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_59_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_510_6 out_ad_ad_510_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_510_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_511_6 out_ad_ad_511_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_511_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_512_6 out_ad_ad_512_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_512_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xf__buf__func_513_6 out_ad_ad_513_6_ad_50_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 __inB_513_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_50_6 out_ad_ad_50_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_50_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_51_6 out_ad_ad_51_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_51_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_52_6 out_ad_ad_52_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_52_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_53_6 out_ad_ad_53_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_53_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_54_6 out_ad_ad_54_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_54_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_55_6 out_ad_ad_55_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_55_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_56_6 out_ad_ad_56_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_56_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_57_6 out_ad_ad_57_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_57_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_58_6 out_ad_ad_58_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_58_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_59_6 out_ad_ad_59_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_59_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_510_6 out_ad_ad_510_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_510_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_511_6 out_ad_ad_511_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_511_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_512_6 out_ad_ad_512_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_512_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +xt__buf__func_513_6 out_ad_ad_513_6_ad_51_6 en__buf_aout_50_6 f__buf__func_513_6_ac2 in_ad_513_6 __reqXX_50_6 __reset__BXX_50_6 __reset__BXX_50_6 _0_0tmpl_0_0dataflow__neuro_0_0A_2C2N_RB_X4 +.ends +*---- end of process: bd2qdi<14,4,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbtree<2> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbtree_32_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa out_ad_ad_50_6 out_aa +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xarbs_50_6 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa out_ad_ad_50_6 out_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +.ends +*---- end of process: arbtree<2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::A_2C_RB_X1<> ----- +* raw ports: y c1 c2 pr_B sr_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 y c1 c2 pr__B sr__B +*.PININFO y:O c1:I c2:I pr__B:I sr__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +* +* --- node flags --- +* +* __y (state-holding): pup_reff=0.285714; pdn_reff=0.4 +* y (combinational) +* +* --- end node flags --- +* +M0_ Vdd c1 #3 Vdd p W=4.2U L=0.6U +M1_ Vdd pr__B __y Vdd p W=2.1U L=0.6U +M2_ Vdd __y y Vdd p W=2.1U L=0.6U +M3_keeper Vdd GND #11 Vdd p W=0.9U L=1.2U +M4_ GND c1 #8 GND n W=4.5U L=0.6U +M5_ GND __y y GND n W=1.5U L=0.6U +M6_keeper GND Vdd #12 GND n W=0.9U L=4.5U +M7_ #3 c2 __y Vdd p W=4.2U L=0.6U +M8_ #7 sr__B __y GND n W=4.5U L=0.6U +M9_keeper #11 y __y Vdd p W=0.9U L=0.6U +M10_keeper #12 y __y GND n W=0.9U L=0.6U +M11_ #8 c2 #7 GND n W=4.5U L=0.6U +.ends +*---- end of process: A_2C_RB_X1<> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::ortree<1> ----- +* raw ports: in[0] out +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 in_50_6 out +*.PININFO in_50_6:I out:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xb out in_50_6 _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: ortree<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf<1> ----- +* raw ports: in out[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 in out_50_6 +*.PININFO in:I out_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xbuf1 out_50_6 in _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +.ends +*---- end of process: sigbuf<1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<2,1> ----- +* raw ports: in[0] in[1] out[0] out[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4 in_50_6 in_51_6 out_50_6 out_51_6 +*.PININFO in_50_6:I in_51_6:I out_50_6:O out_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 +.ends +*---- end of process: sigbuf_boolarray<2,1> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dualrail_encoder<1,2> ----- +* raw ports: in[0] in[1] out.d[0].d[0] out.d[0].d[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4 in_50_6 in_51_6 out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 +*.PININFO in_50_6:I in_51_6:I out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xors__t_50_6 __inX_51_6 out_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 +xors__f_50_6 __inX_50_6 out_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_31_4 +xsb__in in_50_6 in_51_6 __inX_50_6 __inX_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4 +.ends +*---- end of process: dualrail_encoder<1,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::sigbuf_boolarray<4,2> ----- +* raw ports: in[0] in[1] in[2] in[3] out[0] out[1] out[2] out[3] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4 in_50_6 in_51_6 in_52_6 in_53_6 out_50_6 out_51_6 out_52_6 out_53_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_50_6:O out_51_6:O out_52_6:O out_53_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsb_50_6 in_50_6 out_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_51_6 in_51_6 out_51_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_52_6 in_52_6 out_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +xsb_53_6 in_53_6 out_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: sigbuf_boolarray<4,2> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::dualrail_encoder<2,4> ----- +* raw ports: in[0] in[1] in[2] in[3] out.d[0].d[0] out.d[0].d[1] out.d[1].d[0] out.d[1].d[1] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4 in_50_6 in_51_6 in_52_6 in_53_6 out_ad_50_6_ad_50_6 out_ad_50_6_ad_51_6 out_ad_51_6_ad_50_6 out_ad_51_6_ad_51_6 +*.PININFO in_50_6:I in_51_6:I in_52_6:I in_53_6:I out_ad_50_6_ad_50_6:O out_ad_50_6_ad_51_6:O out_ad_51_6_ad_50_6:O out_ad_51_6_ad_51_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xors__t_50_6 __inX_51_6 __inX_53_6 out_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__t_51_6 __inX_52_6 __inX_53_6 out_ad_51_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__f_50_6 __inX_50_6 __inX_52_6 out_ad_50_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xors__f_51_6 __inX_50_6 __inX_51_6 out_ad_51_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0ortree_32_4 +xsb__in in_50_6 in_51_6 in_52_6 in_53_6 __inX_50_6 __inX_51_6 __inX_52_6 __inX_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4 +.ends +*---- end of process: dualrail_encoder<2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::arbtree<4> ----- +* raw ports: in[0].d.d[0] in[0].a in[1].d.d[0] in[1].a in[2].d.d[0] in[2].a in[3].d.d[0] in[3].a out.d.d[0] out.a +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0arbtree_34_4 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa out_ad_ad_50_6 out_aa +*.PININFO in_50_6_ad_ad_50_6:I in_50_6_aa:O in_51_6_ad_ad_50_6:I in_51_6_aa:O in_52_6_ad_ad_50_6:I in_52_6_aa:O in_53_6_ad_ad_50_6:I in_53_6_aa:O out_ad_ad_50_6:O out_aa:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xarbs_50_6 in_50_6_ad_ad_50_6 in_50_6_aa in_51_6_ad_ad_50_6 in_51_6_aa tmp_54_6_ad_ad_50_6 tmp_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xarbs_51_6 in_52_6_ad_ad_50_6 in_52_6_aa in_53_6_ad_ad_50_6 in_53_6_aa tmp_55_6_ad_ad_50_6 tmp_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +xarbs_52_6 tmp_54_6_ad_ad_50_6 tmp_54_6_aa tmp_55_6_ad_ad_50_6 tmp_55_6_aa out_ad_ad_50_6 out_aa _0_0tmpl_0_0dataflow__neuro_0_0arbiter_handshake +.ends +*---- end of process: arbtree<4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::encoder2d_simple<1,2,2,4> ----- +* raw ports: inx[0].d.d[0] inx[0].a inx[1].d.d[0] inx[1].a iny[0].d.d[0] iny[0].a iny[1].d.d[0] iny[1].a iny[2].d.d[0] iny[2].a iny[3].d.d[0] iny[3].a out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4 inx_50_6_ad_ad_50_6 inx_50_6_aa inx_51_6_ad_ad_50_6 inx_51_6_aa iny_50_6_ad_ad_50_6 iny_50_6_aa iny_51_6_ad_ad_50_6 iny_51_6_aa iny_52_6_ad_ad_50_6 iny_52_6_aa iny_53_6_ad_ad_50_6 iny_53_6_aa out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO inx_50_6_ad_ad_50_6:I inx_50_6_aa:O inx_51_6_ad_ad_50_6:I inx_51_6_aa:O iny_50_6_ad_ad_50_6:I iny_50_6_aa:O iny_51_6_ad_ad_50_6:I iny_51_6_aa:O iny_52_6_ad_ad_50_6:I iny_52_6_aa:O iny_53_6_ad_ad_50_6:I iny_53_6_aa:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xinv__buf a__x__Cel_ac1 inv__buf_aa _0_0tmpl_0_0dataflow__neuro_0_0INV_X2 +xXarb inx_50_6_ad_ad_50_6 inx_50_6_aa inx_51_6_ad_ad_50_6 inx_51_6_aa __r__x __a__x _0_0tmpl_0_0dataflow__neuro_0_0arbtree_32_4 +xa__y__Cel __a__y a__x__Cel_ac1 __r__y reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 +xXenc inx_50_6_aa inx_51_6_aa Xenc_aout_ad_50_6_ad_50_6 Xenc_aout_ad_50_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4 +xYenc iny_50_6_aa iny_51_6_aa iny_52_6_aa iny_53_6_aa Yenc_aout_ad_50_6_ad_50_6 Yenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_51_6_ad_50_6 Yenc_aout_ad_51_6_ad_51_6 _0_0tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4 +xYarb iny_50_6_ad_ad_50_6 iny_50_6_aa iny_51_6_ad_ad_50_6 iny_51_6_aa iny_52_6_ad_ad_50_6 iny_52_6_aa iny_53_6_ad_ad_50_6 iny_53_6_aa __r__y __a__y _0_0tmpl_0_0dataflow__neuro_0_0arbtree_34_4 +xa__x__Cel __a__x a__x__Cel_ac1 __r__x reset__B reset__B _0_0tmpl_0_0dataflow__neuro_0_0A_2C_RB_X1 +xbuf Xenc_aout_ad_50_6_ad_50_6 Xenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_50_6_ad_50_6 Yenc_aout_ad_50_6_ad_51_6 Yenc_aout_ad_51_6_ad_50_6 Yenc_aout_ad_51_6_ad_51_6 inv__buf_aa buf_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +.ends +*---- end of process: encoder2d_simple<1,2,2,4> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::append<12,2,0> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.d.d[3].d[0] in.d.d[3].d[1] in.d.d[4].d[0] in.d.d[4].d[1] in.d.d[5].d[0] in.d.d[5].d[1] in.d.d[6].d[0] in.d.d[6].d[1] in.d.d[7].d[0] in.d.d[7].d[1] in.d.d[8].d[0] in.d.d[8].d[1] in.d.d[9].d[0] in.d.d[9].d[1] in.d.d[10].d[0] in.d.d[10].d[1] in.d.d[11].d[0] in.d.d[11].d[1] out.d.d[12].d[0] +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0append_312_72_70_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 out_ad_ad_512_6_ad_50_6 +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_ad_ad_53_6_ad_50_6:I in_ad_ad_53_6_ad_51_6:I in_ad_ad_54_6_ad_50_6:I in_ad_ad_54_6_ad_51_6:I in_ad_ad_55_6_ad_50_6:I in_ad_ad_55_6_ad_51_6:I in_ad_ad_56_6_ad_50_6:I in_ad_ad_56_6_ad_51_6:I in_ad_ad_57_6_ad_50_6:I in_ad_ad_57_6_ad_51_6:I in_ad_ad_58_6_ad_50_6:I in_ad_ad_58_6_ad_51_6:I in_ad_ad_59_6_ad_50_6:I in_ad_ad_59_6_ad_51_6:I in_ad_ad_510_6_ad_50_6:I in_ad_ad_510_6_ad_51_6:I in_ad_ad_511_6_ad_50_6:I in_ad_ad_511_6_ad_51_6:I out_ad_ad_512_6_ad_50_6:O +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xin__val in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_ad_ad_53_6_ad_50_6 in_ad_ad_53_6_ad_51_6 in_ad_ad_54_6_ad_50_6 in_ad_ad_54_6_ad_51_6 in_ad_ad_55_6_ad_50_6 in_ad_ad_55_6_ad_51_6 in_ad_ad_56_6_ad_50_6 in_ad_ad_56_6_ad_51_6 in_ad_ad_57_6_ad_50_6 in_ad_ad_57_6_ad_51_6 in_ad_ad_58_6_ad_50_6 in_ad_ad_58_6_ad_51_6 in_ad_ad_59_6_ad_50_6 in_ad_ad_59_6_ad_51_6 in_ad_ad_510_6_ad_50_6 in_ad_ad_510_6_ad_51_6 in_ad_ad_511_6_ad_50_6 in_ad_ad_511_6_ad_51_6 sb_ain _0_0tmpl_0_0dataflow__neuro_0_0vtree_312_4 +xsb sb_ain out_ad_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 +.ends +*---- end of process: append<12,2,0> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::fifo<3,3> ----- +* raw ports: in.d.d[0].d[0] in.d.d[0].d[1] in.d.d[1].d[0] in.d.d[1].d[1] in.d.d[2].d[0] in.d.d[2].d[1] in.a in.v out.d.d[0].d[0] out.d.d[0].d[1] out.d.d[1].d[0] out.d.d[1].d[1] out.d.d[2].d[0] out.d.d[2].d[1] out.a out.v reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av reset__B +*.PININFO in_ad_ad_50_6_ad_50_6:I in_ad_ad_50_6_ad_51_6:I in_ad_ad_51_6_ad_50_6:I in_ad_ad_51_6_ad_51_6:I in_ad_ad_52_6_ad_50_6:I in_ad_ad_52_6_ad_51_6:I in_aa:O in_av:O out_ad_ad_50_6_ad_50_6:O out_ad_ad_50_6_ad_51_6:O out_ad_ad_51_6_ad_50_6:O out_ad_ad_51_6_ad_51_6:O out_ad_ad_52_6_ad_50_6:O out_ad_ad_52_6_ad_51_6:O out_aa:I out_av:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xreset__bufarray __reset__BX __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X1 +xfifo__element_50_6 in_ad_ad_50_6_ad_50_6 in_ad_ad_50_6_ad_51_6 in_ad_ad_51_6_ad_50_6 in_ad_ad_51_6_ad_51_6 in_ad_ad_52_6_ad_50_6 in_ad_ad_52_6_ad_51_6 in_aa in_av fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xfifo__element_51_6 fifo__element_51_6_ain_ad_ad_50_6_ad_50_6 fifo__element_51_6_ain_ad_ad_50_6_ad_51_6 fifo__element_51_6_ain_ad_ad_51_6_ad_50_6 fifo__element_51_6_ain_ad_ad_51_6_ad_51_6 fifo__element_51_6_ain_ad_ad_52_6_ad_50_6 fifo__element_51_6_ain_ad_ad_52_6_ad_51_6 fifo__element_51_6_ain_aa fifo__element_51_6_ain_av fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +xfifo__element_52_6 fifo__element_52_6_ain_ad_ad_50_6_ad_50_6 fifo__element_52_6_ain_ad_ad_50_6_ad_51_6 fifo__element_52_6_ain_ad_ad_51_6_ad_50_6 fifo__element_52_6_ain_ad_ad_51_6_ad_51_6 fifo__element_52_6_ain_ad_ad_52_6_ad_50_6 fifo__element_52_6_ain_ad_ad_52_6_ad_51_6 fifo__element_52_6_ain_aa fifo__element_52_6_ain_av out_ad_ad_50_6_ad_50_6 out_ad_ad_50_6_ad_51_6 out_ad_ad_51_6_ad_50_6 out_ad_ad_51_6_ad_51_6 out_ad_ad_52_6_ad_50_6 out_ad_ad_52_6_ad_51_6 out_aa out_av __reset__BXX_52_6 _0_0tmpl_0_0dataflow__neuro_0_0buffer_33_4 +.ends +*---- end of process: fifo<3,3> ----- +* +*---- act defproc: ::tmpl::dataflow_neuro::chip_texel<14,2,4,2,4,1,2,1,2,4,4,4,8,4,5,7,5,7,3,3,4,2,4,8,16> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a reg_data[0].d[0].d[0] reg_data[0].d[0].d[1] reg_data[0].d[1].d[0] reg_data[0].d[1].d[1] reg_data[0].d[2].d[0] reg_data[0].d[2].d[1] reg_data[0].d[3].d[0] reg_data[0].d[3].d[1] reg_data[0].d[4].d[0] reg_data[0].d[4].d[1] reg_data[0].d[5].d[0] reg_data[0].d[5].d[1] reg_data[0].d[6].d[0] reg_data[0].d[6].d[1] reg_data[0].d[7].d[0] reg_data[0].d[7].d[1] reg_data[1].d[0].d[0] reg_data[1].d[0].d[1] reg_data[1].d[1].d[0] reg_data[1].d[1].d[1] reg_data[1].d[2].d[0] reg_data[1].d[2].d[1] reg_data[1].d[3].d[0] reg_data[1].d[3].d[1] reg_data[1].d[4].d[0] reg_data[1].d[4].d[1] reg_data[1].d[5].d[0] reg_data[1].d[5].d[1] reg_data[1].d[6].d[0] reg_data[1].d[6].d[1] reg_data[1].d[7].d[0] reg_data[1].d[7].d[1] reg_data[2].d[0].d[0] reg_data[2].d[0].d[1] reg_data[2].d[1].d[0] reg_data[2].d[1].d[1] reg_data[2].d[2].d[0] reg_data[2].d[2].d[1] reg_data[2].d[3].d[0] reg_data[2].d[3].d[1] reg_data[2].d[4].d[0] reg_data[2].d[4].d[1] reg_data[2].d[5].d[0] reg_data[2].d[5].d[1] reg_data[2].d[6].d[0] reg_data[2].d[6].d[1] reg_data[2].d[7].d[0] reg_data[2].d[7].d[1] reg_data[3].d[0].d[0] reg_data[3].d[0].d[1] reg_data[3].d[1].d[0] reg_data[3].d[1].d[1] reg_data[3].d[2].d[0] reg_data[3].d[2].d[1] reg_data[3].d[3].d[0] reg_data[3].d[3].d[1] reg_data[3].d[4].d[0] reg_data[3].d[4].d[1] reg_data[3].d[5].d[0] reg_data[3].d[5].d[1] reg_data[3].d[6].d[0] reg_data[3].d[6].d[1] reg_data[3].d[7].d[0] reg_data[3].d[7].d[1] reg_data[4].d[0].d[0] reg_data[4].d[0].d[1] reg_data[4].d[1].d[0] reg_data[4].d[1].d[1] reg_data[4].d[2].d[0] reg_data[4].d[2].d[1] reg_data[4].d[3].d[0] reg_data[4].d[3].d[1] reg_data[4].d[4].d[0] reg_data[4].d[4].d[1] reg_data[4].d[5].d[0] reg_data[4].d[5].d[1] reg_data[4].d[6].d[0] reg_data[4].d[6].d[1] reg_data[4].d[7].d[0] reg_data[4].d[7].d[1] reg_data[5].d[0].d[0] reg_data[5].d[0].d[1] reg_data[5].d[1].d[0] reg_data[5].d[1].d[1] reg_data[5].d[2].d[0] reg_data[5].d[2].d[1] reg_data[5].d[3].d[0] reg_data[5].d[3].d[1] reg_data[5].d[4].d[0] reg_data[5].d[4].d[1] reg_data[5].d[5].d[0] reg_data[5].d[5].d[1] reg_data[5].d[6].d[0] reg_data[5].d[6].d[1] reg_data[5].d[7].d[0] reg_data[5].d[7].d[1] reg_data[6].d[0].d[0] reg_data[6].d[0].d[1] reg_data[6].d[1].d[0] reg_data[6].d[1].d[1] reg_data[6].d[2].d[0] reg_data[6].d[2].d[1] reg_data[6].d[3].d[0] reg_data[6].d[3].d[1] reg_data[6].d[4].d[0] reg_data[6].d[4].d[1] reg_data[6].d[5].d[0] reg_data[6].d[5].d[1] reg_data[6].d[6].d[0] reg_data[6].d[6].d[1] reg_data[6].d[7].d[0] reg_data[6].d[7].d[1] reg_data[7].d[0].d[0] reg_data[7].d[0].d[1] reg_data[7].d[1].d[0] reg_data[7].d[1].d[1] reg_data[7].d[2].d[0] reg_data[7].d[2].d[1] reg_data[7].d[3].d[0] reg_data[7].d[3].d[1] reg_data[7].d[4].d[0] reg_data[7].d[4].d[1] reg_data[7].d[5].d[0] reg_data[7].d[5].d[1] reg_data[7].d[6].d[0] reg_data[7].d[6].d[1] reg_data[7].d[7].d[0] reg_data[7].d[7].d[1] reg_data[8].d[0].d[0] reg_data[8].d[0].d[1] reg_data[8].d[1].d[0] reg_data[8].d[1].d[1] reg_data[8].d[2].d[0] reg_data[8].d[2].d[1] reg_data[8].d[3].d[0] reg_data[8].d[3].d[1] reg_data[8].d[4].d[0] reg_data[8].d[4].d[1] reg_data[8].d[5].d[0] reg_data[8].d[5].d[1] reg_data[8].d[6].d[0] reg_data[8].d[6].d[1] reg_data[8].d[7].d[0] reg_data[8].d[7].d[1] reg_data[9].d[0].d[0] reg_data[9].d[0].d[1] reg_data[9].d[1].d[0] reg_data[9].d[1].d[1] reg_data[9].d[2].d[0] reg_data[9].d[2].d[1] reg_data[9].d[3].d[0] reg_data[9].d[3].d[1] reg_data[9].d[4].d[0] reg_data[9].d[4].d[1] reg_data[9].d[5].d[0] reg_data[9].d[5].d[1] reg_data[9].d[6].d[0] reg_data[9].d[6].d[1] reg_data[9].d[7].d[0] reg_data[9].d[7].d[1] reg_data[10].d[0].d[0] reg_data[10].d[0].d[1] reg_data[10].d[1].d[0] reg_data[10].d[1].d[1] reg_data[10].d[2].d[0] reg_data[10].d[2].d[1] reg_data[10].d[3].d[0] reg_data[10].d[3].d[1] reg_data[10].d[4].d[0] reg_data[10].d[4].d[1] reg_data[10].d[5].d[0] reg_data[10].d[5].d[1] reg_data[10].d[6].d[0] reg_data[10].d[6].d[1] reg_data[10].d[7].d[0] reg_data[10].d[7].d[1] reg_data[11].d[0].d[0] reg_data[11].d[0].d[1] reg_data[11].d[1].d[0] reg_data[11].d[1].d[1] reg_data[11].d[2].d[0] reg_data[11].d[2].d[1] reg_data[11].d[3].d[0] reg_data[11].d[3].d[1] reg_data[11].d[4].d[0] reg_data[11].d[4].d[1] reg_data[11].d[5].d[0] reg_data[11].d[5].d[1] reg_data[11].d[6].d[0] reg_data[11].d[6].d[1] reg_data[11].d[7].d[0] reg_data[11].d[7].d[1] reg_data[12].d[0].d[0] reg_data[12].d[0].d[1] reg_data[12].d[1].d[0] reg_data[12].d[1].d[1] reg_data[12].d[2].d[0] reg_data[12].d[2].d[1] reg_data[12].d[3].d[0] reg_data[12].d[3].d[1] reg_data[12].d[4].d[0] reg_data[12].d[4].d[1] reg_data[12].d[5].d[0] reg_data[12].d[5].d[1] reg_data[12].d[6].d[0] reg_data[12].d[6].d[1] reg_data[12].d[7].d[0] reg_data[12].d[7].d[1] reg_data[13].d[0].d[0] reg_data[13].d[0].d[1] reg_data[13].d[1].d[0] reg_data[13].d[1].d[1] reg_data[13].d[2].d[0] reg_data[13].d[2].d[1] reg_data[13].d[3].d[0] reg_data[13].d[3].d[1] reg_data[13].d[4].d[0] reg_data[13].d[4].d[1] reg_data[13].d[5].d[0] reg_data[13].d[5].d[1] reg_data[13].d[6].d[0] reg_data[13].d[6].d[1] reg_data[13].d[7].d[0] reg_data[13].d[7].d[1] reg_data[14].d[0].d[0] reg_data[14].d[0].d[1] reg_data[14].d[1].d[0] reg_data[14].d[1].d[1] reg_data[14].d[2].d[0] reg_data[14].d[2].d[1] reg_data[14].d[3].d[0] reg_data[14].d[3].d[1] reg_data[14].d[4].d[0] reg_data[14].d[4].d[1] reg_data[14].d[5].d[0] reg_data[14].d[5].d[1] reg_data[14].d[6].d[0] reg_data[14].d[6].d[1] reg_data[14].d[7].d[0] reg_data[14].d[7].d[1] reg_data[15].d[0].d[0] reg_data[15].d[0].d[1] reg_data[15].d[1].d[0] reg_data[15].d[1].d[1] reg_data[15].d[2].d[0] reg_data[15].d[2].d[1] reg_data[15].d[3].d[0] reg_data[15].d[3].d[1] reg_data[15].d[4].d[0] reg_data[15].d[4].d[1] reg_data[15].d[5].d[0] reg_data[15].d[5].d[1] reg_data[15].d[6].d[0] reg_data[15].d[6].d[1] reg_data[15].d[7].d[0] reg_data[15].d[7].d[1] synapses[0].d.d[0] synapses[0].a synapses[1].d.d[0] synapses[1].a synapses[2].d.d[0] synapses[2].a synapses[3].d.d[0] synapses[3].a synapses[4].d.d[0] synapses[4].a synapses[5].d.d[0] synapses[5].a synapses[6].d.d[0] synapses[6].a synapses[7].d.d[0] synapses[7].a neurons[0].d.d[0] neurons[0].a neurons[1].d.d[0] neurons[1].a neurons[2].d.d[0] neurons[2].a neurons[3].d.d[0] neurons[3].a neurons[4].d.d[0] neurons[4].a neurons[5].d.d[0] neurons[5].a neurons[6].d.d[0] neurons[6].a neurons[7].d.d[0] neurons[7].a nrn_mon_x[0] nrn_mon_x[1] nrn_mon_x[2] nrn_mon_x[3] nrn_mon_y[0] nrn_mon_y[1] nrn_mon_y[2] nrn_mon_y[3] syn_mon_x[0] syn_mon_x[1] syn_mon_x[2] syn_mon_x[3] syn_mon_x[4] syn_mon_x[5] syn_mon_x[6] syn_mon_x[7] syn_mon_y[0] syn_mon_y[1] syn_mon_y[2] syn_mon_y[3] syn_mon_AMZI[0] syn_mon_AMZI[1] syn_mon_AMZI[2] syn_mon_AMZI[3] syn_mon_AMZI[4] syn_mon_AMZI[5] syn_mon_AMZI[6] syn_mon_AMZI[7] syn_mon_AMZI[8] syn_mon_AMZI[9] nrn_mon_AMZI[0] nrn_mon_AMZI[1] nrn_mon_AMZI[2] nrn_mon_AMZI[3] nrn_mon_AMZI[4] nrn_mon_AMZI[5] nrn_mon_AMZI[6] nrn_mon_AMZI[7] nrn_mon_AMZI[8] nrn_mon_AMZI[9] nrn_mon_AMZI[10] nrn_mon_AMZI[11] nrn_mon_AMZI[12] nrn_mon_AMZI[13] syn_mon_AMZO[0] syn_mon_AMZO[1] syn_mon_AMZO[2] syn_mon_AMZO[3] syn_mon_AMZO[4] nrn_mon_AMZO[0] nrn_mon_AMZO[1] nrn_mon_AMZO[2] nrn_mon_AMZO[3] nrn_mon_AMZO[4] nrn_mon_AMZO[5] nrn_mon_AMZO[6] syn_flags_EFO[0] syn_flags_EFO[1] syn_flags_EFO[2] bd_dly_cfg[0] bd_dly_cfg[1] bd_dly_cfg[2] bd_dly_cfg[3] bd_dly_cfg2[0] bd_dly_cfg2[1] loopback_en supply.vss reset_B +* +.subckt _0_0tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4 in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 synapses_50_6_ad_ad_50_6 synapses_50_6_aa synapses_51_6_ad_ad_50_6 synapses_51_6_aa synapses_52_6_ad_ad_50_6 synapses_52_6_aa synapses_53_6_ad_ad_50_6 synapses_53_6_aa synapses_54_6_ad_ad_50_6 synapses_54_6_aa synapses_55_6_ad_ad_50_6 synapses_55_6_aa synapses_56_6_ad_ad_50_6 synapses_56_6_aa synapses_57_6_ad_ad_50_6 synapses_57_6_aa neurons_50_6_ad_ad_50_6 neurons_50_6_aa neurons_51_6_ad_ad_50_6 neurons_51_6_aa neurons_52_6_ad_ad_50_6 neurons_52_6_aa neurons_53_6_ad_ad_50_6 neurons_53_6_aa neurons_54_6_ad_ad_50_6 neurons_54_6_aa neurons_55_6_ad_ad_50_6 neurons_55_6_aa neurons_56_6_ad_ad_50_6 neurons_56_6_aa neurons_57_6_ad_ad_50_6 neurons_57_6_aa nrn__mon__x_50_6 nrn__mon__x_51_6 nrn__mon__x_52_6 nrn__mon__x_53_6 nrn__mon__y_50_6 nrn__mon__y_51_6 nrn__mon__y_52_6 nrn__mon__y_53_6 syn__mon__x_50_6 syn__mon__x_51_6 syn__mon__x_52_6 syn__mon__x_53_6 syn__mon__x_54_6 syn__mon__x_55_6 syn__mon__x_56_6 syn__mon__x_57_6 syn__mon__y_50_6 syn__mon__y_51_6 syn__mon__y_52_6 syn__mon__y_53_6 syn__mon__AMZI_50_6 syn__mon__AMZI_51_6 syn__mon__AMZI_52_6 syn__mon__AMZI_53_6 syn__mon__AMZI_54_6 syn__mon__AMZI_55_6 syn__mon__AMZI_56_6 syn__mon__AMZI_57_6 syn__mon__AMZI_58_6 syn__mon__AMZI_59_6 nrn__mon__AMZI_50_6 nrn__mon__AMZI_51_6 nrn__mon__AMZI_52_6 nrn__mon__AMZI_53_6 nrn__mon__AMZI_54_6 nrn__mon__AMZI_55_6 nrn__mon__AMZI_56_6 nrn__mon__AMZI_57_6 nrn__mon__AMZI_58_6 nrn__mon__AMZI_59_6 nrn__mon__AMZI_510_6 nrn__mon__AMZI_511_6 nrn__mon__AMZI_512_6 nrn__mon__AMZI_513_6 syn__mon__AMZO_50_6 syn__mon__AMZO_51_6 syn__mon__AMZO_52_6 syn__mon__AMZO_53_6 syn__mon__AMZO_54_6 nrn__mon__AMZO_50_6 nrn__mon__AMZO_51_6 nrn__mon__AMZO_52_6 nrn__mon__AMZO_53_6 nrn__mon__AMZO_54_6 nrn__mon__AMZO_55_6 nrn__mon__AMZO_56_6 syn__flags__EFO_50_6 syn__flags__EFO_51_6 syn__flags__EFO_52_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en supply_avss reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I reg__data_50_6_ad_50_6_ad_50_6:O reg__data_50_6_ad_50_6_ad_51_6:O reg__data_50_6_ad_51_6_ad_50_6:O reg__data_50_6_ad_51_6_ad_51_6:O reg__data_50_6_ad_52_6_ad_50_6:O reg__data_50_6_ad_52_6_ad_51_6:O reg__data_50_6_ad_53_6_ad_50_6:O reg__data_50_6_ad_53_6_ad_51_6:O reg__data_50_6_ad_54_6_ad_50_6:O reg__data_50_6_ad_54_6_ad_51_6:O reg__data_50_6_ad_55_6_ad_50_6:O reg__data_50_6_ad_55_6_ad_51_6:O reg__data_50_6_ad_56_6_ad_50_6:O reg__data_50_6_ad_56_6_ad_51_6:O reg__data_50_6_ad_57_6_ad_50_6:O reg__data_50_6_ad_57_6_ad_51_6:O reg__data_51_6_ad_50_6_ad_50_6:O reg__data_51_6_ad_50_6_ad_51_6:O reg__data_51_6_ad_51_6_ad_50_6:O reg__data_51_6_ad_51_6_ad_51_6:O reg__data_51_6_ad_52_6_ad_50_6:O reg__data_51_6_ad_52_6_ad_51_6:O reg__data_51_6_ad_53_6_ad_50_6:O reg__data_51_6_ad_53_6_ad_51_6:O reg__data_51_6_ad_54_6_ad_50_6:O reg__data_51_6_ad_54_6_ad_51_6:O reg__data_51_6_ad_55_6_ad_50_6:O reg__data_51_6_ad_55_6_ad_51_6:O reg__data_51_6_ad_56_6_ad_50_6:O reg__data_51_6_ad_56_6_ad_51_6:O reg__data_51_6_ad_57_6_ad_50_6:O reg__data_51_6_ad_57_6_ad_51_6:O reg__data_52_6_ad_50_6_ad_50_6:O reg__data_52_6_ad_50_6_ad_51_6:O reg__data_52_6_ad_51_6_ad_50_6:O reg__data_52_6_ad_51_6_ad_51_6:O reg__data_52_6_ad_52_6_ad_50_6:O reg__data_52_6_ad_52_6_ad_51_6:O reg__data_52_6_ad_53_6_ad_50_6:O reg__data_52_6_ad_53_6_ad_51_6:O reg__data_52_6_ad_54_6_ad_50_6:O reg__data_52_6_ad_54_6_ad_51_6:O reg__data_52_6_ad_55_6_ad_50_6:O reg__data_52_6_ad_55_6_ad_51_6:O reg__data_52_6_ad_56_6_ad_50_6:O reg__data_52_6_ad_56_6_ad_51_6:O reg__data_52_6_ad_57_6_ad_50_6:O reg__data_52_6_ad_57_6_ad_51_6:O reg__data_53_6_ad_50_6_ad_50_6:O reg__data_53_6_ad_50_6_ad_51_6:O reg__data_53_6_ad_51_6_ad_50_6:O reg__data_53_6_ad_51_6_ad_51_6:O reg__data_53_6_ad_52_6_ad_50_6:O reg__data_53_6_ad_52_6_ad_51_6:O reg__data_53_6_ad_53_6_ad_50_6:O reg__data_53_6_ad_53_6_ad_51_6:O reg__data_53_6_ad_54_6_ad_50_6:O reg__data_53_6_ad_54_6_ad_51_6:O reg__data_53_6_ad_55_6_ad_50_6:O reg__data_53_6_ad_55_6_ad_51_6:O reg__data_53_6_ad_56_6_ad_50_6:O reg__data_53_6_ad_56_6_ad_51_6:O reg__data_53_6_ad_57_6_ad_50_6:O reg__data_53_6_ad_57_6_ad_51_6:O reg__data_54_6_ad_50_6_ad_50_6:O reg__data_54_6_ad_50_6_ad_51_6:O reg__data_54_6_ad_51_6_ad_50_6:O reg__data_54_6_ad_51_6_ad_51_6:O reg__data_54_6_ad_52_6_ad_50_6:O reg__data_54_6_ad_52_6_ad_51_6:O reg__data_54_6_ad_53_6_ad_50_6:O reg__data_54_6_ad_53_6_ad_51_6:O reg__data_54_6_ad_54_6_ad_50_6:O reg__data_54_6_ad_54_6_ad_51_6:O reg__data_54_6_ad_55_6_ad_50_6:O reg__data_54_6_ad_55_6_ad_51_6:O reg__data_54_6_ad_56_6_ad_50_6:O reg__data_54_6_ad_56_6_ad_51_6:O reg__data_54_6_ad_57_6_ad_50_6:O reg__data_54_6_ad_57_6_ad_51_6:O reg__data_55_6_ad_50_6_ad_50_6:O reg__data_55_6_ad_50_6_ad_51_6:O reg__data_55_6_ad_51_6_ad_50_6:O reg__data_55_6_ad_51_6_ad_51_6:O reg__data_55_6_ad_52_6_ad_50_6:O reg__data_55_6_ad_52_6_ad_51_6:O reg__data_55_6_ad_53_6_ad_50_6:O reg__data_55_6_ad_53_6_ad_51_6:O reg__data_55_6_ad_54_6_ad_50_6:O reg__data_55_6_ad_54_6_ad_51_6:O reg__data_55_6_ad_55_6_ad_50_6:O reg__data_55_6_ad_55_6_ad_51_6:O reg__data_55_6_ad_56_6_ad_50_6:O reg__data_55_6_ad_56_6_ad_51_6:O reg__data_55_6_ad_57_6_ad_50_6:O reg__data_55_6_ad_57_6_ad_51_6:O reg__data_56_6_ad_50_6_ad_50_6:O reg__data_56_6_ad_50_6_ad_51_6:O reg__data_56_6_ad_51_6_ad_50_6:O reg__data_56_6_ad_51_6_ad_51_6:O reg__data_56_6_ad_52_6_ad_50_6:O reg__data_56_6_ad_52_6_ad_51_6:O reg__data_56_6_ad_53_6_ad_50_6:O reg__data_56_6_ad_53_6_ad_51_6:O reg__data_56_6_ad_54_6_ad_50_6:O reg__data_56_6_ad_54_6_ad_51_6:O reg__data_56_6_ad_55_6_ad_50_6:O reg__data_56_6_ad_55_6_ad_51_6:O reg__data_56_6_ad_56_6_ad_50_6:O reg__data_56_6_ad_56_6_ad_51_6:O reg__data_56_6_ad_57_6_ad_50_6:O reg__data_56_6_ad_57_6_ad_51_6:O reg__data_57_6_ad_50_6_ad_50_6:O reg__data_57_6_ad_50_6_ad_51_6:O reg__data_57_6_ad_51_6_ad_50_6:O reg__data_57_6_ad_51_6_ad_51_6:O reg__data_57_6_ad_52_6_ad_50_6:O reg__data_57_6_ad_52_6_ad_51_6:O reg__data_57_6_ad_53_6_ad_50_6:O reg__data_57_6_ad_53_6_ad_51_6:O reg__data_57_6_ad_54_6_ad_50_6:O reg__data_57_6_ad_54_6_ad_51_6:O reg__data_57_6_ad_55_6_ad_50_6:O reg__data_57_6_ad_55_6_ad_51_6:O reg__data_57_6_ad_56_6_ad_50_6:O reg__data_57_6_ad_56_6_ad_51_6:O reg__data_57_6_ad_57_6_ad_50_6:O reg__data_57_6_ad_57_6_ad_51_6:O reg__data_58_6_ad_50_6_ad_50_6:O reg__data_58_6_ad_50_6_ad_51_6:O reg__data_58_6_ad_51_6_ad_50_6:O reg__data_58_6_ad_51_6_ad_51_6:O reg__data_58_6_ad_52_6_ad_50_6:O reg__data_58_6_ad_52_6_ad_51_6:O reg__data_58_6_ad_53_6_ad_50_6:O reg__data_58_6_ad_53_6_ad_51_6:O reg__data_58_6_ad_54_6_ad_50_6:O reg__data_58_6_ad_54_6_ad_51_6:O reg__data_58_6_ad_55_6_ad_50_6:O reg__data_58_6_ad_55_6_ad_51_6:O reg__data_58_6_ad_56_6_ad_50_6:O reg__data_58_6_ad_56_6_ad_51_6:O reg__data_58_6_ad_57_6_ad_50_6:O reg__data_58_6_ad_57_6_ad_51_6:O reg__data_59_6_ad_50_6_ad_50_6:O reg__data_59_6_ad_50_6_ad_51_6:O reg__data_59_6_ad_51_6_ad_50_6:O reg__data_59_6_ad_51_6_ad_51_6:O reg__data_59_6_ad_52_6_ad_50_6:O reg__data_59_6_ad_52_6_ad_51_6:O reg__data_59_6_ad_53_6_ad_50_6:O reg__data_59_6_ad_53_6_ad_51_6:O reg__data_59_6_ad_54_6_ad_50_6:O reg__data_59_6_ad_54_6_ad_51_6:O reg__data_59_6_ad_55_6_ad_50_6:O reg__data_59_6_ad_55_6_ad_51_6:O reg__data_59_6_ad_56_6_ad_50_6:O reg__data_59_6_ad_56_6_ad_51_6:O reg__data_59_6_ad_57_6_ad_50_6:O reg__data_59_6_ad_57_6_ad_51_6:O reg__data_510_6_ad_50_6_ad_50_6:O reg__data_510_6_ad_50_6_ad_51_6:O reg__data_510_6_ad_51_6_ad_50_6:O reg__data_510_6_ad_51_6_ad_51_6:O reg__data_510_6_ad_52_6_ad_50_6:O reg__data_510_6_ad_52_6_ad_51_6:O reg__data_510_6_ad_53_6_ad_50_6:O reg__data_510_6_ad_53_6_ad_51_6:O reg__data_510_6_ad_54_6_ad_50_6:O reg__data_510_6_ad_54_6_ad_51_6:O reg__data_510_6_ad_55_6_ad_50_6:O reg__data_510_6_ad_55_6_ad_51_6:O reg__data_510_6_ad_56_6_ad_50_6:O reg__data_510_6_ad_56_6_ad_51_6:O reg__data_510_6_ad_57_6_ad_50_6:O reg__data_510_6_ad_57_6_ad_51_6:O reg__data_511_6_ad_50_6_ad_50_6:O reg__data_511_6_ad_50_6_ad_51_6:O reg__data_511_6_ad_51_6_ad_50_6:O reg__data_511_6_ad_51_6_ad_51_6:O reg__data_511_6_ad_52_6_ad_50_6:O reg__data_511_6_ad_52_6_ad_51_6:O reg__data_511_6_ad_53_6_ad_50_6:O reg__data_511_6_ad_53_6_ad_51_6:O reg__data_511_6_ad_54_6_ad_50_6:O reg__data_511_6_ad_54_6_ad_51_6:O reg__data_511_6_ad_55_6_ad_50_6:O reg__data_511_6_ad_55_6_ad_51_6:O reg__data_511_6_ad_56_6_ad_50_6:O reg__data_511_6_ad_56_6_ad_51_6:O reg__data_511_6_ad_57_6_ad_50_6:O reg__data_511_6_ad_57_6_ad_51_6:O reg__data_512_6_ad_50_6_ad_50_6:O reg__data_512_6_ad_50_6_ad_51_6:O reg__data_512_6_ad_51_6_ad_50_6:O reg__data_512_6_ad_51_6_ad_51_6:O reg__data_512_6_ad_52_6_ad_50_6:O reg__data_512_6_ad_52_6_ad_51_6:O reg__data_512_6_ad_53_6_ad_50_6:O reg__data_512_6_ad_53_6_ad_51_6:O reg__data_512_6_ad_54_6_ad_50_6:O reg__data_512_6_ad_54_6_ad_51_6:O reg__data_512_6_ad_55_6_ad_50_6:O reg__data_512_6_ad_55_6_ad_51_6:O reg__data_512_6_ad_56_6_ad_50_6:O reg__data_512_6_ad_56_6_ad_51_6:O reg__data_512_6_ad_57_6_ad_50_6:O reg__data_512_6_ad_57_6_ad_51_6:O reg__data_513_6_ad_50_6_ad_50_6:O reg__data_513_6_ad_50_6_ad_51_6:O reg__data_513_6_ad_51_6_ad_50_6:O reg__data_513_6_ad_51_6_ad_51_6:O reg__data_513_6_ad_52_6_ad_50_6:O reg__data_513_6_ad_52_6_ad_51_6:O reg__data_513_6_ad_53_6_ad_50_6:O reg__data_513_6_ad_53_6_ad_51_6:O reg__data_513_6_ad_54_6_ad_50_6:O reg__data_513_6_ad_54_6_ad_51_6:O reg__data_513_6_ad_55_6_ad_50_6:O reg__data_513_6_ad_55_6_ad_51_6:O reg__data_513_6_ad_56_6_ad_50_6:O reg__data_513_6_ad_56_6_ad_51_6:O reg__data_513_6_ad_57_6_ad_50_6:O reg__data_513_6_ad_57_6_ad_51_6:O reg__data_514_6_ad_50_6_ad_50_6:O reg__data_514_6_ad_50_6_ad_51_6:O reg__data_514_6_ad_51_6_ad_50_6:O reg__data_514_6_ad_51_6_ad_51_6:O reg__data_514_6_ad_52_6_ad_50_6:O reg__data_514_6_ad_52_6_ad_51_6:O reg__data_514_6_ad_53_6_ad_50_6:O reg__data_514_6_ad_53_6_ad_51_6:O reg__data_514_6_ad_54_6_ad_50_6:O reg__data_514_6_ad_54_6_ad_51_6:O reg__data_514_6_ad_55_6_ad_50_6:O reg__data_514_6_ad_55_6_ad_51_6:O reg__data_514_6_ad_56_6_ad_50_6:O reg__data_514_6_ad_56_6_ad_51_6:O reg__data_514_6_ad_57_6_ad_50_6:O reg__data_514_6_ad_57_6_ad_51_6:O reg__data_515_6_ad_50_6_ad_50_6:O reg__data_515_6_ad_50_6_ad_51_6:O reg__data_515_6_ad_51_6_ad_50_6:O reg__data_515_6_ad_51_6_ad_51_6:O reg__data_515_6_ad_52_6_ad_50_6:O reg__data_515_6_ad_52_6_ad_51_6:O reg__data_515_6_ad_53_6_ad_50_6:O reg__data_515_6_ad_53_6_ad_51_6:O reg__data_515_6_ad_54_6_ad_50_6:O reg__data_515_6_ad_54_6_ad_51_6:O reg__data_515_6_ad_55_6_ad_50_6:O reg__data_515_6_ad_55_6_ad_51_6:O reg__data_515_6_ad_56_6_ad_50_6:O reg__data_515_6_ad_56_6_ad_51_6:O reg__data_515_6_ad_57_6_ad_50_6:O reg__data_515_6_ad_57_6_ad_51_6:O synapses_50_6_ad_ad_50_6:O synapses_50_6_aa:I synapses_51_6_ad_ad_50_6:O synapses_51_6_aa:I synapses_52_6_ad_ad_50_6:O synapses_52_6_aa:I synapses_53_6_ad_ad_50_6:O synapses_53_6_aa:I synapses_54_6_ad_ad_50_6:O synapses_54_6_aa:I synapses_55_6_ad_ad_50_6:O synapses_55_6_aa:I synapses_56_6_ad_ad_50_6:O synapses_56_6_aa:I synapses_57_6_ad_ad_50_6:O synapses_57_6_aa:I neurons_50_6_ad_ad_50_6:I neurons_50_6_aa:O neurons_51_6_ad_ad_50_6:I neurons_51_6_aa:O neurons_52_6_ad_ad_50_6:I neurons_52_6_aa:O neurons_53_6_ad_ad_50_6:I neurons_53_6_aa:O neurons_54_6_ad_ad_50_6:I neurons_54_6_aa:O neurons_55_6_ad_ad_50_6:I neurons_55_6_aa:O neurons_56_6_ad_ad_50_6:I neurons_56_6_aa:O neurons_57_6_ad_ad_50_6:I neurons_57_6_aa:O nrn__mon__x_50_6:O nrn__mon__x_51_6:O nrn__mon__x_52_6:O nrn__mon__x_53_6:O nrn__mon__y_50_6:O nrn__mon__y_51_6:O nrn__mon__y_52_6:O nrn__mon__y_53_6:O syn__mon__x_50_6:O syn__mon__x_51_6:O syn__mon__x_52_6:O syn__mon__x_53_6:O syn__mon__x_54_6:O syn__mon__x_55_6:O syn__mon__x_56_6:O syn__mon__x_57_6:O syn__mon__y_50_6:O syn__mon__y_51_6:O syn__mon__y_52_6:O syn__mon__y_53_6:O syn__mon__AMZI_50_6:I syn__mon__AMZI_51_6:I syn__mon__AMZI_52_6:I syn__mon__AMZI_53_6:I syn__mon__AMZI_54_6:I syn__mon__AMZI_55_6:I syn__mon__AMZI_56_6:I syn__mon__AMZI_57_6:I syn__mon__AMZI_58_6:I syn__mon__AMZI_59_6:I nrn__mon__AMZI_50_6:I nrn__mon__AMZI_51_6:I nrn__mon__AMZI_52_6:I nrn__mon__AMZI_53_6:I nrn__mon__AMZI_54_6:I nrn__mon__AMZI_55_6:I nrn__mon__AMZI_56_6:I nrn__mon__AMZI_57_6:I nrn__mon__AMZI_58_6:I nrn__mon__AMZI_59_6:I nrn__mon__AMZI_510_6:I nrn__mon__AMZI_511_6:I nrn__mon__AMZI_512_6:I nrn__mon__AMZI_513_6:I syn__mon__AMZO_50_6:O syn__mon__AMZO_51_6:O syn__mon__AMZO_52_6:O syn__mon__AMZO_53_6:O syn__mon__AMZO_54_6:O nrn__mon__AMZO_50_6:O nrn__mon__AMZO_51_6:O nrn__mon__AMZO_52_6:O nrn__mon__AMZO_53_6:O nrn__mon__AMZO_54_6:O nrn__mon__AMZO_55_6:O nrn__mon__AMZO_56_6:O syn__flags__EFO_50_6:O syn__flags__EFO_51_6:O syn__flags__EFO_52_6:O bd__dly__cfg_50_6:I bd__dly__cfg_51_6:I bd__dly__cfg_52_6:I bd__dly__cfg_53_6:I bd__dly__cfg2_50_6:I bd__dly__cfg2_51_6:I loopback__en:I supply_avss:I reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsyn__flags__dev__safety__sb_50_6 syn__flags__EFO_50_6 syn__flags__dev__safety_50_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn__flags__dev__safety__sb_51_6 syn__flags__EFO_51_6 syn__flags__dev__safety_51_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn__flags__dev__safety__sb_52_6 syn__flags__EFO_52_6 syn__flags__dev__safety_52_6_ay _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xdecoder decoder_ain_ad_ad_50_6_ad_50_6 decoder_ain_ad_ad_50_6_ad_51_6 decoder_ain_ad_ad_51_6_ad_50_6 decoder_ain_ad_ad_51_6_ad_51_6 decoder_ain_ad_ad_52_6_ad_50_6 decoder_ain_ad_ad_52_6_ad_51_6 decoder_ain_aa decoder_ain_av synapses_50_6_ad_ad_50_6 synapses_50_6_aa synapses_51_6_ad_ad_50_6 synapses_51_6_aa synapses_52_6_ad_ad_50_6 synapses_52_6_aa synapses_53_6_ad_ad_50_6 synapses_53_6_aa synapses_54_6_ad_ad_50_6 synapses_54_6_aa synapses_55_6_ad_ad_50_6 synapses_55_6_aa synapses_56_6_ad_ad_50_6 synapses_56_6_aa synapses_57_6_ad_ad_50_6 synapses_57_6_aa reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4 +xsyn__x__AMZI__tbuf_50_6 syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZI_50_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_51_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZI_51_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_52_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZI_52_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_53_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZI_53_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_54_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZI_54_6 syn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_55_6 syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZI_55_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_56_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZI_56_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_57_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZI_57_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_58_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZI_58_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xsyn__x__AMZI__tbuf_59_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZI_59_6 syn__mon__x_54_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +x__qdi2bd __qdi2bd_ain_ad_ad_50_6_ad_50_6 __qdi2bd_ain_ad_ad_50_6_ad_51_6 __qdi2bd_ain_ad_ad_51_6_ad_50_6 __qdi2bd_ain_ad_ad_51_6_ad_51_6 __qdi2bd_ain_ad_ad_52_6_ad_50_6 __qdi2bd_ain_ad_ad_52_6_ad_51_6 __qdi2bd_ain_ad_ad_53_6_ad_50_6 __qdi2bd_ain_ad_ad_53_6_ad_51_6 __qdi2bd_ain_ad_ad_54_6_ad_50_6 __qdi2bd_ain_ad_ad_54_6_ad_51_6 __qdi2bd_ain_ad_ad_55_6_ad_50_6 __qdi2bd_ain_ad_ad_55_6_ad_51_6 __qdi2bd_ain_ad_ad_56_6_ad_50_6 __qdi2bd_ain_ad_ad_56_6_ad_51_6 __qdi2bd_ain_ad_ad_57_6_ad_50_6 __qdi2bd_ain_ad_ad_57_6_ad_51_6 __qdi2bd_ain_ad_ad_58_6_ad_50_6 __qdi2bd_ain_ad_ad_58_6_ad_51_6 __qdi2bd_ain_ad_ad_59_6_ad_50_6 __qdi2bd_ain_ad_ad_59_6_ad_51_6 __qdi2bd_ain_ad_ad_510_6_ad_50_6 __qdi2bd_ain_ad_ad_510_6_ad_51_6 __qdi2bd_ain_ad_ad_511_6_ad_50_6 __qdi2bd_ain_ad_ad_511_6_ad_51_6 __qdi2bd_ain_ad_ad_512_6_ad_50_6 __qdi2bd_ain_ad_ad_512_6_ad_51_6 __qdi2bd_ain_ad_ad_513_6_ad_50_6 __qdi2bd_ain_ad_ad_513_6_ad_51_6 __qdi2bd_ain_aa __qdi2bd_ain_av out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4 +xfifo__mrg2bd fifo__mrg2bd_ain_ad_ad_50_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_50_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_51_6 fifo__mrg2bd_ain_aa fifo__mrg2bd_ain_av __qdi2bd_ain_ad_ad_50_6_ad_50_6 __qdi2bd_ain_ad_ad_50_6_ad_51_6 __qdi2bd_ain_ad_ad_51_6_ad_50_6 __qdi2bd_ain_ad_ad_51_6_ad_51_6 __qdi2bd_ain_ad_ad_52_6_ad_50_6 __qdi2bd_ain_ad_ad_52_6_ad_51_6 __qdi2bd_ain_ad_ad_53_6_ad_50_6 __qdi2bd_ain_ad_ad_53_6_ad_51_6 __qdi2bd_ain_ad_ad_54_6_ad_50_6 __qdi2bd_ain_ad_ad_54_6_ad_51_6 __qdi2bd_ain_ad_ad_55_6_ad_50_6 __qdi2bd_ain_ad_ad_55_6_ad_51_6 __qdi2bd_ain_ad_ad_56_6_ad_50_6 __qdi2bd_ain_ad_ad_56_6_ad_51_6 __qdi2bd_ain_ad_ad_57_6_ad_50_6 __qdi2bd_ain_ad_ad_57_6_ad_51_6 __qdi2bd_ain_ad_ad_58_6_ad_50_6 __qdi2bd_ain_ad_ad_58_6_ad_51_6 __qdi2bd_ain_ad_ad_59_6_ad_50_6 __qdi2bd_ain_ad_ad_59_6_ad_51_6 __qdi2bd_ain_ad_ad_510_6_ad_50_6 __qdi2bd_ain_ad_ad_510_6_ad_51_6 __qdi2bd_ain_ad_ad_511_6_ad_50_6 __qdi2bd_ain_ad_ad_511_6_ad_51_6 __qdi2bd_ain_ad_ad_512_6_ad_50_6 __qdi2bd_ain_ad_ad_512_6_ad_51_6 __qdi2bd_ain_ad_ad_513_6_ad_50_6 __qdi2bd_ain_ad_ad_513_6_ad_51_6 __qdi2bd_ain_aa __qdi2bd_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xmerge__loop8mrg merge__enc8reg_aout_ad_ad_50_6_ad_50_6 merge__enc8reg_aout_ad_ad_50_6_ad_51_6 merge__enc8reg_aout_ad_ad_51_6_ad_50_6 merge__enc8reg_aout_ad_ad_51_6_ad_51_6 merge__enc8reg_aout_ad_ad_52_6_ad_50_6 merge__enc8reg_aout_ad_ad_52_6_ad_51_6 merge__enc8reg_aout_ad_ad_53_6_ad_50_6 merge__enc8reg_aout_ad_ad_53_6_ad_51_6 merge__enc8reg_aout_ad_ad_54_6_ad_50_6 merge__enc8reg_aout_ad_ad_54_6_ad_51_6 merge__enc8reg_aout_ad_ad_55_6_ad_50_6 merge__enc8reg_aout_ad_ad_55_6_ad_51_6 merge__enc8reg_aout_ad_ad_56_6_ad_50_6 merge__enc8reg_aout_ad_ad_56_6_ad_51_6 merge__enc8reg_aout_ad_ad_57_6_ad_50_6 merge__enc8reg_aout_ad_ad_57_6_ad_51_6 merge__enc8reg_aout_ad_ad_58_6_ad_50_6 merge__enc8reg_aout_ad_ad_58_6_ad_51_6 merge__enc8reg_aout_ad_ad_59_6_ad_50_6 merge__enc8reg_aout_ad_ad_59_6_ad_51_6 merge__enc8reg_aout_ad_ad_510_6_ad_50_6 merge__enc8reg_aout_ad_ad_510_6_ad_51_6 merge__enc8reg_aout_ad_ad_511_6_ad_50_6 merge__enc8reg_aout_ad_ad_511_6_ad_51_6 merge__enc8reg_aout_ad_ad_512_6_ad_50_6 merge__enc8reg_aout_ad_ad_512_6_ad_51_6 merge__enc8reg_aout_ad_ad_513_6_ad_50_6 merge__enc8reg_aout_ad_ad_513_6_ad_51_6 merge__enc8reg_aout_aa merge__enc8reg_aout_av merge__loop8mrg_ain2_ad_ad_50_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_50_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_51_6 merge__loop8mrg_ain2_aa merge__loop8mrg_ain2_av fifo__mrg2bd_ain_ad_ad_50_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_50_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_51_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_52_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_53_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_54_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_55_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_56_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_57_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_58_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_59_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_510_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_511_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_512_6_ad_51_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_50_6 fifo__mrg2bd_ain_ad_ad_513_6_ad_51_6 fifo__mrg2bd_ain_aa fifo__mrg2bd_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 +xnrn__mon__y__buf nrn__mon__dec__y_aout_50_6 nrn__mon__dec__y_aout_51_6 nrn__mon__dec__y_aout_52_6 nrn__mon__dec__y_aout_53_6 nrn__mon__y_50_6 nrn__mon__y_51_6 nrn__mon__y_52_6 nrn__mon__y_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xsyn__mon__x__buf syn__mon__dec__x_aout_50_6 ands__devmon_50_6_ay syn__mon__dec__x_aout_52_6 syn__mon__dec__x_aout_53_6 syn__mon__dec__x_aout_54_6 ands__devmon_51_6_ay syn__mon__dec__x_aout_56_6 syn__mon__dec__x_aout_57_6 syn__mon__x_50_6 syn__mon__x_51_6 syn__mon__x_52_6 syn__mon__x_53_6 syn__mon__x_54_6 syn__mon__x_55_6 syn__mon__x_56_6 syn__mon__x_57_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4 +x__fork __fork_ain_ad_ad_50_6_ad_50_6 __fork_ain_ad_ad_50_6_ad_51_6 __fork_ain_ad_ad_51_6_ad_50_6 __fork_ain_ad_ad_51_6_ad_51_6 __fork_ain_ad_ad_52_6_ad_50_6 __fork_ain_ad_ad_52_6_ad_51_6 __fork_ain_ad_ad_53_6_ad_50_6 __fork_ain_ad_ad_53_6_ad_51_6 __fork_ain_ad_ad_54_6_ad_50_6 __fork_ain_ad_ad_54_6_ad_51_6 __fork_ain_ad_ad_55_6_ad_50_6 __fork_ain_ad_ad_55_6_ad_51_6 __fork_ain_ad_ad_56_6_ad_50_6 __fork_ain_ad_ad_56_6_ad_51_6 __fork_ain_ad_ad_57_6_ad_50_6 __fork_ain_ad_ad_57_6_ad_51_6 __fork_ain_ad_ad_58_6_ad_50_6 __fork_ain_ad_ad_58_6_ad_51_6 __fork_ain_ad_ad_59_6_ad_50_6 __fork_ain_ad_ad_59_6_ad_51_6 __fork_ain_ad_ad_510_6_ad_50_6 __fork_ain_ad_ad_510_6_ad_51_6 __fork_ain_ad_ad_511_6_ad_50_6 __fork_ain_ad_ad_511_6_ad_51_6 __fork_ain_ad_ad_512_6_ad_50_6 __fork_ain_ad_ad_512_6_ad_51_6 __fork_ain_ad_ad_513_6_ad_50_6 __fork_ain_ad_ad_513_6_ad_51_6 __fork_ain_aa __fork_ain_av __fork_aout1_ad_ad_50_6_ad_50_6 __fork_aout1_ad_ad_50_6_ad_51_6 __fork_aout1_ad_ad_51_6_ad_50_6 __fork_aout1_ad_ad_51_6_ad_51_6 __fork_aout1_ad_ad_52_6_ad_50_6 __fork_aout1_ad_ad_52_6_ad_51_6 __fork_aout1_ad_ad_53_6_ad_50_6 __fork_aout1_ad_ad_53_6_ad_51_6 __fork_aout1_ad_ad_54_6_ad_50_6 __fork_aout1_ad_ad_54_6_ad_51_6 __fork_aout1_ad_ad_55_6_ad_50_6 __fork_aout1_ad_ad_55_6_ad_51_6 __fork_aout1_ad_ad_56_6_ad_50_6 __fork_aout1_ad_ad_56_6_ad_51_6 __fork_aout1_ad_ad_57_6_ad_50_6 __fork_aout1_ad_ad_57_6_ad_51_6 __fork_aout1_ad_ad_58_6_ad_50_6 __fork_aout1_ad_ad_58_6_ad_51_6 __fork_aout1_ad_ad_59_6_ad_50_6 __fork_aout1_ad_ad_59_6_ad_51_6 __fork_aout1_ad_ad_510_6_ad_50_6 __fork_aout1_ad_ad_510_6_ad_51_6 __fork_aout1_ad_ad_511_6_ad_50_6 __fork_aout1_ad_ad_511_6_ad_51_6 __fork_aout1_ad_ad_512_6_ad_50_6 __fork_aout1_ad_ad_512_6_ad_51_6 __fork_aout1_ad_ad_513_6_ad_50_6 __fork_aout1_ad_ad_513_6_ad_51_6 __fork_aout1_aa __fork_aout1_av __fork_aout2_ad_ad_50_6_ad_50_6 __fork_aout2_ad_ad_50_6_ad_51_6 __fork_aout2_ad_ad_51_6_ad_50_6 __fork_aout2_ad_ad_51_6_ad_51_6 __fork_aout2_ad_ad_52_6_ad_50_6 __fork_aout2_ad_ad_52_6_ad_51_6 __fork_aout2_ad_ad_53_6_ad_50_6 __fork_aout2_ad_ad_53_6_ad_51_6 __fork_aout2_ad_ad_54_6_ad_50_6 __fork_aout2_ad_ad_54_6_ad_51_6 __fork_aout2_ad_ad_55_6_ad_50_6 __fork_aout2_ad_ad_55_6_ad_51_6 __fork_aout2_ad_ad_56_6_ad_50_6 __fork_aout2_ad_ad_56_6_ad_51_6 __fork_aout2_ad_ad_57_6_ad_50_6 __fork_aout2_ad_ad_57_6_ad_51_6 __fork_aout2_ad_ad_58_6_ad_50_6 __fork_aout2_ad_ad_58_6_ad_51_6 __fork_aout2_ad_ad_59_6_ad_50_6 __fork_aout2_ad_ad_59_6_ad_51_6 __fork_aout2_ad_ad_510_6_ad_50_6 __fork_aout2_ad_ad_510_6_ad_51_6 __fork_aout2_ad_ad_511_6_ad_50_6 __fork_aout2_ad_ad_511_6_ad_51_6 __fork_aout2_ad_ad_512_6_ad_50_6 __fork_aout2_ad_ad_512_6_ad_51_6 __fork_aout2_ad_ad_513_6_ad_50_6 __fork_aout2_ad_ad_513_6_ad_51_6 __fork_aout2_aa __fork_aout2_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fork_314_4 +xfifo__fork2drop __fork_aout1_ad_ad_50_6_ad_50_6 __fork_aout1_ad_ad_50_6_ad_51_6 __fork_aout1_ad_ad_51_6_ad_50_6 __fork_aout1_ad_ad_51_6_ad_51_6 __fork_aout1_ad_ad_52_6_ad_50_6 __fork_aout1_ad_ad_52_6_ad_51_6 __fork_aout1_ad_ad_53_6_ad_50_6 __fork_aout1_ad_ad_53_6_ad_51_6 __fork_aout1_ad_ad_54_6_ad_50_6 __fork_aout1_ad_ad_54_6_ad_51_6 __fork_aout1_ad_ad_55_6_ad_50_6 __fork_aout1_ad_ad_55_6_ad_51_6 __fork_aout1_ad_ad_56_6_ad_50_6 __fork_aout1_ad_ad_56_6_ad_51_6 __fork_aout1_ad_ad_57_6_ad_50_6 __fork_aout1_ad_ad_57_6_ad_51_6 __fork_aout1_ad_ad_58_6_ad_50_6 __fork_aout1_ad_ad_58_6_ad_51_6 __fork_aout1_ad_ad_59_6_ad_50_6 __fork_aout1_ad_ad_59_6_ad_51_6 __fork_aout1_ad_ad_510_6_ad_50_6 __fork_aout1_ad_ad_510_6_ad_51_6 __fork_aout1_ad_ad_511_6_ad_50_6 __fork_aout1_ad_ad_511_6_ad_51_6 __fork_aout1_ad_ad_512_6_ad_50_6 __fork_aout1_ad_ad_512_6_ad_51_6 __fork_aout1_ad_ad_513_6_ad_50_6 __fork_aout1_ad_ad_513_6_ad_51_6 __fork_aout1_aa __fork_aout1_av fifo__fork2drop_aout_ad_ad_50_6_ad_50_6 fifo__fork2drop_aout_ad_ad_50_6_ad_51_6 fifo__fork2drop_aout_ad_ad_51_6_ad_50_6 fifo__fork2drop_aout_ad_ad_51_6_ad_51_6 fifo__fork2drop_aout_ad_ad_52_6_ad_50_6 fifo__fork2drop_aout_ad_ad_52_6_ad_51_6 fifo__fork2drop_aout_ad_ad_53_6_ad_50_6 fifo__fork2drop_aout_ad_ad_53_6_ad_51_6 fifo__fork2drop_aout_ad_ad_54_6_ad_50_6 fifo__fork2drop_aout_ad_ad_54_6_ad_51_6 fifo__fork2drop_aout_ad_ad_55_6_ad_50_6 fifo__fork2drop_aout_ad_ad_55_6_ad_51_6 fifo__fork2drop_aout_ad_ad_56_6_ad_50_6 fifo__fork2drop_aout_ad_ad_56_6_ad_51_6 fifo__fork2drop_aout_ad_ad_57_6_ad_50_6 fifo__fork2drop_aout_ad_ad_57_6_ad_51_6 fifo__fork2drop_aout_ad_ad_58_6_ad_50_6 fifo__fork2drop_aout_ad_ad_58_6_ad_51_6 fifo__fork2drop_aout_ad_ad_59_6_ad_50_6 fifo__fork2drop_aout_ad_ad_59_6_ad_51_6 fifo__fork2drop_aout_ad_ad_510_6_ad_50_6 fifo__fork2drop_aout_ad_ad_510_6_ad_51_6 fifo__fork2drop_aout_ad_ad_511_6_ad_50_6 fifo__fork2drop_aout_ad_ad_511_6_ad_51_6 fifo__fork2drop_aout_ad_ad_512_6_ad_50_6 fifo__fork2drop_aout_ad_ad_512_6_ad_51_6 fifo__fork2drop_aout_ad_ad_513_6_ad_50_6 fifo__fork2drop_aout_ad_ad_513_6_ad_51_6 fifo__fork2drop_aout_aa fifo__fork2drop_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xnrn__mon__x__buf nrn__mon__dec__x_aout_50_6 nrn__mon__dec__x_aout_51_6 nrn__mon__dec__x_aout_52_6 nrn__mon__dec__x_aout_53_6 nrn__mon__x_50_6 nrn__mon__x_51_6 nrn__mon__x_52_6 nrn__mon__x_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xappend__enc append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_aout_ad_ad_53_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0append_33_711_70_4 +x__demux __demux_ain_ad_ad_50_6_ad_50_6 __demux_ain_ad_ad_50_6_ad_51_6 __demux_ain_ad_ad_51_6_ad_50_6 __demux_ain_ad_ad_51_6_ad_51_6 __demux_ain_ad_ad_52_6_ad_50_6 __demux_ain_ad_ad_52_6_ad_51_6 __demux_ain_ad_ad_53_6_ad_50_6 __demux_ain_ad_ad_53_6_ad_51_6 __demux_ain_ad_ad_54_6_ad_50_6 __demux_ain_ad_ad_54_6_ad_51_6 __demux_ain_ad_ad_55_6_ad_50_6 __demux_ain_ad_ad_55_6_ad_51_6 __demux_ain_ad_ad_56_6_ad_50_6 __demux_ain_ad_ad_56_6_ad_51_6 __demux_ain_ad_ad_57_6_ad_50_6 __demux_ain_ad_ad_57_6_ad_51_6 __demux_ain_ad_ad_58_6_ad_50_6 __demux_ain_ad_ad_58_6_ad_51_6 __demux_ain_ad_ad_59_6_ad_50_6 __demux_ain_ad_ad_59_6_ad_51_6 __demux_ain_ad_ad_510_6_ad_50_6 __demux_ain_ad_ad_510_6_ad_51_6 __demux_ain_ad_ad_511_6_ad_50_6 __demux_ain_ad_ad_511_6_ad_51_6 __demux_ain_ad_ad_512_6_ad_50_6 __demux_ain_ad_ad_512_6_ad_51_6 __demux_ain_ad_ad_513_6_ad_50_6 __demux_ain_ad_ad_513_6_ad_51_6 __demux_ain_aa __demux_ain_av __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 __demux_aout1_ad_ad_53_6_ad_50_6 __demux_aout1_ad_ad_53_6_ad_51_6 __demux_aout1_ad_ad_54_6_ad_50_6 __demux_aout1_ad_ad_54_6_ad_51_6 __demux_aout1_ad_ad_55_6_ad_50_6 __demux_aout1_ad_ad_55_6_ad_51_6 __demux_aout1_ad_ad_56_6_ad_50_6 __demux_aout1_ad_ad_56_6_ad_51_6 __demux_aout1_ad_ad_57_6_ad_50_6 __demux_aout1_ad_ad_57_6_ad_51_6 __demux_aout1_ad_ad_58_6_ad_50_6 __demux_aout1_ad_ad_58_6_ad_51_6 __demux_aout1_ad_ad_59_6_ad_50_6 __demux_aout1_ad_ad_59_6_ad_51_6 __demux_aout1_ad_ad_510_6_ad_50_6 __demux_aout1_ad_ad_510_6_ad_51_6 __demux_aout1_ad_ad_511_6_ad_50_6 __demux_aout1_ad_ad_511_6_ad_51_6 __demux_aout1_ad_ad_512_6_ad_50_6 __demux_aout1_ad_ad_512_6_ad_51_6 __demux_aout1_aa __demux_aout1_av __demux_aout2_ad_ad_50_6_ad_50_6 __demux_aout2_ad_ad_50_6_ad_51_6 __demux_aout2_ad_ad_51_6_ad_50_6 __demux_aout2_ad_ad_51_6_ad_51_6 __demux_aout2_ad_ad_52_6_ad_50_6 __demux_aout2_ad_ad_52_6_ad_51_6 __demux_aout2_ad_ad_53_6_ad_50_6 __demux_aout2_ad_ad_53_6_ad_51_6 __demux_aout2_ad_ad_54_6_ad_50_6 __demux_aout2_ad_ad_54_6_ad_51_6 __demux_aout2_ad_ad_55_6_ad_50_6 __demux_aout2_ad_ad_55_6_ad_51_6 __demux_aout2_ad_ad_56_6_ad_50_6 __demux_aout2_ad_ad_56_6_ad_51_6 __demux_aout2_ad_ad_57_6_ad_50_6 __demux_aout2_ad_ad_57_6_ad_51_6 __demux_aout2_ad_ad_58_6_ad_50_6 __demux_aout2_ad_ad_58_6_ad_51_6 __demux_aout2_ad_ad_59_6_ad_50_6 __demux_aout2_ad_ad_59_6_ad_51_6 __demux_aout2_ad_ad_510_6_ad_50_6 __demux_aout2_ad_ad_510_6_ad_51_6 __demux_aout2_ad_ad_511_6_ad_50_6 __demux_aout2_ad_ad_511_6_ad_51_6 __demux_aout2_ad_ad_512_6_ad_50_6 __demux_aout2_ad_ad_512_6_ad_51_6 __demux_aout2_aa __demux_aout2_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4 +xsyn__mon__dec__x reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_51_6_ad_51_6_ad_51_6 syn__mon__dec__x_aout_50_6 ands__devmon_50_6_aa syn__mon__dec__x_aout_52_6 syn__mon__dec__x_aout_53_6 syn__mon__dec__x_aout_54_6 ands__devmon_51_6_aa syn__mon__dec__x_aout_56_6 syn__mon__dec__x_aout_57_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4 +xnrn__mon__dec__y reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_51_6_ad_50_6_ad_51_6 nrn__mon__dec__y_aout_50_6 nrn__mon__dec__y_aout_51_6 nrn__mon__dec__y_aout_52_6 nrn__mon__dec__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xslice__pre__dec __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 __demux_aout1_ad_ad_53_6_ad_50_6 __demux_aout1_ad_ad_53_6_ad_51_6 __demux_aout1_ad_ad_54_6_ad_50_6 __demux_aout1_ad_ad_54_6_ad_51_6 __demux_aout1_ad_ad_55_6_ad_50_6 __demux_aout1_ad_ad_55_6_ad_51_6 __demux_aout1_ad_ad_56_6_ad_50_6 __demux_aout1_ad_ad_56_6_ad_51_6 __demux_aout1_ad_ad_57_6_ad_50_6 __demux_aout1_ad_ad_57_6_ad_51_6 __demux_aout1_ad_ad_58_6_ad_50_6 __demux_aout1_ad_ad_58_6_ad_51_6 __demux_aout1_ad_ad_59_6_ad_50_6 __demux_aout1_ad_ad_59_6_ad_51_6 __demux_aout1_ad_ad_510_6_ad_50_6 __demux_aout1_ad_ad_510_6_ad_51_6 __demux_aout1_ad_ad_511_6_ad_50_6 __demux_aout1_ad_ad_511_6_ad_51_6 __demux_aout1_ad_ad_512_6_ad_50_6 __demux_aout1_ad_ad_512_6_ad_51_6 __demux_aout1_aa __demux_aout1_av fifo__dmx2dec_ain_aa _0_0tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4 +xnrn__mon__AMZO__sb nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZO_50_6 nrn__mon__AMZO_51_6 nrn__mon__AMZO_52_6 nrn__mon__AMZO_53_6 nrn__mon__AMZO_54_6 nrn__mon__AMZO_55_6 nrn__mon__AMZO_56_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4 +xsyn__mon__AMZO__sb syn__mon__AMZO__sb_ain_50_6 syn__mon__AMZO__sb_ain_51_6 syn__mon__AMZO__sb_ain_52_6 syn__mon__AMZO__sb_ain_53_6 syn__mon__AMZO__sb_ain_54_6 syn__mon__AMZO_50_6 syn__mon__AMZO_51_6 syn__mon__AMZO_52_6 syn__mon__AMZO_53_6 syn__mon__AMZO_54_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4 +xregister register_ain_ad_ad_50_6_ad_50_6 register_ain_ad_ad_50_6_ad_51_6 register_ain_ad_ad_51_6_ad_50_6 register_ain_ad_ad_51_6_ad_51_6 register_ain_ad_ad_52_6_ad_50_6 register_ain_ad_ad_52_6_ad_51_6 register_ain_ad_ad_53_6_ad_50_6 register_ain_ad_ad_53_6_ad_51_6 register_ain_ad_ad_54_6_ad_50_6 register_ain_ad_ad_54_6_ad_51_6 register_ain_ad_ad_55_6_ad_50_6 register_ain_ad_ad_55_6_ad_51_6 register_ain_ad_ad_56_6_ad_50_6 register_ain_ad_ad_56_6_ad_51_6 register_ain_ad_ad_57_6_ad_50_6 register_ain_ad_ad_57_6_ad_51_6 register_ain_ad_ad_58_6_ad_50_6 register_ain_ad_ad_58_6_ad_51_6 register_ain_ad_ad_59_6_ad_50_6 register_ain_ad_ad_59_6_ad_51_6 register_ain_ad_ad_510_6_ad_50_6 register_ain_ad_ad_510_6_ad_51_6 register_ain_ad_ad_511_6_ad_50_6 register_ain_ad_ad_511_6_ad_51_6 register_ain_ad_ad_512_6_ad_50_6 register_ain_ad_ad_512_6_ad_51_6 register_ain_aa register_ain_av reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 register_aout_ad_ad_50_6_ad_50_6 register_aout_ad_ad_50_6_ad_51_6 register_aout_ad_ad_51_6_ad_50_6 register_aout_ad_ad_51_6_ad_51_6 register_aout_ad_ad_52_6_ad_50_6 register_aout_ad_ad_52_6_ad_51_6 register_aout_ad_ad_53_6_ad_50_6 register_aout_ad_ad_53_6_ad_51_6 register_aout_ad_ad_54_6_ad_50_6 register_aout_ad_ad_54_6_ad_51_6 register_aout_ad_ad_55_6_ad_50_6 register_aout_ad_ad_55_6_ad_51_6 register_aout_ad_ad_56_6_ad_50_6 register_aout_ad_ad_56_6_ad_51_6 register_aout_ad_ad_57_6_ad_50_6 register_aout_ad_ad_57_6_ad_51_6 register_aout_ad_ad_58_6_ad_50_6 register_aout_ad_ad_58_6_ad_51_6 register_aout_ad_ad_59_6_ad_50_6 register_aout_ad_ad_59_6_ad_51_6 register_aout_ad_ad_510_6_ad_50_6 register_aout_ad_ad_510_6_ad_51_6 register_aout_ad_ad_511_6_ad_50_6 register_aout_ad_ad_511_6_ad_51_6 register_aout_aa __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4 +xfifo__reg2mrg register_aout_ad_ad_50_6_ad_50_6 register_aout_ad_ad_50_6_ad_51_6 register_aout_ad_ad_51_6_ad_50_6 register_aout_ad_ad_51_6_ad_51_6 register_aout_ad_ad_52_6_ad_50_6 register_aout_ad_ad_52_6_ad_51_6 register_aout_ad_ad_53_6_ad_50_6 register_aout_ad_ad_53_6_ad_51_6 register_aout_ad_ad_54_6_ad_50_6 register_aout_ad_ad_54_6_ad_51_6 register_aout_ad_ad_55_6_ad_50_6 register_aout_ad_ad_55_6_ad_51_6 register_aout_ad_ad_56_6_ad_50_6 register_aout_ad_ad_56_6_ad_51_6 register_aout_ad_ad_57_6_ad_50_6 register_aout_ad_ad_57_6_ad_51_6 register_aout_ad_ad_58_6_ad_50_6 register_aout_ad_ad_58_6_ad_51_6 register_aout_ad_ad_59_6_ad_50_6 register_aout_ad_ad_59_6_ad_51_6 register_aout_ad_ad_510_6_ad_50_6 register_aout_ad_ad_510_6_ad_51_6 register_aout_ad_ad_511_6_ad_50_6 register_aout_ad_ad_511_6_ad_51_6 register_aout_aa register_aout_av append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_ain_aa append__reg_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_312_73_4 +xsyn__flags__dev__safety_50_6 syn__flags__dev__safety_50_6_ay reg__data_54_6_ad_50_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__flags__dev__safety_51_6 syn__flags__dev__safety_51_6_ay reg__data_54_6_ad_51_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__flags__dev__safety_52_6 syn__flags__dev__safety_52_6_ay reg__data_54_6_ad_52_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsb__DEV__DEBUG reg__data_50_6_ad_55_6_ad_51_6 DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 +xfifo__in2fork __bd2qdi_aout_ad_ad_50_6_ad_50_6 __bd2qdi_aout_ad_ad_50_6_ad_51_6 __bd2qdi_aout_ad_ad_51_6_ad_50_6 __bd2qdi_aout_ad_ad_51_6_ad_51_6 __bd2qdi_aout_ad_ad_52_6_ad_50_6 __bd2qdi_aout_ad_ad_52_6_ad_51_6 __bd2qdi_aout_ad_ad_53_6_ad_50_6 __bd2qdi_aout_ad_ad_53_6_ad_51_6 __bd2qdi_aout_ad_ad_54_6_ad_50_6 __bd2qdi_aout_ad_ad_54_6_ad_51_6 __bd2qdi_aout_ad_ad_55_6_ad_50_6 __bd2qdi_aout_ad_ad_55_6_ad_51_6 __bd2qdi_aout_ad_ad_56_6_ad_50_6 __bd2qdi_aout_ad_ad_56_6_ad_51_6 __bd2qdi_aout_ad_ad_57_6_ad_50_6 __bd2qdi_aout_ad_ad_57_6_ad_51_6 __bd2qdi_aout_ad_ad_58_6_ad_50_6 __bd2qdi_aout_ad_ad_58_6_ad_51_6 __bd2qdi_aout_ad_ad_59_6_ad_50_6 __bd2qdi_aout_ad_ad_59_6_ad_51_6 __bd2qdi_aout_ad_ad_510_6_ad_50_6 __bd2qdi_aout_ad_ad_510_6_ad_51_6 __bd2qdi_aout_ad_ad_511_6_ad_50_6 __bd2qdi_aout_ad_ad_511_6_ad_51_6 __bd2qdi_aout_ad_ad_512_6_ad_50_6 __bd2qdi_aout_ad_ad_512_6_ad_51_6 __bd2qdi_aout_ad_ad_513_6_ad_50_6 __bd2qdi_aout_ad_ad_513_6_ad_51_6 __bd2qdi_aout_aa __bd2qdi_aout_av __fork_ain_ad_ad_50_6_ad_50_6 __fork_ain_ad_ad_50_6_ad_51_6 __fork_ain_ad_ad_51_6_ad_50_6 __fork_ain_ad_ad_51_6_ad_51_6 __fork_ain_ad_ad_52_6_ad_50_6 __fork_ain_ad_ad_52_6_ad_51_6 __fork_ain_ad_ad_53_6_ad_50_6 __fork_ain_ad_ad_53_6_ad_51_6 __fork_ain_ad_ad_54_6_ad_50_6 __fork_ain_ad_ad_54_6_ad_51_6 __fork_ain_ad_ad_55_6_ad_50_6 __fork_ain_ad_ad_55_6_ad_51_6 __fork_ain_ad_ad_56_6_ad_50_6 __fork_ain_ad_ad_56_6_ad_51_6 __fork_ain_ad_ad_57_6_ad_50_6 __fork_ain_ad_ad_57_6_ad_51_6 __fork_ain_ad_ad_58_6_ad_50_6 __fork_ain_ad_ad_58_6_ad_51_6 __fork_ain_ad_ad_59_6_ad_50_6 __fork_ain_ad_ad_59_6_ad_51_6 __fork_ain_ad_ad_510_6_ad_50_6 __fork_ain_ad_ad_510_6_ad_51_6 __fork_ain_ad_ad_511_6_ad_50_6 __fork_ain_ad_ad_511_6_ad_51_6 __fork_ain_ad_ad_512_6_ad_50_6 __fork_ain_ad_ad_512_6_ad_51_6 __fork_ain_ad_ad_513_6_ad_50_6 __fork_ain_ad_ad_513_6_ad_51_6 __fork_ain_aa __fork_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xfifo__dmx2reg __demux_aout2_ad_ad_50_6_ad_50_6 __demux_aout2_ad_ad_50_6_ad_51_6 __demux_aout2_ad_ad_51_6_ad_50_6 __demux_aout2_ad_ad_51_6_ad_51_6 __demux_aout2_ad_ad_52_6_ad_50_6 __demux_aout2_ad_ad_52_6_ad_51_6 __demux_aout2_ad_ad_53_6_ad_50_6 __demux_aout2_ad_ad_53_6_ad_51_6 __demux_aout2_ad_ad_54_6_ad_50_6 __demux_aout2_ad_ad_54_6_ad_51_6 __demux_aout2_ad_ad_55_6_ad_50_6 __demux_aout2_ad_ad_55_6_ad_51_6 __demux_aout2_ad_ad_56_6_ad_50_6 __demux_aout2_ad_ad_56_6_ad_51_6 __demux_aout2_ad_ad_57_6_ad_50_6 __demux_aout2_ad_ad_57_6_ad_51_6 __demux_aout2_ad_ad_58_6_ad_50_6 __demux_aout2_ad_ad_58_6_ad_51_6 __demux_aout2_ad_ad_59_6_ad_50_6 __demux_aout2_ad_ad_59_6_ad_51_6 __demux_aout2_ad_ad_510_6_ad_50_6 __demux_aout2_ad_ad_510_6_ad_51_6 __demux_aout2_ad_ad_511_6_ad_50_6 __demux_aout2_ad_ad_511_6_ad_51_6 __demux_aout2_ad_ad_512_6_ad_50_6 __demux_aout2_ad_ad_512_6_ad_51_6 __demux_aout2_aa __demux_aout2_av register_ain_ad_ad_50_6_ad_50_6 register_ain_ad_ad_50_6_ad_51_6 register_ain_ad_ad_51_6_ad_50_6 register_ain_ad_ad_51_6_ad_51_6 register_ain_ad_ad_52_6_ad_50_6 register_ain_ad_ad_52_6_ad_51_6 register_ain_ad_ad_53_6_ad_50_6 register_ain_ad_ad_53_6_ad_51_6 register_ain_ad_ad_54_6_ad_50_6 register_ain_ad_ad_54_6_ad_51_6 register_ain_ad_ad_55_6_ad_50_6 register_ain_ad_ad_55_6_ad_51_6 register_ain_ad_ad_56_6_ad_50_6 register_ain_ad_ad_56_6_ad_51_6 register_ain_ad_ad_57_6_ad_50_6 register_ain_ad_ad_57_6_ad_51_6 register_ain_ad_ad_58_6_ad_50_6 register_ain_ad_ad_58_6_ad_51_6 register_ain_ad_ad_59_6_ad_50_6 register_ain_ad_ad_59_6_ad_51_6 register_ain_ad_ad_510_6_ad_50_6 register_ain_ad_ad_510_6_ad_51_6 register_ain_ad_ad_511_6_ad_50_6 register_ain_ad_ad_511_6_ad_51_6 register_ain_ad_ad_512_6_ad_50_6 register_ain_ad_ad_512_6_ad_51_6 register_ain_aa register_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_313_73_4 +xfifo__fork2dmx __fork_aout2_ad_ad_50_6_ad_50_6 __fork_aout2_ad_ad_50_6_ad_51_6 __fork_aout2_ad_ad_51_6_ad_50_6 __fork_aout2_ad_ad_51_6_ad_51_6 __fork_aout2_ad_ad_52_6_ad_50_6 __fork_aout2_ad_ad_52_6_ad_51_6 __fork_aout2_ad_ad_53_6_ad_50_6 __fork_aout2_ad_ad_53_6_ad_51_6 __fork_aout2_ad_ad_54_6_ad_50_6 __fork_aout2_ad_ad_54_6_ad_51_6 __fork_aout2_ad_ad_55_6_ad_50_6 __fork_aout2_ad_ad_55_6_ad_51_6 __fork_aout2_ad_ad_56_6_ad_50_6 __fork_aout2_ad_ad_56_6_ad_51_6 __fork_aout2_ad_ad_57_6_ad_50_6 __fork_aout2_ad_ad_57_6_ad_51_6 __fork_aout2_ad_ad_58_6_ad_50_6 __fork_aout2_ad_ad_58_6_ad_51_6 __fork_aout2_ad_ad_59_6_ad_50_6 __fork_aout2_ad_ad_59_6_ad_51_6 __fork_aout2_ad_ad_510_6_ad_50_6 __fork_aout2_ad_ad_510_6_ad_51_6 __fork_aout2_ad_ad_511_6_ad_50_6 __fork_aout2_ad_ad_511_6_ad_51_6 __fork_aout2_ad_ad_512_6_ad_50_6 __fork_aout2_ad_ad_512_6_ad_51_6 __fork_aout2_ad_ad_513_6_ad_50_6 __fork_aout2_ad_ad_513_6_ad_51_6 __fork_aout2_aa __fork_aout2_av __demux_ain_ad_ad_50_6_ad_50_6 __demux_ain_ad_ad_50_6_ad_51_6 __demux_ain_ad_ad_51_6_ad_50_6 __demux_ain_ad_ad_51_6_ad_51_6 __demux_ain_ad_ad_52_6_ad_50_6 __demux_ain_ad_ad_52_6_ad_51_6 __demux_ain_ad_ad_53_6_ad_50_6 __demux_ain_ad_ad_53_6_ad_51_6 __demux_ain_ad_ad_54_6_ad_50_6 __demux_ain_ad_ad_54_6_ad_51_6 __demux_ain_ad_ad_55_6_ad_50_6 __demux_ain_ad_ad_55_6_ad_51_6 __demux_ain_ad_ad_56_6_ad_50_6 __demux_ain_ad_ad_56_6_ad_51_6 __demux_ain_ad_ad_57_6_ad_50_6 __demux_ain_ad_ad_57_6_ad_51_6 __demux_ain_ad_ad_58_6_ad_50_6 __demux_ain_ad_ad_58_6_ad_51_6 __demux_ain_ad_ad_59_6_ad_50_6 __demux_ain_ad_ad_59_6_ad_51_6 __demux_ain_ad_ad_510_6_ad_50_6 __demux_ain_ad_ad_510_6_ad_51_6 __demux_ain_ad_ad_511_6_ad_50_6 __demux_ain_ad_ad_511_6_ad_51_6 __demux_ain_ad_ad_512_6_ad_50_6 __demux_ain_ad_ad_512_6_ad_51_6 __demux_ain_ad_ad_513_6_ad_50_6 __demux_ain_ad_ad_513_6_ad_51_6 __demux_ain_aa __demux_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 +xnrn__grid neurons_50_6_ad_ad_50_6 neurons_50_6_aa neurons_51_6_ad_ad_50_6 neurons_51_6_aa neurons_52_6_ad_ad_50_6 neurons_52_6_aa neurons_53_6_ad_ad_50_6 neurons_53_6_aa neurons_54_6_ad_ad_50_6 neurons_54_6_aa neurons_55_6_ad_ad_50_6 neurons_55_6_aa neurons_56_6_ad_ad_50_6 neurons_56_6_aa neurons_57_6_ad_ad_50_6 neurons_57_6_aa encoder_ainx_50_6_ad_ad_50_6 encoder_ainx_50_6_aa encoder_ainx_51_6_ad_ad_50_6 encoder_ainx_51_6_aa encoder_ainy_50_6_ad_ad_50_6 encoder_ainy_50_6_aa encoder_ainy_51_6_ad_ad_50_6 encoder_ainy_51_6_aa encoder_ainy_52_6_ad_ad_50_6 encoder_ainy_52_6_aa encoder_ainy_53_6_ad_ad_50_6 encoder_ainy_53_6_aa __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4 +xreset__buf __reset__BX reset__B _0_0tmpl_0_0dataflow__neuro_0_0BUF_X12 +xnrn__x__AMZI__tbuf_50_6 nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZI_50_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_51_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZI_51_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_52_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZI_52_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_53_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZI_53_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_54_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZI_54_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_55_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZI_55_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_56_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZI_56_6 nrn__mon__x_50_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_57_6 nrn__mon__AMZO__sb_ain_50_6 nrn__mon__AMZI_57_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_58_6 nrn__mon__AMZO__sb_ain_51_6 nrn__mon__AMZI_58_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_59_6 nrn__mon__AMZO__sb_ain_52_6 nrn__mon__AMZI_59_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_510_6 nrn__mon__AMZO__sb_ain_53_6 nrn__mon__AMZI_510_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_511_6 nrn__mon__AMZO__sb_ain_54_6 nrn__mon__AMZI_511_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_512_6 nrn__mon__AMZO__sb_ain_55_6 nrn__mon__AMZI_512_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +xnrn__x__AMZI__tbuf_513_6 nrn__mon__AMZO__sb_ain_56_6 nrn__mon__AMZI_513_6 nrn__mon__x_52_6 _0_0tmpl_0_0dataflow__neuro_0_0TBUF_X4 +x__loopback__dropper fifo__fork2drop_aout_ad_ad_50_6_ad_50_6 fifo__fork2drop_aout_ad_ad_50_6_ad_51_6 fifo__fork2drop_aout_ad_ad_51_6_ad_50_6 fifo__fork2drop_aout_ad_ad_51_6_ad_51_6 fifo__fork2drop_aout_ad_ad_52_6_ad_50_6 fifo__fork2drop_aout_ad_ad_52_6_ad_51_6 fifo__fork2drop_aout_ad_ad_53_6_ad_50_6 fifo__fork2drop_aout_ad_ad_53_6_ad_51_6 fifo__fork2drop_aout_ad_ad_54_6_ad_50_6 fifo__fork2drop_aout_ad_ad_54_6_ad_51_6 fifo__fork2drop_aout_ad_ad_55_6_ad_50_6 fifo__fork2drop_aout_ad_ad_55_6_ad_51_6 fifo__fork2drop_aout_ad_ad_56_6_ad_50_6 fifo__fork2drop_aout_ad_ad_56_6_ad_51_6 fifo__fork2drop_aout_ad_ad_57_6_ad_50_6 fifo__fork2drop_aout_ad_ad_57_6_ad_51_6 fifo__fork2drop_aout_ad_ad_58_6_ad_50_6 fifo__fork2drop_aout_ad_ad_58_6_ad_51_6 fifo__fork2drop_aout_ad_ad_59_6_ad_50_6 fifo__fork2drop_aout_ad_ad_59_6_ad_51_6 fifo__fork2drop_aout_ad_ad_510_6_ad_50_6 fifo__fork2drop_aout_ad_ad_510_6_ad_51_6 fifo__fork2drop_aout_ad_ad_511_6_ad_50_6 fifo__fork2drop_aout_ad_ad_511_6_ad_51_6 fifo__fork2drop_aout_ad_ad_512_6_ad_50_6 fifo__fork2drop_aout_ad_ad_512_6_ad_51_6 fifo__fork2drop_aout_ad_ad_513_6_ad_50_6 fifo__fork2drop_aout_ad_ad_513_6_ad_51_6 fifo__fork2drop_aout_aa fifo__fork2drop_aout_av merge__loop8mrg_ain2_ad_ad_50_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_50_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_51_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_52_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_53_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_54_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_55_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_56_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_57_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_58_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_59_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_510_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_511_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_512_6_ad_51_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_50_6 merge__loop8mrg_ain2_ad_ad_513_6_ad_51_6 merge__loop8mrg_ain2_aa loopback__en _0_0tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4 +x__bd2qdi in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa __bd2qdi_aout_ad_ad_50_6_ad_50_6 __bd2qdi_aout_ad_ad_50_6_ad_51_6 __bd2qdi_aout_ad_ad_51_6_ad_50_6 __bd2qdi_aout_ad_ad_51_6_ad_51_6 __bd2qdi_aout_ad_ad_52_6_ad_50_6 __bd2qdi_aout_ad_ad_52_6_ad_51_6 __bd2qdi_aout_ad_ad_53_6_ad_50_6 __bd2qdi_aout_ad_ad_53_6_ad_51_6 __bd2qdi_aout_ad_ad_54_6_ad_50_6 __bd2qdi_aout_ad_ad_54_6_ad_51_6 __bd2qdi_aout_ad_ad_55_6_ad_50_6 __bd2qdi_aout_ad_ad_55_6_ad_51_6 __bd2qdi_aout_ad_ad_56_6_ad_50_6 __bd2qdi_aout_ad_ad_56_6_ad_51_6 __bd2qdi_aout_ad_ad_57_6_ad_50_6 __bd2qdi_aout_ad_ad_57_6_ad_51_6 __bd2qdi_aout_ad_ad_58_6_ad_50_6 __bd2qdi_aout_ad_ad_58_6_ad_51_6 __bd2qdi_aout_ad_ad_59_6_ad_50_6 __bd2qdi_aout_ad_ad_59_6_ad_51_6 __bd2qdi_aout_ad_ad_510_6_ad_50_6 __bd2qdi_aout_ad_ad_510_6_ad_51_6 __bd2qdi_aout_ad_ad_511_6_ad_50_6 __bd2qdi_aout_ad_ad_511_6_ad_51_6 __bd2qdi_aout_ad_ad_512_6_ad_50_6 __bd2qdi_aout_ad_ad_512_6_ad_51_6 __bd2qdi_aout_ad_ad_513_6_ad_50_6 __bd2qdi_aout_ad_ad_513_6_ad_51_6 __bd2qdi_aout_aa __bd2qdi_aout_av bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4 +xsyn__mon__dec__y reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_51_6_ad_51_6_ad_51_6 syn__mon__dec__y_aout_50_6 syn__mon__dec__y_aout_51_6 syn__mon__dec__y_aout_52_6 syn__mon__dec__y_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xnrn__mon__dec__x reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_51_6_ad_50_6_ad_51_6 nrn__mon__dec__x_aout_50_6 nrn__mon__dec__x_aout_51_6 nrn__mon__dec__x_aout_52_6 nrn__mon__dec__x_aout_53_6 _0_0tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 +xencoder encoder_ainx_50_6_ad_ad_50_6 encoder_ainx_50_6_aa encoder_ainx_51_6_ad_ad_50_6 encoder_ainx_51_6_aa encoder_ainy_50_6_ad_ad_50_6 encoder_ainy_50_6_aa encoder_ainy_51_6_ad_ad_50_6 encoder_ainy_51_6_aa encoder_ainy_52_6_ad_ad_50_6 encoder_ainy_52_6_aa encoder_ainy_53_6_ad_ad_50_6 encoder_ainy_53_6_aa encoder_aout_ad_ad_50_6_ad_50_6 encoder_aout_ad_ad_50_6_ad_51_6 encoder_aout_ad_ad_51_6_ad_50_6 encoder_aout_ad_ad_51_6_ad_51_6 encoder_aout_ad_ad_52_6_ad_50_6 encoder_aout_ad_ad_52_6_ad_51_6 encoder_aout_aa encoder_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4 +xappend__reg append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_aout_ad_ad_512_6_ad_50_6 _0_0tmpl_0_0dataflow__neuro_0_0append_312_72_70_4 +xands__devmon_50_6 ands__devmon_50_6_ay ands__devmon_50_6_aa DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xands__devmon_51_6 ands__devmon_51_6_ay ands__devmon_51_6_aa DEV__DEBUG _0_0tmpl_0_0dataflow__neuro_0_0AND2_X1 +xsyn__mon__y__buf syn__mon__dec__y_aout_50_6 syn__mon__dec__y_aout_51_6 syn__mon__dec__y_aout_52_6 syn__mon__dec__y_aout_53_6 syn__mon__y_50_6 syn__mon__y_51_6 syn__mon__y_52_6 syn__mon__y_53_6 _0_0tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 +xmerge__enc8reg append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_aout_ad_ad_53_6_ad_50_6 supply_avss append__enc_ain_aa append__enc_ain_av append__reg_ain_ad_ad_50_6_ad_50_6 append__reg_ain_ad_ad_50_6_ad_51_6 append__reg_ain_ad_ad_51_6_ad_50_6 append__reg_ain_ad_ad_51_6_ad_51_6 append__reg_ain_ad_ad_52_6_ad_50_6 append__reg_ain_ad_ad_52_6_ad_51_6 append__reg_ain_ad_ad_53_6_ad_50_6 append__reg_ain_ad_ad_53_6_ad_51_6 append__reg_ain_ad_ad_54_6_ad_50_6 append__reg_ain_ad_ad_54_6_ad_51_6 append__reg_ain_ad_ad_55_6_ad_50_6 append__reg_ain_ad_ad_55_6_ad_51_6 append__reg_ain_ad_ad_56_6_ad_50_6 append__reg_ain_ad_ad_56_6_ad_51_6 append__reg_ain_ad_ad_57_6_ad_50_6 append__reg_ain_ad_ad_57_6_ad_51_6 append__reg_ain_ad_ad_58_6_ad_50_6 append__reg_ain_ad_ad_58_6_ad_51_6 append__reg_ain_ad_ad_59_6_ad_50_6 append__reg_ain_ad_ad_59_6_ad_51_6 append__reg_ain_ad_ad_510_6_ad_50_6 append__reg_ain_ad_ad_510_6_ad_51_6 append__reg_ain_ad_ad_511_6_ad_50_6 append__reg_ain_ad_ad_511_6_ad_51_6 append__reg_aout_ad_ad_512_6_ad_50_6 supply_avss append__reg_aout_ad_ad_512_6_ad_50_6 supply_avss append__reg_ain_aa append__reg_ain_av merge__enc8reg_aout_ad_ad_50_6_ad_50_6 merge__enc8reg_aout_ad_ad_50_6_ad_51_6 merge__enc8reg_aout_ad_ad_51_6_ad_50_6 merge__enc8reg_aout_ad_ad_51_6_ad_51_6 merge__enc8reg_aout_ad_ad_52_6_ad_50_6 merge__enc8reg_aout_ad_ad_52_6_ad_51_6 merge__enc8reg_aout_ad_ad_53_6_ad_50_6 merge__enc8reg_aout_ad_ad_53_6_ad_51_6 merge__enc8reg_aout_ad_ad_54_6_ad_50_6 merge__enc8reg_aout_ad_ad_54_6_ad_51_6 merge__enc8reg_aout_ad_ad_55_6_ad_50_6 merge__enc8reg_aout_ad_ad_55_6_ad_51_6 merge__enc8reg_aout_ad_ad_56_6_ad_50_6 merge__enc8reg_aout_ad_ad_56_6_ad_51_6 merge__enc8reg_aout_ad_ad_57_6_ad_50_6 merge__enc8reg_aout_ad_ad_57_6_ad_51_6 merge__enc8reg_aout_ad_ad_58_6_ad_50_6 merge__enc8reg_aout_ad_ad_58_6_ad_51_6 merge__enc8reg_aout_ad_ad_59_6_ad_50_6 merge__enc8reg_aout_ad_ad_59_6_ad_51_6 merge__enc8reg_aout_ad_ad_510_6_ad_50_6 merge__enc8reg_aout_ad_ad_510_6_ad_51_6 merge__enc8reg_aout_ad_ad_511_6_ad_50_6 merge__enc8reg_aout_ad_ad_511_6_ad_51_6 merge__enc8reg_aout_ad_ad_512_6_ad_50_6 merge__enc8reg_aout_ad_ad_512_6_ad_51_6 merge__enc8reg_aout_ad_ad_513_6_ad_50_6 merge__enc8reg_aout_ad_ad_513_6_ad_51_6 merge__enc8reg_aout_aa merge__enc8reg_aout_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0merge_314_4 +xfifo__enc2mrg encoder_aout_ad_ad_50_6_ad_50_6 encoder_aout_ad_ad_50_6_ad_51_6 encoder_aout_ad_ad_51_6_ad_50_6 encoder_aout_ad_ad_51_6_ad_51_6 encoder_aout_ad_ad_52_6_ad_50_6 encoder_aout_ad_ad_52_6_ad_51_6 encoder_aout_aa encoder_aout_av append__enc_ain_ad_ad_50_6_ad_50_6 append__enc_ain_ad_ad_50_6_ad_51_6 append__enc_ain_ad_ad_51_6_ad_50_6 append__enc_ain_ad_ad_51_6_ad_51_6 append__enc_ain_ad_ad_52_6_ad_50_6 append__enc_ain_ad_ad_52_6_ad_51_6 append__enc_ain_aa append__enc_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 +xfifo__dmx2dec __demux_aout1_ad_ad_50_6_ad_50_6 __demux_aout1_ad_ad_50_6_ad_51_6 __demux_aout1_ad_ad_51_6_ad_50_6 __demux_aout1_ad_ad_51_6_ad_51_6 __demux_aout1_ad_ad_52_6_ad_50_6 __demux_aout1_ad_ad_52_6_ad_51_6 fifo__dmx2dec_ain_aa fifo__dmx2dec_ain_av decoder_ain_ad_ad_50_6_ad_50_6 decoder_ain_ad_ad_50_6_ad_51_6 decoder_ain_ad_ad_51_6_ad_50_6 decoder_ain_ad_ad_51_6_ad_51_6 decoder_ain_ad_ad_52_6_ad_50_6 decoder_ain_ad_ad_52_6_ad_51_6 decoder_ain_aa decoder_ain_av __reset__BX _0_0tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 +.ends +*---- end of process: chip_texel<14,2,4,2,4,1,2,1,2,4,4,4,8,4,5,7,5,7,3,3,4,2,4,8,16> ----- +* +*---- act defproc: chip_texel_test<> ----- +* raw ports: in.d[0] in.d[1] in.d[2] in.d[3] in.d[4] in.d[5] in.d[6] in.d[7] in.d[8] in.d[9] in.d[10] in.d[11] in.d[12] in.d[13] in.r in.a out.d[0] out.d[1] out.d[2] out.d[3] out.d[4] out.d[5] out.d[6] out.d[7] out.d[8] out.d[9] out.d[10] out.d[11] out.d[12] out.d[13] out.r out.a reg_data[0].d[0].d[0] reg_data[0].d[0].d[1] reg_data[0].d[1].d[0] reg_data[0].d[1].d[1] reg_data[0].d[2].d[0] reg_data[0].d[2].d[1] reg_data[0].d[3].d[0] reg_data[0].d[3].d[1] reg_data[0].d[4].d[0] reg_data[0].d[4].d[1] reg_data[0].d[5].d[0] reg_data[0].d[5].d[1] reg_data[0].d[6].d[0] reg_data[0].d[6].d[1] reg_data[0].d[7].d[0] reg_data[0].d[7].d[1] reg_data[1].d[0].d[0] reg_data[1].d[0].d[1] reg_data[1].d[1].d[0] reg_data[1].d[1].d[1] reg_data[1].d[2].d[0] reg_data[1].d[2].d[1] reg_data[1].d[3].d[0] reg_data[1].d[3].d[1] reg_data[1].d[4].d[0] reg_data[1].d[4].d[1] reg_data[1].d[5].d[0] reg_data[1].d[5].d[1] reg_data[1].d[6].d[0] reg_data[1].d[6].d[1] reg_data[1].d[7].d[0] reg_data[1].d[7].d[1] reg_data[2].d[0].d[0] reg_data[2].d[0].d[1] reg_data[2].d[1].d[0] reg_data[2].d[1].d[1] reg_data[2].d[2].d[0] reg_data[2].d[2].d[1] reg_data[2].d[3].d[0] reg_data[2].d[3].d[1] reg_data[2].d[4].d[0] reg_data[2].d[4].d[1] reg_data[2].d[5].d[0] reg_data[2].d[5].d[1] reg_data[2].d[6].d[0] reg_data[2].d[6].d[1] reg_data[2].d[7].d[0] reg_data[2].d[7].d[1] reg_data[3].d[0].d[0] reg_data[3].d[0].d[1] reg_data[3].d[1].d[0] reg_data[3].d[1].d[1] reg_data[3].d[2].d[0] reg_data[3].d[2].d[1] reg_data[3].d[3].d[0] reg_data[3].d[3].d[1] reg_data[3].d[4].d[0] reg_data[3].d[4].d[1] reg_data[3].d[5].d[0] reg_data[3].d[5].d[1] reg_data[3].d[6].d[0] reg_data[3].d[6].d[1] reg_data[3].d[7].d[0] reg_data[3].d[7].d[1] reg_data[4].d[0].d[0] reg_data[4].d[0].d[1] reg_data[4].d[1].d[0] reg_data[4].d[1].d[1] reg_data[4].d[2].d[0] reg_data[4].d[2].d[1] reg_data[4].d[3].d[0] reg_data[4].d[3].d[1] reg_data[4].d[4].d[0] reg_data[4].d[4].d[1] reg_data[4].d[5].d[0] reg_data[4].d[5].d[1] reg_data[4].d[6].d[0] reg_data[4].d[6].d[1] reg_data[4].d[7].d[0] reg_data[4].d[7].d[1] reg_data[5].d[0].d[0] reg_data[5].d[0].d[1] reg_data[5].d[1].d[0] reg_data[5].d[1].d[1] reg_data[5].d[2].d[0] reg_data[5].d[2].d[1] reg_data[5].d[3].d[0] reg_data[5].d[3].d[1] reg_data[5].d[4].d[0] reg_data[5].d[4].d[1] reg_data[5].d[5].d[0] reg_data[5].d[5].d[1] reg_data[5].d[6].d[0] reg_data[5].d[6].d[1] reg_data[5].d[7].d[0] reg_data[5].d[7].d[1] reg_data[6].d[0].d[0] reg_data[6].d[0].d[1] reg_data[6].d[1].d[0] reg_data[6].d[1].d[1] reg_data[6].d[2].d[0] reg_data[6].d[2].d[1] reg_data[6].d[3].d[0] reg_data[6].d[3].d[1] reg_data[6].d[4].d[0] reg_data[6].d[4].d[1] reg_data[6].d[5].d[0] reg_data[6].d[5].d[1] reg_data[6].d[6].d[0] reg_data[6].d[6].d[1] reg_data[6].d[7].d[0] reg_data[6].d[7].d[1] reg_data[7].d[0].d[0] reg_data[7].d[0].d[1] reg_data[7].d[1].d[0] reg_data[7].d[1].d[1] reg_data[7].d[2].d[0] reg_data[7].d[2].d[1] reg_data[7].d[3].d[0] reg_data[7].d[3].d[1] reg_data[7].d[4].d[0] reg_data[7].d[4].d[1] reg_data[7].d[5].d[0] reg_data[7].d[5].d[1] reg_data[7].d[6].d[0] reg_data[7].d[6].d[1] reg_data[7].d[7].d[0] reg_data[7].d[7].d[1] reg_data[8].d[0].d[0] reg_data[8].d[0].d[1] reg_data[8].d[1].d[0] reg_data[8].d[1].d[1] reg_data[8].d[2].d[0] reg_data[8].d[2].d[1] reg_data[8].d[3].d[0] reg_data[8].d[3].d[1] reg_data[8].d[4].d[0] reg_data[8].d[4].d[1] reg_data[8].d[5].d[0] reg_data[8].d[5].d[1] reg_data[8].d[6].d[0] reg_data[8].d[6].d[1] reg_data[8].d[7].d[0] reg_data[8].d[7].d[1] reg_data[9].d[0].d[0] reg_data[9].d[0].d[1] reg_data[9].d[1].d[0] reg_data[9].d[1].d[1] reg_data[9].d[2].d[0] reg_data[9].d[2].d[1] reg_data[9].d[3].d[0] reg_data[9].d[3].d[1] reg_data[9].d[4].d[0] reg_data[9].d[4].d[1] reg_data[9].d[5].d[0] reg_data[9].d[5].d[1] reg_data[9].d[6].d[0] reg_data[9].d[6].d[1] reg_data[9].d[7].d[0] reg_data[9].d[7].d[1] reg_data[10].d[0].d[0] reg_data[10].d[0].d[1] reg_data[10].d[1].d[0] reg_data[10].d[1].d[1] reg_data[10].d[2].d[0] reg_data[10].d[2].d[1] reg_data[10].d[3].d[0] reg_data[10].d[3].d[1] reg_data[10].d[4].d[0] reg_data[10].d[4].d[1] reg_data[10].d[5].d[0] reg_data[10].d[5].d[1] reg_data[10].d[6].d[0] reg_data[10].d[6].d[1] reg_data[10].d[7].d[0] reg_data[10].d[7].d[1] reg_data[11].d[0].d[0] reg_data[11].d[0].d[1] reg_data[11].d[1].d[0] reg_data[11].d[1].d[1] reg_data[11].d[2].d[0] reg_data[11].d[2].d[1] reg_data[11].d[3].d[0] reg_data[11].d[3].d[1] reg_data[11].d[4].d[0] reg_data[11].d[4].d[1] reg_data[11].d[5].d[0] reg_data[11].d[5].d[1] reg_data[11].d[6].d[0] reg_data[11].d[6].d[1] reg_data[11].d[7].d[0] reg_data[11].d[7].d[1] reg_data[12].d[0].d[0] reg_data[12].d[0].d[1] reg_data[12].d[1].d[0] reg_data[12].d[1].d[1] reg_data[12].d[2].d[0] reg_data[12].d[2].d[1] reg_data[12].d[3].d[0] reg_data[12].d[3].d[1] reg_data[12].d[4].d[0] reg_data[12].d[4].d[1] reg_data[12].d[5].d[0] reg_data[12].d[5].d[1] reg_data[12].d[6].d[0] reg_data[12].d[6].d[1] reg_data[12].d[7].d[0] reg_data[12].d[7].d[1] reg_data[13].d[0].d[0] reg_data[13].d[0].d[1] reg_data[13].d[1].d[0] reg_data[13].d[1].d[1] reg_data[13].d[2].d[0] reg_data[13].d[2].d[1] reg_data[13].d[3].d[0] reg_data[13].d[3].d[1] reg_data[13].d[4].d[0] reg_data[13].d[4].d[1] reg_data[13].d[5].d[0] reg_data[13].d[5].d[1] reg_data[13].d[6].d[0] reg_data[13].d[6].d[1] reg_data[13].d[7].d[0] reg_data[13].d[7].d[1] reg_data[14].d[0].d[0] reg_data[14].d[0].d[1] reg_data[14].d[1].d[0] reg_data[14].d[1].d[1] reg_data[14].d[2].d[0] reg_data[14].d[2].d[1] reg_data[14].d[3].d[0] reg_data[14].d[3].d[1] reg_data[14].d[4].d[0] reg_data[14].d[4].d[1] reg_data[14].d[5].d[0] reg_data[14].d[5].d[1] reg_data[14].d[6].d[0] reg_data[14].d[6].d[1] reg_data[14].d[7].d[0] reg_data[14].d[7].d[1] reg_data[15].d[0].d[0] reg_data[15].d[0].d[1] reg_data[15].d[1].d[0] reg_data[15].d[1].d[1] reg_data[15].d[2].d[0] reg_data[15].d[2].d[1] reg_data[15].d[3].d[0] reg_data[15].d[3].d[1] reg_data[15].d[4].d[0] reg_data[15].d[4].d[1] reg_data[15].d[5].d[0] reg_data[15].d[5].d[1] reg_data[15].d[6].d[0] reg_data[15].d[6].d[1] reg_data[15].d[7].d[0] reg_data[15].d[7].d[1] bd_dly_cfg[0] bd_dly_cfg[1] bd_dly_cfg[2] bd_dly_cfg[3] bd_dly_cfg2[0] bd_dly_cfg2[1] loopback_en _reset_B +* +.subckt chip_texel_test in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en __reset__B +*.PININFO in_ad_50_6:I in_ad_51_6:I in_ad_52_6:I in_ad_53_6:I in_ad_54_6:I in_ad_55_6:I in_ad_56_6:I in_ad_57_6:I in_ad_58_6:I in_ad_59_6:I in_ad_510_6:I in_ad_511_6:I in_ad_512_6:I in_ad_513_6:I in_ar:I in_aa:O out_ad_50_6:O out_ad_51_6:O out_ad_52_6:O out_ad_53_6:O out_ad_54_6:O out_ad_55_6:O out_ad_56_6:O out_ad_57_6:O out_ad_58_6:O out_ad_59_6:O out_ad_510_6:O out_ad_511_6:O out_ad_512_6:O out_ad_513_6:O out_ar:O out_aa:I reg__data_50_6_ad_50_6_ad_50_6:O reg__data_50_6_ad_50_6_ad_51_6:O reg__data_50_6_ad_51_6_ad_50_6:O reg__data_50_6_ad_51_6_ad_51_6:O reg__data_50_6_ad_52_6_ad_50_6:O reg__data_50_6_ad_52_6_ad_51_6:O reg__data_50_6_ad_53_6_ad_50_6:O reg__data_50_6_ad_53_6_ad_51_6:O reg__data_50_6_ad_54_6_ad_50_6:O reg__data_50_6_ad_54_6_ad_51_6:O reg__data_50_6_ad_55_6_ad_50_6:O reg__data_50_6_ad_55_6_ad_51_6:O reg__data_50_6_ad_56_6_ad_50_6:O reg__data_50_6_ad_56_6_ad_51_6:O reg__data_50_6_ad_57_6_ad_50_6:O reg__data_50_6_ad_57_6_ad_51_6:O reg__data_51_6_ad_50_6_ad_50_6:O reg__data_51_6_ad_50_6_ad_51_6:O reg__data_51_6_ad_51_6_ad_50_6:O reg__data_51_6_ad_51_6_ad_51_6:O reg__data_51_6_ad_52_6_ad_50_6:O reg__data_51_6_ad_52_6_ad_51_6:O reg__data_51_6_ad_53_6_ad_50_6:O reg__data_51_6_ad_53_6_ad_51_6:O reg__data_51_6_ad_54_6_ad_50_6:O reg__data_51_6_ad_54_6_ad_51_6:O reg__data_51_6_ad_55_6_ad_50_6:O reg__data_51_6_ad_55_6_ad_51_6:O reg__data_51_6_ad_56_6_ad_50_6:O reg__data_51_6_ad_56_6_ad_51_6:O reg__data_51_6_ad_57_6_ad_50_6:O reg__data_51_6_ad_57_6_ad_51_6:O reg__data_52_6_ad_50_6_ad_50_6:O reg__data_52_6_ad_50_6_ad_51_6:O reg__data_52_6_ad_51_6_ad_50_6:O reg__data_52_6_ad_51_6_ad_51_6:O reg__data_52_6_ad_52_6_ad_50_6:O reg__data_52_6_ad_52_6_ad_51_6:O reg__data_52_6_ad_53_6_ad_50_6:O reg__data_52_6_ad_53_6_ad_51_6:O reg__data_52_6_ad_54_6_ad_50_6:O reg__data_52_6_ad_54_6_ad_51_6:O reg__data_52_6_ad_55_6_ad_50_6:O reg__data_52_6_ad_55_6_ad_51_6:O reg__data_52_6_ad_56_6_ad_50_6:O reg__data_52_6_ad_56_6_ad_51_6:O reg__data_52_6_ad_57_6_ad_50_6:O reg__data_52_6_ad_57_6_ad_51_6:O reg__data_53_6_ad_50_6_ad_50_6:O reg__data_53_6_ad_50_6_ad_51_6:O reg__data_53_6_ad_51_6_ad_50_6:O reg__data_53_6_ad_51_6_ad_51_6:O reg__data_53_6_ad_52_6_ad_50_6:O reg__data_53_6_ad_52_6_ad_51_6:O reg__data_53_6_ad_53_6_ad_50_6:O reg__data_53_6_ad_53_6_ad_51_6:O reg__data_53_6_ad_54_6_ad_50_6:O reg__data_53_6_ad_54_6_ad_51_6:O reg__data_53_6_ad_55_6_ad_50_6:O reg__data_53_6_ad_55_6_ad_51_6:O reg__data_53_6_ad_56_6_ad_50_6:O reg__data_53_6_ad_56_6_ad_51_6:O reg__data_53_6_ad_57_6_ad_50_6:O reg__data_53_6_ad_57_6_ad_51_6:O reg__data_54_6_ad_50_6_ad_50_6:O reg__data_54_6_ad_50_6_ad_51_6:O reg__data_54_6_ad_51_6_ad_50_6:O reg__data_54_6_ad_51_6_ad_51_6:O reg__data_54_6_ad_52_6_ad_50_6:O reg__data_54_6_ad_52_6_ad_51_6:O reg__data_54_6_ad_53_6_ad_50_6:O reg__data_54_6_ad_53_6_ad_51_6:O reg__data_54_6_ad_54_6_ad_50_6:O reg__data_54_6_ad_54_6_ad_51_6:O reg__data_54_6_ad_55_6_ad_50_6:O reg__data_54_6_ad_55_6_ad_51_6:O reg__data_54_6_ad_56_6_ad_50_6:O reg__data_54_6_ad_56_6_ad_51_6:O reg__data_54_6_ad_57_6_ad_50_6:O reg__data_54_6_ad_57_6_ad_51_6:O reg__data_55_6_ad_50_6_ad_50_6:O reg__data_55_6_ad_50_6_ad_51_6:O reg__data_55_6_ad_51_6_ad_50_6:O reg__data_55_6_ad_51_6_ad_51_6:O reg__data_55_6_ad_52_6_ad_50_6:O reg__data_55_6_ad_52_6_ad_51_6:O reg__data_55_6_ad_53_6_ad_50_6:O reg__data_55_6_ad_53_6_ad_51_6:O reg__data_55_6_ad_54_6_ad_50_6:O reg__data_55_6_ad_54_6_ad_51_6:O reg__data_55_6_ad_55_6_ad_50_6:O reg__data_55_6_ad_55_6_ad_51_6:O reg__data_55_6_ad_56_6_ad_50_6:O reg__data_55_6_ad_56_6_ad_51_6:O reg__data_55_6_ad_57_6_ad_50_6:O reg__data_55_6_ad_57_6_ad_51_6:O reg__data_56_6_ad_50_6_ad_50_6:O reg__data_56_6_ad_50_6_ad_51_6:O reg__data_56_6_ad_51_6_ad_50_6:O reg__data_56_6_ad_51_6_ad_51_6:O reg__data_56_6_ad_52_6_ad_50_6:O reg__data_56_6_ad_52_6_ad_51_6:O reg__data_56_6_ad_53_6_ad_50_6:O reg__data_56_6_ad_53_6_ad_51_6:O reg__data_56_6_ad_54_6_ad_50_6:O reg__data_56_6_ad_54_6_ad_51_6:O reg__data_56_6_ad_55_6_ad_50_6:O reg__data_56_6_ad_55_6_ad_51_6:O reg__data_56_6_ad_56_6_ad_50_6:O reg__data_56_6_ad_56_6_ad_51_6:O reg__data_56_6_ad_57_6_ad_50_6:O reg__data_56_6_ad_57_6_ad_51_6:O reg__data_57_6_ad_50_6_ad_50_6:O reg__data_57_6_ad_50_6_ad_51_6:O reg__data_57_6_ad_51_6_ad_50_6:O reg__data_57_6_ad_51_6_ad_51_6:O reg__data_57_6_ad_52_6_ad_50_6:O reg__data_57_6_ad_52_6_ad_51_6:O reg__data_57_6_ad_53_6_ad_50_6:O reg__data_57_6_ad_53_6_ad_51_6:O reg__data_57_6_ad_54_6_ad_50_6:O reg__data_57_6_ad_54_6_ad_51_6:O reg__data_57_6_ad_55_6_ad_50_6:O reg__data_57_6_ad_55_6_ad_51_6:O reg__data_57_6_ad_56_6_ad_50_6:O reg__data_57_6_ad_56_6_ad_51_6:O reg__data_57_6_ad_57_6_ad_50_6:O reg__data_57_6_ad_57_6_ad_51_6:O reg__data_58_6_ad_50_6_ad_50_6:O reg__data_58_6_ad_50_6_ad_51_6:O reg__data_58_6_ad_51_6_ad_50_6:O reg__data_58_6_ad_51_6_ad_51_6:O reg__data_58_6_ad_52_6_ad_50_6:O reg__data_58_6_ad_52_6_ad_51_6:O reg__data_58_6_ad_53_6_ad_50_6:O reg__data_58_6_ad_53_6_ad_51_6:O reg__data_58_6_ad_54_6_ad_50_6:O reg__data_58_6_ad_54_6_ad_51_6:O reg__data_58_6_ad_55_6_ad_50_6:O reg__data_58_6_ad_55_6_ad_51_6:O reg__data_58_6_ad_56_6_ad_50_6:O reg__data_58_6_ad_56_6_ad_51_6:O reg__data_58_6_ad_57_6_ad_50_6:O reg__data_58_6_ad_57_6_ad_51_6:O reg__data_59_6_ad_50_6_ad_50_6:O reg__data_59_6_ad_50_6_ad_51_6:O reg__data_59_6_ad_51_6_ad_50_6:O reg__data_59_6_ad_51_6_ad_51_6:O reg__data_59_6_ad_52_6_ad_50_6:O reg__data_59_6_ad_52_6_ad_51_6:O reg__data_59_6_ad_53_6_ad_50_6:O reg__data_59_6_ad_53_6_ad_51_6:O reg__data_59_6_ad_54_6_ad_50_6:O reg__data_59_6_ad_54_6_ad_51_6:O reg__data_59_6_ad_55_6_ad_50_6:O reg__data_59_6_ad_55_6_ad_51_6:O reg__data_59_6_ad_56_6_ad_50_6:O reg__data_59_6_ad_56_6_ad_51_6:O reg__data_59_6_ad_57_6_ad_50_6:O reg__data_59_6_ad_57_6_ad_51_6:O reg__data_510_6_ad_50_6_ad_50_6:O reg__data_510_6_ad_50_6_ad_51_6:O reg__data_510_6_ad_51_6_ad_50_6:O reg__data_510_6_ad_51_6_ad_51_6:O reg__data_510_6_ad_52_6_ad_50_6:O reg__data_510_6_ad_52_6_ad_51_6:O reg__data_510_6_ad_53_6_ad_50_6:O reg__data_510_6_ad_53_6_ad_51_6:O reg__data_510_6_ad_54_6_ad_50_6:O reg__data_510_6_ad_54_6_ad_51_6:O reg__data_510_6_ad_55_6_ad_50_6:O reg__data_510_6_ad_55_6_ad_51_6:O reg__data_510_6_ad_56_6_ad_50_6:O reg__data_510_6_ad_56_6_ad_51_6:O reg__data_510_6_ad_57_6_ad_50_6:O reg__data_510_6_ad_57_6_ad_51_6:O reg__data_511_6_ad_50_6_ad_50_6:O reg__data_511_6_ad_50_6_ad_51_6:O reg__data_511_6_ad_51_6_ad_50_6:O reg__data_511_6_ad_51_6_ad_51_6:O reg__data_511_6_ad_52_6_ad_50_6:O reg__data_511_6_ad_52_6_ad_51_6:O reg__data_511_6_ad_53_6_ad_50_6:O reg__data_511_6_ad_53_6_ad_51_6:O reg__data_511_6_ad_54_6_ad_50_6:O reg__data_511_6_ad_54_6_ad_51_6:O reg__data_511_6_ad_55_6_ad_50_6:O reg__data_511_6_ad_55_6_ad_51_6:O reg__data_511_6_ad_56_6_ad_50_6:O reg__data_511_6_ad_56_6_ad_51_6:O reg__data_511_6_ad_57_6_ad_50_6:O reg__data_511_6_ad_57_6_ad_51_6:O reg__data_512_6_ad_50_6_ad_50_6:O reg__data_512_6_ad_50_6_ad_51_6:O reg__data_512_6_ad_51_6_ad_50_6:O reg__data_512_6_ad_51_6_ad_51_6:O reg__data_512_6_ad_52_6_ad_50_6:O reg__data_512_6_ad_52_6_ad_51_6:O reg__data_512_6_ad_53_6_ad_50_6:O reg__data_512_6_ad_53_6_ad_51_6:O reg__data_512_6_ad_54_6_ad_50_6:O reg__data_512_6_ad_54_6_ad_51_6:O reg__data_512_6_ad_55_6_ad_50_6:O reg__data_512_6_ad_55_6_ad_51_6:O reg__data_512_6_ad_56_6_ad_50_6:O reg__data_512_6_ad_56_6_ad_51_6:O reg__data_512_6_ad_57_6_ad_50_6:O reg__data_512_6_ad_57_6_ad_51_6:O reg__data_513_6_ad_50_6_ad_50_6:O reg__data_513_6_ad_50_6_ad_51_6:O reg__data_513_6_ad_51_6_ad_50_6:O reg__data_513_6_ad_51_6_ad_51_6:O reg__data_513_6_ad_52_6_ad_50_6:O reg__data_513_6_ad_52_6_ad_51_6:O reg__data_513_6_ad_53_6_ad_50_6:O reg__data_513_6_ad_53_6_ad_51_6:O reg__data_513_6_ad_54_6_ad_50_6:O reg__data_513_6_ad_54_6_ad_51_6:O reg__data_513_6_ad_55_6_ad_50_6:O reg__data_513_6_ad_55_6_ad_51_6:O reg__data_513_6_ad_56_6_ad_50_6:O reg__data_513_6_ad_56_6_ad_51_6:O reg__data_513_6_ad_57_6_ad_50_6:O reg__data_513_6_ad_57_6_ad_51_6:O reg__data_514_6_ad_50_6_ad_50_6:O reg__data_514_6_ad_50_6_ad_51_6:O reg__data_514_6_ad_51_6_ad_50_6:O reg__data_514_6_ad_51_6_ad_51_6:O reg__data_514_6_ad_52_6_ad_50_6:O reg__data_514_6_ad_52_6_ad_51_6:O reg__data_514_6_ad_53_6_ad_50_6:O reg__data_514_6_ad_53_6_ad_51_6:O reg__data_514_6_ad_54_6_ad_50_6:O reg__data_514_6_ad_54_6_ad_51_6:O reg__data_514_6_ad_55_6_ad_50_6:O reg__data_514_6_ad_55_6_ad_51_6:O reg__data_514_6_ad_56_6_ad_50_6:O reg__data_514_6_ad_56_6_ad_51_6:O reg__data_514_6_ad_57_6_ad_50_6:O reg__data_514_6_ad_57_6_ad_51_6:O reg__data_515_6_ad_50_6_ad_50_6:O reg__data_515_6_ad_50_6_ad_51_6:O reg__data_515_6_ad_51_6_ad_50_6:O reg__data_515_6_ad_51_6_ad_51_6:O reg__data_515_6_ad_52_6_ad_50_6:O reg__data_515_6_ad_52_6_ad_51_6:O reg__data_515_6_ad_53_6_ad_50_6:O reg__data_515_6_ad_53_6_ad_51_6:O reg__data_515_6_ad_54_6_ad_50_6:O reg__data_515_6_ad_54_6_ad_51_6:O reg__data_515_6_ad_55_6_ad_50_6:O reg__data_515_6_ad_55_6_ad_51_6:O reg__data_515_6_ad_56_6_ad_50_6:O reg__data_515_6_ad_56_6_ad_51_6:O reg__data_515_6_ad_57_6_ad_50_6:O reg__data_515_6_ad_57_6_ad_51_6:O bd__dly__cfg_50_6:I bd__dly__cfg_51_6:I bd__dly__cfg_52_6:I bd__dly__cfg_53_6:I bd__dly__cfg2_50_6:I bd__dly__cfg2_51_6:I loopback__en:I __reset__B:I +*.POWER VDD Vdd +*.POWER GND GND +*.POWER NSUB GND +*.POWER PSUB Vdd +xsyn2nrns__r_50_6 syn2nrns__r_50_6_ay syn2nrns__r_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_51_6 syn2nrns__r_51_6_ay syn2nrns__r_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_52_6 syn2nrns__r_52_6_ay syn2nrns__r_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_53_6 syn2nrns__r_53_6_ay syn2nrns__r_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_54_6 syn2nrns__r_54_6_ay syn2nrns__r_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_55_6 syn2nrns__r_55_6_ay syn2nrns__r_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_56_6 syn2nrns__r_56_6_ay syn2nrns__r_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__r_57_6 syn2nrns__r_57_6_ay syn2nrns__r_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xc in_ad_50_6 in_ad_51_6 in_ad_52_6 in_ad_53_6 in_ad_54_6 in_ad_55_6 in_ad_56_6 in_ad_57_6 in_ad_58_6 in_ad_59_6 in_ad_510_6 in_ad_511_6 in_ad_512_6 in_ad_513_6 in_ar in_aa out_ad_50_6 out_ad_51_6 out_ad_52_6 out_ad_53_6 out_ad_54_6 out_ad_55_6 out_ad_56_6 out_ad_57_6 out_ad_58_6 out_ad_59_6 out_ad_510_6 out_ad_511_6 out_ad_512_6 out_ad_513_6 out_ar out_aa reg__data_50_6_ad_50_6_ad_50_6 reg__data_50_6_ad_50_6_ad_51_6 reg__data_50_6_ad_51_6_ad_50_6 reg__data_50_6_ad_51_6_ad_51_6 reg__data_50_6_ad_52_6_ad_50_6 reg__data_50_6_ad_52_6_ad_51_6 reg__data_50_6_ad_53_6_ad_50_6 reg__data_50_6_ad_53_6_ad_51_6 reg__data_50_6_ad_54_6_ad_50_6 reg__data_50_6_ad_54_6_ad_51_6 reg__data_50_6_ad_55_6_ad_50_6 reg__data_50_6_ad_55_6_ad_51_6 reg__data_50_6_ad_56_6_ad_50_6 reg__data_50_6_ad_56_6_ad_51_6 reg__data_50_6_ad_57_6_ad_50_6 reg__data_50_6_ad_57_6_ad_51_6 reg__data_51_6_ad_50_6_ad_50_6 reg__data_51_6_ad_50_6_ad_51_6 reg__data_51_6_ad_51_6_ad_50_6 reg__data_51_6_ad_51_6_ad_51_6 reg__data_51_6_ad_52_6_ad_50_6 reg__data_51_6_ad_52_6_ad_51_6 reg__data_51_6_ad_53_6_ad_50_6 reg__data_51_6_ad_53_6_ad_51_6 reg__data_51_6_ad_54_6_ad_50_6 reg__data_51_6_ad_54_6_ad_51_6 reg__data_51_6_ad_55_6_ad_50_6 reg__data_51_6_ad_55_6_ad_51_6 reg__data_51_6_ad_56_6_ad_50_6 reg__data_51_6_ad_56_6_ad_51_6 reg__data_51_6_ad_57_6_ad_50_6 reg__data_51_6_ad_57_6_ad_51_6 reg__data_52_6_ad_50_6_ad_50_6 reg__data_52_6_ad_50_6_ad_51_6 reg__data_52_6_ad_51_6_ad_50_6 reg__data_52_6_ad_51_6_ad_51_6 reg__data_52_6_ad_52_6_ad_50_6 reg__data_52_6_ad_52_6_ad_51_6 reg__data_52_6_ad_53_6_ad_50_6 reg__data_52_6_ad_53_6_ad_51_6 reg__data_52_6_ad_54_6_ad_50_6 reg__data_52_6_ad_54_6_ad_51_6 reg__data_52_6_ad_55_6_ad_50_6 reg__data_52_6_ad_55_6_ad_51_6 reg__data_52_6_ad_56_6_ad_50_6 reg__data_52_6_ad_56_6_ad_51_6 reg__data_52_6_ad_57_6_ad_50_6 reg__data_52_6_ad_57_6_ad_51_6 reg__data_53_6_ad_50_6_ad_50_6 reg__data_53_6_ad_50_6_ad_51_6 reg__data_53_6_ad_51_6_ad_50_6 reg__data_53_6_ad_51_6_ad_51_6 reg__data_53_6_ad_52_6_ad_50_6 reg__data_53_6_ad_52_6_ad_51_6 reg__data_53_6_ad_53_6_ad_50_6 reg__data_53_6_ad_53_6_ad_51_6 reg__data_53_6_ad_54_6_ad_50_6 reg__data_53_6_ad_54_6_ad_51_6 reg__data_53_6_ad_55_6_ad_50_6 reg__data_53_6_ad_55_6_ad_51_6 reg__data_53_6_ad_56_6_ad_50_6 reg__data_53_6_ad_56_6_ad_51_6 reg__data_53_6_ad_57_6_ad_50_6 reg__data_53_6_ad_57_6_ad_51_6 reg__data_54_6_ad_50_6_ad_50_6 reg__data_54_6_ad_50_6_ad_51_6 reg__data_54_6_ad_51_6_ad_50_6 reg__data_54_6_ad_51_6_ad_51_6 reg__data_54_6_ad_52_6_ad_50_6 reg__data_54_6_ad_52_6_ad_51_6 reg__data_54_6_ad_53_6_ad_50_6 reg__data_54_6_ad_53_6_ad_51_6 reg__data_54_6_ad_54_6_ad_50_6 reg__data_54_6_ad_54_6_ad_51_6 reg__data_54_6_ad_55_6_ad_50_6 reg__data_54_6_ad_55_6_ad_51_6 reg__data_54_6_ad_56_6_ad_50_6 reg__data_54_6_ad_56_6_ad_51_6 reg__data_54_6_ad_57_6_ad_50_6 reg__data_54_6_ad_57_6_ad_51_6 reg__data_55_6_ad_50_6_ad_50_6 reg__data_55_6_ad_50_6_ad_51_6 reg__data_55_6_ad_51_6_ad_50_6 reg__data_55_6_ad_51_6_ad_51_6 reg__data_55_6_ad_52_6_ad_50_6 reg__data_55_6_ad_52_6_ad_51_6 reg__data_55_6_ad_53_6_ad_50_6 reg__data_55_6_ad_53_6_ad_51_6 reg__data_55_6_ad_54_6_ad_50_6 reg__data_55_6_ad_54_6_ad_51_6 reg__data_55_6_ad_55_6_ad_50_6 reg__data_55_6_ad_55_6_ad_51_6 reg__data_55_6_ad_56_6_ad_50_6 reg__data_55_6_ad_56_6_ad_51_6 reg__data_55_6_ad_57_6_ad_50_6 reg__data_55_6_ad_57_6_ad_51_6 reg__data_56_6_ad_50_6_ad_50_6 reg__data_56_6_ad_50_6_ad_51_6 reg__data_56_6_ad_51_6_ad_50_6 reg__data_56_6_ad_51_6_ad_51_6 reg__data_56_6_ad_52_6_ad_50_6 reg__data_56_6_ad_52_6_ad_51_6 reg__data_56_6_ad_53_6_ad_50_6 reg__data_56_6_ad_53_6_ad_51_6 reg__data_56_6_ad_54_6_ad_50_6 reg__data_56_6_ad_54_6_ad_51_6 reg__data_56_6_ad_55_6_ad_50_6 reg__data_56_6_ad_55_6_ad_51_6 reg__data_56_6_ad_56_6_ad_50_6 reg__data_56_6_ad_56_6_ad_51_6 reg__data_56_6_ad_57_6_ad_50_6 reg__data_56_6_ad_57_6_ad_51_6 reg__data_57_6_ad_50_6_ad_50_6 reg__data_57_6_ad_50_6_ad_51_6 reg__data_57_6_ad_51_6_ad_50_6 reg__data_57_6_ad_51_6_ad_51_6 reg__data_57_6_ad_52_6_ad_50_6 reg__data_57_6_ad_52_6_ad_51_6 reg__data_57_6_ad_53_6_ad_50_6 reg__data_57_6_ad_53_6_ad_51_6 reg__data_57_6_ad_54_6_ad_50_6 reg__data_57_6_ad_54_6_ad_51_6 reg__data_57_6_ad_55_6_ad_50_6 reg__data_57_6_ad_55_6_ad_51_6 reg__data_57_6_ad_56_6_ad_50_6 reg__data_57_6_ad_56_6_ad_51_6 reg__data_57_6_ad_57_6_ad_50_6 reg__data_57_6_ad_57_6_ad_51_6 reg__data_58_6_ad_50_6_ad_50_6 reg__data_58_6_ad_50_6_ad_51_6 reg__data_58_6_ad_51_6_ad_50_6 reg__data_58_6_ad_51_6_ad_51_6 reg__data_58_6_ad_52_6_ad_50_6 reg__data_58_6_ad_52_6_ad_51_6 reg__data_58_6_ad_53_6_ad_50_6 reg__data_58_6_ad_53_6_ad_51_6 reg__data_58_6_ad_54_6_ad_50_6 reg__data_58_6_ad_54_6_ad_51_6 reg__data_58_6_ad_55_6_ad_50_6 reg__data_58_6_ad_55_6_ad_51_6 reg__data_58_6_ad_56_6_ad_50_6 reg__data_58_6_ad_56_6_ad_51_6 reg__data_58_6_ad_57_6_ad_50_6 reg__data_58_6_ad_57_6_ad_51_6 reg__data_59_6_ad_50_6_ad_50_6 reg__data_59_6_ad_50_6_ad_51_6 reg__data_59_6_ad_51_6_ad_50_6 reg__data_59_6_ad_51_6_ad_51_6 reg__data_59_6_ad_52_6_ad_50_6 reg__data_59_6_ad_52_6_ad_51_6 reg__data_59_6_ad_53_6_ad_50_6 reg__data_59_6_ad_53_6_ad_51_6 reg__data_59_6_ad_54_6_ad_50_6 reg__data_59_6_ad_54_6_ad_51_6 reg__data_59_6_ad_55_6_ad_50_6 reg__data_59_6_ad_55_6_ad_51_6 reg__data_59_6_ad_56_6_ad_50_6 reg__data_59_6_ad_56_6_ad_51_6 reg__data_59_6_ad_57_6_ad_50_6 reg__data_59_6_ad_57_6_ad_51_6 reg__data_510_6_ad_50_6_ad_50_6 reg__data_510_6_ad_50_6_ad_51_6 reg__data_510_6_ad_51_6_ad_50_6 reg__data_510_6_ad_51_6_ad_51_6 reg__data_510_6_ad_52_6_ad_50_6 reg__data_510_6_ad_52_6_ad_51_6 reg__data_510_6_ad_53_6_ad_50_6 reg__data_510_6_ad_53_6_ad_51_6 reg__data_510_6_ad_54_6_ad_50_6 reg__data_510_6_ad_54_6_ad_51_6 reg__data_510_6_ad_55_6_ad_50_6 reg__data_510_6_ad_55_6_ad_51_6 reg__data_510_6_ad_56_6_ad_50_6 reg__data_510_6_ad_56_6_ad_51_6 reg__data_510_6_ad_57_6_ad_50_6 reg__data_510_6_ad_57_6_ad_51_6 reg__data_511_6_ad_50_6_ad_50_6 reg__data_511_6_ad_50_6_ad_51_6 reg__data_511_6_ad_51_6_ad_50_6 reg__data_511_6_ad_51_6_ad_51_6 reg__data_511_6_ad_52_6_ad_50_6 reg__data_511_6_ad_52_6_ad_51_6 reg__data_511_6_ad_53_6_ad_50_6 reg__data_511_6_ad_53_6_ad_51_6 reg__data_511_6_ad_54_6_ad_50_6 reg__data_511_6_ad_54_6_ad_51_6 reg__data_511_6_ad_55_6_ad_50_6 reg__data_511_6_ad_55_6_ad_51_6 reg__data_511_6_ad_56_6_ad_50_6 reg__data_511_6_ad_56_6_ad_51_6 reg__data_511_6_ad_57_6_ad_50_6 reg__data_511_6_ad_57_6_ad_51_6 reg__data_512_6_ad_50_6_ad_50_6 reg__data_512_6_ad_50_6_ad_51_6 reg__data_512_6_ad_51_6_ad_50_6 reg__data_512_6_ad_51_6_ad_51_6 reg__data_512_6_ad_52_6_ad_50_6 reg__data_512_6_ad_52_6_ad_51_6 reg__data_512_6_ad_53_6_ad_50_6 reg__data_512_6_ad_53_6_ad_51_6 reg__data_512_6_ad_54_6_ad_50_6 reg__data_512_6_ad_54_6_ad_51_6 reg__data_512_6_ad_55_6_ad_50_6 reg__data_512_6_ad_55_6_ad_51_6 reg__data_512_6_ad_56_6_ad_50_6 reg__data_512_6_ad_56_6_ad_51_6 reg__data_512_6_ad_57_6_ad_50_6 reg__data_512_6_ad_57_6_ad_51_6 reg__data_513_6_ad_50_6_ad_50_6 reg__data_513_6_ad_50_6_ad_51_6 reg__data_513_6_ad_51_6_ad_50_6 reg__data_513_6_ad_51_6_ad_51_6 reg__data_513_6_ad_52_6_ad_50_6 reg__data_513_6_ad_52_6_ad_51_6 reg__data_513_6_ad_53_6_ad_50_6 reg__data_513_6_ad_53_6_ad_51_6 reg__data_513_6_ad_54_6_ad_50_6 reg__data_513_6_ad_54_6_ad_51_6 reg__data_513_6_ad_55_6_ad_50_6 reg__data_513_6_ad_55_6_ad_51_6 reg__data_513_6_ad_56_6_ad_50_6 reg__data_513_6_ad_56_6_ad_51_6 reg__data_513_6_ad_57_6_ad_50_6 reg__data_513_6_ad_57_6_ad_51_6 reg__data_514_6_ad_50_6_ad_50_6 reg__data_514_6_ad_50_6_ad_51_6 reg__data_514_6_ad_51_6_ad_50_6 reg__data_514_6_ad_51_6_ad_51_6 reg__data_514_6_ad_52_6_ad_50_6 reg__data_514_6_ad_52_6_ad_51_6 reg__data_514_6_ad_53_6_ad_50_6 reg__data_514_6_ad_53_6_ad_51_6 reg__data_514_6_ad_54_6_ad_50_6 reg__data_514_6_ad_54_6_ad_51_6 reg__data_514_6_ad_55_6_ad_50_6 reg__data_514_6_ad_55_6_ad_51_6 reg__data_514_6_ad_56_6_ad_50_6 reg__data_514_6_ad_56_6_ad_51_6 reg__data_514_6_ad_57_6_ad_50_6 reg__data_514_6_ad_57_6_ad_51_6 reg__data_515_6_ad_50_6_ad_50_6 reg__data_515_6_ad_50_6_ad_51_6 reg__data_515_6_ad_51_6_ad_50_6 reg__data_515_6_ad_51_6_ad_51_6 reg__data_515_6_ad_52_6_ad_50_6 reg__data_515_6_ad_52_6_ad_51_6 reg__data_515_6_ad_53_6_ad_50_6 reg__data_515_6_ad_53_6_ad_51_6 reg__data_515_6_ad_54_6_ad_50_6 reg__data_515_6_ad_54_6_ad_51_6 reg__data_515_6_ad_55_6_ad_50_6 reg__data_515_6_ad_55_6_ad_51_6 reg__data_515_6_ad_56_6_ad_50_6 reg__data_515_6_ad_56_6_ad_51_6 reg__data_515_6_ad_57_6_ad_50_6 reg__data_515_6_ad_57_6_ad_51_6 syn2nrns__r_50_6_aa syn2nrns__a_50_6_ay syn2nrns__r_51_6_aa syn2nrns__a_51_6_ay syn2nrns__r_52_6_aa syn2nrns__a_52_6_ay syn2nrns__r_53_6_aa syn2nrns__a_53_6_ay syn2nrns__r_54_6_aa syn2nrns__a_54_6_ay syn2nrns__r_55_6_aa syn2nrns__a_55_6_ay syn2nrns__r_56_6_aa syn2nrns__a_56_6_ay syn2nrns__r_57_6_aa syn2nrns__a_57_6_ay syn2nrns__r_50_6_ay syn2nrns__a_50_6_aa syn2nrns__r_51_6_ay syn2nrns__a_51_6_aa syn2nrns__r_52_6_ay syn2nrns__a_52_6_aa syn2nrns__r_53_6_ay syn2nrns__a_53_6_aa syn2nrns__r_54_6_ay syn2nrns__a_54_6_aa syn2nrns__r_55_6_ay syn2nrns__a_55_6_aa syn2nrns__r_56_6_ay syn2nrns__a_56_6_aa syn2nrns__r_57_6_ay syn2nrns__a_57_6_aa c_anrn__mon__x_50_6 c_anrn__mon__x_51_6 c_anrn__mon__x_52_6 c_anrn__mon__x_53_6 c_anrn__mon__y_50_6 c_anrn__mon__y_51_6 c_anrn__mon__y_52_6 c_anrn__mon__y_53_6 c_asyn__mon__x_50_6 c_asyn__mon__x_51_6 c_asyn__mon__x_52_6 c_asyn__mon__x_53_6 c_asyn__mon__x_54_6 c_asyn__mon__x_55_6 c_asyn__mon__x_56_6 c_asyn__mon__x_57_6 c_asyn__mon__y_50_6 c_asyn__mon__y_51_6 c_asyn__mon__y_52_6 c_asyn__mon__y_53_6 c_asyn__mon__AMZI_50_6 c_asyn__mon__AMZI_51_6 c_asyn__mon__AMZI_52_6 c_asyn__mon__AMZI_53_6 c_asyn__mon__AMZI_54_6 c_asyn__mon__AMZI_55_6 c_asyn__mon__AMZI_56_6 c_asyn__mon__AMZI_57_6 c_asyn__mon__AMZI_58_6 c_asyn__mon__AMZI_59_6 c_anrn__mon__AMZI_50_6 c_anrn__mon__AMZI_51_6 c_anrn__mon__AMZI_52_6 c_anrn__mon__AMZI_53_6 c_anrn__mon__AMZI_54_6 c_anrn__mon__AMZI_55_6 c_anrn__mon__AMZI_56_6 c_anrn__mon__AMZI_57_6 c_anrn__mon__AMZI_58_6 c_anrn__mon__AMZI_59_6 c_anrn__mon__AMZI_510_6 c_anrn__mon__AMZI_511_6 c_anrn__mon__AMZI_512_6 c_anrn__mon__AMZI_513_6 c_asyn__mon__AMZO_50_6 c_asyn__mon__AMZO_51_6 c_asyn__mon__AMZO_52_6 c_asyn__mon__AMZO_53_6 c_asyn__mon__AMZO_54_6 c_anrn__mon__AMZO_50_6 c_anrn__mon__AMZO_51_6 c_anrn__mon__AMZO_52_6 c_anrn__mon__AMZO_53_6 c_anrn__mon__AMZO_54_6 c_anrn__mon__AMZO_55_6 c_anrn__mon__AMZO_56_6 c_asyn__flags__EFO_50_6 c_asyn__flags__EFO_51_6 c_asyn__flags__EFO_52_6 bd__dly__cfg_50_6 bd__dly__cfg_51_6 bd__dly__cfg_52_6 bd__dly__cfg_53_6 bd__dly__cfg2_50_6 bd__dly__cfg2_51_6 loopback__en GND __reset__B _0_0tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4 +xsyn2nrns__a_50_6 syn2nrns__a_50_6_ay syn2nrns__a_50_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_51_6 syn2nrns__a_51_6_ay syn2nrns__a_51_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_52_6 syn2nrns__a_52_6_ay syn2nrns__a_52_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_53_6 syn2nrns__a_53_6_ay syn2nrns__a_53_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_54_6 syn2nrns__a_54_6_ay syn2nrns__a_54_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_55_6 syn2nrns__a_55_6_ay syn2nrns__a_55_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_56_6 syn2nrns__a_56_6_ay syn2nrns__a_56_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +xsyn2nrns__a_57_6 syn2nrns__a_57_6_ay syn2nrns__a_57_6_aa _0_0tmpl_0_0dataflow__neuro_0_0BUF_X4 +.ends +*---- end of process: chip_texel_test<> ----- diff --git a/test/unit_tests/texel_small/test.act b/test/unit_tests/texel_small/test.act index 3b8776b..6bb048b 100644 --- a/test/unit_tests/texel_small/test.act +++ b/test/unit_tests/texel_small/test.act @@ -39,12 +39,11 @@ open std::data; open tmpl::dataflow_neuro; defproc chip_texel_test (bd<14> in; bd<14> out; Mx1of2<8> reg_data[16]; - bool? bd_dly_cfg[4], bd_dly_cfg2[2], loopback_en){ + bool? bd_dly_cfg[4], bd_dly_cfg2[2], loopback_en, _reset_B){ - bool _reset_B; - prs { - Reset => _reset_B- - } + // prs { + // Reset => _reset_B- + // } power supply; supply.vdd = Vdd; supply.vss = GND; @@ -121,4 +120,4 @@ defproc chip_texel_test (bd<14> in; bd<14> out; Mx1of2<8> reg_data[16]; // fifo_decoder_neurons_encoder_fifo e; -chip_texel_test c; \ No newline at end of file +chip_texel_test c; diff --git a/test/unit_tests/texel_small_clean.v b/test/unit_tests/texel_small_clean.v new file mode 100644 index 0000000..a797a23 --- /dev/null +++ b/test/unit_tests/texel_small_clean.v @@ -0,0 +1,9498 @@ +// +// Verilog module for: BUF_X4<> +// + + +// +// Verilog module for: AND2_X1<> +// + + +// +// Verilog module for: MUX2_X1<> +// + + +// +// Verilog module for: BUF_X1<> +// + + +// +// Verilog module for: DLY4_X1<> +// + + +// +// Verilog module for: delayprog<4> +// +module tmpl_0_0dataflow__neuro_0_0delayprog_34_4(out, in, Is0 , Is1 , Is2 , Is3 , vdd, vss); + input vdd; + input vss; + output out; + input in; + input Is0 ; + input Is1 ; + input Is2 ; + input Is3 ; + +// -- signals --- + reg Idly10_a ; + reg Idly0_a ; + reg Idly3_a ; + reg Idly9_a ; + reg Idly6_a ; + reg I_a3 ; + reg Idly0_y ; + reg Idly2_a ; + reg Idly14_y ; + wire Is3 ; + wire Is2 ; + reg Idly8_a ; + reg Idly11_a ; + reg Idly12_a ; + reg Idly5_a ; + reg Idly13_a ; + reg Idly4_a ; + reg Idly7_a ; + wire Is1 ; + reg Idly6_y ; + reg I_a1 ; + reg out; + wire Is0 ; + reg Idly2_y ; + reg Idly1_a ; + reg Idly14_a ; + reg I_a2 ; + wire in; + +// --- instances +AND2_X1 Iand20 (.y(Idly0_a ), .a(in), .b(Is0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand21 (.y(Idly1_a ), .a(I_a1 ), .b(Is1 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand22 (.y(Idly3_a ), .a(I_a2 ), .b(Is2 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand23 (.y(Idly7_a ), .a(I_a3 ), .b(Is3 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu20 (.y(I_a1 ), .a(in), .b(Idly0_y ), .s(Is0 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu21 (.y(I_a2 ), .a(I_a1 ), .b(Idly2_y ), .s(Is1 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu22 (.y(I_a3 ), .a(I_a2 ), .b(Idly6_y ), .s(Is2 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu23 (.y(out), .a(I_a3 ), .b(Idly14_y ), .s(Is3 ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly0 (.y(Idly0_y ), .a(Idly0_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly1 (.y(Idly2_a ), .a(Idly1_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly2 (.y(Idly2_y ), .a(Idly2_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly3 (.y(Idly4_a ), .a(Idly3_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly4 (.y(Idly5_a ), .a(Idly4_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly5 (.y(Idly6_a ), .a(Idly5_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly6 (.y(Idly6_y ), .a(Idly6_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly7 (.y(Idly8_a ), .a(Idly7_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly8 (.y(Idly9_a ), .a(Idly8_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly9 (.y(Idly10_a ), .a(Idly9_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly10 (.y(Idly11_a ), .a(Idly10_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly11 (.y(Idly12_a ), .a(Idly11_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly12 (.y(Idly13_a ), .a(Idly12_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly13 (.y(Idly14_a ), .a(Idly13_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly14 (.y(Idly14_y ), .a(Idly14_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: INV_X4<> +// + + +// +// Verilog module for: A_2C_B_X1<> +// + + +// +// Verilog module for: ctree<2> +// +module tmpl_0_0dataflow__neuro_0_0ctree_32_4(Iin0 , Iin1 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + output out; + +// -- signals --- + reg out; + wire Iin0 ; + wire Iin1 ; + +// --- instances +A_2C_B_X1 IC2Els0 (.y(out), .c1(Iin0 ), .c2(Iin1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: OR2_X1<> +// + + +// +// Verilog module for: vtree<2> +// +module tmpl_0_0dataflow__neuro_0_0vtree_32_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + output out; + +// -- signals --- + wire Iin_d0_d1 ; + wire Iin_d0_d0 ; + reg out; + reg Ict_in1 ; + reg Ict_in0 ; + wire Iin_d1_d1 ; + wire Iin_d1_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_32_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<2> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_32_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X1 Ibuf1 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: INV_X1<> +// + + +// +// Verilog module for: andtree<1> +// +module tmpl_0_0dataflow__neuro_0_0andtree_31_4(Iin0 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + output out; + +// -- signals --- + reg out; + wire Iin0 ; + +// --- instances +BUF_X1 Ib (.y(out), .a(Iin0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail<1,2> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4(Iin_d0_d0 , Iin_d0_d1 , Iout0 , Iout1 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + output Iout0 ; + output Iout1 ; + +// -- signals --- + reg Iout1 ; + reg Iatree1_in0 ; + reg Iatree0_in0 ; + reg Iout0 ; + wire Iin_d0_d1 ; + wire Iin_d0_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0andtree_31_4 Iatree0 (.Iin0 (Iatree0_in0 ), .out(Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_31_4 Iatree1 (.Iin0 (Iatree1_in0 ), .out(Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iin_tX0 (.in(Iin_d0_d1 ), .Iout0 (Iatree1_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iin_fX0 (.in(Iin_d0_d0 ), .Iout0 (Iatree0_in0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2P_U_X4<> +// + + +// +// Verilog module for: ortree<2> +// +module tmpl_0_0dataflow__neuro_0_0ortree_32_4(Iin0 , Iin1 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + output out; + +// -- signals --- + wire Iin1 ; + reg out; + wire Iin0 ; + +// --- instances +OR2_X1 Ior2s0 (.y(out), .a(Iin0 ), .b(Iin1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: BUF_X2<> +// + + +// +// Verilog module for: sigbuf<5> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_35_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X2 Ibuf2 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: ctree<1> +// +module tmpl_0_0dataflow__neuro_0_0ctree_31_4(Iin0 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + output out; + +// -- signals --- + wire Iin0 ; + reg out; + +// --- instances +BUF_X1 Ib (.y(out), .a(Iin0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<1> +// +module tmpl_0_0dataflow__neuro_0_0vtree_31_4(Iin_d0_d0 , Iin_d0_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + output out; + +// -- signals --- + wire Iin_d0_d1 ; + wire Iin_d0_d0 ; + reg Ict_in0 ; + reg out; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_31_4 Ict (.Iin0 (Ict_in0 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: andtree<2> +// +module tmpl_0_0dataflow__neuro_0_0andtree_32_4(Iin0 , Iin1 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + output out; + +// -- signals --- + wire Iin0 ; + wire Iin1 ; + reg out; + +// --- instances +AND2_X1 Iand2s0 (.y(out), .a(Iin0 ), .b(Iin1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<4> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_34_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X1 Ibuf1 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail<2,4> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iout0 , Iout1 , Iout2 , Iout3 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + +// -- signals --- + reg Iout1 ; + wire Iin_d0_d1 ; + reg Iout2 ; + reg Iatree3_in1 ; + reg Iatree2_in0 ; + wire Iin_d1_d0 ; + reg Iatree3_in0 ; + reg Iout0 ; + wire Iin_d0_d0 ; + reg Iatree1_in1 ; + reg Iout3 ; + wire Iin_d1_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0andtree_32_4 Iatree0 (.Iin0 (Iatree2_in0 ), .Iin1 (Iatree1_in1 ), .out(Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_32_4 Iatree1 (.Iin0 (Iatree3_in0 ), .Iin1 (Iatree1_in1 ), .out(Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_32_4 Iatree2 (.Iin0 (Iatree2_in0 ), .Iin1 (Iatree3_in1 ), .out(Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_32_4 Iatree3 (.Iin0 (Iatree3_in0 ), .Iin1 (Iatree3_in1 ), .out(Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Iin_tX0 (.in(Iin_d0_d1 ), .Iout0 (Iatree3_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Iin_tX1 (.in(Iin_d1_d1 ), .Iout0 (Iatree3_in1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Iin_fX0 (.in(Iin_d0_d0 ), .Iout0 (Iatree2_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Iin_fX1 (.in(Iin_d1_d0 ), .Iout0 (Iatree1_in1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: and_grid<2,4> +// +module tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4(Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , Iinx0 , Iinx1 , Iiny0 , Iiny1 , Iiny2 , Iiny3 , vdd, vss); + input vdd; + input vss; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + input Iinx0 ; + input Iinx1 ; + input Iiny0 ; + input Iiny1 ; + input Iiny2 ; + input Iiny3 ; + +// -- signals --- + reg Iands3_b ; + wire Iiny3 ; + wire Iiny0 ; + wire Iinx0 ; + reg Iout5 ; + reg Iands6_a ; + reg Iout3 ; + reg Iout2 ; + reg Iout1 ; + reg Iands1_b ; + wire Iiny2 ; + reg Iands7_b ; + wire Iiny1 ; + reg Iout4 ; + reg Iands7_a ; + reg Iout0 ; + wire Iinx1 ; + reg Iout7 ; + reg Iout6 ; + reg Iands5_b ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iybuf0 (.in(Iiny0 ), .Iout0 (Iands1_b ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iybuf1 (.in(Iiny1 ), .Iout0 (Iands3_b ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iybuf2 (.in(Iiny2 ), .Iout0 (Iands5_b ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Iybuf3 (.in(Iiny3 ), .Iout0 (Iands7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands0 (.y(Iout0 ), .a(Iands6_a ), .b(Iands1_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands1 (.y(Iout1 ), .a(Iands7_a ), .b(Iands1_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands2 (.y(Iout2 ), .a(Iands6_a ), .b(Iands3_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands3 (.y(Iout3 ), .a(Iands7_a ), .b(Iands3_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands4 (.y(Iout4 ), .a(Iands6_a ), .b(Iands5_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands5 (.y(Iout5 ), .a(Iands7_a ), .b(Iands5_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands6 (.y(Iout6 ), .a(Iands6_a ), .b(Iands7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands7 (.y(Iout7 ), .a(Iands7_a ), .b(Iands7_b ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Ixbuf0 (.in(Iinx0 ), .Iout0 (Iands6_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Ixbuf1 (.in(Iinx1 ), .Iout0 (Iands7_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2N_U_X4<> +// + + +// +// Verilog module for: KEEP<> +// + + +// +// Verilog module for: sigbuf<6> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_36_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X2 Ibuf2 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_3C_RB_X4<> +// + + +// +// Verilog module for: A_3C_B_X1<> +// + + +// +// Verilog module for: ctree<3> +// +module tmpl_0_0dataflow__neuro_0_0ctree_33_4(Iin0 , Iin1 , Iin2 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + output out; + +// -- signals --- + wire Iin2 ; + wire Iin0 ; + wire Iin1 ; + reg out; + +// --- instances +A_3C_B_X1 IC3Els0 (.y(out), .c1(Iin0 ), .c2(Iin1 ), .c3(Iin2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<3> +// +module tmpl_0_0dataflow__neuro_0_0vtree_33_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + output out; + +// -- signals --- + reg out; + reg Ict_in2 ; + wire Iin_d2_d0 ; + wire Iin_d2_d1 ; + reg Ict_in0 ; + wire Iin_d0_d0 ; + wire Iin_d1_d0 ; + wire Iin_d1_d1 ; + wire Iin_d0_d1 ; + reg Ict_in1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_33_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .Iin2 (Ict_in2 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf2 (.y(Ict_in2 ), .a(Iin_d2_d1 ), .b(Iin_d2_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_1C1P_X1<> +// + + +// +// Verilog module for: A_2C1N_RB_X4<> +// + + +// +// Verilog module for: buffer<3> +// +module tmpl_0_0dataflow__neuro_0_0buffer_33_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + wire Iin_d_d1_d0 ; + reg _en; + reg _reset_BX; + reg Iout_d_d1_d0 ; + reg Iout_d_d2_d0 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d0_d0 ; + reg I_out_a_BX0 ; + wire Iout_a ; + reg _in_v; + reg Iout_d_d0_d0 ; + wire Iin_d_d2_d0 ; + reg Iout_d_d2_d1 ; + reg Ien_buf_out0 ; + wire Iout_v ; + reg Iout_d_d1_d1 ; + wire Iin_d_d2_d1 ; + reg I_reset_BXX0 ; + reg Iin_a ; + reg Iout_d_d0_d1 ; + reg Iin_v ; + reg _out_a_B; + wire Iin_d_d1_d1 ; + wire reset_B; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 Iout_a_B_buf (.in(_out_a_B), .Iout0 (I_out_a_BX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Iin_v ), .c3(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inv (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_33_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_36_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func0 (.y(Iout_d_d0_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func1 (.y(Iout_d_d1_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func2 (.y(Iout_d_d2_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func0 (.y(Iout_d_d0_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func1 (.y(Iout_d_d1_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func2 (.y(Iout_d_d2_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_1P_U_X4<> +// + + +// +// Verilog module for: decoder_2d_hybrid<1,2,2,4,4> +// +module tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_a , Iin_v , Iout0_d_d0 , Iout0_a , Iout1_d_d0 , Iout1_a , Iout2_d_d0 , Iout2_a , Iout3_d_d0 , Iout3_a , Iout4_d_d0 , Iout4_a , Iout5_d_d0 , Iout5_a , Iout6_d_d0 , Iout6_a , Iout7_d_d0 , Iout7_a , Idly_cfg0 , Idly_cfg1 , Idly_cfg2 , Idly_cfg3 , hs_en, reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + output Iin_a ; + output Iin_v ; + output Iout0_d_d0 ; + input Iout0_a ; + output Iout1_d_d0 ; + input Iout1_a ; + output Iout2_d_d0 ; + input Iout2_a ; + output Iout3_d_d0 ; + input Iout3_a ; + output Iout4_d_d0 ; + input Iout4_a ; + output Iout5_d_d0 ; + input Iout5_a ; + output Iout6_d_d0 ; + input Iout6_a ; + output Iout7_d_d0 ; + input Iout7_a ; + input Idly_cfg0 ; + input Idly_cfg1 ; + input Idly_cfg2 ; + input Idly_cfg3 ; + input hs_en; + input reset_B; + +// -- signals --- + wire Iout3_a ; + reg Id_dr_x_out0 ; + wire Idly_cfg1 ; + reg Iout1_d_d0 ; + reg Id_dr_y_out3 ; + reg Idly_in ; + reg Iout4_d_d0 ; + reg Id_dr_x_out1 ; + reg Id_dr_x_in_d0_d1 ; + wire Iin_d_d2_d1 ; + wire Iout7_a ; + wire Iout4_a ; + reg Id_dr_y_out0 ; + reg Iack_mux_a ; + reg Iout6_d_d0 ; + reg Id_dr_y_out2 ; + wire Idly_cfg0 ; + wire Iin_d_d2_d0 ; + wire Idly_cfg2 ; + wire Iout2_a ; + reg Id_dr_y_out1 ; + reg Id_dr_y_in_d0_d0 ; + reg Ivtree_y_out ; + reg Iout0_d_d0 ; + reg Ipu0_p1 ; + wire hs_en; + wire Iout6_a ; + reg Iout7_d_d0 ; + wire Iin_d_d0_d0 ; + reg Iout5_d_d0 ; + reg Iout3_d_d0 ; + reg Id_dr_y_in_d0_d1 ; + reg Iack_mux_b ; + reg Ipu1_p1 ; + reg I_ortree_in0 ; + reg Ivtree_x_out ; + wire reset_B; + wire Iin_d_d0_d1 ; + wire Iout0_a ; + reg I_ortree_in1 ; + reg Iin_a ; + wire Iout5_a ; + reg I_out_acksB0 ; + reg I_reset_BX0 ; + reg hs_enB; + wire Iin_d_d1_d1 ; + wire Iin_d_d1_d0 ; + reg I_ortree_out ; + reg Id_dr_y_in_d1_d1 ; + reg Iin_v ; + reg Iout2_d_d0 ; + reg I_out_acksB1 ; + reg Id_dr_x_in_d0_d0 ; + wire Idly_cfg3 ; + wire Iout1_a ; + reg Id_dr_y_in_d1_d0 ; + reg Idly_out ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0delayprog_34_4 Idly (.out(Idly_out ), .in(Idly_in ), .Is0 (Idly_cfg0 ), .Is1 (Idly_cfg1 ), .Is2 (Idly_cfg2 ), .Is3 (Idly_cfg3 ), .vdd(vdd), .vss(vss)); +INV_X4 Ihs_inv (.y(hs_enB), .a(hs_en), .vdd(vdd), .vss(vss)); +MUX2_X1 Iack_mux (.y(Idly_in ), .a(Iack_mux_a ), .b(Iack_mux_b ), .s(hs_en), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_32_4 Ivtree_y (.Iin_d0_d0 (Id_dr_y_in_d0_d0 ), .Iin_d0_d1 (Id_dr_y_in_d0_d1 ), .Iin_d1_d0 (Id_dr_y_in_d1_d0 ), .Iin_d1_d1 (Id_dr_y_in_d1_d1 ), .out(Ivtree_y_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Ireset_sb (.in(reset_B), .Iout0 (I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Ivalid_Cel (.y(Iack_mux_a ), .c1(Ivtree_x_out ), .c2(Ivtree_y_out ), .vdd(vdd), .vss(vss)); +INV_X1 Iout_ack_invs0 (.y(I_ortree_in0 ), .a(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +INV_X1 Iout_ack_invs1 (.y(I_ortree_in1 ), .a(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail_31_72_4 Id_dr_x (.Iin_d0_d0 (Id_dr_x_in_d0_d0 ), .Iin_d0_d1 (Id_dr_x_in_d0_d1 ), .Iout0 (Id_dr_x_out0 ), .Iout1 (Id_dr_x_out1 ), .vdd(vdd), .vss(vss)); +A_2P_U_X4 Ipu0 (.p1(Ipu0_p1 ), .p2(hs_enB), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_2P_U_X4 Ipu1 (.p1(Ipu1_p1 ), .p2(hs_enB), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_32_4 I_ortree (.Iin0 (I_ortree_in0 ), .Iin1 (I_ortree_in1 ), .out(I_ortree_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 Id_dr_xX0 (.in(Id_dr_x_out0 ), .Iout0 (Ipu0_p1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_35_4 Id_dr_xX1 (.in(Id_dr_x_out1 ), .Iout0 (Ipu1_p1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_31_4 Ivtree_x (.Iin_d0_d0 (Id_dr_x_in_d0_d0 ), .Iin_d0_d1 (Id_dr_x_in_d0_d1 ), .out(Ivtree_x_out ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Ibuf_ack_Cel (.y(Iack_mux_b ), .c1(I_ortree_out ), .c2(Iack_mux_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 Id_dr_y (.Iin_d0_d0 (Id_dr_y_in_d0_d0 ), .Iin_d0_d1 (Id_dr_y_in_d0_d1 ), .Iin_d1_d0 (Id_dr_y_in_d1_d0 ), .Iin_d1_d1 (Id_dr_y_in_d1_d1 ), .Iout0 (Id_dr_y_out0 ), .Iout1 (Id_dr_y_out1 ), .Iout2 (Id_dr_y_out2 ), .Iout3 (Id_dr_y_out3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0and__grid_32_74_4 I_and_grid (.Iout0 (Iout0_d_d0 ), .Iout1 (Iout1_d_d0 ), .Iout2 (Iout2_d_d0 ), .Iout3 (Iout3_d_d0 ), .Iout4 (Iout4_d_d0 ), .Iout5 (Iout5_d_d0 ), .Iout6 (Iout6_d_d0 ), .Iout7 (Iout7_d_d0 ), .Iinx0 (Id_dr_x_out0 ), .Iinx1 (Id_dr_x_out1 ), .Iiny0 (Id_dr_y_out0 ), .Iiny1 (Id_dr_y_out1 ), .Iiny2 (Id_dr_y_out2 ), .Iiny3 (Id_dr_y_out3 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns0 (.n1(Iout0_a ), .n2(Ipu0_p1 ), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns1 (.n1(Iout1_a ), .n2(Ipu1_p1 ), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns2 (.n1(Iout2_a ), .n2(Ipu0_p1 ), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns3 (.n1(Iout3_a ), .n2(Ipu1_p1 ), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns4 (.n1(Iout4_a ), .n2(Ipu0_p1 ), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns5 (.n1(Iout5_a ), .n2(Ipu1_p1 ), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns6 (.n1(Iout6_a ), .n2(Ipu0_p1 ), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_2N_U_X4 Iack_pulldowns7 (.n1(Iout7_a ), .n2(Ipu1_p1 ), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +KEEP Ikeeps0 (.y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +KEEP Ikeeps1 (.y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_33_4 Iaddr_buf (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Id_dr_x_in_d0_d0 ), .Iout_d_d0_d1 (Id_dr_x_in_d0_d1 ), .Iout_d_d1_d0 (Id_dr_y_in_d0_d0 ), .Iout_d_d1_d1 (Id_dr_y_in_d0_d1 ), .Iout_d_d2_d0 (Id_dr_y_in_d1_d0 ), .Iout_d_d2_d1 (Id_dr_y_in_d1_d1 ), .Iout_a (Idly_out ), .Iout_v (Iack_mux_a ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +A_1P_U_X4 Ipu_reset0 (.p1(I_reset_BX0 ), .y(I_out_acksB0 ), .vdd(vdd), .vss(vss)); +A_1P_U_X4 Ipu_reset1 (.p1(I_reset_BX0 ), .y(I_out_acksB1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: TBUF_X4<> +// + + +// +// Verilog module for: BUF_X8<> +// + + +// +// Verilog module for: sigbuf<28> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_328_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X8 Ibuf8 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: ctree<14> +// +module tmpl_0_0dataflow__neuro_0_0ctree_314_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , Iin12 , Iin13 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + input Iin8 ; + input Iin9 ; + input Iin10 ; + input Iin11 ; + input Iin12 ; + input Iin13 ; + output out; + +// -- signals --- + wire Iin12 ; + wire Iin10 ; + wire Iin8 ; + wire Iin2 ; + reg out; + reg Itmp23 ; + reg Itmp20 ; + wire Iin3 ; + reg Itmp19 ; + wire Iin9 ; + wire Iin7 ; + reg Itmp22 ; + wire Iin1 ; + reg Itmp18 ; + wire Iin5 ; + wire Iin4 ; + wire Iin6 ; + reg Itmp21 ; + reg Itmp17 ; + reg Itmp16 ; + wire Iin11 ; + reg Itmp14 ; + wire Iin13 ; + wire Iin0 ; + reg Itmp15 ; + +// --- instances +A_2C_B_X1 IC2Els0 (.y(Itmp14 ), .c1(Iin0 ), .c2(Iin1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els1 (.y(Itmp15 ), .c1(Iin2 ), .c2(Iin3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els2 (.y(Itmp16 ), .c1(Iin4 ), .c2(Iin5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els3 (.y(Itmp17 ), .c1(Iin6 ), .c2(Iin7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els4 (.y(Itmp18 ), .c1(Iin8 ), .c2(Iin9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els5 (.y(Itmp19 ), .c1(Iin10 ), .c2(Iin11 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els6 (.y(Itmp20 ), .c1(Iin12 ), .c2(Iin13 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els7 (.y(Itmp21 ), .c1(Itmp14 ), .c2(Itmp15 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els8 (.y(Itmp22 ), .c1(Itmp16 ), .c2(Itmp17 ), .vdd(vdd), .vss(vss)); +A_3C_B_X1 IC3Els0 (.y(Itmp23 ), .c1(Itmp18 ), .c2(Itmp19 ), .c3(Itmp20 ), .vdd(vdd), .vss(vss)); +A_3C_B_X1 IC3Els1 (.y(out), .c1(Itmp21 ), .c2(Itmp22 ), .c3(Itmp23 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<14> +// +module tmpl_0_0dataflow__neuro_0_0vtree_314_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iin_d3_d0 , Iin_d3_d1 , Iin_d4_d0 , Iin_d4_d1 , Iin_d5_d0 , Iin_d5_d1 , Iin_d6_d0 , Iin_d6_d1 , Iin_d7_d0 , Iin_d7_d1 , Iin_d8_d0 , Iin_d8_d1 , Iin_d9_d0 , Iin_d9_d1 , Iin_d10_d0 , Iin_d10_d1 , Iin_d11_d0 , Iin_d11_d1 , Iin_d12_d0 , Iin_d12_d1 , Iin_d13_d0 , Iin_d13_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input Iin_d3_d0 ; + input Iin_d3_d1 ; + input Iin_d4_d0 ; + input Iin_d4_d1 ; + input Iin_d5_d0 ; + input Iin_d5_d1 ; + input Iin_d6_d0 ; + input Iin_d6_d1 ; + input Iin_d7_d0 ; + input Iin_d7_d1 ; + input Iin_d8_d0 ; + input Iin_d8_d1 ; + input Iin_d9_d0 ; + input Iin_d9_d1 ; + input Iin_d10_d0 ; + input Iin_d10_d1 ; + input Iin_d11_d0 ; + input Iin_d11_d1 ; + input Iin_d12_d0 ; + input Iin_d12_d1 ; + input Iin_d13_d0 ; + input Iin_d13_d1 ; + output out; + +// -- signals --- + wire Iin_d10_d0 ; + reg Ict_in9 ; + wire Iin_d11_d0 ; + reg Ict_in0 ; + wire Iin_d10_d1 ; + wire Iin_d8_d0 ; + wire Iin_d5_d0 ; + reg Ict_in11 ; + wire Iin_d3_d1 ; + reg Ict_in12 ; + reg Ict_in6 ; + reg Ict_in10 ; + wire Iin_d7_d0 ; + wire Iin_d2_d1 ; + reg Ict_in4 ; + wire Iin_d13_d1 ; + wire Iin_d8_d1 ; + wire Iin_d6_d0 ; + wire Iin_d0_d1 ; + wire Iin_d6_d1 ; + wire Iin_d9_d0 ; + reg Ict_in13 ; + wire Iin_d4_d0 ; + wire Iin_d2_d0 ; + wire Iin_d0_d0 ; + reg Ict_in2 ; + wire Iin_d4_d1 ; + wire Iin_d1_d0 ; + wire Iin_d3_d0 ; + wire Iin_d11_d1 ; + wire Iin_d12_d1 ; + reg Ict_in5 ; + wire Iin_d12_d0 ; + wire Iin_d1_d1 ; + reg Ict_in3 ; + reg out; + reg Ict_in7 ; + wire Iin_d9_d1 ; + wire Iin_d5_d1 ; + wire Iin_d13_d0 ; + wire Iin_d7_d1 ; + reg Ict_in8 ; + reg Ict_in1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_314_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .Iin2 (Ict_in2 ), .Iin3 (Ict_in3 ), .Iin4 (Ict_in4 ), .Iin5 (Ict_in5 ), .Iin6 (Ict_in6 ), .Iin7 (Ict_in7 ), .Iin8 (Ict_in8 ), .Iin9 (Ict_in9 ), .Iin10 (Ict_in10 ), .Iin11 (Ict_in11 ), .Iin12 (Ict_in12 ), .Iin13 (Ict_in13 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf2 (.y(Ict_in2 ), .a(Iin_d2_d1 ), .b(Iin_d2_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf3 (.y(Ict_in3 ), .a(Iin_d3_d1 ), .b(Iin_d3_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf4 (.y(Ict_in4 ), .a(Iin_d4_d1 ), .b(Iin_d4_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf5 (.y(Ict_in5 ), .a(Iin_d5_d1 ), .b(Iin_d5_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf6 (.y(Ict_in6 ), .a(Iin_d6_d1 ), .b(Iin_d6_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf7 (.y(Ict_in7 ), .a(Iin_d7_d1 ), .b(Iin_d7_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf8 (.y(Ict_in8 ), .a(Iin_d8_d1 ), .b(Iin_d8_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf9 (.y(Ict_in9 ), .a(Iin_d9_d1 ), .b(Iin_d9_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf10 (.y(Ict_in10 ), .a(Iin_d10_d1 ), .b(Iin_d10_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf11 (.y(Ict_in11 ), .a(Iin_d11_d1 ), .b(Iin_d11_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf12 (.y(Ict_in12 ), .a(Iin_d12_d1 ), .b(Iin_d12_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf13 (.y(Ict_in13 ), .a(Iin_d13_d1 ), .b(Iin_d13_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: buffer<14> +// +module tmpl_0_0dataflow__neuro_0_0buffer_314_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_d_d13_d0 , Iout_d_d13_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + output Iout_d_d13_d0 ; + output Iout_d_d13_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + wire Iin_d_d10_d0 ; + reg Iout_d_d2_d0 ; + reg Iout_d_d7_d1 ; + reg Iin_v ; + wire Iin_d_d13_d0 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d3_d1 ; + wire Iin_d_d8_d1 ; + reg Iout_d_d1_d1 ; + reg Iout_d_d13_d1 ; + reg Iout_d_d10_d0 ; + wire Iin_d_d6_d0 ; + reg Iout_d_d9_d1 ; + wire Iin_d_d0_d1 ; + reg I_reset_BXX0 ; + wire Iin_d_d11_d0 ; + reg Iout_d_d3_d1 ; + reg Iin_a ; + wire Iin_d_d12_d1 ; + wire Iin_d_d9_d0 ; + reg Iout_d_d3_d0 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d3_d0 ; + reg Iout_d_d13_d0 ; + reg Iout_d_d12_d1 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d1_d0 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d2_d1 ; + wire Iout_a ; + reg _en; + reg Iout_d_d2_d1 ; + reg Ien_buf_out0 ; + wire Iin_d_d2_d0 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d4_d1 ; + reg Iout_d_d10_d1 ; + wire Iin_d_d7_d1 ; + wire Iin_d_d4_d0 ; + reg Iout_d_d4_d0 ; + reg Iout_d_d0_d0 ; + reg Iout_d_d5_d1 ; + wire Iin_d_d5_d1 ; + wire Iin_d_d1_d1 ; + reg Iout_d_d11_d1 ; + wire reset_B; + wire Iin_d_d12_d0 ; + reg Iout_d_d12_d0 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d0_d1 ; + wire Iin_d_d13_d1 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d9_d1 ; + wire Iout_v ; + reg Iout_d_d11_d0 ; + reg Iout_d_d6_d1 ; + reg _in_v; + reg _out_a_B; + reg Iout_d_d1_d0 ; + wire Iin_d_d4_d1 ; + reg I_out_a_BX0 ; + reg Iout_d_d8_d0 ; + reg Iout_d_d7_d0 ; + reg Iout_d_d5_d0 ; + reg _reset_BX; + wire Iin_d_d0_d0 ; + reg Iout_d_d6_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout_a_B_buf (.in(_out_a_B), .Iout0 (I_out_a_BX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Iin_v ), .c3(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inv (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .Iin_d13_d0 (Iin_d_d13_d0 ), .Iin_d13_d1 (Iin_d_d13_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func0 (.y(Iout_d_d0_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func1 (.y(Iout_d_d1_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func2 (.y(Iout_d_d2_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func3 (.y(Iout_d_d3_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func4 (.y(Iout_d_d4_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func5 (.y(Iout_d_d5_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func6 (.y(Iout_d_d6_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func7 (.y(Iout_d_d7_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func8 (.y(Iout_d_d8_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func9 (.y(Iout_d_d9_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func10 (.y(Iout_d_d10_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func11 (.y(Iout_d_d11_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func12 (.y(Iout_d_d12_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d12_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func13 (.y(Iout_d_d13_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d13_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func0 (.y(Iout_d_d0_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func1 (.y(Iout_d_d1_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func2 (.y(Iout_d_d2_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func3 (.y(Iout_d_d3_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func4 (.y(Iout_d_d4_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func5 (.y(Iout_d_d5_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func6 (.y(Iout_d_d6_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func7 (.y(Iout_d_d7_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func8 (.y(Iout_d_d8_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func9 (.y(Iout_d_d9_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func10 (.y(Iout_d_d10_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func11 (.y(Iout_d_d11_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func12 (.y(Iout_d_d12_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d12_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func13 (.y(Iout_d_d13_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d13_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: qdi2bd<14,4> +// +module tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout_d0 , Iout_d1 , Iout_d2 , Iout_d3 , Iout_d4 , Iout_d5 , Iout_d6 , Iout_d7 , Iout_d8 , Iout_d9 , Iout_d10 , Iout_d11 , Iout_d12 , Iout_d13 , Iout_r , Iout_a , Idly_cfg0 , Idly_cfg1 , Idly_cfg2 , Idly_cfg3 , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d0 ; + output Iout_d1 ; + output Iout_d2 ; + output Iout_d3 ; + output Iout_d4 ; + output Iout_d5 ; + output Iout_d6 ; + output Iout_d7 ; + output Iout_d8 ; + output Iout_d9 ; + output Iout_d10 ; + output Iout_d11 ; + output Iout_d12 ; + output Iout_d13 ; + output Iout_r ; + input Iout_a ; + input Idly_cfg0 ; + input Idly_cfg1 ; + input Idly_cfg2 ; + input Idly_cfg3 ; + input reset_B; + +// -- signals --- + wire Iin_d_d2_d1 ; + reg Iout_vtree_in_d10_d0 ; + reg Iout_vtree_in_d2_d0 ; + reg Iout_d0 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d4_d1 ; + reg Iout_r ; + wire Iout_a ; + wire Iin_d_d9_d1 ; + reg Iout_d6 ; + reg Iout_vtree_in_d4_d0 ; + wire Iin_d_d7_d1 ; + wire Idly_cfg0 ; + wire Iin_d_d8_d1 ; + reg Iout_vtree_in_d13_d0 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d9_d0 ; + reg Iout_vtree_in_d8_d0 ; + reg Iin_v ; + reg Iout_vtree_in_d11_d0 ; + wire Iin_d_d7_d0 ; + wire Idly_cfg1 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d3_d1 ; + wire Idly_cfg2 ; + reg Iout_d12 ; + reg Iout_d1 ; + wire reset_B; + wire Iin_d_d13_d1 ; + wire Iin_d_d6_d0 ; + reg Iout_vtree_in_d5_d0 ; + reg Iin_a ; + wire Iin_d_d5_d1 ; + reg Iout_d9 ; + reg Iout_vtree_in_d0_d0 ; + wire Iin_d_d13_d0 ; + wire Iin_d_d12_d0 ; + reg Iout_d13 ; + wire Iin_d_d12_d1 ; + reg Iout_vtree_in_d12_d0 ; + reg Iout_vtree_in_d9_d0 ; + reg Iout_d8 ; + reg Iout_d4 ; + wire Iin_d_d0_d1 ; + reg Iout_vtree_in_d7_d0 ; + reg Iout_vtree_in_d6_d0 ; + reg Iout_vtree_in_d3_d0 ; + wire Iin_d_d1_d1 ; + reg Iout_d2 ; + wire Iin_d_d0_d0 ; + reg Iout_d11 ; + reg Iout_d10 ; + reg Iout_d7 ; + reg Iout_d3 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d2_d0 ; + wire Iin_d_d1_d0 ; + wire Iin_d_d5_d0 ; + reg Iout_d5 ; + reg Iout_vtree_in_d1_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d8_d0 ; + wire Idly_cfg3 ; + wire Iin_d_d3_d0 ; + reg Idly_in ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0delayprog_34_4 Idly (.out(Iout_r ), .in(Idly_in ), .Is0 (Idly_cfg0 ), .Is1 (Idly_cfg1 ), .Is2 (Idly_cfg2 ), .Is3 (Idly_cfg3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_314_4 Ibuf (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_d_d12_d0 (Iin_d_d12_d0 ), .Iin_d_d12_d1 (Iin_d_d12_d1 ), .Iin_d_d13_d0 (Iin_d_d13_d0 ), .Iin_d_d13_d1 (Iin_d_d13_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Iout_vtree_in_d0_d0 ), .Iout_d_d0_d1 (Iout_d0 ), .Iout_d_d1_d0 (Iout_vtree_in_d1_d0 ), .Iout_d_d1_d1 (Iout_d1 ), .Iout_d_d2_d0 (Iout_vtree_in_d2_d0 ), .Iout_d_d2_d1 (Iout_d2 ), .Iout_d_d3_d0 (Iout_vtree_in_d3_d0 ), .Iout_d_d3_d1 (Iout_d3 ), .Iout_d_d4_d0 (Iout_vtree_in_d4_d0 ), .Iout_d_d4_d1 (Iout_d4 ), .Iout_d_d5_d0 (Iout_vtree_in_d5_d0 ), .Iout_d_d5_d1 (Iout_d5 ), .Iout_d_d6_d0 (Iout_vtree_in_d6_d0 ), .Iout_d_d6_d1 (Iout_d6 ), .Iout_d_d7_d0 (Iout_vtree_in_d7_d0 ), .Iout_d_d7_d1 (Iout_d7 ), .Iout_d_d8_d0 (Iout_vtree_in_d8_d0 ), .Iout_d_d8_d1 (Iout_d8 ), .Iout_d_d9_d0 (Iout_vtree_in_d9_d0 ), .Iout_d_d9_d1 (Iout_d9 ), .Iout_d_d10_d0 (Iout_vtree_in_d10_d0 ), .Iout_d_d10_d1 (Iout_d10 ), .Iout_d_d11_d0 (Iout_vtree_in_d11_d0 ), .Iout_d_d11_d1 (Iout_d11 ), .Iout_d_d12_d0 (Iout_vtree_in_d12_d0 ), .Iout_d_d12_d1 (Iout_d12 ), .Iout_d_d13_d0 (Iout_vtree_in_d13_d0 ), .Iout_d_d13_d1 (Iout_d13 ), .Iout_a (Iout_a ), .Iout_v (Idly_in ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Iout_vtree (.Iin_d0_d0 (Iout_vtree_in_d0_d0 ), .Iin_d0_d1 (Iout_d0 ), .Iin_d1_d0 (Iout_vtree_in_d1_d0 ), .Iin_d1_d1 (Iout_d1 ), .Iin_d2_d0 (Iout_vtree_in_d2_d0 ), .Iin_d2_d1 (Iout_d2 ), .Iin_d3_d0 (Iout_vtree_in_d3_d0 ), .Iin_d3_d1 (Iout_d3 ), .Iin_d4_d0 (Iout_vtree_in_d4_d0 ), .Iin_d4_d1 (Iout_d4 ), .Iin_d5_d0 (Iout_vtree_in_d5_d0 ), .Iin_d5_d1 (Iout_d5 ), .Iin_d6_d0 (Iout_vtree_in_d6_d0 ), .Iin_d6_d1 (Iout_d6 ), .Iin_d7_d0 (Iout_vtree_in_d7_d0 ), .Iin_d7_d1 (Iout_d7 ), .Iin_d8_d0 (Iout_vtree_in_d8_d0 ), .Iin_d8_d1 (Iout_d8 ), .Iin_d9_d0 (Iout_vtree_in_d9_d0 ), .Iin_d9_d1 (Iout_d9 ), .Iin_d10_d0 (Iout_vtree_in_d10_d0 ), .Iin_d10_d1 (Iout_d10 ), .Iin_d11_d0 (Iout_vtree_in_d11_d0 ), .Iin_d11_d1 (Iout_d11 ), .Iin_d12_d0 (Iout_vtree_in_d12_d0 ), .Iin_d12_d1 (Iout_d12 ), .Iin_d13_d0 (Iout_vtree_in_d13_d0 ), .Iin_d13_d1 (Iout_d13 ), .out(Idly_in ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<3> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_33_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X1 Ibuf1 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: fifo<14,3> +// +module tmpl_0_0dataflow__neuro_0_0fifo_314_73_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_d_d13_d0 , Iout_d_d13_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + output Iout_d_d13_d0 ; + output Iout_d_d13_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + wire Iout_a ; + reg Ififo_element2_in_d_d7_d1 ; + reg Ififo_element1_in_d_d6_d1 ; + wire Iin_d_d9_d0 ; + reg Iout_d_d3_d1 ; + reg Ififo_element2_in_d_d4_d0 ; + reg Ififo_element2_in_d_d3_d1 ; + reg Ififo_element2_in_d_d2_d1 ; + reg Ififo_element1_in_d_d8_d0 ; + reg Ififo_element1_in_d_d7_d1 ; + reg Iout_d_d11_d0 ; + reg Iout_d_d4_d1 ; + reg Iout_d_d2_d0 ; + reg Ififo_element2_in_d_d4_d1 ; + reg Ififo_element1_in_d_d3_d0 ; + reg Iout_d_d8_d1 ; + reg Ififo_element2_in_d_d3_d0 ; + reg Ififo_element1_in_d_d11_d1 ; + reg Ififo_element1_in_d_d11_d0 ; + reg Ififo_element1_in_d_d2_d0 ; + reg I_reset_BXX2 ; + reg Ififo_element1_in_d_d9_d0 ; + wire Iin_d_d5_d1 ; + wire Iin_d_d3_d1 ; + reg Iout_d_d13_d0 ; + reg Ififo_element1_in_d_d6_d0 ; + reg Iin_v ; + wire Iin_d_d0_d1 ; + reg Iout_d_d12_d1 ; + reg Iout_d_d1_d0 ; + reg Iout_d_d0_d0 ; + reg Ififo_element2_in_d_d10_d0 ; + reg Iout_d_d0_d1 ; + reg Ififo_element2_in_d_d6_d1 ; + reg Ififo_element2_in_d_d6_d0 ; + reg Ififo_element1_in_d_d12_d0 ; + wire Iin_d_d12_d0 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d4_d0 ; + reg Ififo_element1_in_d_d10_d0 ; + reg Iout_d_d12_d0 ; + reg Iout_d_d5_d0 ; + reg Ififo_element1_in_a ; + reg Ififo_element1_in_d_d13_d0 ; + reg Iout_d_d7_d1 ; + reg Ififo_element1_in_d_d13_d1 ; + reg Ififo_element1_in_d_d4_d1 ; + wire Iin_d_d13_d0 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d4_d0 ; + wire Iin_d_d11_d1 ; + reg Iout_d_d10_d1 ; + reg Ififo_element2_in_d_d9_d1 ; + reg Ififo_element1_in_d_d5_d0 ; + reg Ififo_element1_in_d_d2_d1 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d4_d1 ; + reg Ififo_element1_in_d_d12_d1 ; + reg Ififo_element2_in_d_d9_d0 ; + reg Ififo_element1_in_d_d9_d1 ; + wire Iin_d_d13_d1 ; + wire Iin_d_d10_d1 ; + reg Ififo_element2_in_d_d1_d1 ; + reg Ififo_element2_in_d_d0_d1 ; + reg Ififo_element2_in_d_d0_d0 ; + reg Ififo_element1_in_d_d1_d1 ; + reg Ififo_element2_in_a ; + reg Ififo_element2_in_d_d12_d0 ; + reg Ififo_element2_in_d_d5_d0 ; + reg Ififo_element1_in_v ; + reg Ififo_element1_in_d_d0_d0 ; + wire Iin_d_d8_d1 ; + reg _reset_BX; + reg Ififo_element2_in_d_d13_d0 ; + reg Ififo_element1_in_d_d8_d1 ; + reg Ififo_element1_in_d_d1_d0 ; + reg Ififo_element2_in_d_d8_d1 ; + reg Ififo_element2_in_d_d5_d1 ; + reg Ififo_element1_in_d_d7_d0 ; + wire Iin_d_d2_d0 ; + reg Iout_d_d7_d0 ; + wire Iin_d_d0_d0 ; + reg Iout_d_d6_d0 ; + wire reset_B; + reg Iout_d_d11_d1 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d5_d1 ; + reg Ififo_element2_in_d_d10_d1 ; + reg Ififo_element2_in_d_d1_d0 ; + reg Iout_d_d13_d1 ; + reg Iout_d_d8_d0 ; + reg Ififo_element2_in_d_d8_d0 ; + wire Iin_d_d9_d1 ; + reg Ififo_element2_in_d_d7_d0 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d2_d1 ; + wire Iin_d_d1_d1 ; + reg Iout_d_d3_d0 ; + reg Ififo_element2_in_d_d2_d0 ; + reg Ififo_element1_in_d_d4_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d1_d0 ; + wire Iout_v ; + reg Iout_d_d2_d1 ; + reg Ififo_element1_in_d_d10_d1 ; + reg Ififo_element1_in_d_d0_d1 ; + wire Iin_d_d7_d1 ; + reg Iout_d_d10_d0 ; + reg Ififo_element2_in_d_d11_d1 ; + reg Ififo_element2_in_v ; + reg Ififo_element2_in_d_d12_d1 ; + reg Ififo_element2_in_d_d11_d0 ; + reg Ififo_element1_in_d_d3_d1 ; + reg Ififo_element1_in_d_d5_d1 ; + wire Iin_d_d12_d1 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d5_d0 ; + reg Iout_d_d6_d1 ; + reg Iout_d_d1_d1 ; + reg Ififo_element2_in_d_d13_d1 ; + reg Iin_a ; + wire Iin_d_d6_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_314_4 Ififo_element0 (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_d_d12_d0 (Iin_d_d12_d0 ), .Iin_d_d12_d1 (Iin_d_d12_d1 ), .Iin_d_d13_d0 (Iin_d_d13_d0 ), .Iin_d_d13_d1 (Iin_d_d13_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_element1_in_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_element1_in_d_d12_d1 ), .Iout_d_d13_d0 (Ififo_element1_in_d_d13_d0 ), .Iout_d_d13_d1 (Ififo_element1_in_d_d13_d1 ), .Iout_a (Ififo_element1_in_a ), .Iout_v (Ififo_element1_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_314_4 Ififo_element1 (.Iin_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_element1_in_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_element1_in_d_d12_d1 ), .Iin_d_d13_d0 (Ififo_element1_in_d_d13_d0 ), .Iin_d_d13_d1 (Ififo_element1_in_d_d13_d1 ), .Iin_a (Ififo_element1_in_a ), .Iin_v (Ififo_element1_in_v ), .Iout_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_element2_in_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_element2_in_d_d12_d1 ), .Iout_d_d13_d0 (Ififo_element2_in_d_d13_d0 ), .Iout_d_d13_d1 (Ififo_element2_in_d_d13_d1 ), .Iout_a (Ififo_element2_in_a ), .Iout_v (Ififo_element2_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_314_4 Ififo_element2 (.Iin_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_element2_in_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_element2_in_d_d12_d1 ), .Iin_d_d13_d0 (Ififo_element2_in_d_d13_d0 ), .Iin_d_d13_d1 (Ififo_element2_in_d_d13_d1 ), .Iin_a (Ififo_element2_in_a ), .Iin_v (Ififo_element2_in_v ), .Iout_d_d0_d0 (Iout_d_d0_d0 ), .Iout_d_d0_d1 (Iout_d_d0_d1 ), .Iout_d_d1_d0 (Iout_d_d1_d0 ), .Iout_d_d1_d1 (Iout_d_d1_d1 ), .Iout_d_d2_d0 (Iout_d_d2_d0 ), .Iout_d_d2_d1 (Iout_d_d2_d1 ), .Iout_d_d3_d0 (Iout_d_d3_d0 ), .Iout_d_d3_d1 (Iout_d_d3_d1 ), .Iout_d_d4_d0 (Iout_d_d4_d0 ), .Iout_d_d4_d1 (Iout_d_d4_d1 ), .Iout_d_d5_d0 (Iout_d_d5_d0 ), .Iout_d_d5_d1 (Iout_d_d5_d1 ), .Iout_d_d6_d0 (Iout_d_d6_d0 ), .Iout_d_d6_d1 (Iout_d_d6_d1 ), .Iout_d_d7_d0 (Iout_d_d7_d0 ), .Iout_d_d7_d1 (Iout_d_d7_d1 ), .Iout_d_d8_d0 (Iout_d_d8_d0 ), .Iout_d_d8_d1 (Iout_d_d8_d1 ), .Iout_d_d9_d0 (Iout_d_d9_d0 ), .Iout_d_d9_d1 (Iout_d_d9_d1 ), .Iout_d_d10_d0 (Iout_d_d10_d0 ), .Iout_d_d10_d1 (Iout_d_d10_d1 ), .Iout_d_d11_d0 (Iout_d_d11_d0 ), .Iout_d_d11_d1 (Iout_d_d11_d1 ), .Iout_d_d12_d0 (Iout_d_d12_d0 ), .Iout_d_d12_d1 (Iout_d_d12_d1 ), .Iout_d_d13_d0 (Iout_d_d13_d0 ), .Iout_d_d13_d1 (Iout_d_d13_d1 ), .Iout_a (Iout_a ), .Iout_v (Iout_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2C2N2N_RB_X1<> +// + + +// +// Verilog module for: A_4C_RB_X4<> +// + + +// +// Verilog module for: A_4P1N1N_X1<> +// + + +// +// Verilog module for: ARBITER<> +// + + +// +// Verilog module for: arbiter_handshake<> +// +module tmpl_0_0dataflow__neuro_0_0arbiter__handshake(Iin1_d_d0 , Iin1_a , Iin2_d_d0 , Iin2_a , Iout_d_d0 , Iout_a , vdd, vss); + input vdd; + input vss; + input Iin1_d_d0 ; + output Iin1_a ; + input Iin2_d_d0 ; + output Iin2_a ; + output Iout_d_d0 ; + input Iout_a ; + +// -- signals --- + wire Iin2_d_d0 ; + reg Iout_d_d0 ; + reg Iin1_a ; + wire Iout_a ; + reg _y1_arb; + reg Iin2_a ; + reg _y2_arb; + wire Iin1_d_d0 ; + +// --- instances +A_2C_B_X1 Iack_cell1 (.y(Iin1_a ), .c1(Iout_a ), .c2(_y1_arb), .vdd(vdd), .vss(vss)); +ARBITER Iarbiter (.a(Iin1_d_d0 ), .b(Iin2_d_d0 ), .c(Iin2_a ), .d(Iin1_a ), .y1(_y1_arb), .y2(_y2_arb), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iack_cell2 (.y(Iin2_a ), .c1(Iout_a ), .c2(_y2_arb), .vdd(vdd), .vss(vss)); +OR2_X1 Ior_cell (.y(Iout_d_d0 ), .a(_y1_arb), .b(_y2_arb), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: merge<14> +// +module tmpl_0_0dataflow__neuro_0_0merge_314_4(Iin1_d_d0_d0 , Iin1_d_d0_d1 , Iin1_d_d1_d0 , Iin1_d_d1_d1 , Iin1_d_d2_d0 , Iin1_d_d2_d1 , Iin1_d_d3_d0 , Iin1_d_d3_d1 , Iin1_d_d4_d0 , Iin1_d_d4_d1 , Iin1_d_d5_d0 , Iin1_d_d5_d1 , Iin1_d_d6_d0 , Iin1_d_d6_d1 , Iin1_d_d7_d0 , Iin1_d_d7_d1 , Iin1_d_d8_d0 , Iin1_d_d8_d1 , Iin1_d_d9_d0 , Iin1_d_d9_d1 , Iin1_d_d10_d0 , Iin1_d_d10_d1 , Iin1_d_d11_d0 , Iin1_d_d11_d1 , Iin1_d_d12_d0 , Iin1_d_d12_d1 , Iin1_d_d13_d0 , Iin1_d_d13_d1 , Iin1_a , Iin1_v , Iin2_d_d0_d0 , Iin2_d_d0_d1 , Iin2_d_d1_d0 , Iin2_d_d1_d1 , Iin2_d_d2_d0 , Iin2_d_d2_d1 , Iin2_d_d3_d0 , Iin2_d_d3_d1 , Iin2_d_d4_d0 , Iin2_d_d4_d1 , Iin2_d_d5_d0 , Iin2_d_d5_d1 , Iin2_d_d6_d0 , Iin2_d_d6_d1 , Iin2_d_d7_d0 , Iin2_d_d7_d1 , Iin2_d_d8_d0 , Iin2_d_d8_d1 , Iin2_d_d9_d0 , Iin2_d_d9_d1 , Iin2_d_d10_d0 , Iin2_d_d10_d1 , Iin2_d_d11_d0 , Iin2_d_d11_d1 , Iin2_d_d12_d0 , Iin2_d_d12_d1 , Iin2_d_d13_d0 , Iin2_d_d13_d1 , Iin2_a , Iin2_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_d_d13_d0 , Iout_d_d13_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin1_d_d0_d0 ; + input Iin1_d_d0_d1 ; + input Iin1_d_d1_d0 ; + input Iin1_d_d1_d1 ; + input Iin1_d_d2_d0 ; + input Iin1_d_d2_d1 ; + input Iin1_d_d3_d0 ; + input Iin1_d_d3_d1 ; + input Iin1_d_d4_d0 ; + input Iin1_d_d4_d1 ; + input Iin1_d_d5_d0 ; + input Iin1_d_d5_d1 ; + input Iin1_d_d6_d0 ; + input Iin1_d_d6_d1 ; + input Iin1_d_d7_d0 ; + input Iin1_d_d7_d1 ; + input Iin1_d_d8_d0 ; + input Iin1_d_d8_d1 ; + input Iin1_d_d9_d0 ; + input Iin1_d_d9_d1 ; + input Iin1_d_d10_d0 ; + input Iin1_d_d10_d1 ; + input Iin1_d_d11_d0 ; + input Iin1_d_d11_d1 ; + input Iin1_d_d12_d0 ; + input Iin1_d_d12_d1 ; + input Iin1_d_d13_d0 ; + input Iin1_d_d13_d1 ; + output Iin1_a ; + output Iin1_v ; + input Iin2_d_d0_d0 ; + input Iin2_d_d0_d1 ; + input Iin2_d_d1_d0 ; + input Iin2_d_d1_d1 ; + input Iin2_d_d2_d0 ; + input Iin2_d_d2_d1 ; + input Iin2_d_d3_d0 ; + input Iin2_d_d3_d1 ; + input Iin2_d_d4_d0 ; + input Iin2_d_d4_d1 ; + input Iin2_d_d5_d0 ; + input Iin2_d_d5_d1 ; + input Iin2_d_d6_d0 ; + input Iin2_d_d6_d1 ; + input Iin2_d_d7_d0 ; + input Iin2_d_d7_d1 ; + input Iin2_d_d8_d0 ; + input Iin2_d_d8_d1 ; + input Iin2_d_d9_d0 ; + input Iin2_d_d9_d1 ; + input Iin2_d_d10_d0 ; + input Iin2_d_d10_d1 ; + input Iin2_d_d11_d0 ; + input Iin2_d_d11_d1 ; + input Iin2_d_d12_d0 ; + input Iin2_d_d12_d1 ; + input Iin2_d_d13_d0 ; + input Iin2_d_d13_d1 ; + output Iin2_a ; + output Iin2_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + output Iout_d_d13_d0 ; + output Iout_d_d13_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + wire Iin2_d_d7_d1 ; + reg Iout_d_d3_d1 ; + wire Iin1_d_d9_d1 ; + wire Iin2_d_d7_d0 ; + wire Iin2_d_d3_d0 ; + wire Iin2_d_d2_d0 ; + wire Iin1_d_d1_d0 ; + reg I_in1_arb_X0 ; + reg _out_a_B; + reg _in2_arb; + reg I_en_X0 ; + wire Iin1_d_d7_d1 ; + wire Iin2_d_d10_d0 ; + wire Iin2_d_d4_d0 ; + reg I_reset_BXX0 ; + reg I_in2_arb_X0 ; + wire Iout_v ; + reg _in2_arb_temp; + reg Iout_d_d10_d0 ; + wire Iin1_d_d8_d0 ; + wire Iin2_d_d1_d0 ; + wire Iin2_d_d0_d1 ; + reg I_out_temp_d_d0 ; + wire Iin2_d_d6_d1 ; + wire Iin1_d_d4_d1 ; + wire Iin1_d_d1_d1 ; + wire Iin1_d_d11_d0 ; + wire Iin1_d_d6_d0 ; + reg Iout_d_d5_d0 ; + wire Iin2_d_d9_d1 ; + wire Iin2_d_d4_d1 ; + wire Iin2_d_d3_d1 ; + reg _en; + wire Iin2_d_d5_d0 ; + reg Iout_d_d0_d0 ; + reg Iout_d_d2_d0 ; + wire Iin2_d_d13_d1 ; + reg Iout_d_d7_d1 ; + wire Iin1_d_d12_d0 ; + reg Iout_d_d6_d1 ; + wire Iin2_d_d13_d0 ; + reg Iout_d_d11_d0 ; + wire Iin2_d_d8_d1 ; + reg Iout_d_d1_d1 ; + wire Iin2_d_d0_d0 ; + reg Iout_d_d8_d1 ; + wire Iin2_d_d11_d0 ; + reg _reset_BX; + reg Iin2_a ; + reg Iout_d_d11_d1 ; + reg Iout_d_d13_d0 ; + reg Iout_d_d5_d1 ; + reg Iout_d_d2_d1 ; + wire Iin1_d_d13_d1 ; + wire Iin1_d_d6_d1 ; + wire Iin2_d_d6_d0 ; + wire Iin2_d_d2_d1 ; + wire reset_B; + reg Iout_d_d9_d0 ; + reg Iout_d_d8_d0 ; + wire Iin1_d_d2_d0 ; + wire Iout_a ; + wire Iin1_d_d11_d1 ; + wire Iin1_d_d5_d1 ; + wire Iin2_d_d12_d0 ; + reg Iout_d_d6_d0 ; + reg Iout_d_d3_d0 ; + reg Iout_d_d12_d1 ; + reg Iout_d_d10_d1 ; + wire Iin1_d_d3_d1 ; + wire Iin2_d_d9_d0 ; + reg Iout_d_d0_d1 ; + reg Iin1_v ; + reg Iout_d_d12_d0 ; + wire Iin1_d_d5_d0 ; + wire Iin1_d_d4_d0 ; + wire Iin2_d_d1_d1 ; + reg _in1_arb_temp; + reg Iout_d_d9_d1 ; + reg _in2_a_B; + reg Iout_d_d7_d0 ; + reg Iout_d_d13_d1 ; + wire Iin2_d_d10_d1 ; + reg Iin1_a ; + wire Iin1_d_d10_d0 ; + wire Iin1_d_d9_d0 ; + reg Iout_d_d4_d0 ; + reg Iin2_v ; + reg I_out_a_BX0 ; + reg _in1_arb; + wire Iin2_d_d12_d1 ; + wire Iin2_d_d11_d1 ; + reg Iout_d_d4_d1 ; + wire Iin1_d_d8_d1 ; + wire Iin1_d_d13_d0 ; + reg Iout_d_d1_d0 ; + wire Iin1_d_d0_d0 ; + wire Iin1_d_d12_d1 ; + reg _in1_a_B; + wire Iin2_d_d8_d0 ; + wire Iin2_d_d5_d1 ; + wire Iin1_d_d10_d1 ; + wire Iin1_d_d2_d1 ; + wire Iin1_d_d7_d0 ; + wire Iin1_d_d0_d1 ; + wire Iin1_d_d3_d0 ; + +// --- instances +A_2C2N2N_RB_X1 Imerge_func_f0 (.y(Iout_d_d0_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d0_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f1 (.y(Iout_d_d1_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d1_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f2 (.y(Iout_d_d2_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d2_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f3 (.y(Iout_d_d3_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d3_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f4 (.y(Iout_d_d4_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d4_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f5 (.y(Iout_d_d5_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d5_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f6 (.y(Iout_d_d6_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d6_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f7 (.y(Iout_d_d7_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d7_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f8 (.y(Iout_d_d8_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d8_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f9 (.y(Iout_d_d9_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d9_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f10 (.y(Iout_d_d10_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d10_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f11 (.y(Iout_d_d11_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d11_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f12 (.y(Iout_d_d12_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d12_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d12_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_f13 (.y(Iout_d_d13_d0 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d13_d0 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d13_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iarb2function2 (.in(_in2_arb), .Iout0 (I_in2_arb_X0 ), .vdd(vdd), .vss(vss)); +AND2_X1 IAND_arb2 (.y(_in2_arb), .a(_in1_a_B), .b(_in2_arb_temp), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iarb2function1 (.in(_in1_arb), .Iout0 (I_in1_arb_X0 ), .vdd(vdd), .vss(vss)); +AND2_X1 IAND_arb1 (.y(_in1_arb), .a(_in2_a_B), .b(_in1_arb_temp), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ien_buffer (.in(_en), .Iout0 (I_en_X0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Ivc1 (.Iin_d0_d0 (Iin1_d_d0_d0 ), .Iin_d0_d1 (Iin1_d_d0_d1 ), .Iin_d1_d0 (Iin1_d_d1_d0 ), .Iin_d1_d1 (Iin1_d_d1_d1 ), .Iin_d2_d0 (Iin1_d_d2_d0 ), .Iin_d2_d1 (Iin1_d_d2_d1 ), .Iin_d3_d0 (Iin1_d_d3_d0 ), .Iin_d3_d1 (Iin1_d_d3_d1 ), .Iin_d4_d0 (Iin1_d_d4_d0 ), .Iin_d4_d1 (Iin1_d_d4_d1 ), .Iin_d5_d0 (Iin1_d_d5_d0 ), .Iin_d5_d1 (Iin1_d_d5_d1 ), .Iin_d6_d0 (Iin1_d_d6_d0 ), .Iin_d6_d1 (Iin1_d_d6_d1 ), .Iin_d7_d0 (Iin1_d_d7_d0 ), .Iin_d7_d1 (Iin1_d_d7_d1 ), .Iin_d8_d0 (Iin1_d_d8_d0 ), .Iin_d8_d1 (Iin1_d_d8_d1 ), .Iin_d9_d0 (Iin1_d_d9_d0 ), .Iin_d9_d1 (Iin1_d_d9_d1 ), .Iin_d10_d0 (Iin1_d_d10_d0 ), .Iin_d10_d1 (Iin1_d_d10_d1 ), .Iin_d11_d0 (Iin1_d_d11_d0 ), .Iin_d11_d1 (Iin1_d_d11_d1 ), .Iin_d12_d0 (Iin1_d_d12_d0 ), .Iin_d12_d1 (Iin1_d_d12_d1 ), .Iin_d13_d0 (Iin1_d_d13_d0 ), .Iin_d13_d1 (Iin1_d_d13_d1 ), .out(Iin1_v ), .vdd(vdd), .vss(vss)); +INV_X1 Iin1ack_ctl_inv (.y(_in1_a_B), .a(Iin1_a ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t0 (.y(Iout_d_d0_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d0_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t1 (.y(Iout_d_d1_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d1_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t2 (.y(Iout_d_d2_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d2_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t3 (.y(Iout_d_d3_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d3_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t4 (.y(Iout_d_d4_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d4_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t5 (.y(Iout_d_d5_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d5_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t6 (.y(Iout_d_d6_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d6_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t7 (.y(Iout_d_d7_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d7_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t8 (.y(Iout_d_d8_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d8_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t9 (.y(Iout_d_d9_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d9_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t10 (.y(Iout_d_d10_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d10_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t11 (.y(Iout_d_d11_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d11_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t12 (.y(Iout_d_d12_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d12_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d12_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N2N_RB_X1 Imerge_func_t13 (.y(Iout_d_d13_d1 ), .c1(I_en_X0 ), .c2(I_out_a_BX0 ), .na1(I_in1_arb_X0 ), .na2(Iin1_d_d13_d1 ), .nb1(I_in2_arb_X0 ), .nb2(Iin2_d_d13_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_4C_RB_X4 Iin1ack_ctl (.y(Iin1_a ), .c1(_in1_arb), .c2(_en), .c3(Iin1_v ), .c4(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +A_4P1N1N_X1 Ien_ctl (.y(_en), .na1(Iin1_a ), .nb1(Iin2_a ), .p1(Iin1_a ), .p2(Iin2_a ), .p3(Iout_a ), .p4(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout_a_buffer (.in(_out_a_B), .Iout0 (I_out_a_BX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0arbiter__handshake Ivalidity_arb (.Iin1_d_d0 (Iin1_v ), .Iin1_a (_in1_arb_temp), .Iin2_d_d0 (Iin2_v ), .Iin2_a (_in2_arb_temp), .Iout_d_d0 (I_out_temp_d_d0 ), .Iout_a (I_out_temp_d_d0 ), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inverter (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Ivc2 (.Iin_d0_d0 (Iin2_d_d0_d0 ), .Iin_d0_d1 (Iin2_d_d0_d1 ), .Iin_d1_d0 (Iin2_d_d1_d0 ), .Iin_d1_d1 (Iin2_d_d1_d1 ), .Iin_d2_d0 (Iin2_d_d2_d0 ), .Iin_d2_d1 (Iin2_d_d2_d1 ), .Iin_d3_d0 (Iin2_d_d3_d0 ), .Iin_d3_d1 (Iin2_d_d3_d1 ), .Iin_d4_d0 (Iin2_d_d4_d0 ), .Iin_d4_d1 (Iin2_d_d4_d1 ), .Iin_d5_d0 (Iin2_d_d5_d0 ), .Iin_d5_d1 (Iin2_d_d5_d1 ), .Iin_d6_d0 (Iin2_d_d6_d0 ), .Iin_d6_d1 (Iin2_d_d6_d1 ), .Iin_d7_d0 (Iin2_d_d7_d0 ), .Iin_d7_d1 (Iin2_d_d7_d1 ), .Iin_d8_d0 (Iin2_d_d8_d0 ), .Iin_d8_d1 (Iin2_d_d8_d1 ), .Iin_d9_d0 (Iin2_d_d9_d0 ), .Iin_d9_d1 (Iin2_d_d9_d1 ), .Iin_d10_d0 (Iin2_d_d10_d0 ), .Iin_d10_d1 (Iin2_d_d10_d1 ), .Iin_d11_d0 (Iin2_d_d11_d0 ), .Iin_d11_d1 (Iin2_d_d11_d1 ), .Iin_d12_d0 (Iin2_d_d12_d0 ), .Iin_d12_d1 (Iin2_d_d12_d1 ), .Iin_d13_d0 (Iin2_d_d13_d0 ), .Iin_d13_d1 (Iin2_d_d13_d1 ), .out(Iin2_v ), .vdd(vdd), .vss(vss)); +A_4C_RB_X4 Iin2ack_ctl (.y(Iin2_a ), .c1(_in2_arb), .c2(_en), .c3(Iin2_v ), .c4(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +INV_X1 Iin2ack_ctl_inv (.y(_in2_a_B), .a(Iin2_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: BUF_X6<> +// + + +// +// Verilog module for: sigbuf<16> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_316_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X6 Ibuf6 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<4,16> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4(Iin0 , Iin1 , Iin2 , Iin3 , Iout0 , Iout1 , Iout2 , Iout3 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + +// -- signals --- + reg Iout2 ; + reg Iout1 ; + wire Iin1 ; + wire Iin2 ; + wire Iin0 ; + reg Iout0 ; + reg Iout3 ; + wire Iin3 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<8,16> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + +// -- signals --- + reg Iout5 ; + reg Iout3 ; + reg Iout2 ; + wire Iin4 ; + wire Iin1 ; + reg Iout0 ; + wire Iin5 ; + reg Iout4 ; + wire Iin0 ; + wire Iin3 ; + reg Iout6 ; + reg Iout1 ; + wire Iin7 ; + wire Iin6 ; + wire Iin2 ; + reg Iout7 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb4 (.in(Iin4 ), .Iout0 (Iout4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb5 (.in(Iin5 ), .Iout0 (Iout5 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb6 (.in(Iin6 ), .Iout0 (Iout6 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb7 (.in(Iin7 ), .Iout0 (Iout7 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_1C2P_X1<> +// + + +// +// Verilog module for: fork<14> +// +module tmpl_0_0dataflow__neuro_0_0fork_314_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout1_d_d0_d0 , Iout1_d_d0_d1 , Iout1_d_d1_d0 , Iout1_d_d1_d1 , Iout1_d_d2_d0 , Iout1_d_d2_d1 , Iout1_d_d3_d0 , Iout1_d_d3_d1 , Iout1_d_d4_d0 , Iout1_d_d4_d1 , Iout1_d_d5_d0 , Iout1_d_d5_d1 , Iout1_d_d6_d0 , Iout1_d_d6_d1 , Iout1_d_d7_d0 , Iout1_d_d7_d1 , Iout1_d_d8_d0 , Iout1_d_d8_d1 , Iout1_d_d9_d0 , Iout1_d_d9_d1 , Iout1_d_d10_d0 , Iout1_d_d10_d1 , Iout1_d_d11_d0 , Iout1_d_d11_d1 , Iout1_d_d12_d0 , Iout1_d_d12_d1 , Iout1_d_d13_d0 , Iout1_d_d13_d1 , Iout1_a , Iout1_v , Iout2_d_d0_d0 , Iout2_d_d0_d1 , Iout2_d_d1_d0 , Iout2_d_d1_d1 , Iout2_d_d2_d0 , Iout2_d_d2_d1 , Iout2_d_d3_d0 , Iout2_d_d3_d1 , Iout2_d_d4_d0 , Iout2_d_d4_d1 , Iout2_d_d5_d0 , Iout2_d_d5_d1 , Iout2_d_d6_d0 , Iout2_d_d6_d1 , Iout2_d_d7_d0 , Iout2_d_d7_d1 , Iout2_d_d8_d0 , Iout2_d_d8_d1 , Iout2_d_d9_d0 , Iout2_d_d9_d1 , Iout2_d_d10_d0 , Iout2_d_d10_d1 , Iout2_d_d11_d0 , Iout2_d_d11_d1 , Iout2_d_d12_d0 , Iout2_d_d12_d1 , Iout2_d_d13_d0 , Iout2_d_d13_d1 , Iout2_a , Iout2_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout1_d_d0_d0 ; + output Iout1_d_d0_d1 ; + output Iout1_d_d1_d0 ; + output Iout1_d_d1_d1 ; + output Iout1_d_d2_d0 ; + output Iout1_d_d2_d1 ; + output Iout1_d_d3_d0 ; + output Iout1_d_d3_d1 ; + output Iout1_d_d4_d0 ; + output Iout1_d_d4_d1 ; + output Iout1_d_d5_d0 ; + output Iout1_d_d5_d1 ; + output Iout1_d_d6_d0 ; + output Iout1_d_d6_d1 ; + output Iout1_d_d7_d0 ; + output Iout1_d_d7_d1 ; + output Iout1_d_d8_d0 ; + output Iout1_d_d8_d1 ; + output Iout1_d_d9_d0 ; + output Iout1_d_d9_d1 ; + output Iout1_d_d10_d0 ; + output Iout1_d_d10_d1 ; + output Iout1_d_d11_d0 ; + output Iout1_d_d11_d1 ; + output Iout1_d_d12_d0 ; + output Iout1_d_d12_d1 ; + output Iout1_d_d13_d0 ; + output Iout1_d_d13_d1 ; + input Iout1_a ; + input Iout1_v ; + output Iout2_d_d0_d0 ; + output Iout2_d_d0_d1 ; + output Iout2_d_d1_d0 ; + output Iout2_d_d1_d1 ; + output Iout2_d_d2_d0 ; + output Iout2_d_d2_d1 ; + output Iout2_d_d3_d0 ; + output Iout2_d_d3_d1 ; + output Iout2_d_d4_d0 ; + output Iout2_d_d4_d1 ; + output Iout2_d_d5_d0 ; + output Iout2_d_d5_d1 ; + output Iout2_d_d6_d0 ; + output Iout2_d_d6_d1 ; + output Iout2_d_d7_d0 ; + output Iout2_d_d7_d1 ; + output Iout2_d_d8_d0 ; + output Iout2_d_d8_d1 ; + output Iout2_d_d9_d0 ; + output Iout2_d_d9_d1 ; + output Iout2_d_d10_d0 ; + output Iout2_d_d10_d1 ; + output Iout2_d_d11_d0 ; + output Iout2_d_d11_d1 ; + output Iout2_d_d12_d0 ; + output Iout2_d_d12_d1 ; + output Iout2_d_d13_d0 ; + output Iout2_d_d13_d1 ; + input Iout2_a ; + input Iout2_v ; + input reset_B; + +// -- signals --- + reg Iout1_d_d9_d0 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d9_d1 ; + reg Iout2_d_d11_d1 ; + reg Iout2_d_d1_d1 ; + reg Iout1_d_d8_d1 ; + wire Iin_d_d0_d0 ; + reg Iout2_d_d12_d1 ; + reg Iout1_d_d6_d0 ; + reg Iout1_a_B_buf_out0 ; + reg Iout1_d_d1_d1 ; + wire Iout2_a ; + reg Iout2_d_d10_d1 ; + reg Iout2_a_B_buf_out0 ; + wire reset_B; + wire Iin_d_d8_d1 ; + reg Iin_v ; + reg Iout1_d_d8_d0 ; + wire Iin_d_d4_d1 ; + reg Iout2_d_d9_d1 ; + wire Iin_d_d3_d0 ; + reg Iout2_d_d0_d1 ; + reg Iout1_d_d7_d1 ; + reg Iout1_d_d5_d1 ; + wire Iin_d_d9_d0 ; + reg Iout2_d_d6_d0 ; + reg Iout2_d_d4_d1 ; + reg Iout1_d_d7_d0 ; + wire Iin_d_d5_d0 ; + reg _in_v; + reg Iout2_d_d12_d0 ; + reg Iout2_d_d1_d0 ; + wire Iin_d_d0_d1 ; + reg Iout2_d_d4_d0 ; + reg Iout1_d_d13_d0 ; + wire Iin_d_d6_d1 ; + wire Iout2_v ; + wire Iin_d_d4_d0 ; + reg Iout1_d_d10_d1 ; + wire Iin_d_d7_d0 ; + reg Iout1_d_d11_d0 ; + wire Iin_d_d13_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d1_d1 ; + reg Iout2_d_d5_d0 ; + reg Iout2_d_d2_d1 ; + reg Iout1_d_d12_d1 ; + wire Iin_d_d7_d1 ; + reg _en; + reg Iout2_d_d11_d0 ; + reg Iout2_d_d13_d1 ; + reg Iout1_d_d2_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d2_d1 ; + reg Iout2_d_d9_d0 ; + reg Iout2_d_d7_d0 ; + reg Iout1_d_d4_d1 ; + reg Iout1_d_d2_d1 ; + reg Iout2_d_d10_d0 ; + reg Iout2_d_d2_d0 ; + reg Iout1_d_d13_d1 ; + reg Iout1_d_d4_d0 ; + reg Iout1_d_d0_d0 ; + wire Iin_d_d13_d1 ; + wire Iin_d_d12_d1 ; + wire Iin_d_d8_d0 ; + reg Iout2_d_d3_d0 ; + reg Iout2_d_d3_d1 ; + reg Iout2_d_d13_d0 ; + reg Iout1_d_d1_d0 ; + wire Iout1_a ; + reg Iout1_d_d12_d0 ; + reg Iout1_d_d5_d0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d5_d1 ; + wire Iout1_v ; + reg Iout2_d_d6_d1 ; + reg Iout2_d_d5_d1 ; + reg Iout1_d_d9_d1 ; + reg _out2_a_B; + wire Iin_d_d12_d0 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d3_d1 ; + reg _reset_BX; + reg Iout1_en_buf_out0 ; + reg Iout2_en_buf_out0 ; + wire Iin_d_d2_d0 ; + reg Iout2_d_d8_d0 ; + reg Iout1_d_d3_d1 ; + wire Iin_d_d1_d0 ; + reg I_reset_BXX0 ; + reg Iout2_d_d0_d0 ; + reg Iout2_d_d8_d1 ; + reg Iout2_d_d7_d1 ; + reg Iout1_d_d11_d1 ; + reg Iout1_d_d6_d1 ; + reg Iout1_d_d0_d1 ; + reg Iout1_d_d10_d0 ; + reg Iout1_d_d3_d0 ; + reg _out1_a_B; + reg Iin_a ; + +// --- instances +A_4C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Iin_v ), .c3(Iout1_v ), .c4(Iout2_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout1_a_inv (.y(_out1_a_B), .a(Iout1_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .Iin_d13_d0 (Iin_d_d13_d0 ), .Iin_d13_d1 (Iin_d_d13_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +A_1C2P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout1_v ), .p2(Iout2_v ), .vdd(vdd), .vss(vss)); +INV_X1 Iout2_a_inv (.y(_out2_a_B), .a(Iout2_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout2_en_buf (.in(_en), .Iout0 (Iout2_en_buf_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout1_a_B_buf (.in(_out1_a_B), .Iout0 (Iout1_a_B_buf_out0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func0 (.y(Iout1_d_d0_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func1 (.y(Iout1_d_d1_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func2 (.y(Iout1_d_d2_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func3 (.y(Iout1_d_d3_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func4 (.y(Iout1_d_d4_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func5 (.y(Iout1_d_d5_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func6 (.y(Iout1_d_d6_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func7 (.y(Iout1_d_d7_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func8 (.y(Iout1_d_d8_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func9 (.y(Iout1_d_d9_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func10 (.y(Iout1_d_d10_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func11 (.y(Iout1_d_d11_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func12 (.y(Iout1_d_d12_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d12_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_f_buf_func13 (.y(Iout1_d_d13_d0 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d13_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func0 (.y(Iout1_d_d0_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func1 (.y(Iout1_d_d1_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func2 (.y(Iout1_d_d2_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func3 (.y(Iout1_d_d3_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func4 (.y(Iout1_d_d4_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func5 (.y(Iout1_d_d5_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func6 (.y(Iout1_d_d6_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func7 (.y(Iout1_d_d7_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func8 (.y(Iout1_d_d8_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func9 (.y(Iout1_d_d9_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func10 (.y(Iout1_d_d10_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func11 (.y(Iout1_d_d11_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func12 (.y(Iout1_d_d12_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d12_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout1_t_buf_func13 (.y(Iout1_d_d13_d1 ), .c1(Iout1_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d13_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func0 (.y(Iout2_d_d0_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func1 (.y(Iout2_d_d1_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func2 (.y(Iout2_d_d2_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func3 (.y(Iout2_d_d3_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func4 (.y(Iout2_d_d4_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func5 (.y(Iout2_d_d5_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func6 (.y(Iout2_d_d6_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func7 (.y(Iout2_d_d7_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func8 (.y(Iout2_d_d8_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func9 (.y(Iout2_d_d9_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func10 (.y(Iout2_d_d10_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func11 (.y(Iout2_d_d11_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func12 (.y(Iout2_d_d12_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d12_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_t_buf_func13 (.y(Iout2_d_d13_d1 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d13_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout1_en_buf (.in(_en), .Iout0 (Iout1_en_buf_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout2_a_B_buf (.in(_out2_a_B), .Iout0 (Iout2_a_B_buf_out0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func0 (.y(Iout2_d_d0_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func1 (.y(Iout2_d_d1_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func2 (.y(Iout2_d_d2_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func3 (.y(Iout2_d_d3_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func4 (.y(Iout2_d_d4_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func5 (.y(Iout2_d_d5_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func6 (.y(Iout2_d_d6_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func7 (.y(Iout2_d_d7_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func8 (.y(Iout2_d_d8_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func9 (.y(Iout2_d_d9_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func10 (.y(Iout2_d_d10_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func11 (.y(Iout2_d_d11_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func12 (.y(Iout2_d_d12_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d12_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 Iout2_f_buf_func13 (.y(Iout2_d_d13_d0 ), .c1(Iout2_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d13_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: TIELO_X1<> +// + + +// +// Verilog module for: sigbuf<11> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_311_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X4 Ibuf4 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: append<3,11,0> +// +module tmpl_0_0dataflow__neuro_0_0append_33_711_70_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iout_d_d3_d0 , vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + output Iout_d_d3_d0 ; + +// -- signals --- + wire Iin_d_d2_d1 ; + wire Iin_d_d0_d0 ; + wire Iin_d_d1_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d2_d0 ; + reg Iout_d_d3_d0 ; + wire Iin_d_d1_d0 ; + reg Isb_in ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0vtree_33_4 Iin_val (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .out(Isb_in ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_311_4 Isb (.in(Isb_in ), .Iout0 (Iout_d_d3_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<26> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_326_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X8 Ibuf8 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: BUF_X12<> +// + + +// +// Verilog module for: sigbuf<52> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_352_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X12 Ibuf12 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<13> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_313_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X4 Ibuf4 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2C2N_RB_X4<> +// + + +// +// Verilog module for: ctree<13> +// +module tmpl_0_0dataflow__neuro_0_0ctree_313_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , Iin12 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + input Iin8 ; + input Iin9 ; + input Iin10 ; + input Iin11 ; + input Iin12 ; + output out; + +// -- signals --- + wire Iin11 ; + reg Itmp18 ; + reg Itmp16 ; + wire Iin6 ; + wire Iin9 ; + reg Itmp17 ; + reg Itmp21 ; + wire Iin8 ; + wire Iin5 ; + reg Itmp15 ; + reg Itmp13 ; + wire Iin10 ; + wire Iin2 ; + reg out; + wire Iin7 ; + wire Iin3 ; + reg Itmp20 ; + wire Iin12 ; + reg Itmp19 ; + wire Iin0 ; + wire Iin4 ; + reg Itmp14 ; + wire Iin1 ; + +// --- instances +A_2C_B_X1 IC2Els0 (.y(Itmp13 ), .c1(Iin0 ), .c2(Iin1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els1 (.y(Itmp14 ), .c1(Iin2 ), .c2(Iin3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els2 (.y(Itmp15 ), .c1(Iin4 ), .c2(Iin5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els3 (.y(Itmp16 ), .c1(Iin6 ), .c2(Iin7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els4 (.y(Itmp17 ), .c1(Iin8 ), .c2(Iin9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els5 (.y(Itmp19 ), .c1(Itmp13 ), .c2(Itmp14 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els6 (.y(Itmp20 ), .c1(Itmp15 ), .c2(Itmp16 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els7 (.y(Itmp21 ), .c1(Itmp17 ), .c2(Itmp18 ), .vdd(vdd), .vss(vss)); +A_3C_B_X1 IC3Els0 (.y(Itmp18 ), .c1(Iin10 ), .c2(Iin11 ), .c3(Iin12 ), .vdd(vdd), .vss(vss)); +A_3C_B_X1 IC3Els1 (.y(out), .c1(Itmp19 ), .c2(Itmp20 ), .c3(Itmp21 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<13> +// +module tmpl_0_0dataflow__neuro_0_0vtree_313_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iin_d3_d0 , Iin_d3_d1 , Iin_d4_d0 , Iin_d4_d1 , Iin_d5_d0 , Iin_d5_d1 , Iin_d6_d0 , Iin_d6_d1 , Iin_d7_d0 , Iin_d7_d1 , Iin_d8_d0 , Iin_d8_d1 , Iin_d9_d0 , Iin_d9_d1 , Iin_d10_d0 , Iin_d10_d1 , Iin_d11_d0 , Iin_d11_d1 , Iin_d12_d0 , Iin_d12_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input Iin_d3_d0 ; + input Iin_d3_d1 ; + input Iin_d4_d0 ; + input Iin_d4_d1 ; + input Iin_d5_d0 ; + input Iin_d5_d1 ; + input Iin_d6_d0 ; + input Iin_d6_d1 ; + input Iin_d7_d0 ; + input Iin_d7_d1 ; + input Iin_d8_d0 ; + input Iin_d8_d1 ; + input Iin_d9_d0 ; + input Iin_d9_d1 ; + input Iin_d10_d0 ; + input Iin_d10_d1 ; + input Iin_d11_d0 ; + input Iin_d11_d1 ; + input Iin_d12_d0 ; + input Iin_d12_d1 ; + output out; + +// -- signals --- + wire Iin_d7_d0 ; + reg Ict_in5 ; + reg Ict_in9 ; + wire Iin_d11_d1 ; + wire Iin_d0_d0 ; + wire Iin_d10_d0 ; + wire Iin_d7_d1 ; + reg Ict_in11 ; + reg Ict_in3 ; + wire Iin_d6_d1 ; + wire Iin_d1_d0 ; + wire Iin_d12_d1 ; + wire Iin_d1_d1 ; + wire Iin_d5_d0 ; + wire Iin_d2_d1 ; + reg Ict_in2 ; + wire Iin_d6_d0 ; + reg Ict_in10 ; + reg Ict_in12 ; + wire Iin_d8_d0 ; + wire Iin_d4_d1 ; + reg Ict_in1 ; + wire Iin_d3_d1 ; + wire Iin_d0_d1 ; + reg Ict_in6 ; + wire Iin_d12_d0 ; + reg Ict_in7 ; + wire Iin_d9_d1 ; + reg out; + wire Iin_d2_d0 ; + wire Iin_d3_d0 ; + wire Iin_d11_d0 ; + wire Iin_d4_d0 ; + reg Ict_in0 ; + wire Iin_d8_d1 ; + reg Ict_in8 ; + wire Iin_d10_d1 ; + wire Iin_d5_d1 ; + wire Iin_d9_d0 ; + reg Ict_in4 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_313_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .Iin2 (Ict_in2 ), .Iin3 (Ict_in3 ), .Iin4 (Ict_in4 ), .Iin5 (Ict_in5 ), .Iin6 (Ict_in6 ), .Iin7 (Ict_in7 ), .Iin8 (Ict_in8 ), .Iin9 (Ict_in9 ), .Iin10 (Ict_in10 ), .Iin11 (Ict_in11 ), .Iin12 (Ict_in12 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf2 (.y(Ict_in2 ), .a(Iin_d2_d1 ), .b(Iin_d2_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf3 (.y(Ict_in3 ), .a(Iin_d3_d1 ), .b(Iin_d3_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf4 (.y(Ict_in4 ), .a(Iin_d4_d1 ), .b(Iin_d4_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf5 (.y(Ict_in5 ), .a(Iin_d5_d1 ), .b(Iin_d5_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf6 (.y(Ict_in6 ), .a(Iin_d6_d1 ), .b(Iin_d6_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf7 (.y(Ict_in7 ), .a(Iin_d7_d1 ), .b(Iin_d7_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf8 (.y(Ict_in8 ), .a(Iin_d8_d1 ), .b(Iin_d8_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf9 (.y(Ict_in9 ), .a(Iin_d9_d1 ), .b(Iin_d9_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf10 (.y(Ict_in10 ), .a(Iin_d10_d1 ), .b(Iin_d10_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf11 (.y(Ict_in11 ), .a(Iin_d11_d1 ), .b(Iin_d11_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf12 (.y(Ict_in12 ), .a(Iin_d12_d1 ), .b(Iin_d12_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: demux<13> +// +module tmpl_0_0dataflow__neuro_0_0demux_313_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_a , Iin_v , Iout1_d_d0_d0 , Iout1_d_d0_d1 , Iout1_d_d1_d0 , Iout1_d_d1_d1 , Iout1_d_d2_d0 , Iout1_d_d2_d1 , Iout1_d_d3_d0 , Iout1_d_d3_d1 , Iout1_d_d4_d0 , Iout1_d_d4_d1 , Iout1_d_d5_d0 , Iout1_d_d5_d1 , Iout1_d_d6_d0 , Iout1_d_d6_d1 , Iout1_d_d7_d0 , Iout1_d_d7_d1 , Iout1_d_d8_d0 , Iout1_d_d8_d1 , Iout1_d_d9_d0 , Iout1_d_d9_d1 , Iout1_d_d10_d0 , Iout1_d_d10_d1 , Iout1_d_d11_d0 , Iout1_d_d11_d1 , Iout1_d_d12_d0 , Iout1_d_d12_d1 , Iout1_a , Iout1_v , Iout2_d_d0_d0 , Iout2_d_d0_d1 , Iout2_d_d1_d0 , Iout2_d_d1_d1 , Iout2_d_d2_d0 , Iout2_d_d2_d1 , Iout2_d_d3_d0 , Iout2_d_d3_d1 , Iout2_d_d4_d0 , Iout2_d_d4_d1 , Iout2_d_d5_d0 , Iout2_d_d5_d1 , Iout2_d_d6_d0 , Iout2_d_d6_d1 , Iout2_d_d7_d0 , Iout2_d_d7_d1 , Iout2_d_d8_d0 , Iout2_d_d8_d1 , Iout2_d_d9_d0 , Iout2_d_d9_d1 , Iout2_d_d10_d0 , Iout2_d_d10_d1 , Iout2_d_d11_d0 , Iout2_d_d11_d1 , Iout2_d_d12_d0 , Iout2_d_d12_d1 , Iout2_a , Iout2_v , reset_B, Icond_d_d0_d0 , Icond_d_d0_d1 , Icond_v , vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + output Iin_a ; + output Iin_v ; + output Iout1_d_d0_d0 ; + output Iout1_d_d0_d1 ; + output Iout1_d_d1_d0 ; + output Iout1_d_d1_d1 ; + output Iout1_d_d2_d0 ; + output Iout1_d_d2_d1 ; + output Iout1_d_d3_d0 ; + output Iout1_d_d3_d1 ; + output Iout1_d_d4_d0 ; + output Iout1_d_d4_d1 ; + output Iout1_d_d5_d0 ; + output Iout1_d_d5_d1 ; + output Iout1_d_d6_d0 ; + output Iout1_d_d6_d1 ; + output Iout1_d_d7_d0 ; + output Iout1_d_d7_d1 ; + output Iout1_d_d8_d0 ; + output Iout1_d_d8_d1 ; + output Iout1_d_d9_d0 ; + output Iout1_d_d9_d1 ; + output Iout1_d_d10_d0 ; + output Iout1_d_d10_d1 ; + output Iout1_d_d11_d0 ; + output Iout1_d_d11_d1 ; + output Iout1_d_d12_d0 ; + output Iout1_d_d12_d1 ; + input Iout1_a ; + input Iout1_v ; + output Iout2_d_d0_d0 ; + output Iout2_d_d0_d1 ; + output Iout2_d_d1_d0 ; + output Iout2_d_d1_d1 ; + output Iout2_d_d2_d0 ; + output Iout2_d_d2_d1 ; + output Iout2_d_d3_d0 ; + output Iout2_d_d3_d1 ; + output Iout2_d_d4_d0 ; + output Iout2_d_d4_d1 ; + output Iout2_d_d5_d0 ; + output Iout2_d_d5_d1 ; + output Iout2_d_d6_d0 ; + output Iout2_d_d6_d1 ; + output Iout2_d_d7_d0 ; + output Iout2_d_d7_d1 ; + output Iout2_d_d8_d0 ; + output Iout2_d_d8_d1 ; + output Iout2_d_d9_d0 ; + output Iout2_d_d9_d1 ; + output Iout2_d_d10_d0 ; + output Iout2_d_d10_d1 ; + output Iout2_d_d11_d0 ; + output Iout2_d_d11_d1 ; + output Iout2_d_d12_d0 ; + output Iout2_d_d12_d1 ; + input Iout2_a ; + input Iout2_v ; + input reset_B; + input Icond_d_d0_d0 ; + input Icond_d_d0_d1 ; + output Icond_v ; + +// -- signals --- + wire Iin_d_d6_d1 ; + reg Iout2_d_d6_d1 ; + wire Iin_d_d5_d1 ; + reg Iout1_d_d5_d1 ; + reg Iin_v ; + wire Iin_d_d5_d0 ; + wire Iin_d_d0_d0 ; + reg Iout2_d_d1_d1 ; + reg Iout1_d_d9_d1 ; + reg Iout1_a_B_buf_out0 ; + reg _out1_a_B; + wire Iin_d_d4_d0 ; + reg Iout2_d_d9_d1 ; + reg Iout1_d_d6_d1 ; + reg Iout1_d_d5_d0 ; + reg Iout1_d_d4_d0 ; + wire Iin_d_d9_d1 ; + reg Iout1_d_d12_d1 ; + reg Iout2_d_d12_d0 ; + reg Iout2_d_d8_d0 ; + reg Iout2_d_d5_d0 ; + wire Iin_d_d12_d1 ; + reg Iout2_d_d4_d1 ; + wire Iin_d_d12_d0 ; + reg Iout2_d_d3_d0 ; + reg Iout2_d_d1_d0 ; + reg Iout2_a_B_buf_out0 ; + reg Iout2_d_d4_d0 ; + wire Iin_d_d10_d1 ; + reg Iout_en_buf_out0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d11_d1 ; + reg _en; + wire Iin_d_d0_d1 ; + reg _in_v; + reg Iout1_d_d2_d0 ; + wire Iin_d_d10_d0 ; + reg Iout2_d_d10_d1 ; + reg I_c_t_buf0 ; + wire Iout2_a ; + reg _reset_BX; + reg Iout1_d_d2_d1 ; + reg Iout2_d_d8_d1 ; + wire Iin_d_d1_d1 ; + reg Iout1_d_d0_d1 ; + wire Iin_d_d7_d1 ; + wire Iin_d_d3_d1 ; + wire Iin_d_d2_d1 ; + wire Iout1_v ; + reg Iout1_d_d4_d1 ; + wire Iin_d_d2_d0 ; + reg Iout2_d_d12_d1 ; + reg Iout2_d_d7_d1 ; + reg _out_v; + reg Iout1_d_d7_d1 ; + reg Iout1_d_d8_d0 ; + reg I_c_f_buf0 ; + wire Iout1_a ; + wire Iin_d_d3_d0 ; + reg Iout1_d_d3_d0 ; + reg Iout2_d_d2_d1 ; + reg Iout1_d_d1_d1 ; + reg Iout2_d_d6_d0 ; + reg Iout1_d_d6_d0 ; + wire Icond_d_d0_d0 ; + reg _c_v; + reg I_reset_BXX0 ; + reg Iout2_d_d10_d0 ; + wire Iin_d_d1_d0 ; + reg Iout1_d_d8_d1 ; + reg Iout1_d_d10_d0 ; + reg Iout1_d_d1_d0 ; + reg Iout2_d_d2_d0 ; + reg Iout2_d_d0_d1 ; + wire Iout2_v ; + reg Iout1_d_d11_d1 ; + reg Iout1_d_d7_d0 ; + wire Iin_d_d6_d0 ; + reg Iout2_d_d0_d0 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d4_d1 ; + wire Icond_d_d0_d1 ; + wire reset_B; + wire Iin_d_d8_d0 ; + reg Iout2_d_d7_d0 ; + reg _out2_a_B; + reg Icond_v ; + reg Iout2_d_d9_d0 ; + reg Iin_a ; + reg Iout1_d_d9_d0 ; + reg Iout1_d_d0_d0 ; + reg Iout2_d_d3_d1 ; + reg Iout1_d_d10_d1 ; + reg Iout1_d_d11_d0 ; + reg Iout2_d_d11_d0 ; + wire Iin_d_d9_d0 ; + reg Iout2_d_d11_d1 ; + reg Iout1_d_d3_d1 ; + reg Iout1_d_d12_d0 ; + wire Iin_d_d7_d0 ; + reg Iout2_d_d5_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Icond_v ), .c3(_out_v), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +INV_X1 Iout2_a_inv (.y(_out2_a_B), .a(Iout2_a ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +OR2_X1 Iout_or (.y(_out_v), .a(Iout1_v ), .b(Iout2_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_352_4 Iout_en_buf (.in(_en), .Iout0 (Iout_en_buf_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Ic_buf_t (.in(Icond_d_d0_d1 ), .Iout0 (I_c_t_buf0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func0 (.y(Iout2_d_d0_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d0_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func1 (.y(Iout2_d_d1_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d1_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func2 (.y(Iout2_d_d2_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d2_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func3 (.y(Iout2_d_d3_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d3_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func4 (.y(Iout2_d_d4_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d4_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func5 (.y(Iout2_d_d5_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d5_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func6 (.y(Iout2_d_d6_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d6_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func7 (.y(Iout2_d_d7_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d7_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func8 (.y(Iout2_d_d8_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d8_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func9 (.y(Iout2_d_d9_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d9_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func10 (.y(Iout2_d_d10_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d10_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func11 (.y(Iout2_d_d11_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d11_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_t_buf_func12 (.y(Iout2_d_d12_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d12_d1 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func0 (.y(Iout2_d_d0_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d0_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func1 (.y(Iout2_d_d1_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d1_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func2 (.y(Iout2_d_d2_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d2_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func3 (.y(Iout2_d_d3_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d3_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func4 (.y(Iout2_d_d4_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d4_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func5 (.y(Iout2_d_d5_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d5_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func6 (.y(Iout2_d_d6_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d6_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func7 (.y(Iout2_d_d7_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d7_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func8 (.y(Iout2_d_d8_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d8_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func9 (.y(Iout2_d_d9_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d9_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func10 (.y(Iout2_d_d10_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d10_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func11 (.y(Iout2_d_d11_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d11_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout2_f_buf_func12 (.y(Iout2_d_d12_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout2_a_B_buf_out0 ), .n1(Iin_d_d12_d0 ), .n2(I_c_t_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Ic_el (.y(Icond_v ), .c1(_c_v), .c2(_in_v), .vdd(vdd), .vss(vss)); +OR2_X1 Ic_f_c_t_or (.y(_c_v), .a(Icond_d_d0_d1 ), .b(Icond_d_d0_d0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_313_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout1_a_inv (.y(_out1_a_B), .a(Iout1_a ), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(_out_v), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Ic_buf_f (.in(Icond_d_d0_d0 ), .Iout0 (I_c_f_buf0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func0 (.y(Iout1_d_d0_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d0_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func1 (.y(Iout1_d_d1_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d1_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func2 (.y(Iout1_d_d2_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d2_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func3 (.y(Iout1_d_d3_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d3_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func4 (.y(Iout1_d_d4_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d4_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func5 (.y(Iout1_d_d5_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d5_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func6 (.y(Iout1_d_d6_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d6_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func7 (.y(Iout1_d_d7_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d7_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func8 (.y(Iout1_d_d8_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d8_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func9 (.y(Iout1_d_d9_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d9_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func10 (.y(Iout1_d_d10_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d10_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func11 (.y(Iout1_d_d11_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d11_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_f_buf_func12 (.y(Iout1_d_d12_d0 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d12_d0 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Iout1_a_B_buf (.in(_out1_a_B), .Iout0 (Iout1_a_B_buf_out0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func0 (.y(Iout1_d_d0_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d0_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func1 (.y(Iout1_d_d1_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d1_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func2 (.y(Iout1_d_d2_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d2_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func3 (.y(Iout1_d_d3_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d3_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func4 (.y(Iout1_d_d4_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d4_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func5 (.y(Iout1_d_d5_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d5_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func6 (.y(Iout1_d_d6_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d6_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func7 (.y(Iout1_d_d7_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d7_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func8 (.y(Iout1_d_d8_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d8_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func9 (.y(Iout1_d_d9_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d9_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func10 (.y(Iout1_d_d10_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d10_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func11 (.y(Iout1_d_d11_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d11_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 Iout1_t_buf_func12 (.y(Iout1_d_d12_d1 ), .c1(Iout_en_buf_out0 ), .c2(Iout1_a_B_buf_out0 ), .n1(Iin_d_d12_d1 ), .n2(I_c_f_buf0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Iout2_a_B_buf (.in(_out2_a_B), .Iout0 (Iout2_a_B_buf_out0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: demux_bit<13,13> +// +module tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout1_d_d0_d0 , Iout1_d_d0_d1 , Iout1_d_d1_d0 , Iout1_d_d1_d1 , Iout1_d_d2_d0 , Iout1_d_d2_d1 , Iout1_d_d3_d0 , Iout1_d_d3_d1 , Iout1_d_d4_d0 , Iout1_d_d4_d1 , Iout1_d_d5_d0 , Iout1_d_d5_d1 , Iout1_d_d6_d0 , Iout1_d_d6_d1 , Iout1_d_d7_d0 , Iout1_d_d7_d1 , Iout1_d_d8_d0 , Iout1_d_d8_d1 , Iout1_d_d9_d0 , Iout1_d_d9_d1 , Iout1_d_d10_d0 , Iout1_d_d10_d1 , Iout1_d_d11_d0 , Iout1_d_d11_d1 , Iout1_d_d12_d0 , Iout1_d_d12_d1 , Iout1_a , Iout1_v , Iout2_d_d0_d0 , Iout2_d_d0_d1 , Iout2_d_d1_d0 , Iout2_d_d1_d1 , Iout2_d_d2_d0 , Iout2_d_d2_d1 , Iout2_d_d3_d0 , Iout2_d_d3_d1 , Iout2_d_d4_d0 , Iout2_d_d4_d1 , Iout2_d_d5_d0 , Iout2_d_d5_d1 , Iout2_d_d6_d0 , Iout2_d_d6_d1 , Iout2_d_d7_d0 , Iout2_d_d7_d1 , Iout2_d_d8_d0 , Iout2_d_d8_d1 , Iout2_d_d9_d0 , Iout2_d_d9_d1 , Iout2_d_d10_d0 , Iout2_d_d10_d1 , Iout2_d_d11_d0 , Iout2_d_d11_d1 , Iout2_d_d12_d0 , Iout2_d_d12_d1 , Iout2_a , Iout2_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout1_d_d0_d0 ; + output Iout1_d_d0_d1 ; + output Iout1_d_d1_d0 ; + output Iout1_d_d1_d1 ; + output Iout1_d_d2_d0 ; + output Iout1_d_d2_d1 ; + output Iout1_d_d3_d0 ; + output Iout1_d_d3_d1 ; + output Iout1_d_d4_d0 ; + output Iout1_d_d4_d1 ; + output Iout1_d_d5_d0 ; + output Iout1_d_d5_d1 ; + output Iout1_d_d6_d0 ; + output Iout1_d_d6_d1 ; + output Iout1_d_d7_d0 ; + output Iout1_d_d7_d1 ; + output Iout1_d_d8_d0 ; + output Iout1_d_d8_d1 ; + output Iout1_d_d9_d0 ; + output Iout1_d_d9_d1 ; + output Iout1_d_d10_d0 ; + output Iout1_d_d10_d1 ; + output Iout1_d_d11_d0 ; + output Iout1_d_d11_d1 ; + output Iout1_d_d12_d0 ; + output Iout1_d_d12_d1 ; + input Iout1_a ; + input Iout1_v ; + output Iout2_d_d0_d0 ; + output Iout2_d_d0_d1 ; + output Iout2_d_d1_d0 ; + output Iout2_d_d1_d1 ; + output Iout2_d_d2_d0 ; + output Iout2_d_d2_d1 ; + output Iout2_d_d3_d0 ; + output Iout2_d_d3_d1 ; + output Iout2_d_d4_d0 ; + output Iout2_d_d4_d1 ; + output Iout2_d_d5_d0 ; + output Iout2_d_d5_d1 ; + output Iout2_d_d6_d0 ; + output Iout2_d_d6_d1 ; + output Iout2_d_d7_d0 ; + output Iout2_d_d7_d1 ; + output Iout2_d_d8_d0 ; + output Iout2_d_d8_d1 ; + output Iout2_d_d9_d0 ; + output Iout2_d_d9_d1 ; + output Iout2_d_d10_d0 ; + output Iout2_d_d10_d1 ; + output Iout2_d_d11_d0 ; + output Iout2_d_d11_d1 ; + output Iout2_d_d12_d0 ; + output Iout2_d_d12_d1 ; + input Iout2_a ; + input Iout2_v ; + input reset_B; + +// -- signals --- + wire Iin_d_d13_d0 ; + reg Iout2_d_d0_d1 ; + reg Iout1_d_d11_d1 ; + reg Iout1_d_d11_d0 ; + reg Iout1_d_d5_d1 ; + wire Iin_d_d7_d1 ; + reg Iout2_d_d3_d0 ; + wire Iout1_a ; + reg Iout1_d_d12_d1 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d13_d1 ; + reg Iout2_d_d1_d1 ; + reg Iout1_d_d12_d0 ; + reg Iout1_d_d9_d0 ; + reg Iout1_d_d7_d0 ; + wire reset_B; + reg Iout2_d_d12_d0 ; + reg Iout1_d_d7_d1 ; + reg Iout1_d_d1_d0 ; + reg Iout2_d_d5_d0 ; + reg Iout1_d_d4_d0 ; + reg Iout1_d_d0_d1 ; + wire Iin_d_d3_d0 ; + reg Iout1_d_d10_d1 ; + wire Iin_d_d5_d0 ; + reg Ival_Cel_c2 ; + reg Iout2_d_d1_d0 ; + reg Iout1_d_d8_d1 ; + reg Iout2_d_d9_d0 ; + reg Iout1_d_d6_d0 ; + reg Iout2_d_d2_d0 ; + wire Iout1_v ; + wire Iin_d_d12_d1 ; + wire Iin_d_d5_d1 ; + reg Iin_a ; + reg Iout2_d_d6_d0 ; + reg Iout1_d_d10_d0 ; + reg Iout1_d_d3_d0 ; + wire Iin_d_d9_d0 ; + reg Iout2_d_d11_d0 ; + reg Iout2_d_d8_d0 ; + reg Iout2_d_d2_d1 ; + reg Iout1_d_d6_d1 ; + reg Iout1_d_d2_d0 ; + reg Ival_Cel_c1 ; + reg Iout2_d_d12_d1 ; + reg Iout1_d_d8_d0 ; + wire Iin_d_d9_d1 ; + wire Iin_d_d6_d1 ; + reg Iout2_d_d7_d1 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d0_d0 ; + reg Iout2_d_d8_d1 ; + wire Iin_d_d2_d1 ; + reg Iout2_d_d11_d1 ; + reg Iout2_d_d7_d0 ; + wire Iin_d_d2_d0 ; + wire Iout2_v ; + reg Iout2_d_d6_d1 ; + reg Iout1_d_d3_d1 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d3_d1 ; + reg Iout2_d_d10_d1 ; + reg Iout2_d_d10_d0 ; + reg Iout2_d_d4_d0 ; + reg Iout1_d_d5_d0 ; + reg Iout1_d_d0_d0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d1_d0 ; + wire Iin_d_d0_d1 ; + wire Iout2_a ; + reg Iout2_d_d9_d1 ; + reg Iout1_d_d4_d1 ; + reg Iin_v ; + reg Iout1_d_d2_d1 ; + reg Iout2_d_d5_d1 ; + reg Iout1_d_d1_d1 ; + wire Iin_d_d12_d0 ; + reg Iout2_d_d3_d1 ; + reg Iout2_d_d0_d0 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d1_d1 ; + reg Iout2_d_d4_d1 ; + reg Iout1_d_d9_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0demux_313_4 Idemux (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_d_d12_d0 (Iin_d_d12_d0 ), .Iin_d_d12_d1 (Iin_d_d12_d1 ), .Iin_a (Iin_a ), .Iin_v (Ival_Cel_c1 ), .Iout1_d_d0_d0 (Iout1_d_d0_d0 ), .Iout1_d_d0_d1 (Iout1_d_d0_d1 ), .Iout1_d_d1_d0 (Iout1_d_d1_d0 ), .Iout1_d_d1_d1 (Iout1_d_d1_d1 ), .Iout1_d_d2_d0 (Iout1_d_d2_d0 ), .Iout1_d_d2_d1 (Iout1_d_d2_d1 ), .Iout1_d_d3_d0 (Iout1_d_d3_d0 ), .Iout1_d_d3_d1 (Iout1_d_d3_d1 ), .Iout1_d_d4_d0 (Iout1_d_d4_d0 ), .Iout1_d_d4_d1 (Iout1_d_d4_d1 ), .Iout1_d_d5_d0 (Iout1_d_d5_d0 ), .Iout1_d_d5_d1 (Iout1_d_d5_d1 ), .Iout1_d_d6_d0 (Iout1_d_d6_d0 ), .Iout1_d_d6_d1 (Iout1_d_d6_d1 ), .Iout1_d_d7_d0 (Iout1_d_d7_d0 ), .Iout1_d_d7_d1 (Iout1_d_d7_d1 ), .Iout1_d_d8_d0 (Iout1_d_d8_d0 ), .Iout1_d_d8_d1 (Iout1_d_d8_d1 ), .Iout1_d_d9_d0 (Iout1_d_d9_d0 ), .Iout1_d_d9_d1 (Iout1_d_d9_d1 ), .Iout1_d_d10_d0 (Iout1_d_d10_d0 ), .Iout1_d_d10_d1 (Iout1_d_d10_d1 ), .Iout1_d_d11_d0 (Iout1_d_d11_d0 ), .Iout1_d_d11_d1 (Iout1_d_d11_d1 ), .Iout1_d_d12_d0 (Iout1_d_d12_d0 ), .Iout1_d_d12_d1 (Iout1_d_d12_d1 ), .Iout1_a (Iout1_a ), .Iout1_v (Iout1_v ), .Iout2_d_d0_d0 (Iout2_d_d0_d0 ), .Iout2_d_d0_d1 (Iout2_d_d0_d1 ), .Iout2_d_d1_d0 (Iout2_d_d1_d0 ), .Iout2_d_d1_d1 (Iout2_d_d1_d1 ), .Iout2_d_d2_d0 (Iout2_d_d2_d0 ), .Iout2_d_d2_d1 (Iout2_d_d2_d1 ), .Iout2_d_d3_d0 (Iout2_d_d3_d0 ), .Iout2_d_d3_d1 (Iout2_d_d3_d1 ), .Iout2_d_d4_d0 (Iout2_d_d4_d0 ), .Iout2_d_d4_d1 (Iout2_d_d4_d1 ), .Iout2_d_d5_d0 (Iout2_d_d5_d0 ), .Iout2_d_d5_d1 (Iout2_d_d5_d1 ), .Iout2_d_d6_d0 (Iout2_d_d6_d0 ), .Iout2_d_d6_d1 (Iout2_d_d6_d1 ), .Iout2_d_d7_d0 (Iout2_d_d7_d0 ), .Iout2_d_d7_d1 (Iout2_d_d7_d1 ), .Iout2_d_d8_d0 (Iout2_d_d8_d0 ), .Iout2_d_d8_d1 (Iout2_d_d8_d1 ), .Iout2_d_d9_d0 (Iout2_d_d9_d0 ), .Iout2_d_d9_d1 (Iout2_d_d9_d1 ), .Iout2_d_d10_d0 (Iout2_d_d10_d0 ), .Iout2_d_d10_d1 (Iout2_d_d10_d1 ), .Iout2_d_d11_d0 (Iout2_d_d11_d0 ), .Iout2_d_d11_d1 (Iout2_d_d11_d1 ), .Iout2_d_d12_d0 (Iout2_d_d12_d0 ), .Iout2_d_d12_d1 (Iout2_d_d12_d1 ), .Iout2_a (Iout2_a ), .Iout2_v (Iout2_v ), .reset_B(reset_B), .Icond_d_d0_d0 (Iin_d_d13_d0 ), .Icond_d_d0_d1 (Iin_d_d13_d1 ), .Icond_v (Ival_Cel_c2 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Ival_Cel (.y(Iin_v ), .c1(Ival_Cel_c1 ), .c2(Ival_Cel_c2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: demux_bit_msb<13> +// +module tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout1_d_d0_d0 , Iout1_d_d0_d1 , Iout1_d_d1_d0 , Iout1_d_d1_d1 , Iout1_d_d2_d0 , Iout1_d_d2_d1 , Iout1_d_d3_d0 , Iout1_d_d3_d1 , Iout1_d_d4_d0 , Iout1_d_d4_d1 , Iout1_d_d5_d0 , Iout1_d_d5_d1 , Iout1_d_d6_d0 , Iout1_d_d6_d1 , Iout1_d_d7_d0 , Iout1_d_d7_d1 , Iout1_d_d8_d0 , Iout1_d_d8_d1 , Iout1_d_d9_d0 , Iout1_d_d9_d1 , Iout1_d_d10_d0 , Iout1_d_d10_d1 , Iout1_d_d11_d0 , Iout1_d_d11_d1 , Iout1_d_d12_d0 , Iout1_d_d12_d1 , Iout1_a , Iout1_v , Iout2_d_d0_d0 , Iout2_d_d0_d1 , Iout2_d_d1_d0 , Iout2_d_d1_d1 , Iout2_d_d2_d0 , Iout2_d_d2_d1 , Iout2_d_d3_d0 , Iout2_d_d3_d1 , Iout2_d_d4_d0 , Iout2_d_d4_d1 , Iout2_d_d5_d0 , Iout2_d_d5_d1 , Iout2_d_d6_d0 , Iout2_d_d6_d1 , Iout2_d_d7_d0 , Iout2_d_d7_d1 , Iout2_d_d8_d0 , Iout2_d_d8_d1 , Iout2_d_d9_d0 , Iout2_d_d9_d1 , Iout2_d_d10_d0 , Iout2_d_d10_d1 , Iout2_d_d11_d0 , Iout2_d_d11_d1 , Iout2_d_d12_d0 , Iout2_d_d12_d1 , Iout2_a , Iout2_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout1_d_d0_d0 ; + output Iout1_d_d0_d1 ; + output Iout1_d_d1_d0 ; + output Iout1_d_d1_d1 ; + output Iout1_d_d2_d0 ; + output Iout1_d_d2_d1 ; + output Iout1_d_d3_d0 ; + output Iout1_d_d3_d1 ; + output Iout1_d_d4_d0 ; + output Iout1_d_d4_d1 ; + output Iout1_d_d5_d0 ; + output Iout1_d_d5_d1 ; + output Iout1_d_d6_d0 ; + output Iout1_d_d6_d1 ; + output Iout1_d_d7_d0 ; + output Iout1_d_d7_d1 ; + output Iout1_d_d8_d0 ; + output Iout1_d_d8_d1 ; + output Iout1_d_d9_d0 ; + output Iout1_d_d9_d1 ; + output Iout1_d_d10_d0 ; + output Iout1_d_d10_d1 ; + output Iout1_d_d11_d0 ; + output Iout1_d_d11_d1 ; + output Iout1_d_d12_d0 ; + output Iout1_d_d12_d1 ; + input Iout1_a ; + input Iout1_v ; + output Iout2_d_d0_d0 ; + output Iout2_d_d0_d1 ; + output Iout2_d_d1_d0 ; + output Iout2_d_d1_d1 ; + output Iout2_d_d2_d0 ; + output Iout2_d_d2_d1 ; + output Iout2_d_d3_d0 ; + output Iout2_d_d3_d1 ; + output Iout2_d_d4_d0 ; + output Iout2_d_d4_d1 ; + output Iout2_d_d5_d0 ; + output Iout2_d_d5_d1 ; + output Iout2_d_d6_d0 ; + output Iout2_d_d6_d1 ; + output Iout2_d_d7_d0 ; + output Iout2_d_d7_d1 ; + output Iout2_d_d8_d0 ; + output Iout2_d_d8_d1 ; + output Iout2_d_d9_d0 ; + output Iout2_d_d9_d1 ; + output Iout2_d_d10_d0 ; + output Iout2_d_d10_d1 ; + output Iout2_d_d11_d0 ; + output Iout2_d_d11_d1 ; + output Iout2_d_d12_d0 ; + output Iout2_d_d12_d1 ; + input Iout2_a ; + input Iout2_v ; + input reset_B; + +// -- signals --- + reg Iout1_d_d5_d1 ; + reg Iout1_d_d4_d1 ; + wire Iin_d_d1_d1 ; + reg Iout1_d_d11_d0 ; + reg Iout1_d_d8_d1 ; + wire Iin_d_d2_d0 ; + wire reset_B; + reg Iout1_d_d3_d0 ; + reg Iin_v ; + wire Iin_d_d0_d0 ; + wire Iout2_v ; + reg Iout2_d_d6_d1 ; + reg Iout1_d_d6_d1 ; + reg Iout2_d_d12_d1 ; + reg Iout2_d_d10_d1 ; + reg Iout1_d_d5_d0 ; + reg Iout1_d_d2_d0 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d2_d1 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d3_d1 ; + reg Iout2_d_d4_d1 ; + reg Iout1_d_d11_d1 ; + reg Iout1_d_d8_d0 ; + wire Iin_d_d6_d1 ; + reg Iout2_d_d6_d0 ; + reg Iout1_d_d9_d1 ; + reg Iout2_d_d5_d0 ; + wire Iin_d_d7_d1 ; + reg Iout2_d_d9_d1 ; + reg Iout2_d_d8_d1 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d8_d0 ; + reg Iout2_d_d11_d0 ; + reg Iout1_d_d9_d0 ; + reg Iin_a ; + wire Iin_d_d6_d0 ; + reg Iout2_d_d11_d1 ; + reg Iout2_d_d7_d0 ; + reg Iout1_d_d10_d1 ; + reg Iout1_d_d2_d1 ; + wire Iin_d_d11_d1 ; + wire Iout2_a ; + reg Iout2_d_d2_d1 ; + reg Iout2_d_d0_d1 ; + wire Iout1_v ; + reg Iout1_d_d7_d0 ; + reg Iout1_d_d7_d1 ; + wire Iin_d_d12_d0 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d4_d0 ; + reg Iout2_d_d4_d0 ; + reg Iout2_d_d3_d1 ; + reg Iout1_d_d0_d1 ; + wire Iin_d_d9_d1 ; + reg Iout2_d_d2_d0 ; + wire Iout1_a ; + wire Iin_d_d10_d1 ; + reg Iout2_d_d3_d0 ; + reg Iout1_d_d3_d1 ; + wire Iin_d_d13_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d13_d0 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d5_d1 ; + reg Iout2_d_d1_d1 ; + reg Iout1_d_d12_d1 ; + reg Iout2_d_d1_d0 ; + reg Iout1_d_d10_d0 ; + reg Iout1_d_d4_d0 ; + reg Iout2_d_d12_d0 ; + reg Iout2_d_d9_d0 ; + reg Iout2_d_d7_d1 ; + reg Iout1_d_d12_d0 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d1_d0 ; + reg Iout2_d_d8_d0 ; + reg Iout2_d_d0_d0 ; + reg Iout1_d_d1_d0 ; + wire Iin_d_d12_d1 ; + reg Iout2_d_d10_d0 ; + reg Iout2_d_d5_d1 ; + reg Iout1_d_d6_d0 ; + reg Iout1_d_d1_d1 ; + reg Iout1_d_d0_d0 ; + wire Iin_d_d9_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0demux__bit_313_713_4 Idemux (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_d_d12_d0 (Iin_d_d12_d0 ), .Iin_d_d12_d1 (Iin_d_d12_d1 ), .Iin_d_d13_d0 (Iin_d_d13_d0 ), .Iin_d_d13_d1 (Iin_d_d13_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout1_d_d0_d0 (Iout1_d_d0_d0 ), .Iout1_d_d0_d1 (Iout1_d_d0_d1 ), .Iout1_d_d1_d0 (Iout1_d_d1_d0 ), .Iout1_d_d1_d1 (Iout1_d_d1_d1 ), .Iout1_d_d2_d0 (Iout1_d_d2_d0 ), .Iout1_d_d2_d1 (Iout1_d_d2_d1 ), .Iout1_d_d3_d0 (Iout1_d_d3_d0 ), .Iout1_d_d3_d1 (Iout1_d_d3_d1 ), .Iout1_d_d4_d0 (Iout1_d_d4_d0 ), .Iout1_d_d4_d1 (Iout1_d_d4_d1 ), .Iout1_d_d5_d0 (Iout1_d_d5_d0 ), .Iout1_d_d5_d1 (Iout1_d_d5_d1 ), .Iout1_d_d6_d0 (Iout1_d_d6_d0 ), .Iout1_d_d6_d1 (Iout1_d_d6_d1 ), .Iout1_d_d7_d0 (Iout1_d_d7_d0 ), .Iout1_d_d7_d1 (Iout1_d_d7_d1 ), .Iout1_d_d8_d0 (Iout1_d_d8_d0 ), .Iout1_d_d8_d1 (Iout1_d_d8_d1 ), .Iout1_d_d9_d0 (Iout1_d_d9_d0 ), .Iout1_d_d9_d1 (Iout1_d_d9_d1 ), .Iout1_d_d10_d0 (Iout1_d_d10_d0 ), .Iout1_d_d10_d1 (Iout1_d_d10_d1 ), .Iout1_d_d11_d0 (Iout1_d_d11_d0 ), .Iout1_d_d11_d1 (Iout1_d_d11_d1 ), .Iout1_d_d12_d0 (Iout1_d_d12_d0 ), .Iout1_d_d12_d1 (Iout1_d_d12_d1 ), .Iout1_a (Iout1_a ), .Iout1_v (Iout1_v ), .Iout2_d_d0_d0 (Iout2_d_d0_d0 ), .Iout2_d_d0_d1 (Iout2_d_d0_d1 ), .Iout2_d_d1_d0 (Iout2_d_d1_d0 ), .Iout2_d_d1_d1 (Iout2_d_d1_d1 ), .Iout2_d_d2_d0 (Iout2_d_d2_d0 ), .Iout2_d_d2_d1 (Iout2_d_d2_d1 ), .Iout2_d_d3_d0 (Iout2_d_d3_d0 ), .Iout2_d_d3_d1 (Iout2_d_d3_d1 ), .Iout2_d_d4_d0 (Iout2_d_d4_d0 ), .Iout2_d_d4_d1 (Iout2_d_d4_d1 ), .Iout2_d_d5_d0 (Iout2_d_d5_d0 ), .Iout2_d_d5_d1 (Iout2_d_d5_d1 ), .Iout2_d_d6_d0 (Iout2_d_d6_d0 ), .Iout2_d_d6_d1 (Iout2_d_d6_d1 ), .Iout2_d_d7_d0 (Iout2_d_d7_d0 ), .Iout2_d_d7_d1 (Iout2_d_d7_d1 ), .Iout2_d_d8_d0 (Iout2_d_d8_d0 ), .Iout2_d_d8_d1 (Iout2_d_d8_d1 ), .Iout2_d_d9_d0 (Iout2_d_d9_d0 ), .Iout2_d_d9_d1 (Iout2_d_d9_d1 ), .Iout2_d_d10_d0 (Iout2_d_d10_d0 ), .Iout2_d_d10_d1 (Iout2_d_d10_d1 ), .Iout2_d_d11_d0 (Iout2_d_d11_d0 ), .Iout2_d_d11_d1 (Iout2_d_d11_d1 ), .Iout2_d_d12_d0 (Iout2_d_d12_d0 ), .Iout2_d_d12_d1 (Iout2_d_d12_d1 ), .Iout2_a (Iout2_a ), .Iout2_v (Iout2_v ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: AND3_X1<> +// + + +// +// Verilog module for: andtree<3> +// +module tmpl_0_0dataflow__neuro_0_0andtree_33_4(Iin0 , Iin1 , Iin2 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + output out; + +// -- signals --- + reg out; + wire Iin2 ; + wire Iin1 ; + wire Iin0 ; + +// --- instances +AND3_X1 Iand3s0 (.y(out), .a(Iin0 ), .b(Iin1 ), .c(Iin2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: BUF_X3<> +// + + +// +// Verilog module for: sigbuf<8> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_38_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X3 Ibuf3 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail<3,8> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + +// -- signals --- + wire Iin_d0_d0 ; + reg Iatree7_in0 ; + reg Iatree3_in2 ; + reg Iatree7_in2 ; + reg Iout2 ; + reg Iatree5_in1 ; + wire Iin_d2_d1 ; + reg Iout1 ; + reg Iatree7_in1 ; + reg Iout5 ; + reg Iout4 ; + wire Iin_d1_d1 ; + reg Iatree6_in0 ; + reg Iout6 ; + reg Iout3 ; + wire Iin_d1_d0 ; + reg Iout7 ; + wire Iin_d0_d1 ; + reg Iout0 ; + wire Iin_d2_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree0 (.Iin0 (Iatree6_in0 ), .Iin1 (Iatree5_in1 ), .Iin2 (Iatree3_in2 ), .out(Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree1 (.Iin0 (Iatree7_in0 ), .Iin1 (Iatree5_in1 ), .Iin2 (Iatree3_in2 ), .out(Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree2 (.Iin0 (Iatree6_in0 ), .Iin1 (Iatree7_in1 ), .Iin2 (Iatree3_in2 ), .out(Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree3 (.Iin0 (Iatree7_in0 ), .Iin1 (Iatree7_in1 ), .Iin2 (Iatree3_in2 ), .out(Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree4 (.Iin0 (Iatree6_in0 ), .Iin1 (Iatree5_in1 ), .Iin2 (Iatree7_in2 ), .out(Iout4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree5 (.Iin0 (Iatree7_in0 ), .Iin1 (Iatree5_in1 ), .Iin2 (Iatree7_in2 ), .out(Iout5 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree6 (.Iin0 (Iatree6_in0 ), .Iin1 (Iatree7_in1 ), .Iin2 (Iatree7_in2 ), .out(Iout6 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_33_4 Iatree7 (.Iin0 (Iatree7_in0 ), .Iin1 (Iatree7_in1 ), .Iin2 (Iatree7_in2 ), .out(Iout7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_tX0 (.in(Iin_d0_d1 ), .Iout0 (Iatree7_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_tX1 (.in(Iin_d1_d1 ), .Iout0 (Iatree7_in1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_tX2 (.in(Iin_d2_d1 ), .Iout0 (Iatree7_in2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_fX0 (.in(Iin_d0_d0 ), .Iout0 (Iatree6_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_fX1 (.in(Iin_d1_d0 ), .Iout0 (Iatree5_in1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Iin_fX2 (.in(Iin_d2_d0 ), .Iout0 (Iatree3_in2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail_en<3,8> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , en, Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input en; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + +// -- signals --- + wire Iin_d1_d0 ; + reg Iout7 ; + reg Iout5 ; + reg Idecoder_out3 ; + reg Idecoder_out6 ; + reg Iout3 ; + wire Iin_d1_d1 ; + reg Iout2 ; + reg Iout1 ; + wire Iin_d0_d1 ; + wire en; + wire Iin_d2_d1 ; + reg Idecoder_out1 ; + wire Iin_d2_d0 ; + wire Iin_d0_d0 ; + reg Idecoder_out7 ; + reg Idecoder_out0 ; + reg Iout6 ; + reg Iout4 ; + reg Idecoder_out2 ; + reg Idecoder_out4 ; + reg Idecoder_out5 ; + reg Iout0 ; + reg Isb_en_out0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0decoder__dualrail_33_78_4 Idecoder (.Iin_d0_d0 (Iin_d0_d0 ), .Iin_d0_d1 (Iin_d0_d1 ), .Iin_d1_d0 (Iin_d1_d0 ), .Iin_d1_d1 (Iin_d1_d1 ), .Iin_d2_d0 (Iin_d2_d0 ), .Iin_d2_d1 (Iin_d2_d1 ), .Iout0 (Idecoder_out0 ), .Iout1 (Idecoder_out1 ), .Iout2 (Idecoder_out2 ), .Iout3 (Idecoder_out3 ), .Iout4 (Idecoder_out4 ), .Iout5 (Idecoder_out5 ), .Iout6 (Idecoder_out6 ), .Iout7 (Idecoder_out7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Isb_en (.in(en), .Iout0 (Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands0 (.y(Iout0 ), .a(Idecoder_out0 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands1 (.y(Iout1 ), .a(Idecoder_out1 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands2 (.y(Iout2 ), .a(Idecoder_out2 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands3 (.y(Iout3 ), .a(Idecoder_out3 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands4 (.y(Iout4 ), .a(Idecoder_out4 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands5 (.y(Iout5 ), .a(Idecoder_out5 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands6 (.y(Iout6 ), .a(Idecoder_out6 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands7 (.y(Iout7 ), .a(Idecoder_out7 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail_en<2,4> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , en, Iout0 , Iout1 , Iout2 , Iout3 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input en; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + +// -- signals --- + reg Isb_en_out0 ; + reg Idecoder_out3 ; + wire Iin_d1_d1 ; + wire en; + reg Iout2 ; + reg Idecoder_out1 ; + reg Idecoder_out2 ; + reg Iout1 ; + reg Idecoder_out0 ; + reg Iout3 ; + wire Iin_d0_d0 ; + wire Iin_d1_d0 ; + wire Iin_d0_d1 ; + reg Iout0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0decoder__dualrail_32_74_4 Idecoder (.Iin_d0_d0 (Iin_d0_d0 ), .Iin_d0_d1 (Iin_d0_d1 ), .Iin_d1_d0 (Iin_d1_d0 ), .Iin_d1_d1 (Iin_d1_d1 ), .Iout0 (Idecoder_out0 ), .Iout1 (Idecoder_out1 ), .Iout2 (Idecoder_out2 ), .Iout3 (Idecoder_out3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Isb_en (.in(en), .Iout0 (Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands0 (.y(Iout0 ), .a(Idecoder_out0 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands1 (.y(Iout1 ), .a(Idecoder_out1 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands2 (.y(Iout2 ), .a(Idecoder_out2 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Ien_ands3 (.y(Iout3 ), .a(Idecoder_out3 ), .b(Isb_en_out0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: slice_data<13,0,3> +// +module tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_a , Iin_v , Iout_a , vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + output Iin_a ; + output Iin_v ; + input Iout_a ; + +// -- signals --- + wire Iin_d_d8_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d7_d1 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d1_d0 ; + wire Iin_d_d10_d0 ; + reg Iin_v ; + wire Iin_d_d1_d1 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d12_d1 ; + wire Iin_d_d5_d1 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d6_d0 ; + wire Iout_a ; + wire Iin_d_d11_d0 ; + wire Iin_d_d9_d0 ; + wire Iin_d_d2_d1 ; + wire Iin_d_d12_d0 ; + wire Iin_d_d3_d1 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d0_d0 ; + reg Iin_a ; + wire Iin_d_d2_d0 ; + wire Iin_d_d9_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0vtree_313_4 Iin_vt (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .out(Iin_v ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 ICel (.y(Iin_a ), .c1(Iout_a ), .c2(Iin_v ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<40> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_340_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X12 Ibuf12 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<7,40> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + +// -- signals --- + reg Iout5 ; + reg Iout3 ; + reg Iout1 ; + wire Iin3 ; + wire Iin4 ; + wire Iin1 ; + reg Iout0 ; + wire Iin6 ; + reg Iout2 ; + wire Iin5 ; + reg Iout6 ; + reg Iout4 ; + wire Iin2 ; + wire Iin0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb4 (.in(Iin4 ), .Iout0 (Iout4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb5 (.in(Iin5 ), .Iout0 (Iout5 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb6 (.in(Iin6 ), .Iout0 (Iout6 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<5,40> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + +// -- signals --- + wire Iin4 ; + wire Iin1 ; + reg Iout3 ; + wire Iin0 ; + reg Iout0 ; + wire Iin3 ; + wire Iin2 ; + reg Iout1 ; + reg Iout2 ; + reg Iout4 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_340_4 Isb4 (.in(Iin4 ), .Iout0 (Iout4 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: andtree<4> +// +module tmpl_0_0dataflow__neuro_0_0andtree_34_4(Iin0 , Iin1 , Iin2 , Iin3 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + output out; + +// -- signals --- + wire Iin1 ; + wire Iin0 ; + wire Iin2 ; + wire Iin3 ; + reg Itmp5 ; + reg Itmp4 ; + reg out; + +// --- instances +AND2_X1 Iand2s0 (.y(Itmp4 ), .a(Iin0 ), .b(Iin1 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand2s1 (.y(Itmp5 ), .a(Iin2 ), .b(Iin3 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand2s2 (.y(out), .a(Itmp4 ), .b(Itmp5 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: decoder_dualrail<4,16> +// +module tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iin_d3_d0 , Iin_d3_d1 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , Iout8 , Iout9 , Iout10 , Iout11 , Iout12 , Iout13 , Iout14 , Iout15 , vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input Iin_d3_d0 ; + input Iin_d3_d1 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + output Iout8 ; + output Iout9 ; + output Iout10 ; + output Iout11 ; + output Iout12 ; + output Iout13 ; + output Iout14 ; + output Iout15 ; + +// -- signals --- + reg Iout5 ; + reg Iatree7_in3 ; + reg Iatree14_in0 ; + wire Iin_d2_d0 ; + wire Iin_d2_d1 ; + reg Iout13 ; + reg Iout0 ; + wire Iin_d1_d1 ; + wire Iin_d3_d1 ; + reg Iout6 ; + reg Iatree15_in3 ; + reg Iatree15_in2 ; + wire Iin_d0_d0 ; + reg Iout8 ; + reg Iatree13_in1 ; + reg Iatree15_in1 ; + reg Iout9 ; + reg Iout7 ; + wire Iin_d0_d1 ; + reg Iout1 ; + reg Iout11 ; + reg Iatree15_in0 ; + reg Iout10 ; + reg Iout15 ; + reg Iatree11_in2 ; + reg Iout4 ; + wire Iin_d1_d0 ; + reg Iout14 ; + wire Iin_d3_d0 ; + reg Iout3 ; + reg Iout12 ; + reg Iout2 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree0 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree1 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree2 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree3 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree4 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree5 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout5 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree6 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout6 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree7 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree7_in3 ), .out(Iout7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree8 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout8 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree9 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout9 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree10 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout10 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree11 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree11_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout11 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree12 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout12 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree13 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree13_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout13 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree14 (.Iin0 (Iatree14_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout14 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0andtree_34_4 Iatree15 (.Iin0 (Iatree15_in0 ), .Iin1 (Iatree15_in1 ), .Iin2 (Iatree15_in2 ), .Iin3 (Iatree15_in3 ), .out(Iout15 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_tX0 (.in(Iin_d0_d1 ), .Iout0 (Iatree15_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_tX1 (.in(Iin_d1_d1 ), .Iout0 (Iatree15_in1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_tX2 (.in(Iin_d2_d1 ), .Iout0 (Iatree15_in2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_tX3 (.in(Iin_d3_d1 ), .Iout0 (Iatree15_in3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_fX0 (.in(Iin_d0_d0 ), .Iout0 (Iatree14_in0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_fX1 (.in(Iin_d1_d0 ), .Iout0 (Iatree13_in1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_fX2 (.in(Iin_d2_d0 ), .Iout0 (Iatree11_in2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Iin_fX3 (.in(Iin_d3_d0 ), .Iout0 (Iatree7_in3 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: ortree<16> +// +module tmpl_0_0dataflow__neuro_0_0ortree_316_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , Iin12 , Iin13 , Iin14 , Iin15 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + input Iin8 ; + input Iin9 ; + input Iin10 ; + input Iin11 ; + input Iin12 ; + input Iin13 ; + input Iin14 ; + input Iin15 ; + output out; + +// -- signals --- + reg Itmp26 ; + wire Iin14 ; + wire Iin12 ; + reg Itmp17 ; + wire Iin7 ; + reg Itmp24 ; + wire Iin11 ; + wire Iin10 ; + reg Itmp23 ; + wire Iin8 ; + reg Itmp27 ; + wire Iin15 ; + reg Itmp29 ; + wire Iin13 ; + wire Iin6 ; + reg Itmp22 ; + wire Iin9 ; + wire Iin5 ; + wire Iin1 ; + reg Itmp21 ; + wire Iin2 ; + reg Itmp16 ; + reg Itmp20 ; + wire Iin4 ; + reg out; + reg Itmp19 ; + reg Itmp25 ; + wire Iin3 ; + reg Itmp28 ; + wire Iin0 ; + reg Itmp18 ; + +// --- instances +OR2_X1 Ior2s0 (.y(Itmp16 ), .a(Iin0 ), .b(Iin1 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s1 (.y(Itmp17 ), .a(Iin2 ), .b(Iin3 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s2 (.y(Itmp18 ), .a(Iin4 ), .b(Iin5 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s3 (.y(Itmp19 ), .a(Iin6 ), .b(Iin7 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s4 (.y(Itmp20 ), .a(Iin8 ), .b(Iin9 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s5 (.y(Itmp21 ), .a(Iin10 ), .b(Iin11 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s6 (.y(Itmp22 ), .a(Iin12 ), .b(Iin13 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s7 (.y(Itmp23 ), .a(Iin14 ), .b(Iin15 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s8 (.y(Itmp24 ), .a(Itmp16 ), .b(Itmp17 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s9 (.y(Itmp25 ), .a(Itmp18 ), .b(Itmp19 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s10 (.y(Itmp26 ), .a(Itmp20 ), .b(Itmp21 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s11 (.y(Itmp27 ), .a(Itmp22 ), .b(Itmp23 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s12 (.y(Itmp28 ), .a(Itmp24 ), .b(Itmp25 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s13 (.y(Itmp29 ), .a(Itmp26 ), .b(Itmp27 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2s14 (.y(out), .a(Itmp28 ), .b(Itmp29 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<16,16> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , Iin12 , Iin13 , Iin14 , Iin15 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , Iout8 , Iout9 , Iout10 , Iout11 , Iout12 , Iout13 , Iout14 , Iout15 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + input Iin8 ; + input Iin9 ; + input Iin10 ; + input Iin11 ; + input Iin12 ; + input Iin13 ; + input Iin14 ; + input Iin15 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + output Iout4 ; + output Iout5 ; + output Iout6 ; + output Iout7 ; + output Iout8 ; + output Iout9 ; + output Iout10 ; + output Iout11 ; + output Iout12 ; + output Iout13 ; + output Iout14 ; + output Iout15 ; + +// -- signals --- + reg Iout3 ; + reg Iout1 ; + wire Iin9 ; + wire Iin6 ; + reg Iout5 ; + wire Iin14 ; + reg Iout12 ; + reg Iout10 ; + wire Iin2 ; + wire Iin3 ; + wire Iin0 ; + reg Iout11 ; + wire Iin8 ; + wire Iin1 ; + wire Iin12 ; + wire Iin4 ; + reg Iout9 ; + reg Iout0 ; + reg Iout13 ; + wire Iin7 ; + wire Iin15 ; + reg Iout15 ; + reg Iout7 ; + wire Iin10 ; + reg Iout6 ; + wire Iin13 ; + reg Iout8 ; + wire Iin11 ; + reg Iout4 ; + reg Iout2 ; + reg Iout14 ; + wire Iin5 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb4 (.in(Iin4 ), .Iout0 (Iout4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb5 (.in(Iin5 ), .Iout0 (Iout5 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb6 (.in(Iin6 ), .Iout0 (Iout6 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb7 (.in(Iin7 ), .Iout0 (Iout7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb8 (.in(Iin8 ), .Iout0 (Iout8 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb9 (.in(Iin9 ), .Iout0 (Iout9 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb10 (.in(Iin10 ), .Iout0 (Iout10 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb11 (.in(Iin11 ), .Iout0 (Iout11 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb12 (.in(Iin12 ), .Iout0 (Iout12 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb13 (.in(Iin13 ), .Iout0 (Iout13 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb14 (.in(Iin14 ), .Iout0 (Iout14 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Isb15 (.in(Iin15 ), .Iout0 (Iout15 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<20> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_320_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X8 Ibuf8 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: INV_X2<> +// + + +// +// Verilog module for: A_1C1P2N_RB_X1<> +// + + +// +// Verilog module for: ctree<8> +// +module tmpl_0_0dataflow__neuro_0_0ctree_38_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + output out; + +// -- signals --- + reg Itmp9 ; + wire Iin1 ; + reg Itmp8 ; + reg Itmp12 ; + wire Iin6 ; + wire Iin7 ; + wire Iin5 ; + wire Iin3 ; + wire Iin4 ; + wire Iin0 ; + reg out; + wire Iin2 ; + reg Itmp11 ; + reg Itmp13 ; + reg Itmp10 ; + +// --- instances +A_2C_B_X1 IC2Els0 (.y(Itmp8 ), .c1(Iin0 ), .c2(Iin1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els1 (.y(Itmp9 ), .c1(Iin2 ), .c2(Iin3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els2 (.y(Itmp10 ), .c1(Iin4 ), .c2(Iin5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els3 (.y(Itmp11 ), .c1(Iin6 ), .c2(Iin7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els4 (.y(Itmp12 ), .c1(Itmp8 ), .c2(Itmp9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els5 (.y(Itmp13 ), .c1(Itmp10 ), .c2(Itmp11 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els6 (.y(out), .c1(Itmp12 ), .c2(Itmp13 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<8> +// +module tmpl_0_0dataflow__neuro_0_0vtree_38_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iin_d3_d0 , Iin_d3_d1 , Iin_d4_d0 , Iin_d4_d1 , Iin_d5_d0 , Iin_d5_d1 , Iin_d6_d0 , Iin_d6_d1 , Iin_d7_d0 , Iin_d7_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input Iin_d3_d0 ; + input Iin_d3_d1 ; + input Iin_d4_d0 ; + input Iin_d4_d1 ; + input Iin_d5_d0 ; + input Iin_d5_d1 ; + input Iin_d6_d0 ; + input Iin_d6_d1 ; + input Iin_d7_d0 ; + input Iin_d7_d1 ; + output out; + +// -- signals --- + wire Iin_d4_d1 ; + wire Iin_d2_d1 ; + reg Ict_in4 ; + wire Iin_d6_d1 ; + wire Iin_d1_d0 ; + wire Iin_d0_d0 ; + wire Iin_d2_d0 ; + reg Ict_in5 ; + wire Iin_d3_d1 ; + reg out; + wire Iin_d1_d1 ; + reg Ict_in6 ; + reg Ict_in3 ; + wire Iin_d6_d0 ; + wire Iin_d7_d1 ; + reg Ict_in7 ; + wire Iin_d5_d1 ; + wire Iin_d3_d0 ; + reg Ict_in0 ; + wire Iin_d7_d0 ; + reg Ict_in1 ; + wire Iin_d5_d0 ; + wire Iin_d0_d1 ; + reg Ict_in2 ; + wire Iin_d4_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_38_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .Iin2 (Ict_in2 ), .Iin3 (Ict_in3 ), .Iin4 (Ict_in4 ), .Iin5 (Ict_in5 ), .Iin6 (Ict_in6 ), .Iin7 (Ict_in7 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf2 (.y(Ict_in2 ), .a(Iin_d2_d1 ), .b(Iin_d2_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf3 (.y(Ict_in3 ), .a(Iin_d3_d1 ), .b(Iin_d3_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf4 (.y(Ict_in4 ), .a(Iin_d4_d1 ), .b(Iin_d4_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf5 (.y(Ict_in5 ), .a(Iin_d5_d1 ), .b(Iin_d5_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf6 (.y(Ict_in6 ), .a(Iin_d6_d1 ), .b(Iin_d6_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf7 (.y(Ict_in7 ), .a(Iin_d7_d1 ), .b(Iin_d7_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: NOR2_X1<> +// + + +// +// Verilog module for: A_1C2N_R_X1<> +// + + +// +// Verilog module for: A_1C1N_X1<> +// + + +// +// Verilog module for: A_2C1N_R_X1<> +// + + +// +// Verilog module for: A_1C2N_RB_X4<> +// + + +// +// Verilog module for: A_1C2N_SB_X4<> +// + + +// +// Verilog module for: buffer_register<8> +// +module tmpl_0_0dataflow__neuro_0_0buffer__register_38_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_a , Iin_v , Iout_d0_d0 , Iout_d0_d1 , Iout_d1_d0 , Iout_d1_d1 , Iout_d2_d0 , Iout_d2_d1 , Iout_d3_d0 , Iout_d3_d1 , Iout_d4_d0 , Iout_d4_d1 , Iout_d5_d0 , Iout_d5_d1 , Iout_d6_d0 , Iout_d6_d1 , Iout_d7_d0 , Iout_d7_d1 , out_v, flush, reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d0_d0 ; + output Iout_d0_d1 ; + output Iout_d1_d0 ; + output Iout_d1_d1 ; + output Iout_d2_d0 ; + output Iout_d2_d1 ; + output Iout_d3_d0 ; + output Iout_d3_d1 ; + output Iout_d4_d0 ; + output Iout_d4_d1 ; + output Iout_d5_d0 ; + output Iout_d5_d1 ; + output Iout_d6_d0 ; + output Iout_d6_d1 ; + output Iout_d7_d0 ; + output Iout_d7_d1 ; + input out_v; + input flush; + input reset_B; + +// -- signals --- + wire Iin_d_d7_d0 ; + reg Iout_d3_d1 ; + wire Iin_d_d5_d0 ; + reg Iout_d4_d0 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d4_d0 ; + reg Iout_d7_d1 ; + reg _flushB; + wire Iin_d_d2_d0 ; + reg Iout_d5_d0 ; + wire out_v; + reg Iout_d0_d1 ; + reg _en; + reg Iout_d1_d1 ; + wire Iin_d_d7_d1 ; + reg Iout_d5_d1 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d6_d0 ; + reg Iout_d4_d1 ; + wire Iin_d_d0_d0 ; + reg Iout_d2_d0 ; + reg Iout_d0_d0 ; + wire Iin_d_d2_d1 ; + reg I_resetX0 ; + reg I_flushBX0 ; + wire Iin_d_d5_d1 ; + reg Iout_d3_d0 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d1_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d3_d1 ; + reg I_reset_BX0 ; + reg Iout_d6_d1 ; + reg Ien_buf_out0 ; + reg Iin_a ; + wire reset_B; + reg Iout_d6_d0 ; + reg Iin_v ; + reg Iout_d2_d1 ; + reg _in_v; + reg Iout_d7_d0 ; + reg _reset; + reg Iout_d1_d0 ; + wire flush; + wire Iin_d_d1_d0 ; + +// --- instances +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +A_2C1N_R_X1 Iinack_ctl (.y(_en), .c1(_en), .c2(Iin_v ), .n1(out_v), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_38_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Ireset_inv (.y(_reset), .a(reset_B), .vdd(vdd), .vss(vss)); +INV_X1 Iinack_inv (.y(Iin_a ), .a(_en), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 IflushB_sb (.in(_flushB), .Iout0 (I_flushBX0 ), .vdd(vdd), .vss(vss)); +INV_X1 Iflush_inv (.y(_flushB), .a(flush), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 Ireset_sb (.in(_reset), .Iout0 (I_resetX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_38_4 IresetB_sb (.in(reset_B), .Iout0 (I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func0 (.y(Iout_d0_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d0_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func1 (.y(Iout_d1_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d1_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func2 (.y(Iout_d2_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d2_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func3 (.y(Iout_d3_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d3_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func4 (.y(Iout_d4_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d4_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func5 (.y(Iout_d5_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d5_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func6 (.y(Iout_d6_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d6_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_RB_X4 It_buf_func7 (.y(Iout_d7_d1 ), .c1(I_flushBX0 ), .n1(Iin_d_d7_d1 ), .n2(Ien_buf_out0 ), .pr_B(I_reset_BX0 ), .sr_B(I_reset_BX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func0 (.y(Iout_d0_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d0_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func1 (.y(Iout_d1_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d1_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func2 (.y(Iout_d2_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d2_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func3 (.y(Iout_d3_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d3_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func4 (.y(Iout_d4_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d4_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func5 (.y(Iout_d5_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d5_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func6 (.y(Iout_d6_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d6_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +A_1C2N_SB_X4 If_buf_func7 (.y(Iout_d7_d0 ), .c1(I_flushBX0 ), .n1(Iin_d_d7_d0 ), .n2(Ien_buf_out0 ), .pr(I_resetX0 ), .sr(I_resetX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: register_acells<8> +// +module tmpl_0_0dataflow__neuro_0_0register__acells_38_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d1 , Iin_a , Iin_v , Iout_d0_d0 , Iout_d0_d1 , Iout_d1_d0 , Iout_d1_d1 , Iout_d2_d0 , Iout_d2_d1 , Iout_d3_d0 , Iout_d3_d1 , Iout_d4_d0 , Iout_d4_d1 , Iout_d5_d0 , Iout_d5_d1 , Iout_d6_d0 , Iout_d6_d1 , Iout_d7_d0 , Iout_d7_d1 , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d0_d0 ; + output Iout_d0_d1 ; + output Iout_d1_d0 ; + output Iout_d1_d1 ; + output Iout_d2_d0 ; + output Iout_d2_d1 ; + output Iout_d3_d0 ; + output Iout_d3_d1 ; + output Iout_d4_d0 ; + output Iout_d4_d1 ; + output Iout_d5_d0 ; + output Iout_d5_d1 ; + output Iout_d6_d0 ; + output Iout_d6_d1 ; + output Iout_d7_d0 ; + output Iout_d7_d1 ; + input reset_B; + +// -- signals --- + reg Iin_v ; + reg Igandalf_t7_y ; + wire Iin_d_d4_d1 ; + reg Igandalf_f4_y ; + reg Iout_d4_d0 ; + reg _flush; + reg Iout_d6_d0 ; + reg Iout_d3_d1 ; + reg Iout_d2_d1 ; + reg Igandalf_f6_y ; + reg Iout_d3_d0 ; + reg _flushB; + reg Igandalf_t6_y ; + wire Iin_d_d5_d0 ; + wire Iin_d_d1_d0 ; + reg Ipass_y ; + reg Iin_ack_inv_a ; + reg Igandalf_t1_y ; + wire Iin_d_d3_d0 ; + wire Iin_d_d2_d0 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d0_d0 ; + wire reset_B; + reg Igandalf_t2_y ; + wire Iin_d_d6_d0 ; + reg Iin_ack_inv_y ; + reg Iout_d7_d1 ; + reg Iout_d6_d1 ; + reg Iout_d4_d1 ; + wire Iin_d_d7_d1 ; + reg Igandalf_f5_y ; + reg IpassX_out0 ; + reg Iout_d7_d0 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d3_d1 ; + reg Igandalf_f3_y ; + wire Iin_d_d7_d0 ; + reg Igandalf_f0_y ; + reg Iout_d2_d0 ; + reg Iout_d1_d1 ; + reg Iout_d1_d0 ; + reg Iout_d0_d0 ; + wire Iin_d_d2_d1 ; + reg Igandalf_f2_y ; + reg Igandalf_t5_y ; + reg Iout_d5_d0 ; + reg _out_vB; + reg Igandalf_t4_y ; + reg Igandalf_t3_y ; + wire Iin_d_d0_d1 ; + reg Iin_a ; + wire Iin_d_d5_d1 ; + reg Igandalf_f1_y ; + reg Iout_d5_d1 ; + reg Iout_d0_d1 ; + wire Iin_d_d1_d1 ; + reg Igandalf_t0_y ; + reg _out_v; + reg _en2; + reg Igandalf_f7_y ; + +// --- instances +INV_X2 Iout_val_inv (.y(_out_vB), .a(_out_v), .vdd(vdd), .vss(vss)); +A_1C1P2N_RB_X1 IA_flush (.y(_flush), .c1(_en2), .p1(_flushB), .n1(_out_v), .n2(Iin_d_d8_d1 ), .pr_B(reset_B), .sr_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_38_4 Iout_valid (.Iin_d0_d0 (Iout_d0_d0 ), .Iin_d0_d1 (Iout_d0_d1 ), .Iin_d1_d0 (Iout_d1_d0 ), .Iin_d1_d1 (Iout_d1_d1 ), .Iin_d2_d0 (Iout_d2_d0 ), .Iin_d2_d1 (Iout_d2_d1 ), .Iin_d3_d0 (Iout_d3_d0 ), .Iin_d3_d1 (Iout_d3_d1 ), .Iin_d4_d0 (Iout_d4_d0 ), .Iin_d4_d1 (Iout_d4_d1 ), .Iin_d5_d0 (Iout_d5_d0 ), .Iin_d5_d1 (Iout_d5_d1 ), .Iin_d6_d0 (Iout_d6_d0 ), .Iin_d6_d1 (Iout_d6_d1 ), .Iin_d7_d0 (Iout_d7_d0 ), .Iin_d7_d1 (Iout_d7_d1 ), .out(_out_v), .vdd(vdd), .vss(vss)); +OR2_X1 Ipass (.y(Ipass_y ), .a(_en2), .b(_flush), .vdd(vdd), .vss(vss)); +A_1C2N_R_X1 IA_en2 (.y(_en2), .c1(Iin_d_d8_d1 ), .n1(_en2), .n2(_out_vB), .pr_B(reset_B), .sr_B(reset_B), .vdd(vdd), .vss(vss)); +INV_X2 Iflush_inv (.y(_flushB), .a(_flush), .vdd(vdd), .vss(vss)); +A_1C1N_X1 Iin_ack_safety (.y(Iin_a ), .c1(Iin_ack_inv_y ), .n1(_en2), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f0 (.y(Igandalf_f0_y ), .a(Iin_d_d0_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f1 (.y(Igandalf_f1_y ), .a(Iin_d_d1_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f2 (.y(Igandalf_f2_y ), .a(Iin_d_d2_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f3 (.y(Igandalf_f3_y ), .a(Iin_d_d3_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f4 (.y(Igandalf_f4_y ), .a(Iin_d_d4_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f5 (.y(Igandalf_f5_y ), .a(Iin_d_d5_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f6 (.y(Igandalf_f6_y ), .a(Iin_d_d6_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_f7 (.y(Igandalf_f7_y ), .a(Iin_d_d7_d0 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 IpassX (.in(Ipass_y ), .Iout0 (IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t0 (.y(Igandalf_t0_y ), .a(Iin_d_d0_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t1 (.y(Igandalf_t1_y ), .a(Iin_d_d1_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t2 (.y(Igandalf_t2_y ), .a(Iin_d_d2_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t3 (.y(Igandalf_t3_y ), .a(Iin_d_d3_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t4 (.y(Igandalf_t4_y ), .a(Iin_d_d4_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t5 (.y(Igandalf_t5_y ), .a(Iin_d_d5_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t6 (.y(Igandalf_t6_y ), .a(Iin_d_d6_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Igandalf_t7 (.y(Igandalf_t7_y ), .a(Iin_d_d7_d1 ), .b(IpassX_out0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer__register_38_4 Ibuf (.Iin_d_d0_d0 (Igandalf_f0_y ), .Iin_d_d0_d1 (Igandalf_t0_y ), .Iin_d_d1_d0 (Igandalf_f1_y ), .Iin_d_d1_d1 (Igandalf_t1_y ), .Iin_d_d2_d0 (Igandalf_f2_y ), .Iin_d_d2_d1 (Igandalf_t2_y ), .Iin_d_d3_d0 (Igandalf_f3_y ), .Iin_d_d3_d1 (Igandalf_t3_y ), .Iin_d_d4_d0 (Igandalf_f4_y ), .Iin_d_d4_d1 (Igandalf_t4_y ), .Iin_d_d5_d0 (Igandalf_f5_y ), .Iin_d_d5_d1 (Igandalf_t5_y ), .Iin_d_d6_d0 (Igandalf_f6_y ), .Iin_d_d6_d1 (Igandalf_t6_y ), .Iin_d_d7_d0 (Igandalf_f7_y ), .Iin_d_d7_d1 (Igandalf_t7_y ), .Iin_a (Iin_ack_inv_a ), .Iin_v (Iin_v ), .Iout_d0_d0 (Iout_d0_d0 ), .Iout_d0_d1 (Iout_d0_d1 ), .Iout_d1_d0 (Iout_d1_d0 ), .Iout_d1_d1 (Iout_d1_d1 ), .Iout_d2_d0 (Iout_d2_d0 ), .Iout_d2_d1 (Iout_d2_d1 ), .Iout_d3_d0 (Iout_d3_d0 ), .Iout_d3_d1 (Iout_d3_d1 ), .Iout_d4_d0 (Iout_d4_d0 ), .Iout_d4_d1 (Iout_d4_d1 ), .Iout_d5_d0 (Iout_d5_d0 ), .Iout_d5_d1 (Iout_d5_d1 ), .Iout_d6_d0 (Iout_d6_d0 ), .Iout_d6_d1 (Iout_d6_d1 ), .Iout_d7_d0 (Iout_d7_d0 ), .Iout_d7_d1 (Iout_d7_d1 ), .out_v(_out_v), .flush(_flush), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +INV_X1 Iin_ack_inv (.y(Iin_ack_inv_y ), .a(Iin_ack_inv_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: register_wr_array<4,8,16> +// +module tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_a , Iin_v , Idata0_d0_d0 , Idata0_d0_d1 , Idata0_d1_d0 , Idata0_d1_d1 , Idata0_d2_d0 , Idata0_d2_d1 , Idata0_d3_d0 , Idata0_d3_d1 , Idata0_d4_d0 , Idata0_d4_d1 , Idata0_d5_d0 , Idata0_d5_d1 , Idata0_d6_d0 , Idata0_d6_d1 , Idata0_d7_d0 , Idata0_d7_d1 , Idata1_d0_d0 , Idata1_d0_d1 , Idata1_d1_d0 , Idata1_d1_d1 , Idata1_d2_d0 , Idata1_d2_d1 , Idata1_d3_d0 , Idata1_d3_d1 , Idata1_d4_d0 , Idata1_d4_d1 , Idata1_d5_d0 , Idata1_d5_d1 , Idata1_d6_d0 , Idata1_d6_d1 , Idata1_d7_d0 , Idata1_d7_d1 , Idata2_d0_d0 , Idata2_d0_d1 , Idata2_d1_d0 , Idata2_d1_d1 , Idata2_d2_d0 , Idata2_d2_d1 , Idata2_d3_d0 , Idata2_d3_d1 , Idata2_d4_d0 , Idata2_d4_d1 , Idata2_d5_d0 , Idata2_d5_d1 , Idata2_d6_d0 , Idata2_d6_d1 , Idata2_d7_d0 , Idata2_d7_d1 , Idata3_d0_d0 , Idata3_d0_d1 , Idata3_d1_d0 , Idata3_d1_d1 , Idata3_d2_d0 , Idata3_d2_d1 , Idata3_d3_d0 , Idata3_d3_d1 , Idata3_d4_d0 , Idata3_d4_d1 , Idata3_d5_d0 , Idata3_d5_d1 , Idata3_d6_d0 , Idata3_d6_d1 , Idata3_d7_d0 , Idata3_d7_d1 , Idata4_d0_d0 , Idata4_d0_d1 , Idata4_d1_d0 , Idata4_d1_d1 , Idata4_d2_d0 , Idata4_d2_d1 , Idata4_d3_d0 , Idata4_d3_d1 , Idata4_d4_d0 , Idata4_d4_d1 , Idata4_d5_d0 , Idata4_d5_d1 , Idata4_d6_d0 , Idata4_d6_d1 , Idata4_d7_d0 , Idata4_d7_d1 , Idata5_d0_d0 , Idata5_d0_d1 , Idata5_d1_d0 , Idata5_d1_d1 , Idata5_d2_d0 , Idata5_d2_d1 , Idata5_d3_d0 , Idata5_d3_d1 , Idata5_d4_d0 , Idata5_d4_d1 , Idata5_d5_d0 , Idata5_d5_d1 , Idata5_d6_d0 , Idata5_d6_d1 , Idata5_d7_d0 , Idata5_d7_d1 , Idata6_d0_d0 , Idata6_d0_d1 , Idata6_d1_d0 , Idata6_d1_d1 , Idata6_d2_d0 , Idata6_d2_d1 , Idata6_d3_d0 , Idata6_d3_d1 , Idata6_d4_d0 , Idata6_d4_d1 , Idata6_d5_d0 , Idata6_d5_d1 , Idata6_d6_d0 , Idata6_d6_d1 , Idata6_d7_d0 , Idata6_d7_d1 , Idata7_d0_d0 , Idata7_d0_d1 , Idata7_d1_d0 , Idata7_d1_d1 , Idata7_d2_d0 , Idata7_d2_d1 , Idata7_d3_d0 , Idata7_d3_d1 , Idata7_d4_d0 , Idata7_d4_d1 , Idata7_d5_d0 , Idata7_d5_d1 , Idata7_d6_d0 , Idata7_d6_d1 , Idata7_d7_d0 , Idata7_d7_d1 , Idata8_d0_d0 , Idata8_d0_d1 , Idata8_d1_d0 , Idata8_d1_d1 , Idata8_d2_d0 , Idata8_d2_d1 , Idata8_d3_d0 , Idata8_d3_d1 , Idata8_d4_d0 , Idata8_d4_d1 , Idata8_d5_d0 , Idata8_d5_d1 , Idata8_d6_d0 , Idata8_d6_d1 , Idata8_d7_d0 , Idata8_d7_d1 , Idata9_d0_d0 , Idata9_d0_d1 , Idata9_d1_d0 , Idata9_d1_d1 , Idata9_d2_d0 , Idata9_d2_d1 , Idata9_d3_d0 , Idata9_d3_d1 , Idata9_d4_d0 , Idata9_d4_d1 , Idata9_d5_d0 , Idata9_d5_d1 , Idata9_d6_d0 , Idata9_d6_d1 , Idata9_d7_d0 , Idata9_d7_d1 , Idata10_d0_d0 , Idata10_d0_d1 , Idata10_d1_d0 , Idata10_d1_d1 , Idata10_d2_d0 , Idata10_d2_d1 , Idata10_d3_d0 , Idata10_d3_d1 , Idata10_d4_d0 , Idata10_d4_d1 , Idata10_d5_d0 , Idata10_d5_d1 , Idata10_d6_d0 , Idata10_d6_d1 , Idata10_d7_d0 , Idata10_d7_d1 , Idata11_d0_d0 , Idata11_d0_d1 , Idata11_d1_d0 , Idata11_d1_d1 , Idata11_d2_d0 , Idata11_d2_d1 , Idata11_d3_d0 , Idata11_d3_d1 , Idata11_d4_d0 , Idata11_d4_d1 , Idata11_d5_d0 , Idata11_d5_d1 , Idata11_d6_d0 , Idata11_d6_d1 , Idata11_d7_d0 , Idata11_d7_d1 , Idata12_d0_d0 , Idata12_d0_d1 , Idata12_d1_d0 , Idata12_d1_d1 , Idata12_d2_d0 , Idata12_d2_d1 , Idata12_d3_d0 , Idata12_d3_d1 , Idata12_d4_d0 , Idata12_d4_d1 , Idata12_d5_d0 , Idata12_d5_d1 , Idata12_d6_d0 , Idata12_d6_d1 , Idata12_d7_d0 , Idata12_d7_d1 , Idata13_d0_d0 , Idata13_d0_d1 , Idata13_d1_d0 , Idata13_d1_d1 , Idata13_d2_d0 , Idata13_d2_d1 , Idata13_d3_d0 , Idata13_d3_d1 , Idata13_d4_d0 , Idata13_d4_d1 , Idata13_d5_d0 , Idata13_d5_d1 , Idata13_d6_d0 , Idata13_d6_d1 , Idata13_d7_d0 , Idata13_d7_d1 , Idata14_d0_d0 , Idata14_d0_d1 , Idata14_d1_d0 , Idata14_d1_d1 , Idata14_d2_d0 , Idata14_d2_d1 , Idata14_d3_d0 , Idata14_d3_d1 , Idata14_d4_d0 , Idata14_d4_d1 , Idata14_d5_d0 , Idata14_d5_d1 , Idata14_d6_d0 , Idata14_d6_d1 , Idata14_d7_d0 , Idata14_d7_d1 , Idata15_d0_d0 , Idata15_d0_d1 , Idata15_d1_d0 , Idata15_d1_d1 , Idata15_d2_d0 , Idata15_d2_d1 , Idata15_d3_d0 , Idata15_d3_d1 , Idata15_d4_d0 , Idata15_d4_d1 , Idata15_d5_d0 , Idata15_d5_d1 , Idata15_d6_d0 , Idata15_d6_d1 , Idata15_d7_d0 , Idata15_d7_d1 , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_a , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + output Iin_a ; + output Iin_v ; + output Idata0_d0_d0 ; + output Idata0_d0_d1 ; + output Idata0_d1_d0 ; + output Idata0_d1_d1 ; + output Idata0_d2_d0 ; + output Idata0_d2_d1 ; + output Idata0_d3_d0 ; + output Idata0_d3_d1 ; + output Idata0_d4_d0 ; + output Idata0_d4_d1 ; + output Idata0_d5_d0 ; + output Idata0_d5_d1 ; + output Idata0_d6_d0 ; + output Idata0_d6_d1 ; + output Idata0_d7_d0 ; + output Idata0_d7_d1 ; + output Idata1_d0_d0 ; + output Idata1_d0_d1 ; + output Idata1_d1_d0 ; + output Idata1_d1_d1 ; + output Idata1_d2_d0 ; + output Idata1_d2_d1 ; + output Idata1_d3_d0 ; + output Idata1_d3_d1 ; + output Idata1_d4_d0 ; + output Idata1_d4_d1 ; + output Idata1_d5_d0 ; + output Idata1_d5_d1 ; + output Idata1_d6_d0 ; + output Idata1_d6_d1 ; + output Idata1_d7_d0 ; + output Idata1_d7_d1 ; + output Idata2_d0_d0 ; + output Idata2_d0_d1 ; + output Idata2_d1_d0 ; + output Idata2_d1_d1 ; + output Idata2_d2_d0 ; + output Idata2_d2_d1 ; + output Idata2_d3_d0 ; + output Idata2_d3_d1 ; + output Idata2_d4_d0 ; + output Idata2_d4_d1 ; + output Idata2_d5_d0 ; + output Idata2_d5_d1 ; + output Idata2_d6_d0 ; + output Idata2_d6_d1 ; + output Idata2_d7_d0 ; + output Idata2_d7_d1 ; + output Idata3_d0_d0 ; + output Idata3_d0_d1 ; + output Idata3_d1_d0 ; + output Idata3_d1_d1 ; + output Idata3_d2_d0 ; + output Idata3_d2_d1 ; + output Idata3_d3_d0 ; + output Idata3_d3_d1 ; + output Idata3_d4_d0 ; + output Idata3_d4_d1 ; + output Idata3_d5_d0 ; + output Idata3_d5_d1 ; + output Idata3_d6_d0 ; + output Idata3_d6_d1 ; + output Idata3_d7_d0 ; + output Idata3_d7_d1 ; + output Idata4_d0_d0 ; + output Idata4_d0_d1 ; + output Idata4_d1_d0 ; + output Idata4_d1_d1 ; + output Idata4_d2_d0 ; + output Idata4_d2_d1 ; + output Idata4_d3_d0 ; + output Idata4_d3_d1 ; + output Idata4_d4_d0 ; + output Idata4_d4_d1 ; + output Idata4_d5_d0 ; + output Idata4_d5_d1 ; + output Idata4_d6_d0 ; + output Idata4_d6_d1 ; + output Idata4_d7_d0 ; + output Idata4_d7_d1 ; + output Idata5_d0_d0 ; + output Idata5_d0_d1 ; + output Idata5_d1_d0 ; + output Idata5_d1_d1 ; + output Idata5_d2_d0 ; + output Idata5_d2_d1 ; + output Idata5_d3_d0 ; + output Idata5_d3_d1 ; + output Idata5_d4_d0 ; + output Idata5_d4_d1 ; + output Idata5_d5_d0 ; + output Idata5_d5_d1 ; + output Idata5_d6_d0 ; + output Idata5_d6_d1 ; + output Idata5_d7_d0 ; + output Idata5_d7_d1 ; + output Idata6_d0_d0 ; + output Idata6_d0_d1 ; + output Idata6_d1_d0 ; + output Idata6_d1_d1 ; + output Idata6_d2_d0 ; + output Idata6_d2_d1 ; + output Idata6_d3_d0 ; + output Idata6_d3_d1 ; + output Idata6_d4_d0 ; + output Idata6_d4_d1 ; + output Idata6_d5_d0 ; + output Idata6_d5_d1 ; + output Idata6_d6_d0 ; + output Idata6_d6_d1 ; + output Idata6_d7_d0 ; + output Idata6_d7_d1 ; + output Idata7_d0_d0 ; + output Idata7_d0_d1 ; + output Idata7_d1_d0 ; + output Idata7_d1_d1 ; + output Idata7_d2_d0 ; + output Idata7_d2_d1 ; + output Idata7_d3_d0 ; + output Idata7_d3_d1 ; + output Idata7_d4_d0 ; + output Idata7_d4_d1 ; + output Idata7_d5_d0 ; + output Idata7_d5_d1 ; + output Idata7_d6_d0 ; + output Idata7_d6_d1 ; + output Idata7_d7_d0 ; + output Idata7_d7_d1 ; + output Idata8_d0_d0 ; + output Idata8_d0_d1 ; + output Idata8_d1_d0 ; + output Idata8_d1_d1 ; + output Idata8_d2_d0 ; + output Idata8_d2_d1 ; + output Idata8_d3_d0 ; + output Idata8_d3_d1 ; + output Idata8_d4_d0 ; + output Idata8_d4_d1 ; + output Idata8_d5_d0 ; + output Idata8_d5_d1 ; + output Idata8_d6_d0 ; + output Idata8_d6_d1 ; + output Idata8_d7_d0 ; + output Idata8_d7_d1 ; + output Idata9_d0_d0 ; + output Idata9_d0_d1 ; + output Idata9_d1_d0 ; + output Idata9_d1_d1 ; + output Idata9_d2_d0 ; + output Idata9_d2_d1 ; + output Idata9_d3_d0 ; + output Idata9_d3_d1 ; + output Idata9_d4_d0 ; + output Idata9_d4_d1 ; + output Idata9_d5_d0 ; + output Idata9_d5_d1 ; + output Idata9_d6_d0 ; + output Idata9_d6_d1 ; + output Idata9_d7_d0 ; + output Idata9_d7_d1 ; + output Idata10_d0_d0 ; + output Idata10_d0_d1 ; + output Idata10_d1_d0 ; + output Idata10_d1_d1 ; + output Idata10_d2_d0 ; + output Idata10_d2_d1 ; + output Idata10_d3_d0 ; + output Idata10_d3_d1 ; + output Idata10_d4_d0 ; + output Idata10_d4_d1 ; + output Idata10_d5_d0 ; + output Idata10_d5_d1 ; + output Idata10_d6_d0 ; + output Idata10_d6_d1 ; + output Idata10_d7_d0 ; + output Idata10_d7_d1 ; + output Idata11_d0_d0 ; + output Idata11_d0_d1 ; + output Idata11_d1_d0 ; + output Idata11_d1_d1 ; + output Idata11_d2_d0 ; + output Idata11_d2_d1 ; + output Idata11_d3_d0 ; + output Idata11_d3_d1 ; + output Idata11_d4_d0 ; + output Idata11_d4_d1 ; + output Idata11_d5_d0 ; + output Idata11_d5_d1 ; + output Idata11_d6_d0 ; + output Idata11_d6_d1 ; + output Idata11_d7_d0 ; + output Idata11_d7_d1 ; + output Idata12_d0_d0 ; + output Idata12_d0_d1 ; + output Idata12_d1_d0 ; + output Idata12_d1_d1 ; + output Idata12_d2_d0 ; + output Idata12_d2_d1 ; + output Idata12_d3_d0 ; + output Idata12_d3_d1 ; + output Idata12_d4_d0 ; + output Idata12_d4_d1 ; + output Idata12_d5_d0 ; + output Idata12_d5_d1 ; + output Idata12_d6_d0 ; + output Idata12_d6_d1 ; + output Idata12_d7_d0 ; + output Idata12_d7_d1 ; + output Idata13_d0_d0 ; + output Idata13_d0_d1 ; + output Idata13_d1_d0 ; + output Idata13_d1_d1 ; + output Idata13_d2_d0 ; + output Idata13_d2_d1 ; + output Idata13_d3_d0 ; + output Idata13_d3_d1 ; + output Idata13_d4_d0 ; + output Idata13_d4_d1 ; + output Idata13_d5_d0 ; + output Idata13_d5_d1 ; + output Idata13_d6_d0 ; + output Idata13_d6_d1 ; + output Idata13_d7_d0 ; + output Idata13_d7_d1 ; + output Idata14_d0_d0 ; + output Idata14_d0_d1 ; + output Idata14_d1_d0 ; + output Idata14_d1_d1 ; + output Idata14_d2_d0 ; + output Idata14_d2_d1 ; + output Idata14_d3_d0 ; + output Idata14_d3_d1 ; + output Idata14_d4_d0 ; + output Idata14_d4_d1 ; + output Idata14_d5_d0 ; + output Idata14_d5_d1 ; + output Idata14_d6_d0 ; + output Idata14_d6_d1 ; + output Idata14_d7_d0 ; + output Idata14_d7_d1 ; + output Idata15_d0_d0 ; + output Idata15_d0_d1 ; + output Idata15_d1_d0 ; + output Idata15_d1_d1 ; + output Idata15_d2_d0 ; + output Idata15_d2_d1 ; + output Idata15_d3_d0 ; + output Idata15_d3_d1 ; + output Idata15_d4_d0 ; + output Idata15_d4_d1 ; + output Idata15_d5_d0 ; + output Idata15_d5_d1 ; + output Idata15_d6_d0 ; + output Idata15_d6_d1 ; + output Idata15_d7_d0 ; + output Idata15_d7_d1 ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + input Iout_a ; + input reset_B; + +// -- signals --- + reg Iread_selectors4_y ; + reg Idata15_d4_d0 ; + reg Iand_reads_t122_y ; + reg Idata12_d0_d0 ; + reg Idata9_d6_d1 ; + reg Iout_d_d1_d0 ; + reg Idata10_d5_d0 ; + reg Iand_reads_t38_y ; + reg Iand_reads_t125_y ; + reg Iand_reads_t108_y ; + reg Iand_reads_f86_y ; + reg Iand_reads_f14_y ; + reg Iand_reads_f61_y ; + reg Iwrite_selectors1_y ; + reg Idata8_d1_d0 ; + reg Iack_rw_or_y ; + reg Idata1_d2_d0 ; + reg Idata3_d7_d0 ; + reg Iand_reads_t75_y ; + reg _write_ack; + reg Iand_reads_f60_y ; + reg Iand_reads_t34_y ; + reg Idata5_d6_d0 ; + reg Iand_reads_f94_y ; + reg Iout_d_d9_d1 ; + reg Idata10_d4_d1 ; + reg Idata15_d1_d1 ; + reg Idata2_d7_d1 ; + reg Iand_reads_t16_y ; + reg Iand_reads_t97_y ; + reg Idata7_d1_d1 ; + reg Iwrite_selectors12_y ; + reg Iand_reads_f99_y ; + reg Iand_reads_f64_y ; + reg Idata2_d5_d1 ; + reg Idata12_d2_d0 ; + reg Idata0_d0_d1 ; + reg Idata4_d4_d1 ; + reg Idata10_d3_d1 ; + reg Iand_reads_f72_y ; + reg Iack_ortree_in14 ; + reg Idata12_d6_d1 ; + reg Idata12_d7_d1 ; + reg Idata1_d5_d0 ; + reg Iand_reads_f7_y ; + reg Iand_reads_f112_y ; + reg Iand_reads_f2_y ; + reg Iand_reads_t90_y ; + reg Iwrite_selectors2_y ; + reg Idata2_d0_d0 ; + reg Idata13_d7_d0 ; + reg Iand_reads_f21_y ; + reg Iand_reads_t82_y ; + reg Iand_reads_t56_y ; + reg Idata4_d0_d1 ; + reg Idata8_d0_d1 ; + reg Idata3_d2_d1 ; + reg Idata0_d5_d0 ; + reg Iand_reads_f47_y ; + reg Iand_reads_t72_y ; + reg Idata10_d0_d1 ; + reg Iread_selectors14_y ; + reg Idata9_d7_d1 ; + reg Iand_reads_f102_y ; + reg Iand_reads_f4_y ; + wire Iin_d_d12_d1 ; + reg Idata15_d4_d1 ; + wire Iin_d_d2_d0 ; + reg Idecoder_out3 ; + reg Idata7_d7_d0 ; + reg Iand_reads_f107_y ; + reg Iand_reads_f59_y ; + reg Idata11_d4_d1 ; + reg Idata1_d5_d1 ; + reg Iand_reads_t9_y ; + reg Idata11_d3_d1 ; + reg Iand_reads_t69_y ; + reg Idata14_d3_d1 ; + reg Idata11_d4_d0 ; + reg Idata9_d1_d1 ; + reg Iand_reads_t45_y ; + reg Iand_reads_f121_y ; + reg Idata12_d0_d1 ; + reg Idata15_d0_d1 ; + reg Idata15_d6_d0 ; + reg Idata15_d5_d0 ; + reg Idata3_d4_d1 ; + reg Iout_d_d4_d0 ; + reg Idata2_d0_d1 ; + reg Iand_reads_t104_y ; + reg Iand_reads_f83_y ; + reg Iand_reads_t93_y ; + reg Idecoder_out5 ; + reg Iand_reads_f95_y ; + reg Iand_reads_f0_y ; + reg Idata8_d4_d0 ; + reg Idata10_d0_d0 ; + reg Iand_reads_f1_y ; + reg Idata0_d2_d1 ; + reg Iand_reads_t126_y ; + reg Iout_d_d4_d1 ; + reg Idata8_d6_d1 ; + reg Iregisters8_in_v ; + reg Iand_reads_t102_y ; + reg Iand_reads_t51_y ; + reg Iregisters11_in_v ; + reg Idata15_d7_d0 ; + reg Iand_reads_f12_y ; + reg Iwrite_selectors10_y ; + reg Iregisters1_in_v ; + reg Idata10_d4_d0 ; + reg Idata8_d5_d1 ; + reg Idata14_d0_d0 ; + reg Iand_reads_f82_y ; + reg Idata14_d6_d0 ; + reg Iand_reads_t86_y ; + reg Iand_reads_t98_y ; + reg Iack_ortree_in4 ; + reg Idata10_d7_d1 ; + reg Idata2_d1_d0 ; + reg Idata12_d4_d1 ; + reg Idata8_d3_d0 ; + reg Iand_reads_f32_y ; + reg Idata3_d0_d1 ; + wire Iin_d_d0_d1 ; + reg Idata5_d5_d1 ; + reg Idata5_d6_d1 ; + reg Idata10_d5_d1 ; + reg Iand_reads_f15_y ; + reg Iand_reads_t79_y ; + reg Idecoder_out7 ; + reg Idata5_d0_d1 ; + reg Idata10_d1_d0 ; + reg Iregisters15_in_v ; + reg Idata9_d6_d0 ; + reg Iand_reads_t27_y ; + reg Idata6_d6_d1 ; + reg Iout_d_d2_d1 ; + reg Iand_reads_f79_y ; + reg Iand_reads_t119_y ; + reg Iand_reads_t15_y ; + reg Iand_reads_t10_y ; + reg Idecoder_out13 ; + reg Iand_reads_t24_y ; + reg Iand_reads_t80_y ; + reg Iand_reads_t89_y ; + reg Idata13_d4_d1 ; + reg Iregisters4_in_v ; + reg Iand_reads_f10_y ; + reg Idecoder_out8 ; + wire Iin_d_d12_d0 ; + reg Idata10_d3_d0 ; + reg Idata13_d0_d0 ; + wire Iin_d_d4_d1 ; + reg Idata0_d2_d0 ; + reg Idata1_d3_d1 ; + reg Iand_reads_t109_y ; + reg Iwrite_selectors3_y ; + reg Iand_reads_t13_y ; + reg Iand_reads_t121_y ; + reg Idata13_d1_d1 ; + reg Idata0_d4_d1 ; + reg Iout_d_d11_d1 ; + reg Idata4_d6_d1 ; + reg Iwrite_selectors13_y ; + reg Idata14_d4_d0 ; + reg Idecoder_out10 ; + reg Iand_reads_f106_y ; + reg Iand_reads_t118_y ; + reg Iand_reads_t66_y ; + reg Iand_reads_f96_y ; + reg Iand_reads_t46_y ; + reg Idata8_d3_d1 ; + reg Iand_reads_f15_b ; + reg Idecoder_out15 ; + reg Iand_reads_f63_b ; + reg Idata0_d7_d0 ; + reg Iack_ortree_out ; + reg Idata6_d4_d1 ; + reg Iout_d_d3_d1 ; + reg Idata9_d7_d0 ; + reg Iand_reads_f55_y ; + reg Iand_reads_f77_y ; + reg Iand_reads_f108_y ; + reg Iand_reads_f56_y ; + reg Idata5_d1_d1 ; + reg Idata8_d5_d0 ; + reg Idata11_d1_d0 ; + reg Idata5_d5_d0 ; + reg Iand_reads_t31_y ; + reg Iand_reads_t37_y ; + reg Iread_selectors5_y ; + reg Idata4_d3_d1 ; + reg Iand_reads_f11_y ; + reg Idata13_d5_d1 ; + reg Iout_d_d11_d0 ; + reg Idata1_d7_d1 ; + reg Iand_reads_f87_b ; + reg Idata5_d3_d0 ; + reg Idata6_d5_d1 ; + reg Idata11_d7_d0 ; + reg I_rX0 ; + reg Iand_reads_t22_y ; + reg Idata5_d2_d0 ; + reg Iand_reads_t39_y ; + reg Iand_reads_f122_y ; + wire Iin_d_d7_d1 ; + reg Iand_reads_t41_y ; + reg Idata4_d5_d1 ; + reg Iregisters7_in_v ; + reg Iand_reads_t96_y ; + reg Iand_reads_t17_y ; + reg Idata12_d2_d1 ; + reg Idata14_d4_d1 ; + reg Idata1_d7_d0 ; + reg Idata2_d2_d0 ; + reg Idata7_d0_d0 ; + reg Idata11_d6_d0 ; + reg Iand_reads_t78_y ; + reg Iand_reads_t107_y ; + reg Iand_reads_f55_b ; + reg Iand_reads_f48_y ; + reg Iack_ortree_in2 ; + reg Idata8_d2_d1 ; + reg Idata4_d3_d0 ; + reg Idata9_d4_d0 ; + reg Iand_reads_f35_y ; + reg Iand_reads_t74_y ; + reg Idata11_d1_d1 ; + reg Idata1_d0_d0 ; + reg Iand_reads_f67_y ; + reg Iand_reads_f26_y ; + reg Iand_reads_t103_y ; + reg Idata14_d2_d1 ; + reg Iand_reads_f93_y ; + reg Idata15_d1_d0 ; + reg Idata8_d6_d0 ; + reg Iand_reads_t54_y ; + reg Idata8_d2_d0 ; + reg Idata15_d0_d0 ; + reg Idata9_d5_d1 ; + reg Idata12_d5_d1 ; + reg Iand_reads_f20_y ; + reg Iand_reads_f9_y ; + reg Iack_ortree_in9 ; + reg Idata3_d3_d1 ; + reg Idata3_d7_d1 ; + reg Idata10_d1_d1 ; + reg Idata13_d4_d0 ; + reg Iand_reads_f87_y ; + reg Idata9_d3_d1 ; + reg Idata12_d5_d0 ; + reg Idata12_d6_d0 ; + reg Iand_reads_f42_y ; + reg Idata7_d2_d1 ; + reg Idata7_d6_d1 ; + reg Iand_reads_t20_y ; + reg Idata7_d3_d1 ; + reg Idata11_d3_d0 ; + reg Idata8_d7_d0 ; + reg Idata8_d1_d1 ; + reg Idata0_d3_d0 ; + reg Idata12_d4_d0 ; + reg Iand_reads_f124_y ; + reg Iand_reads_t65_y ; + wire Iout_a ; + reg Idata3_d2_d0 ; + reg Idata7_d3_d0 ; + reg Idata9_d3_d0 ; + reg Iand_reads_f22_y ; + reg Iand_reads_t106_y ; + reg Idata15_d6_d1 ; + reg Idata15_d7_d1 ; + reg Idata5_d0_d0 ; + reg Iand_reads_t92_y ; + reg Iand_reads_f79_b ; + reg Iand_reads_t81_y ; + reg Idata1_d6_d1 ; + reg Idata5_d1_d0 ; + reg Iand_reads_f51_y ; + reg Iand_reads_t91_y ; + reg Iin_a ; + reg Iand_reads_f47_b ; + reg Iand_reads_f100_y ; + reg Iand_reads_t18_y ; + reg Iack_ortree_in15 ; + reg Iand_reads_f101_y ; + reg Iand_reads_f84_y ; + reg Iand_reads_t111_y ; + reg Iand_reads_t55_y ; + reg Iread_selectors9_y ; + reg Idata12_d1_d1 ; + reg Idata7_d4_d0 ; + reg Idata2_d4_d0 ; + reg Iand_reads_f41_y ; + reg Iand_reads_t53_y ; + reg Idata2_d6_d0 ; + reg Iand_reads_t47_y ; + reg Iand_reads_t67_y ; + reg Iand_reads_t58_y ; + wire Iin_d_d9_d1 ; + reg Iack_ortree_in0 ; + reg Iand_reads_t88_y ; + reg Iwrite_selectors8_y ; + reg Iout_d_d0_d0 ; + reg Idata1_d6_d0 ; + reg Idata11_d2_d0 ; + reg Iand_reads_f103_y ; + reg Iand_reads_t29_y ; + reg Idata3_d1_d0 ; + reg Idata7_d4_d1 ; + reg Idata7_d5_d1 ; + reg Idata11_d6_d1 ; + reg Iwrite_selectors6_y ; + reg Idata2_d7_d0 ; + reg Idata6_d1_d0 ; + reg Iand_reads_f33_y ; + reg Iand_reads_t94_y ; + reg Iand_reads_t57_y ; + reg Idata14_d1_d1 ; + reg Idata4_d1_d0 ; + reg Idata3_d1_d1 ; + reg Idata1_d0_d1 ; + reg Iread_selectors11_y ; + reg Iand_reads_f119_y ; + reg Iand_reads_f73_y ; + reg Iand_reads_f24_y ; + reg Idata15_d2_d0 ; + reg Iand_reads_f57_y ; + reg Idata8_d4_d1 ; + reg Iand_reads_f74_y ; + reg Iand_reads_t35_y ; + reg Iout_d_d5_d1 ; + reg Idata3_d6_d0 ; + reg Iwrite_selectors0_y ; + reg Iwrite_selectors7_y ; + reg Iand_reads_t114_y ; + reg Idata15_d5_d1 ; + reg Iand_reads_f76_y ; + wire Iin_d_d8_d0 ; + reg Idata9_d2_d0 ; + reg Idata14_d7_d0 ; + reg Iack_ortree_in6 ; + reg Iand_reads_f120_y ; + reg Iread_selectors13_y ; + reg Iand_reads_f103_b ; + reg Idata3_d6_d1 ; + reg Idata6_d2_d1 ; + reg Idata0_d1_d0 ; + reg Iread_selectors2_y ; + reg Iand_reads_f36_y ; + reg Iand_reads_t110_y ; + reg Iand_reads_t3_y ; + reg Iout_d_d2_d0 ; + reg Idata6_d4_d0 ; + reg Iand_reads_t19_y ; + reg Iand_reads_f98_y ; + reg Idata13_d3_d1 ; + reg Idata10_d2_d0 ; + reg Iread_selectors12_y ; + reg Idata3_d5_d1 ; + reg Idata12_d1_d0 ; + reg Iand_reads_t61_y ; + wire reset_B; + reg Idata13_d5_d0 ; + reg Idata6_d7_d1 ; + reg Idata0_d7_d1 ; + reg Idata6_d7_d0 ; + reg Iand_reads_f105_y ; + reg Iand_reads_t14_y ; + wire Iin_d_d11_d0 ; + reg Idata9_d0_d1 ; + reg Idata4_d4_d0 ; + reg Iand_reads_f49_y ; + reg Iand_reads_t0_y ; + reg Idata1_d4_d0 ; + reg Idata0_d6_d1 ; + reg Iand_reads_t60_y ; + reg Iack_ortree_in5 ; + reg Idata10_d6_d1 ; + reg Iregisters3_in_v ; + wire Iin_d_d1_d1 ; + reg Idata8_d7_d1 ; + reg Iand_reads_f53_y ; + wire Iin_d_d3_d0 ; + wire Iin_d_d8_d1 ; + reg Idecoder_out14 ; + reg Iand_reads_t85_y ; + reg Idata8_d0_d0 ; + reg Iand_reads_f37_y ; + reg Iread_selectors7_y ; + reg Iand_reads_f28_y ; + reg Iout_d_d6_d1 ; + reg Idata6_d3_d1 ; + reg Iand_reads_f31_y ; + reg Iout_d_d5_d0 ; + reg Iand_reads_f16_y ; + reg Iout_d_d10_d0 ; + reg Iand_reads_f62_y ; + reg Iand_reads_f44_y ; + wire Iin_d_d3_d1 ; + reg Iand_reads_f39_b ; + wire Iin_d_d10_d1 ; + wire Iin_d_d11_d1 ; + reg Iout_d_d3_d0 ; + reg Idata0_d6_d0 ; + reg Idata9_d4_d1 ; + reg Iand_reads_f118_y ; + wire Iin_d_d6_d0 ; + reg Iand_reads_f119_b ; + reg Iand_reads_t113_y ; + reg Iand_reads_f19_y ; + reg Iand_reads_f90_y ; + reg Iregisters12_in_v ; + wire Iin_d_d0_d0 ; + wire Iin_d_d5_d0 ; + reg Iregisters6_in_v ; + reg Iand_reads_t76_y ; + reg Iand_reads_f95_b ; + reg Idata5_d3_d1 ; + reg Idata2_d3_d0 ; + reg Iand_reads_f109_y ; + reg Iand_reads_t84_y ; + reg Idata2_d4_d1 ; + reg Iack_ortree_in8 ; + reg Idata0_d0_d0 ; + reg Idata2_d5_d0 ; + reg Idata13_d2_d1 ; + reg Iregisters10_in_v ; + reg Idecoder_out2 ; + reg Idecoder_out4 ; + wire Iin_d_d4_d0 ; + reg Iand_reads_f111_b ; + reg Idata14_d7_d1 ; + reg Iand_reads_t43_y ; + reg Iack_ortree_in3 ; + reg Iand_reads_f7_b ; + wire Iin_d_d6_d1 ; + reg Iread_selectors15_y ; + reg Iand_reads_f111_y ; + reg Idata4_d5_d0 ; + reg Idata4_d6_d0 ; + reg Iand_reads_f114_y ; + reg Iand_reads_f97_y ; + reg Idata2_d3_d1 ; + reg Iout_d_d10_d1 ; + reg Iand_reads_f39_y ; + reg Iand_reads_f126_y ; + reg Idata7_d6_d0 ; + reg Iand_reads_f40_y ; + reg Idecoder_out12 ; + reg Iand_reads_t48_y ; + reg Iand_reads_t120_y ; + reg Idata13_d7_d1 ; + reg Iand_reads_f69_y ; + reg Iand_reads_f31_b ; + reg Idata0_d5_d1 ; + reg Idata5_d4_d0 ; + reg Idata11_d5_d0 ; + reg Iand_reads_t87_y ; + reg Iand_reads_t40_y ; + reg Iand_reads_f58_y ; + reg Idata5_d7_d0 ; + reg Idata12_d3_d0 ; + reg Idata6_d5_d0 ; + reg Iand_reads_f92_y ; + reg Iand_reads_t62_y ; + reg Iand_reads_t101_y ; + wire Iin_d_d5_d1 ; + reg Iwrite_selectors15_y ; + reg Idata9_d1_d0 ; + reg Iand_reads_f54_y ; + reg Iack_ortree_in13 ; + reg Iread_selectors10_y ; + reg Iand_reads_t25_y ; + reg Idata13_d1_d0 ; + reg Iand_reads_f6_y ; + reg Idata14_d6_d1 ; + reg Iand_reads_f63_y ; + reg Iand_reads_f113_y ; + reg Idecoder_out9 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d7_d1 ; + reg Idata4_d7_d1 ; + reg Idata5_d2_d1 ; + reg Iand_reads_f85_y ; + reg Iread_selectors8_y ; + reg Iand_reads_f13_y ; + reg Iand_reads_t7_y ; + reg Idata11_d7_d1 ; + reg Iand_reads_f81_y ; + reg Idata11_d5_d1 ; + reg Idata6_d2_d0 ; + reg Iand_reads_t124_y ; + reg Iand_reads_t44_y ; + reg Iand_reads_t4_y ; + reg Idecoder_out6 ; + reg Idata12_d7_d0 ; + reg Iand_reads_f127_y ; + reg Iand_reads_f110_y ; + reg Iand_reads_t36_y ; + reg Iand_reads_t123_y ; + reg Idata6_d6_d0 ; + reg Idata7_d5_d0 ; + reg Iand_reads_f116_y ; + reg Iand_reads_f3_y ; + reg Iand_reads_f78_y ; + reg Iand_reads_f45_y ; + reg Iand_reads_f115_y ; + reg Idata2_d2_d1 ; + reg Iand_reads_t117_y ; + reg Iread_selectors3_y ; + reg Iand_reads_f46_y ; + reg Iout_d_d7_d0 ; + reg Iout_d_d6_d0 ; + reg Iand_reads_t83_y ; + reg Idecoder_out11 ; + reg Idata5_d4_d1 ; + reg Iout_d_d8_d0 ; + reg Iack_ortree_in11 ; + reg Iand_reads_t112_y ; + reg Idata15_d2_d1 ; + reg Iand_reads_f30_y ; + reg Iack_ortree_in7 ; + reg Idata13_d2_d0 ; + reg Iand_reads_f68_y ; + reg Iand_reads_f50_y ; + reg Idata14_d5_d0 ; + reg Idata0_d3_d1 ; + reg Iand_reads_t71_y ; + reg Iand_reads_f38_y ; + reg Idata14_d2_d0 ; + reg Iand_reads_t127_y ; + reg Iand_reads_t100_y ; + reg Idata14_d0_d1 ; + reg Idata4_d2_d0 ; + reg Idata2_d6_d1 ; + reg Iand_reads_t6_y ; + wire Iin_d_d2_d1 ; + reg Idata3_d4_d0 ; + wire Iin_d_d1_d0 ; + reg Iand_reads_f71_b ; + reg Idata11_d0_d0 ; + reg Idata15_d3_d0 ; + reg Idata1_d4_d1 ; + reg Idata13_d6_d1 ; + reg Iand_reads_f125_y ; + reg Iand_reads_t23_y ; + reg Iread_selectors1_y ; + reg Idata13_d6_d0 ; + reg Iout_d_d9_d0 ; + reg Iand_reads_f43_y ; + reg Iand_reads_t30_y ; + reg Idata3_d5_d0 ; + reg Iin_v ; + reg Idata1_d1_d0 ; + reg Iand_reads_t77_y ; + reg Iwrite_selectors9_y ; + reg Idata10_d7_d0 ; + reg Iand_reads_t52_y ; + reg Idecoder_out1 ; + reg Iread_selectors6_y ; + reg Iregisters0_in_v ; + reg Iand_reads_f70_y ; + reg Iand_reads_t59_y ; + reg Iwrite_selectors4_y ; + reg Iand_reads_f5_y ; + reg Iand_reads_f52_y ; + reg Idata14_d3_d0 ; + reg Idecoder_out0 ; + reg Iregisters13_in_v ; + reg Iand_reads_t73_y ; + reg Idata15_d3_d1 ; + reg Idata10_d6_d0 ; + reg Idata2_d1_d1 ; + reg Iand_reads_t2_y ; + reg Idata13_d3_d0 ; + reg Iand_reads_f29_y ; + reg Iack_ortree_in1 ; + reg Idata1_d3_d0 ; + reg Iand_reads_t95_y ; + reg Iand_reads_t68_y ; + reg Iand_reads_t26_y ; + reg Idata6_d1_d1 ; + reg Iand_reads_f27_y ; + reg Iand_reads_f104_y ; + reg Idata6_d0_d1 ; + reg Iregisters2_in_v ; + reg Idata3_d0_d0 ; + reg Iwrite_selectors5_y ; + reg Iand_reads_f89_y ; + wire Iin_d_d9_d0 ; + wire Iin_d_d10_d0 ; + reg Idata4_d1_d1 ; + reg Idata6_d3_d0 ; + reg Iregisters9_in_v ; + reg Iand_reads_t1_y ; + reg Idata11_d0_d1 ; + reg Idata0_d4_d0 ; + reg Idata0_d1_d1 ; + reg Idata14_d5_d1 ; + reg Idata3_d3_d0 ; + reg Iread_selectors0_y ; + reg Iand_reads_t33_y ; + wire Iin_d_d7_d0 ; + reg Iand_reads_t105_y ; + reg Idata9_d5_d0 ; + reg Iand_reads_f65_y ; + reg Iand_reads_t50_y ; + reg Idata11_d2_d1 ; + reg Iand_reads_f117_y ; + reg Iand_reads_t115_y ; + reg Iand_reads_t42_y ; + reg Iand_reads_t12_y ; + reg Iand_reads_t49_y ; + reg Iand_reads_t11_y ; + reg Idata5_d7_d1 ; + reg Iand_reads_f18_y ; + reg Iand_reads_f17_y ; + reg Iand_reads_t70_y ; + reg Iand_reads_f66_y ; + reg Idata7_d0_d1 ; + reg I_wX0 ; + reg Idata6_d0_d0 ; + reg Iand_reads_f127_b ; + reg Idata13_d0_d1 ; + reg Idata7_d2_d0 ; + reg Iand_reads_f88_y ; + reg Iand_reads_t28_y ; + reg Iout_d_d0_d1 ; + reg Iack_ortree_in12 ; + reg Idata9_d0_d0 ; + reg Iand_reads_f23_y ; + reg Iand_reads_f123_y ; + reg Iand_reads_f34_y ; + reg Idata14_d1_d0 ; + reg Iwrite_selectors14_y ; + reg Iand_reads_f8_y ; + reg Iand_reads_t21_y ; + reg Iand_reads_t32_y ; + reg Idata4_d0_d0 ; + reg Iand_reads_t64_y ; + reg Idata7_d7_d1 ; + reg Idata9_d2_d1 ; + reg Idata4_d2_d1 ; + reg Iand_reads_t5_y ; + reg Iand_reads_f23_b ; + reg Idata12_d3_d1 ; + reg Iout_d_d1_d1 ; + reg Iand_reads_f75_y ; + reg Iand_reads_f80_y ; + reg Idata1_d2_d1 ; + reg Iand_reads_t63_y ; + reg Idata10_d2_d1 ; + reg Idata4_d7_d0 ; + reg Iregisters5_in_v ; + reg Idata7_d1_d0 ; + reg Iand_reads_f71_y ; + reg Iand_reads_t8_y ; + reg Iand_reads_f91_y ; + reg Iregisters14_in_v ; + reg Idata1_d1_d1 ; + reg Iack_ortree_in10 ; + reg Iwrite_selectors11_y ; + reg Iand_reads_t116_y ; + reg Iand_reads_f25_y ; + reg Iand_reads_t99_y ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0decoder__dualrail_34_716_4 Idecoder (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iout0 (Idecoder_out0 ), .Iout1 (Idecoder_out1 ), .Iout2 (Idecoder_out2 ), .Iout3 (Idecoder_out3 ), .Iout4 (Idecoder_out4 ), .Iout5 (Idecoder_out5 ), .Iout6 (Idecoder_out6 ), .Iout7 (Idecoder_out7 ), .Iout8 (Idecoder_out8 ), .Iout9 (Idecoder_out9 ), .Iout10 (Idecoder_out10 ), .Iout11 (Idecoder_out11 ), .Iout12 (Idecoder_out12 ), .Iout13 (Idecoder_out13 ), .Iout14 (Idecoder_out14 ), .Iout15 (Idecoder_out15 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_313_4 Iinput_valid (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .out(Iin_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iack_ortree (.Iin0 (Iack_ortree_in0 ), .Iin1 (Iack_ortree_in1 ), .Iin2 (Iack_ortree_in2 ), .Iin3 (Iack_ortree_in3 ), .Iin4 (Iack_ortree_in4 ), .Iin5 (Iack_ortree_in5 ), .Iin6 (Iack_ortree_in6 ), .Iin7 (Iack_ortree_in7 ), .Iin8 (Iack_ortree_in8 ), .Iin9 (Iack_ortree_in9 ), .Iin10 (Iack_ortree_in10 ), .Iin11 (Iack_ortree_in11 ), .Iin12 (Iack_ortree_in12 ), .Iin13 (Iack_ortree_in13 ), .Iin14 (Iack_ortree_in14 ), .Iin15 (Iack_ortree_in15 ), .out(Iack_ortree_out ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iack_safety (.y(Iin_a ), .c1(Iack_rw_or_y ), .c2(Iin_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_316_716_4 Iread_selectorsX (.Iin0 (Iread_selectors0_y ), .Iin1 (Iread_selectors1_y ), .Iin2 (Iread_selectors2_y ), .Iin3 (Iread_selectors3_y ), .Iin4 (Iread_selectors4_y ), .Iin5 (Iread_selectors5_y ), .Iin6 (Iread_selectors6_y ), .Iin7 (Iread_selectors7_y ), .Iin8 (Iread_selectors8_y ), .Iin9 (Iread_selectors9_y ), .Iin10 (Iread_selectors10_y ), .Iin11 (Iread_selectors11_y ), .Iin12 (Iread_selectors12_y ), .Iin13 (Iread_selectors13_y ), .Iin14 (Iread_selectors14_y ), .Iin15 (Iread_selectors15_y ), .Iout0 (Iand_reads_f7_b ), .Iout1 (Iand_reads_f15_b ), .Iout2 (Iand_reads_f23_b ), .Iout3 (Iand_reads_f31_b ), .Iout4 (Iand_reads_f39_b ), .Iout5 (Iand_reads_f47_b ), .Iout6 (Iand_reads_f55_b ), .Iout7 (Iand_reads_f63_b ), .Iout8 (Iand_reads_f71_b ), .Iout9 (Iand_reads_f79_b ), .Iout10 (Iand_reads_f87_b ), .Iout11 (Iand_reads_f95_b ), .Iout12 (Iand_reads_f103_b ), .Iout13 (Iand_reads_f111_b ), .Iout14 (Iand_reads_f119_b ), .Iout15 (Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t0 (.Iin0 (Iand_reads_t0_y ), .Iin1 (Iand_reads_t8_y ), .Iin2 (Iand_reads_t16_y ), .Iin3 (Iand_reads_t24_y ), .Iin4 (Iand_reads_t32_y ), .Iin5 (Iand_reads_t40_y ), .Iin6 (Iand_reads_t48_y ), .Iin7 (Iand_reads_t56_y ), .Iin8 (Iand_reads_t64_y ), .Iin9 (Iand_reads_t72_y ), .Iin10 (Iand_reads_t80_y ), .Iin11 (Iand_reads_t88_y ), .Iin12 (Iand_reads_t96_y ), .Iin13 (Iand_reads_t104_y ), .Iin14 (Iand_reads_t112_y ), .Iin15 (Iand_reads_t120_y ), .out(Iout_d_d4_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t1 (.Iin0 (Iand_reads_t1_y ), .Iin1 (Iand_reads_t9_y ), .Iin2 (Iand_reads_t17_y ), .Iin3 (Iand_reads_t25_y ), .Iin4 (Iand_reads_t33_y ), .Iin5 (Iand_reads_t41_y ), .Iin6 (Iand_reads_t49_y ), .Iin7 (Iand_reads_t57_y ), .Iin8 (Iand_reads_t65_y ), .Iin9 (Iand_reads_t73_y ), .Iin10 (Iand_reads_t81_y ), .Iin11 (Iand_reads_t89_y ), .Iin12 (Iand_reads_t97_y ), .Iin13 (Iand_reads_t105_y ), .Iin14 (Iand_reads_t113_y ), .Iin15 (Iand_reads_t121_y ), .out(Iout_d_d5_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t2 (.Iin0 (Iand_reads_t2_y ), .Iin1 (Iand_reads_t10_y ), .Iin2 (Iand_reads_t18_y ), .Iin3 (Iand_reads_t26_y ), .Iin4 (Iand_reads_t34_y ), .Iin5 (Iand_reads_t42_y ), .Iin6 (Iand_reads_t50_y ), .Iin7 (Iand_reads_t58_y ), .Iin8 (Iand_reads_t66_y ), .Iin9 (Iand_reads_t74_y ), .Iin10 (Iand_reads_t82_y ), .Iin11 (Iand_reads_t90_y ), .Iin12 (Iand_reads_t98_y ), .Iin13 (Iand_reads_t106_y ), .Iin14 (Iand_reads_t114_y ), .Iin15 (Iand_reads_t122_y ), .out(Iout_d_d6_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t3 (.Iin0 (Iand_reads_t3_y ), .Iin1 (Iand_reads_t11_y ), .Iin2 (Iand_reads_t19_y ), .Iin3 (Iand_reads_t27_y ), .Iin4 (Iand_reads_t35_y ), .Iin5 (Iand_reads_t43_y ), .Iin6 (Iand_reads_t51_y ), .Iin7 (Iand_reads_t59_y ), .Iin8 (Iand_reads_t67_y ), .Iin9 (Iand_reads_t75_y ), .Iin10 (Iand_reads_t83_y ), .Iin11 (Iand_reads_t91_y ), .Iin12 (Iand_reads_t99_y ), .Iin13 (Iand_reads_t107_y ), .Iin14 (Iand_reads_t115_y ), .Iin15 (Iand_reads_t123_y ), .out(Iout_d_d7_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t4 (.Iin0 (Iand_reads_t4_y ), .Iin1 (Iand_reads_t12_y ), .Iin2 (Iand_reads_t20_y ), .Iin3 (Iand_reads_t28_y ), .Iin4 (Iand_reads_t36_y ), .Iin5 (Iand_reads_t44_y ), .Iin6 (Iand_reads_t52_y ), .Iin7 (Iand_reads_t60_y ), .Iin8 (Iand_reads_t68_y ), .Iin9 (Iand_reads_t76_y ), .Iin10 (Iand_reads_t84_y ), .Iin11 (Iand_reads_t92_y ), .Iin12 (Iand_reads_t100_y ), .Iin13 (Iand_reads_t108_y ), .Iin14 (Iand_reads_t116_y ), .Iin15 (Iand_reads_t124_y ), .out(Iout_d_d8_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t5 (.Iin0 (Iand_reads_t5_y ), .Iin1 (Iand_reads_t13_y ), .Iin2 (Iand_reads_t21_y ), .Iin3 (Iand_reads_t29_y ), .Iin4 (Iand_reads_t37_y ), .Iin5 (Iand_reads_t45_y ), .Iin6 (Iand_reads_t53_y ), .Iin7 (Iand_reads_t61_y ), .Iin8 (Iand_reads_t69_y ), .Iin9 (Iand_reads_t77_y ), .Iin10 (Iand_reads_t85_y ), .Iin11 (Iand_reads_t93_y ), .Iin12 (Iand_reads_t101_y ), .Iin13 (Iand_reads_t109_y ), .Iin14 (Iand_reads_t117_y ), .Iin15 (Iand_reads_t125_y ), .out(Iout_d_d9_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t6 (.Iin0 (Iand_reads_t6_y ), .Iin1 (Iand_reads_t14_y ), .Iin2 (Iand_reads_t22_y ), .Iin3 (Iand_reads_t30_y ), .Iin4 (Iand_reads_t38_y ), .Iin5 (Iand_reads_t46_y ), .Iin6 (Iand_reads_t54_y ), .Iin7 (Iand_reads_t62_y ), .Iin8 (Iand_reads_t70_y ), .Iin9 (Iand_reads_t78_y ), .Iin10 (Iand_reads_t86_y ), .Iin11 (Iand_reads_t94_y ), .Iin12 (Iand_reads_t102_y ), .Iin13 (Iand_reads_t110_y ), .Iin14 (Iand_reads_t118_y ), .Iin15 (Iand_reads_t126_y ), .out(Iout_d_d10_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_t7 (.Iin0 (Iand_reads_t7_y ), .Iin1 (Iand_reads_t15_y ), .Iin2 (Iand_reads_t23_y ), .Iin3 (Iand_reads_t31_y ), .Iin4 (Iand_reads_t39_y ), .Iin5 (Iand_reads_t47_y ), .Iin6 (Iand_reads_t55_y ), .Iin7 (Iand_reads_t63_y ), .Iin8 (Iand_reads_t71_y ), .Iin9 (Iand_reads_t79_y ), .Iin10 (Iand_reads_t87_y ), .Iin11 (Iand_reads_t95_y ), .Iin12 (Iand_reads_t103_y ), .Iin13 (Iand_reads_t111_y ), .Iin14 (Iand_reads_t119_y ), .Iin15 (Iand_reads_t127_y ), .out(Iout_d_d11_d1 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t0 (.y(Iand_reads_t0_y ), .a(Idata0_d0_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t1 (.y(Iand_reads_t1_y ), .a(Idata0_d1_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t2 (.y(Iand_reads_t2_y ), .a(Idata0_d2_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t3 (.y(Iand_reads_t3_y ), .a(Idata0_d3_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t4 (.y(Iand_reads_t4_y ), .a(Idata0_d4_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t5 (.y(Iand_reads_t5_y ), .a(Idata0_d5_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t6 (.y(Iand_reads_t6_y ), .a(Idata0_d6_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t7 (.y(Iand_reads_t7_y ), .a(Idata0_d7_d1 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t8 (.y(Iand_reads_t8_y ), .a(Idata1_d0_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t9 (.y(Iand_reads_t9_y ), .a(Idata1_d1_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t10 (.y(Iand_reads_t10_y ), .a(Idata1_d2_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t11 (.y(Iand_reads_t11_y ), .a(Idata1_d3_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t12 (.y(Iand_reads_t12_y ), .a(Idata1_d4_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t13 (.y(Iand_reads_t13_y ), .a(Idata1_d5_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t14 (.y(Iand_reads_t14_y ), .a(Idata1_d6_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t15 (.y(Iand_reads_t15_y ), .a(Idata1_d7_d1 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t16 (.y(Iand_reads_t16_y ), .a(Idata2_d0_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t17 (.y(Iand_reads_t17_y ), .a(Idata2_d1_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t18 (.y(Iand_reads_t18_y ), .a(Idata2_d2_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t19 (.y(Iand_reads_t19_y ), .a(Idata2_d3_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t20 (.y(Iand_reads_t20_y ), .a(Idata2_d4_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t21 (.y(Iand_reads_t21_y ), .a(Idata2_d5_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t22 (.y(Iand_reads_t22_y ), .a(Idata2_d6_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t23 (.y(Iand_reads_t23_y ), .a(Idata2_d7_d1 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t24 (.y(Iand_reads_t24_y ), .a(Idata3_d0_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t25 (.y(Iand_reads_t25_y ), .a(Idata3_d1_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t26 (.y(Iand_reads_t26_y ), .a(Idata3_d2_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t27 (.y(Iand_reads_t27_y ), .a(Idata3_d3_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t28 (.y(Iand_reads_t28_y ), .a(Idata3_d4_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t29 (.y(Iand_reads_t29_y ), .a(Idata3_d5_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t30 (.y(Iand_reads_t30_y ), .a(Idata3_d6_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t31 (.y(Iand_reads_t31_y ), .a(Idata3_d7_d1 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t32 (.y(Iand_reads_t32_y ), .a(Idata4_d0_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t33 (.y(Iand_reads_t33_y ), .a(Idata4_d1_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t34 (.y(Iand_reads_t34_y ), .a(Idata4_d2_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t35 (.y(Iand_reads_t35_y ), .a(Idata4_d3_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t36 (.y(Iand_reads_t36_y ), .a(Idata4_d4_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t37 (.y(Iand_reads_t37_y ), .a(Idata4_d5_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t38 (.y(Iand_reads_t38_y ), .a(Idata4_d6_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t39 (.y(Iand_reads_t39_y ), .a(Idata4_d7_d1 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t40 (.y(Iand_reads_t40_y ), .a(Idata5_d0_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t41 (.y(Iand_reads_t41_y ), .a(Idata5_d1_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t42 (.y(Iand_reads_t42_y ), .a(Idata5_d2_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t43 (.y(Iand_reads_t43_y ), .a(Idata5_d3_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t44 (.y(Iand_reads_t44_y ), .a(Idata5_d4_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t45 (.y(Iand_reads_t45_y ), .a(Idata5_d5_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t46 (.y(Iand_reads_t46_y ), .a(Idata5_d6_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t47 (.y(Iand_reads_t47_y ), .a(Idata5_d7_d1 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t48 (.y(Iand_reads_t48_y ), .a(Idata6_d0_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t49 (.y(Iand_reads_t49_y ), .a(Idata6_d1_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t50 (.y(Iand_reads_t50_y ), .a(Idata6_d2_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t51 (.y(Iand_reads_t51_y ), .a(Idata6_d3_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t52 (.y(Iand_reads_t52_y ), .a(Idata6_d4_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t53 (.y(Iand_reads_t53_y ), .a(Idata6_d5_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t54 (.y(Iand_reads_t54_y ), .a(Idata6_d6_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t55 (.y(Iand_reads_t55_y ), .a(Idata6_d7_d1 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t56 (.y(Iand_reads_t56_y ), .a(Idata7_d0_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t57 (.y(Iand_reads_t57_y ), .a(Idata7_d1_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t58 (.y(Iand_reads_t58_y ), .a(Idata7_d2_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t59 (.y(Iand_reads_t59_y ), .a(Idata7_d3_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t60 (.y(Iand_reads_t60_y ), .a(Idata7_d4_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t61 (.y(Iand_reads_t61_y ), .a(Idata7_d5_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t62 (.y(Iand_reads_t62_y ), .a(Idata7_d6_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t63 (.y(Iand_reads_t63_y ), .a(Idata7_d7_d1 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t64 (.y(Iand_reads_t64_y ), .a(Idata8_d0_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t65 (.y(Iand_reads_t65_y ), .a(Idata8_d1_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t66 (.y(Iand_reads_t66_y ), .a(Idata8_d2_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t67 (.y(Iand_reads_t67_y ), .a(Idata8_d3_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t68 (.y(Iand_reads_t68_y ), .a(Idata8_d4_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t69 (.y(Iand_reads_t69_y ), .a(Idata8_d5_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t70 (.y(Iand_reads_t70_y ), .a(Idata8_d6_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t71 (.y(Iand_reads_t71_y ), .a(Idata8_d7_d1 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t72 (.y(Iand_reads_t72_y ), .a(Idata9_d0_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t73 (.y(Iand_reads_t73_y ), .a(Idata9_d1_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t74 (.y(Iand_reads_t74_y ), .a(Idata9_d2_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t75 (.y(Iand_reads_t75_y ), .a(Idata9_d3_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t76 (.y(Iand_reads_t76_y ), .a(Idata9_d4_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t77 (.y(Iand_reads_t77_y ), .a(Idata9_d5_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t78 (.y(Iand_reads_t78_y ), .a(Idata9_d6_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t79 (.y(Iand_reads_t79_y ), .a(Idata9_d7_d1 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t80 (.y(Iand_reads_t80_y ), .a(Idata10_d0_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t81 (.y(Iand_reads_t81_y ), .a(Idata10_d1_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t82 (.y(Iand_reads_t82_y ), .a(Idata10_d2_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t83 (.y(Iand_reads_t83_y ), .a(Idata10_d3_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t84 (.y(Iand_reads_t84_y ), .a(Idata10_d4_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t85 (.y(Iand_reads_t85_y ), .a(Idata10_d5_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t86 (.y(Iand_reads_t86_y ), .a(Idata10_d6_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t87 (.y(Iand_reads_t87_y ), .a(Idata10_d7_d1 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t88 (.y(Iand_reads_t88_y ), .a(Idata11_d0_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t89 (.y(Iand_reads_t89_y ), .a(Idata11_d1_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t90 (.y(Iand_reads_t90_y ), .a(Idata11_d2_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t91 (.y(Iand_reads_t91_y ), .a(Idata11_d3_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t92 (.y(Iand_reads_t92_y ), .a(Idata11_d4_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t93 (.y(Iand_reads_t93_y ), .a(Idata11_d5_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t94 (.y(Iand_reads_t94_y ), .a(Idata11_d6_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t95 (.y(Iand_reads_t95_y ), .a(Idata11_d7_d1 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t96 (.y(Iand_reads_t96_y ), .a(Idata12_d0_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t97 (.y(Iand_reads_t97_y ), .a(Idata12_d1_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t98 (.y(Iand_reads_t98_y ), .a(Idata12_d2_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t99 (.y(Iand_reads_t99_y ), .a(Idata12_d3_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t100 (.y(Iand_reads_t100_y ), .a(Idata12_d4_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t101 (.y(Iand_reads_t101_y ), .a(Idata12_d5_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t102 (.y(Iand_reads_t102_y ), .a(Idata12_d6_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t103 (.y(Iand_reads_t103_y ), .a(Idata12_d7_d1 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t104 (.y(Iand_reads_t104_y ), .a(Idata13_d0_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t105 (.y(Iand_reads_t105_y ), .a(Idata13_d1_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t106 (.y(Iand_reads_t106_y ), .a(Idata13_d2_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t107 (.y(Iand_reads_t107_y ), .a(Idata13_d3_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t108 (.y(Iand_reads_t108_y ), .a(Idata13_d4_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t109 (.y(Iand_reads_t109_y ), .a(Idata13_d5_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t110 (.y(Iand_reads_t110_y ), .a(Idata13_d6_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t111 (.y(Iand_reads_t111_y ), .a(Idata13_d7_d1 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t112 (.y(Iand_reads_t112_y ), .a(Idata14_d0_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t113 (.y(Iand_reads_t113_y ), .a(Idata14_d1_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t114 (.y(Iand_reads_t114_y ), .a(Idata14_d2_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t115 (.y(Iand_reads_t115_y ), .a(Idata14_d3_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t116 (.y(Iand_reads_t116_y ), .a(Idata14_d4_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t117 (.y(Iand_reads_t117_y ), .a(Idata14_d5_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t118 (.y(Iand_reads_t118_y ), .a(Idata14_d6_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t119 (.y(Iand_reads_t119_y ), .a(Idata14_d7_d1 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t120 (.y(Iand_reads_t120_y ), .a(Idata15_d0_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t121 (.y(Iand_reads_t121_y ), .a(Idata15_d1_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t122 (.y(Iand_reads_t122_y ), .a(Idata15_d2_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t123 (.y(Iand_reads_t123_y ), .a(Idata15_d3_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t124 (.y(Iand_reads_t124_y ), .a(Idata15_d4_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t125 (.y(Iand_reads_t125_y ), .a(Idata15_d5_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t126 (.y(Iand_reads_t126_y ), .a(Idata15_d6_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_t127 (.y(Iand_reads_t127_y ), .a(Idata15_d7_d1 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors0 (.y(Iwrite_selectors0_y ), .c1(I_wX0 ), .c2(Idecoder_out0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors1 (.y(Iwrite_selectors1_y ), .c1(I_wX0 ), .c2(Idecoder_out1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors2 (.y(Iwrite_selectors2_y ), .c1(I_wX0 ), .c2(Idecoder_out2 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors3 (.y(Iwrite_selectors3_y ), .c1(I_wX0 ), .c2(Idecoder_out3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors4 (.y(Iwrite_selectors4_y ), .c1(I_wX0 ), .c2(Idecoder_out4 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors5 (.y(Iwrite_selectors5_y ), .c1(I_wX0 ), .c2(Idecoder_out5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors6 (.y(Iwrite_selectors6_y ), .c1(I_wX0 ), .c2(Idecoder_out6 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors7 (.y(Iwrite_selectors7_y ), .c1(I_wX0 ), .c2(Idecoder_out7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors8 (.y(Iwrite_selectors8_y ), .c1(I_wX0 ), .c2(Idecoder_out8 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors9 (.y(Iwrite_selectors9_y ), .c1(I_wX0 ), .c2(Idecoder_out9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors10 (.y(Iwrite_selectors10_y ), .c1(I_wX0 ), .c2(Idecoder_out10 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors11 (.y(Iwrite_selectors11_y ), .c1(I_wX0 ), .c2(Idecoder_out11 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors12 (.y(Iwrite_selectors12_y ), .c1(I_wX0 ), .c2(Idecoder_out12 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors13 (.y(Iwrite_selectors13_y ), .c1(I_wX0 ), .c2(Idecoder_out13 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors14 (.y(Iwrite_selectors14_y ), .c1(I_wX0 ), .c2(Idecoder_out14 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iwrite_selectors15 (.y(Iwrite_selectors15_y ), .c1(I_wX0 ), .c2(Idecoder_out15 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iin_ack_Cel (.y(_write_ack), .c1(Iack_ortree_out ), .c2(Iin_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_320_4 I_r_sb (.in(Iin_d_d12_d0 ), .Iout0 (I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors0 (.y(Iread_selectors0_y ), .c1(I_rX0 ), .c2(Idecoder_out0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors1 (.y(Iread_selectors1_y ), .c1(I_rX0 ), .c2(Idecoder_out1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors2 (.y(Iread_selectors2_y ), .c1(I_rX0 ), .c2(Idecoder_out2 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors3 (.y(Iread_selectors3_y ), .c1(I_rX0 ), .c2(Idecoder_out3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors4 (.y(Iread_selectors4_y ), .c1(I_rX0 ), .c2(Idecoder_out4 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors5 (.y(Iread_selectors5_y ), .c1(I_rX0 ), .c2(Idecoder_out5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors6 (.y(Iread_selectors6_y ), .c1(I_rX0 ), .c2(Idecoder_out6 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors7 (.y(Iread_selectors7_y ), .c1(I_rX0 ), .c2(Idecoder_out7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors8 (.y(Iread_selectors8_y ), .c1(I_rX0 ), .c2(Idecoder_out8 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors9 (.y(Iread_selectors9_y ), .c1(I_rX0 ), .c2(Idecoder_out9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors10 (.y(Iread_selectors10_y ), .c1(I_rX0 ), .c2(Idecoder_out10 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors11 (.y(Iread_selectors11_y ), .c1(I_rX0 ), .c2(Idecoder_out11 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors12 (.y(Iread_selectors12_y ), .c1(I_rX0 ), .c2(Idecoder_out12 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors13 (.y(Iread_selectors13_y ), .c1(I_rX0 ), .c2(Idecoder_out13 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors14 (.y(Iread_selectors14_y ), .c1(I_rX0 ), .c2(Idecoder_out14 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iread_selectors15 (.y(Iread_selectors15_y ), .c1(I_rX0 ), .c2(Idecoder_out15 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_t0 (.y(Iout_d_d0_d1 ), .c1(Iin_d_d0_d1 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_t1 (.y(Iout_d_d1_d1 ), .c1(Iin_d_d1_d1 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_t2 (.y(Iout_d_d2_d1 ), .c1(Iin_d_d2_d1 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_t3 (.y(Iout_d_d3_d1 ), .c1(Iin_d_d3_d1 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +OR2_X1 Iack_rw_or (.y(Iack_rw_or_y ), .a(Iout_a ), .b(_write_ack), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_f0 (.y(Iout_d_d0_d0 ), .c1(Iin_d_d0_d0 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_f1 (.y(Iout_d_d1_d0 ), .c1(Iin_d_d1_d0 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_f2 (.y(Iout_d_d2_d0 ), .c1(Iin_d_d2_d0 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iaddr_read_f3 (.y(Iout_d_d3_d0 ), .c1(Iin_d_d3_d0 ), .c2(I_rX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters0 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors0_y ), .Iin_a (Iack_ortree_in0 ), .Iin_v (Iregisters0_in_v ), .Iout_d0_d0 (Idata0_d0_d0 ), .Iout_d0_d1 (Idata0_d0_d1 ), .Iout_d1_d0 (Idata0_d1_d0 ), .Iout_d1_d1 (Idata0_d1_d1 ), .Iout_d2_d0 (Idata0_d2_d0 ), .Iout_d2_d1 (Idata0_d2_d1 ), .Iout_d3_d0 (Idata0_d3_d0 ), .Iout_d3_d1 (Idata0_d3_d1 ), .Iout_d4_d0 (Idata0_d4_d0 ), .Iout_d4_d1 (Idata0_d4_d1 ), .Iout_d5_d0 (Idata0_d5_d0 ), .Iout_d5_d1 (Idata0_d5_d1 ), .Iout_d6_d0 (Idata0_d6_d0 ), .Iout_d6_d1 (Idata0_d6_d1 ), .Iout_d7_d0 (Idata0_d7_d0 ), .Iout_d7_d1 (Idata0_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters1 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors1_y ), .Iin_a (Iack_ortree_in1 ), .Iin_v (Iregisters1_in_v ), .Iout_d0_d0 (Idata1_d0_d0 ), .Iout_d0_d1 (Idata1_d0_d1 ), .Iout_d1_d0 (Idata1_d1_d0 ), .Iout_d1_d1 (Idata1_d1_d1 ), .Iout_d2_d0 (Idata1_d2_d0 ), .Iout_d2_d1 (Idata1_d2_d1 ), .Iout_d3_d0 (Idata1_d3_d0 ), .Iout_d3_d1 (Idata1_d3_d1 ), .Iout_d4_d0 (Idata1_d4_d0 ), .Iout_d4_d1 (Idata1_d4_d1 ), .Iout_d5_d0 (Idata1_d5_d0 ), .Iout_d5_d1 (Idata1_d5_d1 ), .Iout_d6_d0 (Idata1_d6_d0 ), .Iout_d6_d1 (Idata1_d6_d1 ), .Iout_d7_d0 (Idata1_d7_d0 ), .Iout_d7_d1 (Idata1_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters2 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors2_y ), .Iin_a (Iack_ortree_in2 ), .Iin_v (Iregisters2_in_v ), .Iout_d0_d0 (Idata2_d0_d0 ), .Iout_d0_d1 (Idata2_d0_d1 ), .Iout_d1_d0 (Idata2_d1_d0 ), .Iout_d1_d1 (Idata2_d1_d1 ), .Iout_d2_d0 (Idata2_d2_d0 ), .Iout_d2_d1 (Idata2_d2_d1 ), .Iout_d3_d0 (Idata2_d3_d0 ), .Iout_d3_d1 (Idata2_d3_d1 ), .Iout_d4_d0 (Idata2_d4_d0 ), .Iout_d4_d1 (Idata2_d4_d1 ), .Iout_d5_d0 (Idata2_d5_d0 ), .Iout_d5_d1 (Idata2_d5_d1 ), .Iout_d6_d0 (Idata2_d6_d0 ), .Iout_d6_d1 (Idata2_d6_d1 ), .Iout_d7_d0 (Idata2_d7_d0 ), .Iout_d7_d1 (Idata2_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters3 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors3_y ), .Iin_a (Iack_ortree_in3 ), .Iin_v (Iregisters3_in_v ), .Iout_d0_d0 (Idata3_d0_d0 ), .Iout_d0_d1 (Idata3_d0_d1 ), .Iout_d1_d0 (Idata3_d1_d0 ), .Iout_d1_d1 (Idata3_d1_d1 ), .Iout_d2_d0 (Idata3_d2_d0 ), .Iout_d2_d1 (Idata3_d2_d1 ), .Iout_d3_d0 (Idata3_d3_d0 ), .Iout_d3_d1 (Idata3_d3_d1 ), .Iout_d4_d0 (Idata3_d4_d0 ), .Iout_d4_d1 (Idata3_d4_d1 ), .Iout_d5_d0 (Idata3_d5_d0 ), .Iout_d5_d1 (Idata3_d5_d1 ), .Iout_d6_d0 (Idata3_d6_d0 ), .Iout_d6_d1 (Idata3_d6_d1 ), .Iout_d7_d0 (Idata3_d7_d0 ), .Iout_d7_d1 (Idata3_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters4 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors4_y ), .Iin_a (Iack_ortree_in4 ), .Iin_v (Iregisters4_in_v ), .Iout_d0_d0 (Idata4_d0_d0 ), .Iout_d0_d1 (Idata4_d0_d1 ), .Iout_d1_d0 (Idata4_d1_d0 ), .Iout_d1_d1 (Idata4_d1_d1 ), .Iout_d2_d0 (Idata4_d2_d0 ), .Iout_d2_d1 (Idata4_d2_d1 ), .Iout_d3_d0 (Idata4_d3_d0 ), .Iout_d3_d1 (Idata4_d3_d1 ), .Iout_d4_d0 (Idata4_d4_d0 ), .Iout_d4_d1 (Idata4_d4_d1 ), .Iout_d5_d0 (Idata4_d5_d0 ), .Iout_d5_d1 (Idata4_d5_d1 ), .Iout_d6_d0 (Idata4_d6_d0 ), .Iout_d6_d1 (Idata4_d6_d1 ), .Iout_d7_d0 (Idata4_d7_d0 ), .Iout_d7_d1 (Idata4_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters5 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors5_y ), .Iin_a (Iack_ortree_in5 ), .Iin_v (Iregisters5_in_v ), .Iout_d0_d0 (Idata5_d0_d0 ), .Iout_d0_d1 (Idata5_d0_d1 ), .Iout_d1_d0 (Idata5_d1_d0 ), .Iout_d1_d1 (Idata5_d1_d1 ), .Iout_d2_d0 (Idata5_d2_d0 ), .Iout_d2_d1 (Idata5_d2_d1 ), .Iout_d3_d0 (Idata5_d3_d0 ), .Iout_d3_d1 (Idata5_d3_d1 ), .Iout_d4_d0 (Idata5_d4_d0 ), .Iout_d4_d1 (Idata5_d4_d1 ), .Iout_d5_d0 (Idata5_d5_d0 ), .Iout_d5_d1 (Idata5_d5_d1 ), .Iout_d6_d0 (Idata5_d6_d0 ), .Iout_d6_d1 (Idata5_d6_d1 ), .Iout_d7_d0 (Idata5_d7_d0 ), .Iout_d7_d1 (Idata5_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters6 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors6_y ), .Iin_a (Iack_ortree_in6 ), .Iin_v (Iregisters6_in_v ), .Iout_d0_d0 (Idata6_d0_d0 ), .Iout_d0_d1 (Idata6_d0_d1 ), .Iout_d1_d0 (Idata6_d1_d0 ), .Iout_d1_d1 (Idata6_d1_d1 ), .Iout_d2_d0 (Idata6_d2_d0 ), .Iout_d2_d1 (Idata6_d2_d1 ), .Iout_d3_d0 (Idata6_d3_d0 ), .Iout_d3_d1 (Idata6_d3_d1 ), .Iout_d4_d0 (Idata6_d4_d0 ), .Iout_d4_d1 (Idata6_d4_d1 ), .Iout_d5_d0 (Idata6_d5_d0 ), .Iout_d5_d1 (Idata6_d5_d1 ), .Iout_d6_d0 (Idata6_d6_d0 ), .Iout_d6_d1 (Idata6_d6_d1 ), .Iout_d7_d0 (Idata6_d7_d0 ), .Iout_d7_d1 (Idata6_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters7 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors7_y ), .Iin_a (Iack_ortree_in7 ), .Iin_v (Iregisters7_in_v ), .Iout_d0_d0 (Idata7_d0_d0 ), .Iout_d0_d1 (Idata7_d0_d1 ), .Iout_d1_d0 (Idata7_d1_d0 ), .Iout_d1_d1 (Idata7_d1_d1 ), .Iout_d2_d0 (Idata7_d2_d0 ), .Iout_d2_d1 (Idata7_d2_d1 ), .Iout_d3_d0 (Idata7_d3_d0 ), .Iout_d3_d1 (Idata7_d3_d1 ), .Iout_d4_d0 (Idata7_d4_d0 ), .Iout_d4_d1 (Idata7_d4_d1 ), .Iout_d5_d0 (Idata7_d5_d0 ), .Iout_d5_d1 (Idata7_d5_d1 ), .Iout_d6_d0 (Idata7_d6_d0 ), .Iout_d6_d1 (Idata7_d6_d1 ), .Iout_d7_d0 (Idata7_d7_d0 ), .Iout_d7_d1 (Idata7_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters8 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors8_y ), .Iin_a (Iack_ortree_in8 ), .Iin_v (Iregisters8_in_v ), .Iout_d0_d0 (Idata8_d0_d0 ), .Iout_d0_d1 (Idata8_d0_d1 ), .Iout_d1_d0 (Idata8_d1_d0 ), .Iout_d1_d1 (Idata8_d1_d1 ), .Iout_d2_d0 (Idata8_d2_d0 ), .Iout_d2_d1 (Idata8_d2_d1 ), .Iout_d3_d0 (Idata8_d3_d0 ), .Iout_d3_d1 (Idata8_d3_d1 ), .Iout_d4_d0 (Idata8_d4_d0 ), .Iout_d4_d1 (Idata8_d4_d1 ), .Iout_d5_d0 (Idata8_d5_d0 ), .Iout_d5_d1 (Idata8_d5_d1 ), .Iout_d6_d0 (Idata8_d6_d0 ), .Iout_d6_d1 (Idata8_d6_d1 ), .Iout_d7_d0 (Idata8_d7_d0 ), .Iout_d7_d1 (Idata8_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters9 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors9_y ), .Iin_a (Iack_ortree_in9 ), .Iin_v (Iregisters9_in_v ), .Iout_d0_d0 (Idata9_d0_d0 ), .Iout_d0_d1 (Idata9_d0_d1 ), .Iout_d1_d0 (Idata9_d1_d0 ), .Iout_d1_d1 (Idata9_d1_d1 ), .Iout_d2_d0 (Idata9_d2_d0 ), .Iout_d2_d1 (Idata9_d2_d1 ), .Iout_d3_d0 (Idata9_d3_d0 ), .Iout_d3_d1 (Idata9_d3_d1 ), .Iout_d4_d0 (Idata9_d4_d0 ), .Iout_d4_d1 (Idata9_d4_d1 ), .Iout_d5_d0 (Idata9_d5_d0 ), .Iout_d5_d1 (Idata9_d5_d1 ), .Iout_d6_d0 (Idata9_d6_d0 ), .Iout_d6_d1 (Idata9_d6_d1 ), .Iout_d7_d0 (Idata9_d7_d0 ), .Iout_d7_d1 (Idata9_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters10 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors10_y ), .Iin_a (Iack_ortree_in10 ), .Iin_v (Iregisters10_in_v ), .Iout_d0_d0 (Idata10_d0_d0 ), .Iout_d0_d1 (Idata10_d0_d1 ), .Iout_d1_d0 (Idata10_d1_d0 ), .Iout_d1_d1 (Idata10_d1_d1 ), .Iout_d2_d0 (Idata10_d2_d0 ), .Iout_d2_d1 (Idata10_d2_d1 ), .Iout_d3_d0 (Idata10_d3_d0 ), .Iout_d3_d1 (Idata10_d3_d1 ), .Iout_d4_d0 (Idata10_d4_d0 ), .Iout_d4_d1 (Idata10_d4_d1 ), .Iout_d5_d0 (Idata10_d5_d0 ), .Iout_d5_d1 (Idata10_d5_d1 ), .Iout_d6_d0 (Idata10_d6_d0 ), .Iout_d6_d1 (Idata10_d6_d1 ), .Iout_d7_d0 (Idata10_d7_d0 ), .Iout_d7_d1 (Idata10_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters11 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors11_y ), .Iin_a (Iack_ortree_in11 ), .Iin_v (Iregisters11_in_v ), .Iout_d0_d0 (Idata11_d0_d0 ), .Iout_d0_d1 (Idata11_d0_d1 ), .Iout_d1_d0 (Idata11_d1_d0 ), .Iout_d1_d1 (Idata11_d1_d1 ), .Iout_d2_d0 (Idata11_d2_d0 ), .Iout_d2_d1 (Idata11_d2_d1 ), .Iout_d3_d0 (Idata11_d3_d0 ), .Iout_d3_d1 (Idata11_d3_d1 ), .Iout_d4_d0 (Idata11_d4_d0 ), .Iout_d4_d1 (Idata11_d4_d1 ), .Iout_d5_d0 (Idata11_d5_d0 ), .Iout_d5_d1 (Idata11_d5_d1 ), .Iout_d6_d0 (Idata11_d6_d0 ), .Iout_d6_d1 (Idata11_d6_d1 ), .Iout_d7_d0 (Idata11_d7_d0 ), .Iout_d7_d1 (Idata11_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters12 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors12_y ), .Iin_a (Iack_ortree_in12 ), .Iin_v (Iregisters12_in_v ), .Iout_d0_d0 (Idata12_d0_d0 ), .Iout_d0_d1 (Idata12_d0_d1 ), .Iout_d1_d0 (Idata12_d1_d0 ), .Iout_d1_d1 (Idata12_d1_d1 ), .Iout_d2_d0 (Idata12_d2_d0 ), .Iout_d2_d1 (Idata12_d2_d1 ), .Iout_d3_d0 (Idata12_d3_d0 ), .Iout_d3_d1 (Idata12_d3_d1 ), .Iout_d4_d0 (Idata12_d4_d0 ), .Iout_d4_d1 (Idata12_d4_d1 ), .Iout_d5_d0 (Idata12_d5_d0 ), .Iout_d5_d1 (Idata12_d5_d1 ), .Iout_d6_d0 (Idata12_d6_d0 ), .Iout_d6_d1 (Idata12_d6_d1 ), .Iout_d7_d0 (Idata12_d7_d0 ), .Iout_d7_d1 (Idata12_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters13 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors13_y ), .Iin_a (Iack_ortree_in13 ), .Iin_v (Iregisters13_in_v ), .Iout_d0_d0 (Idata13_d0_d0 ), .Iout_d0_d1 (Idata13_d0_d1 ), .Iout_d1_d0 (Idata13_d1_d0 ), .Iout_d1_d1 (Idata13_d1_d1 ), .Iout_d2_d0 (Idata13_d2_d0 ), .Iout_d2_d1 (Idata13_d2_d1 ), .Iout_d3_d0 (Idata13_d3_d0 ), .Iout_d3_d1 (Idata13_d3_d1 ), .Iout_d4_d0 (Idata13_d4_d0 ), .Iout_d4_d1 (Idata13_d4_d1 ), .Iout_d5_d0 (Idata13_d5_d0 ), .Iout_d5_d1 (Idata13_d5_d1 ), .Iout_d6_d0 (Idata13_d6_d0 ), .Iout_d6_d1 (Idata13_d6_d1 ), .Iout_d7_d0 (Idata13_d7_d0 ), .Iout_d7_d1 (Idata13_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters14 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors14_y ), .Iin_a (Iack_ortree_in14 ), .Iin_v (Iregisters14_in_v ), .Iout_d0_d0 (Idata14_d0_d0 ), .Iout_d0_d1 (Idata14_d0_d1 ), .Iout_d1_d0 (Idata14_d1_d0 ), .Iout_d1_d1 (Idata14_d1_d1 ), .Iout_d2_d0 (Idata14_d2_d0 ), .Iout_d2_d1 (Idata14_d2_d1 ), .Iout_d3_d0 (Idata14_d3_d0 ), .Iout_d3_d1 (Idata14_d3_d1 ), .Iout_d4_d0 (Idata14_d4_d0 ), .Iout_d4_d1 (Idata14_d4_d1 ), .Iout_d5_d0 (Idata14_d5_d0 ), .Iout_d5_d1 (Idata14_d5_d1 ), .Iout_d6_d0 (Idata14_d6_d0 ), .Iout_d6_d1 (Idata14_d6_d1 ), .Iout_d7_d0 (Idata14_d7_d0 ), .Iout_d7_d1 (Idata14_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__acells_38_4 Iregisters15 (.Iin_d_d0_d0 (Iin_d_d4_d0 ), .Iin_d_d0_d1 (Iin_d_d4_d1 ), .Iin_d_d1_d0 (Iin_d_d5_d0 ), .Iin_d_d1_d1 (Iin_d_d5_d1 ), .Iin_d_d2_d0 (Iin_d_d6_d0 ), .Iin_d_d2_d1 (Iin_d_d6_d1 ), .Iin_d_d3_d0 (Iin_d_d7_d0 ), .Iin_d_d3_d1 (Iin_d_d7_d1 ), .Iin_d_d4_d0 (Iin_d_d8_d0 ), .Iin_d_d4_d1 (Iin_d_d8_d1 ), .Iin_d_d5_d0 (Iin_d_d9_d0 ), .Iin_d_d5_d1 (Iin_d_d9_d1 ), .Iin_d_d6_d0 (Iin_d_d10_d0 ), .Iin_d_d6_d1 (Iin_d_d10_d1 ), .Iin_d_d7_d0 (Iin_d_d11_d0 ), .Iin_d_d7_d1 (Iin_d_d11_d1 ), .Iin_d_d8_d1 (Iwrite_selectors15_y ), .Iin_a (Iack_ortree_in15 ), .Iin_v (Iregisters15_in_v ), .Iout_d0_d0 (Idata15_d0_d0 ), .Iout_d0_d1 (Idata15_d0_d1 ), .Iout_d1_d0 (Idata15_d1_d0 ), .Iout_d1_d1 (Idata15_d1_d1 ), .Iout_d2_d0 (Idata15_d2_d0 ), .Iout_d2_d1 (Idata15_d2_d1 ), .Iout_d3_d0 (Idata15_d3_d0 ), .Iout_d3_d1 (Idata15_d3_d1 ), .Iout_d4_d0 (Idata15_d4_d0 ), .Iout_d4_d1 (Idata15_d4_d1 ), .Iout_d5_d0 (Idata15_d5_d0 ), .Iout_d5_d1 (Idata15_d5_d1 ), .Iout_d6_d0 (Idata15_d6_d0 ), .Iout_d6_d1 (Idata15_d6_d1 ), .Iout_d7_d0 (Idata15_d7_d0 ), .Iout_d7_d1 (Idata15_d7_d1 ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_316_4 I_w_sb (.in(Iin_d_d12_d1 ), .Iout0 (I_wX0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f0 (.Iin0 (Iand_reads_f0_y ), .Iin1 (Iand_reads_f8_y ), .Iin2 (Iand_reads_f16_y ), .Iin3 (Iand_reads_f24_y ), .Iin4 (Iand_reads_f32_y ), .Iin5 (Iand_reads_f40_y ), .Iin6 (Iand_reads_f48_y ), .Iin7 (Iand_reads_f56_y ), .Iin8 (Iand_reads_f64_y ), .Iin9 (Iand_reads_f72_y ), .Iin10 (Iand_reads_f80_y ), .Iin11 (Iand_reads_f88_y ), .Iin12 (Iand_reads_f96_y ), .Iin13 (Iand_reads_f104_y ), .Iin14 (Iand_reads_f112_y ), .Iin15 (Iand_reads_f120_y ), .out(Iout_d_d4_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f1 (.Iin0 (Iand_reads_f1_y ), .Iin1 (Iand_reads_f9_y ), .Iin2 (Iand_reads_f17_y ), .Iin3 (Iand_reads_f25_y ), .Iin4 (Iand_reads_f33_y ), .Iin5 (Iand_reads_f41_y ), .Iin6 (Iand_reads_f49_y ), .Iin7 (Iand_reads_f57_y ), .Iin8 (Iand_reads_f65_y ), .Iin9 (Iand_reads_f73_y ), .Iin10 (Iand_reads_f81_y ), .Iin11 (Iand_reads_f89_y ), .Iin12 (Iand_reads_f97_y ), .Iin13 (Iand_reads_f105_y ), .Iin14 (Iand_reads_f113_y ), .Iin15 (Iand_reads_f121_y ), .out(Iout_d_d5_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f2 (.Iin0 (Iand_reads_f2_y ), .Iin1 (Iand_reads_f10_y ), .Iin2 (Iand_reads_f18_y ), .Iin3 (Iand_reads_f26_y ), .Iin4 (Iand_reads_f34_y ), .Iin5 (Iand_reads_f42_y ), .Iin6 (Iand_reads_f50_y ), .Iin7 (Iand_reads_f58_y ), .Iin8 (Iand_reads_f66_y ), .Iin9 (Iand_reads_f74_y ), .Iin10 (Iand_reads_f82_y ), .Iin11 (Iand_reads_f90_y ), .Iin12 (Iand_reads_f98_y ), .Iin13 (Iand_reads_f106_y ), .Iin14 (Iand_reads_f114_y ), .Iin15 (Iand_reads_f122_y ), .out(Iout_d_d6_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f3 (.Iin0 (Iand_reads_f3_y ), .Iin1 (Iand_reads_f11_y ), .Iin2 (Iand_reads_f19_y ), .Iin3 (Iand_reads_f27_y ), .Iin4 (Iand_reads_f35_y ), .Iin5 (Iand_reads_f43_y ), .Iin6 (Iand_reads_f51_y ), .Iin7 (Iand_reads_f59_y ), .Iin8 (Iand_reads_f67_y ), .Iin9 (Iand_reads_f75_y ), .Iin10 (Iand_reads_f83_y ), .Iin11 (Iand_reads_f91_y ), .Iin12 (Iand_reads_f99_y ), .Iin13 (Iand_reads_f107_y ), .Iin14 (Iand_reads_f115_y ), .Iin15 (Iand_reads_f123_y ), .out(Iout_d_d7_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f4 (.Iin0 (Iand_reads_f4_y ), .Iin1 (Iand_reads_f12_y ), .Iin2 (Iand_reads_f20_y ), .Iin3 (Iand_reads_f28_y ), .Iin4 (Iand_reads_f36_y ), .Iin5 (Iand_reads_f44_y ), .Iin6 (Iand_reads_f52_y ), .Iin7 (Iand_reads_f60_y ), .Iin8 (Iand_reads_f68_y ), .Iin9 (Iand_reads_f76_y ), .Iin10 (Iand_reads_f84_y ), .Iin11 (Iand_reads_f92_y ), .Iin12 (Iand_reads_f100_y ), .Iin13 (Iand_reads_f108_y ), .Iin14 (Iand_reads_f116_y ), .Iin15 (Iand_reads_f124_y ), .out(Iout_d_d8_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f5 (.Iin0 (Iand_reads_f5_y ), .Iin1 (Iand_reads_f13_y ), .Iin2 (Iand_reads_f21_y ), .Iin3 (Iand_reads_f29_y ), .Iin4 (Iand_reads_f37_y ), .Iin5 (Iand_reads_f45_y ), .Iin6 (Iand_reads_f53_y ), .Iin7 (Iand_reads_f61_y ), .Iin8 (Iand_reads_f69_y ), .Iin9 (Iand_reads_f77_y ), .Iin10 (Iand_reads_f85_y ), .Iin11 (Iand_reads_f93_y ), .Iin12 (Iand_reads_f101_y ), .Iin13 (Iand_reads_f109_y ), .Iin14 (Iand_reads_f117_y ), .Iin15 (Iand_reads_f125_y ), .out(Iout_d_d9_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f6 (.Iin0 (Iand_reads_f6_y ), .Iin1 (Iand_reads_f14_y ), .Iin2 (Iand_reads_f22_y ), .Iin3 (Iand_reads_f30_y ), .Iin4 (Iand_reads_f38_y ), .Iin5 (Iand_reads_f46_y ), .Iin6 (Iand_reads_f54_y ), .Iin7 (Iand_reads_f62_y ), .Iin8 (Iand_reads_f70_y ), .Iin9 (Iand_reads_f78_y ), .Iin10 (Iand_reads_f86_y ), .Iin11 (Iand_reads_f94_y ), .Iin12 (Iand_reads_f102_y ), .Iin13 (Iand_reads_f110_y ), .Iin14 (Iand_reads_f118_y ), .Iin15 (Iand_reads_f126_y ), .out(Iout_d_d10_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_316_4 Iout_ortrees_f7 (.Iin0 (Iand_reads_f7_y ), .Iin1 (Iand_reads_f15_y ), .Iin2 (Iand_reads_f23_y ), .Iin3 (Iand_reads_f31_y ), .Iin4 (Iand_reads_f39_y ), .Iin5 (Iand_reads_f47_y ), .Iin6 (Iand_reads_f55_y ), .Iin7 (Iand_reads_f63_y ), .Iin8 (Iand_reads_f71_y ), .Iin9 (Iand_reads_f79_y ), .Iin10 (Iand_reads_f87_y ), .Iin11 (Iand_reads_f95_y ), .Iin12 (Iand_reads_f103_y ), .Iin13 (Iand_reads_f111_y ), .Iin14 (Iand_reads_f119_y ), .Iin15 (Iand_reads_f127_y ), .out(Iout_d_d11_d0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f0 (.y(Iand_reads_f0_y ), .a(Idata0_d0_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f1 (.y(Iand_reads_f1_y ), .a(Idata0_d1_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f2 (.y(Iand_reads_f2_y ), .a(Idata0_d2_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f3 (.y(Iand_reads_f3_y ), .a(Idata0_d3_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f4 (.y(Iand_reads_f4_y ), .a(Idata0_d4_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f5 (.y(Iand_reads_f5_y ), .a(Idata0_d5_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f6 (.y(Iand_reads_f6_y ), .a(Idata0_d6_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f7 (.y(Iand_reads_f7_y ), .a(Idata0_d7_d0 ), .b(Iand_reads_f7_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f8 (.y(Iand_reads_f8_y ), .a(Idata1_d0_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f9 (.y(Iand_reads_f9_y ), .a(Idata1_d1_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f10 (.y(Iand_reads_f10_y ), .a(Idata1_d2_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f11 (.y(Iand_reads_f11_y ), .a(Idata1_d3_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f12 (.y(Iand_reads_f12_y ), .a(Idata1_d4_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f13 (.y(Iand_reads_f13_y ), .a(Idata1_d5_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f14 (.y(Iand_reads_f14_y ), .a(Idata1_d6_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f15 (.y(Iand_reads_f15_y ), .a(Idata1_d7_d0 ), .b(Iand_reads_f15_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f16 (.y(Iand_reads_f16_y ), .a(Idata2_d0_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f17 (.y(Iand_reads_f17_y ), .a(Idata2_d1_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f18 (.y(Iand_reads_f18_y ), .a(Idata2_d2_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f19 (.y(Iand_reads_f19_y ), .a(Idata2_d3_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f20 (.y(Iand_reads_f20_y ), .a(Idata2_d4_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f21 (.y(Iand_reads_f21_y ), .a(Idata2_d5_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f22 (.y(Iand_reads_f22_y ), .a(Idata2_d6_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f23 (.y(Iand_reads_f23_y ), .a(Idata2_d7_d0 ), .b(Iand_reads_f23_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f24 (.y(Iand_reads_f24_y ), .a(Idata3_d0_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f25 (.y(Iand_reads_f25_y ), .a(Idata3_d1_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f26 (.y(Iand_reads_f26_y ), .a(Idata3_d2_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f27 (.y(Iand_reads_f27_y ), .a(Idata3_d3_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f28 (.y(Iand_reads_f28_y ), .a(Idata3_d4_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f29 (.y(Iand_reads_f29_y ), .a(Idata3_d5_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f30 (.y(Iand_reads_f30_y ), .a(Idata3_d6_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f31 (.y(Iand_reads_f31_y ), .a(Idata3_d7_d0 ), .b(Iand_reads_f31_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f32 (.y(Iand_reads_f32_y ), .a(Idata4_d0_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f33 (.y(Iand_reads_f33_y ), .a(Idata4_d1_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f34 (.y(Iand_reads_f34_y ), .a(Idata4_d2_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f35 (.y(Iand_reads_f35_y ), .a(Idata4_d3_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f36 (.y(Iand_reads_f36_y ), .a(Idata4_d4_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f37 (.y(Iand_reads_f37_y ), .a(Idata4_d5_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f38 (.y(Iand_reads_f38_y ), .a(Idata4_d6_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f39 (.y(Iand_reads_f39_y ), .a(Idata4_d7_d0 ), .b(Iand_reads_f39_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f40 (.y(Iand_reads_f40_y ), .a(Idata5_d0_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f41 (.y(Iand_reads_f41_y ), .a(Idata5_d1_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f42 (.y(Iand_reads_f42_y ), .a(Idata5_d2_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f43 (.y(Iand_reads_f43_y ), .a(Idata5_d3_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f44 (.y(Iand_reads_f44_y ), .a(Idata5_d4_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f45 (.y(Iand_reads_f45_y ), .a(Idata5_d5_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f46 (.y(Iand_reads_f46_y ), .a(Idata5_d6_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f47 (.y(Iand_reads_f47_y ), .a(Idata5_d7_d0 ), .b(Iand_reads_f47_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f48 (.y(Iand_reads_f48_y ), .a(Idata6_d0_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f49 (.y(Iand_reads_f49_y ), .a(Idata6_d1_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f50 (.y(Iand_reads_f50_y ), .a(Idata6_d2_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f51 (.y(Iand_reads_f51_y ), .a(Idata6_d3_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f52 (.y(Iand_reads_f52_y ), .a(Idata6_d4_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f53 (.y(Iand_reads_f53_y ), .a(Idata6_d5_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f54 (.y(Iand_reads_f54_y ), .a(Idata6_d6_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f55 (.y(Iand_reads_f55_y ), .a(Idata6_d7_d0 ), .b(Iand_reads_f55_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f56 (.y(Iand_reads_f56_y ), .a(Idata7_d0_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f57 (.y(Iand_reads_f57_y ), .a(Idata7_d1_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f58 (.y(Iand_reads_f58_y ), .a(Idata7_d2_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f59 (.y(Iand_reads_f59_y ), .a(Idata7_d3_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f60 (.y(Iand_reads_f60_y ), .a(Idata7_d4_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f61 (.y(Iand_reads_f61_y ), .a(Idata7_d5_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f62 (.y(Iand_reads_f62_y ), .a(Idata7_d6_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f63 (.y(Iand_reads_f63_y ), .a(Idata7_d7_d0 ), .b(Iand_reads_f63_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f64 (.y(Iand_reads_f64_y ), .a(Idata8_d0_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f65 (.y(Iand_reads_f65_y ), .a(Idata8_d1_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f66 (.y(Iand_reads_f66_y ), .a(Idata8_d2_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f67 (.y(Iand_reads_f67_y ), .a(Idata8_d3_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f68 (.y(Iand_reads_f68_y ), .a(Idata8_d4_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f69 (.y(Iand_reads_f69_y ), .a(Idata8_d5_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f70 (.y(Iand_reads_f70_y ), .a(Idata8_d6_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f71 (.y(Iand_reads_f71_y ), .a(Idata8_d7_d0 ), .b(Iand_reads_f71_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f72 (.y(Iand_reads_f72_y ), .a(Idata9_d0_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f73 (.y(Iand_reads_f73_y ), .a(Idata9_d1_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f74 (.y(Iand_reads_f74_y ), .a(Idata9_d2_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f75 (.y(Iand_reads_f75_y ), .a(Idata9_d3_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f76 (.y(Iand_reads_f76_y ), .a(Idata9_d4_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f77 (.y(Iand_reads_f77_y ), .a(Idata9_d5_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f78 (.y(Iand_reads_f78_y ), .a(Idata9_d6_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f79 (.y(Iand_reads_f79_y ), .a(Idata9_d7_d0 ), .b(Iand_reads_f79_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f80 (.y(Iand_reads_f80_y ), .a(Idata10_d0_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f81 (.y(Iand_reads_f81_y ), .a(Idata10_d1_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f82 (.y(Iand_reads_f82_y ), .a(Idata10_d2_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f83 (.y(Iand_reads_f83_y ), .a(Idata10_d3_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f84 (.y(Iand_reads_f84_y ), .a(Idata10_d4_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f85 (.y(Iand_reads_f85_y ), .a(Idata10_d5_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f86 (.y(Iand_reads_f86_y ), .a(Idata10_d6_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f87 (.y(Iand_reads_f87_y ), .a(Idata10_d7_d0 ), .b(Iand_reads_f87_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f88 (.y(Iand_reads_f88_y ), .a(Idata11_d0_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f89 (.y(Iand_reads_f89_y ), .a(Idata11_d1_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f90 (.y(Iand_reads_f90_y ), .a(Idata11_d2_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f91 (.y(Iand_reads_f91_y ), .a(Idata11_d3_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f92 (.y(Iand_reads_f92_y ), .a(Idata11_d4_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f93 (.y(Iand_reads_f93_y ), .a(Idata11_d5_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f94 (.y(Iand_reads_f94_y ), .a(Idata11_d6_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f95 (.y(Iand_reads_f95_y ), .a(Idata11_d7_d0 ), .b(Iand_reads_f95_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f96 (.y(Iand_reads_f96_y ), .a(Idata12_d0_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f97 (.y(Iand_reads_f97_y ), .a(Idata12_d1_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f98 (.y(Iand_reads_f98_y ), .a(Idata12_d2_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f99 (.y(Iand_reads_f99_y ), .a(Idata12_d3_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f100 (.y(Iand_reads_f100_y ), .a(Idata12_d4_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f101 (.y(Iand_reads_f101_y ), .a(Idata12_d5_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f102 (.y(Iand_reads_f102_y ), .a(Idata12_d6_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f103 (.y(Iand_reads_f103_y ), .a(Idata12_d7_d0 ), .b(Iand_reads_f103_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f104 (.y(Iand_reads_f104_y ), .a(Idata13_d0_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f105 (.y(Iand_reads_f105_y ), .a(Idata13_d1_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f106 (.y(Iand_reads_f106_y ), .a(Idata13_d2_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f107 (.y(Iand_reads_f107_y ), .a(Idata13_d3_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f108 (.y(Iand_reads_f108_y ), .a(Idata13_d4_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f109 (.y(Iand_reads_f109_y ), .a(Idata13_d5_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f110 (.y(Iand_reads_f110_y ), .a(Idata13_d6_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f111 (.y(Iand_reads_f111_y ), .a(Idata13_d7_d0 ), .b(Iand_reads_f111_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f112 (.y(Iand_reads_f112_y ), .a(Idata14_d0_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f113 (.y(Iand_reads_f113_y ), .a(Idata14_d1_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f114 (.y(Iand_reads_f114_y ), .a(Idata14_d2_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f115 (.y(Iand_reads_f115_y ), .a(Idata14_d3_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f116 (.y(Iand_reads_f116_y ), .a(Idata14_d4_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f117 (.y(Iand_reads_f117_y ), .a(Idata14_d5_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f118 (.y(Iand_reads_f118_y ), .a(Idata14_d6_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f119 (.y(Iand_reads_f119_y ), .a(Idata14_d7_d0 ), .b(Iand_reads_f119_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f120 (.y(Iand_reads_f120_y ), .a(Idata15_d0_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f121 (.y(Iand_reads_f121_y ), .a(Idata15_d1_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f122 (.y(Iand_reads_f122_y ), .a(Idata15_d2_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f123 (.y(Iand_reads_f123_y ), .a(Idata15_d3_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f124 (.y(Iand_reads_f124_y ), .a(Idata15_d4_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f125 (.y(Iand_reads_f125_y ), .a(Idata15_d5_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f126 (.y(Iand_reads_f126_y ), .a(Idata15_d6_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand_reads_f127 (.y(Iand_reads_f127_y ), .a(Idata15_d7_d0 ), .b(Iand_reads_f127_b ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<24> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_324_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X8 Ibuf8 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: ctree<12> +// +module tmpl_0_0dataflow__neuro_0_0ctree_312_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + input Iin4 ; + input Iin5 ; + input Iin6 ; + input Iin7 ; + input Iin8 ; + input Iin9 ; + input Iin10 ; + input Iin11 ; + output out; + +// -- signals --- + wire Iin1 ; + reg out; + wire Iin5 ; + wire Iin2 ; + wire Iin0 ; + wire Iin9 ; + wire Iin3 ; + reg Itmp15 ; + reg Itmp18 ; + wire Iin6 ; + reg Itmp14 ; + reg Itmp13 ; + reg Itmp12 ; + wire Iin8 ; + reg Itmp16 ; + wire Iin7 ; + reg Itmp20 ; + wire Iin4 ; + reg Itmp17 ; + reg Itmp19 ; + wire Iin10 ; + wire Iin11 ; + +// --- instances +A_2C_B_X1 IC2Els0 (.y(Itmp12 ), .c1(Iin0 ), .c2(Iin1 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els1 (.y(Itmp13 ), .c1(Iin2 ), .c2(Iin3 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els2 (.y(Itmp14 ), .c1(Iin4 ), .c2(Iin5 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els3 (.y(Itmp15 ), .c1(Iin6 ), .c2(Iin7 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els4 (.y(Itmp16 ), .c1(Iin8 ), .c2(Iin9 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els5 (.y(Itmp17 ), .c1(Iin10 ), .c2(Iin11 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els6 (.y(Itmp18 ), .c1(Itmp12 ), .c2(Itmp13 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els7 (.y(Itmp19 ), .c1(Itmp14 ), .c2(Itmp15 ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 IC2Els8 (.y(Itmp20 ), .c1(Itmp16 ), .c2(Itmp17 ), .vdd(vdd), .vss(vss)); +A_3C_B_X1 IC3Els0 (.y(out), .c1(Itmp18 ), .c2(Itmp19 ), .c3(Itmp20 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: vtree<12> +// +module tmpl_0_0dataflow__neuro_0_0vtree_312_4(Iin_d0_d0 , Iin_d0_d1 , Iin_d1_d0 , Iin_d1_d1 , Iin_d2_d0 , Iin_d2_d1 , Iin_d3_d0 , Iin_d3_d1 , Iin_d4_d0 , Iin_d4_d1 , Iin_d5_d0 , Iin_d5_d1 , Iin_d6_d0 , Iin_d6_d1 , Iin_d7_d0 , Iin_d7_d1 , Iin_d8_d0 , Iin_d8_d1 , Iin_d9_d0 , Iin_d9_d1 , Iin_d10_d0 , Iin_d10_d1 , Iin_d11_d0 , Iin_d11_d1 , out, vdd, vss); + input vdd; + input vss; + input Iin_d0_d0 ; + input Iin_d0_d1 ; + input Iin_d1_d0 ; + input Iin_d1_d1 ; + input Iin_d2_d0 ; + input Iin_d2_d1 ; + input Iin_d3_d0 ; + input Iin_d3_d1 ; + input Iin_d4_d0 ; + input Iin_d4_d1 ; + input Iin_d5_d0 ; + input Iin_d5_d1 ; + input Iin_d6_d0 ; + input Iin_d6_d1 ; + input Iin_d7_d0 ; + input Iin_d7_d1 ; + input Iin_d8_d0 ; + input Iin_d8_d1 ; + input Iin_d9_d0 ; + input Iin_d9_d1 ; + input Iin_d10_d0 ; + input Iin_d10_d1 ; + input Iin_d11_d0 ; + input Iin_d11_d1 ; + output out; + +// -- signals --- + wire Iin_d4_d1 ; + reg Ict_in5 ; + reg Ict_in1 ; + wire Iin_d9_d0 ; + wire Iin_d8_d1 ; + wire Iin_d2_d1 ; + wire Iin_d0_d0 ; + reg Ict_in7 ; + wire Iin_d5_d1 ; + wire Iin_d3_d0 ; + wire Iin_d2_d0 ; + wire Iin_d0_d1 ; + reg Ict_in10 ; + reg Ict_in0 ; + wire Iin_d11_d0 ; + wire Iin_d7_d1 ; + reg out; + wire Iin_d1_d1 ; + reg Ict_in2 ; + wire Iin_d8_d0 ; + reg Ict_in9 ; + wire Iin_d6_d1 ; + reg Ict_in8 ; + wire Iin_d11_d1 ; + wire Iin_d7_d0 ; + wire Iin_d1_d0 ; + reg Ict_in4 ; + wire Iin_d9_d1 ; + reg Ict_in3 ; + wire Iin_d3_d1 ; + wire Iin_d4_d0 ; + reg Ict_in11 ; + reg Ict_in6 ; + wire Iin_d10_d0 ; + wire Iin_d5_d0 ; + wire Iin_d6_d0 ; + wire Iin_d10_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ctree_312_4 Ict (.Iin0 (Ict_in0 ), .Iin1 (Ict_in1 ), .Iin2 (Ict_in2 ), .Iin3 (Ict_in3 ), .Iin4 (Ict_in4 ), .Iin5 (Ict_in5 ), .Iin6 (Ict_in6 ), .Iin7 (Ict_in7 ), .Iin8 (Ict_in8 ), .Iin9 (Ict_in9 ), .Iin10 (Ict_in10 ), .Iin11 (Ict_in11 ), .out(out), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf0 (.y(Ict_in0 ), .a(Iin_d0_d1 ), .b(Iin_d0_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf1 (.y(Ict_in1 ), .a(Iin_d1_d1 ), .b(Iin_d1_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf2 (.y(Ict_in2 ), .a(Iin_d2_d1 ), .b(Iin_d2_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf3 (.y(Ict_in3 ), .a(Iin_d3_d1 ), .b(Iin_d3_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf4 (.y(Ict_in4 ), .a(Iin_d4_d1 ), .b(Iin_d4_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf5 (.y(Ict_in5 ), .a(Iin_d5_d1 ), .b(Iin_d5_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf6 (.y(Ict_in6 ), .a(Iin_d6_d1 ), .b(Iin_d6_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf7 (.y(Ict_in7 ), .a(Iin_d7_d1 ), .b(Iin_d7_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf8 (.y(Ict_in8 ), .a(Iin_d8_d1 ), .b(Iin_d8_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf9 (.y(Ict_in9 ), .a(Iin_d9_d1 ), .b(Iin_d9_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf10 (.y(Ict_in10 ), .a(Iin_d10_d1 ), .b(Iin_d10_d0 ), .vdd(vdd), .vss(vss)); +OR2_X1 IOR2_tf11 (.y(Ict_in11 ), .a(Iin_d11_d1 ), .b(Iin_d11_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: buffer<12> +// +module tmpl_0_0dataflow__neuro_0_0buffer_312_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg Iout_d_d1_d1 ; + reg _in_v; + reg Iout_d_d3_d0 ; + reg Iout_d_d4_d0 ; + reg Iout_d_d3_d1 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d5_d1 ; + wire Iin_d_d2_d0 ; + reg _en; + reg Iout_d_d1_d0 ; + reg Iout_d_d7_d1 ; + reg Iout_d_d5_d1 ; + reg Ien_buf_out0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d5_d0 ; + reg Iout_d_d2_d0 ; + wire Iin_d_d9_d1 ; + reg _reset_BX; + reg Iout_d_d7_d0 ; + reg Iout_d_d10_d1 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d6_d1 ; + reg Iout_d_d4_d1 ; + wire Iin_d_d0_d0 ; + reg I_reset_BXX0 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d2_d1 ; + wire Iout_a ; + reg Iout_d_d5_d0 ; + reg Iin_a ; + reg _out_a_B; + wire Iin_d_d4_d0 ; + reg Iout_d_d11_d1 ; + reg Iout_d_d2_d1 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d4_d1 ; + reg I_out_a_BX0 ; + reg Iout_d_d11_d0 ; + reg Iout_d_d10_d0 ; + reg Iout_d_d6_d0 ; + wire Iin_d_d3_d0 ; + reg Iout_d_d0_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d9_d0 ; + wire Iin_d_d1_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d7_d0 ; + reg Iout_d_d0_d0 ; + wire reset_B; + wire Iin_d_d7_d1 ; + reg Iin_v ; + wire Iin_d_d1_d1 ; + wire Iout_v ; + reg Iout_d_d8_d1 ; + wire Iin_d_d3_d1 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d8_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 Iout_a_B_buf (.in(_out_a_B), .Iout0 (I_out_a_BX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Iin_v ), .c3(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inv (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_312_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_324_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func0 (.y(Iout_d_d0_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func1 (.y(Iout_d_d1_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func2 (.y(Iout_d_d2_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func3 (.y(Iout_d_d3_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func4 (.y(Iout_d_d4_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func5 (.y(Iout_d_d5_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func6 (.y(Iout_d_d6_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func7 (.y(Iout_d_d7_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func8 (.y(Iout_d_d8_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func9 (.y(Iout_d_d9_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func10 (.y(Iout_d_d10_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func11 (.y(Iout_d_d11_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func0 (.y(Iout_d_d0_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func1 (.y(Iout_d_d1_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func2 (.y(Iout_d_d2_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func3 (.y(Iout_d_d3_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func4 (.y(Iout_d_d4_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func5 (.y(Iout_d_d5_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func6 (.y(Iout_d_d6_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func7 (.y(Iout_d_d7_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func8 (.y(Iout_d_d8_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func9 (.y(Iout_d_d9_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func10 (.y(Iout_d_d10_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func11 (.y(Iout_d_d11_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: fifo<12,3> +// +module tmpl_0_0dataflow__neuro_0_0fifo_312_73_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg Ififo_element2_in_d_d6_d1 ; + reg Ififo_element2_in_d_d3_d1 ; + wire Iin_d_d9_d0 ; + reg Ififo_element2_in_d_d1_d1 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d0_d0 ; + reg Ififo_element1_in_d_d11_d0 ; + reg Ififo_element1_in_d_d3_d1 ; + reg Iin_a ; + reg Iout_d_d11_d1 ; + reg Ififo_element2_in_d_d11_d1 ; + reg Ififo_element2_in_d_d9_d1 ; + reg Ififo_element1_in_d_d4_d0 ; + reg Iout_d_d10_d1 ; + reg Ififo_element2_in_d_d1_d0 ; + reg Ififo_element1_in_d_d10_d0 ; + wire reset_B; + reg Iout_d_d4_d0 ; + reg Ififo_element2_in_d_d10_d0 ; + reg Ififo_element2_in_d_d8_d0 ; + reg Ififo_element2_in_d_d0_d0 ; + wire Iin_d_d10_d0 ; + reg _reset_BX; + reg Ififo_element1_in_d_d9_d1 ; + reg Iout_d_d11_d0 ; + reg Ififo_element2_in_d_d7_d1 ; + reg Ififo_element1_in_d_d3_d0 ; + wire Iin_d_d9_d1 ; + wire Iout_v ; + reg Iout_d_d3_d0 ; + reg Ififo_element2_in_d_d6_d0 ; + reg Ififo_element1_in_d_d2_d1 ; + wire Iin_d_d1_d0 ; + reg Ififo_element1_in_d_d9_d0 ; + reg Ififo_element1_in_d_d8_d0 ; + wire Iin_d_d5_d1 ; + reg Ififo_element2_in_d_d5_d0 ; + wire Iin_d_d11_d1 ; + reg Iout_d_d2_d1 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d8_d1 ; + reg Ififo_element2_in_d_d11_d0 ; + reg Ififo_element2_in_d_d7_d0 ; + reg Ififo_element1_in_d_d10_d1 ; + reg Ififo_element1_in_d_d0_d0 ; + wire Iin_d_d2_d1 ; + reg Ififo_element2_in_a ; + reg Ififo_element1_in_d_d0_d1 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d0_d1 ; + reg Iout_d_d0_d1 ; + reg Ififo_element1_in_d_d11_d1 ; + reg I_reset_BXX2 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d6_d0 ; + reg Iout_d_d3_d1 ; + reg Iout_d_d0_d0 ; + reg Ififo_element1_in_d_d1_d0 ; + reg Iout_d_d4_d1 ; + reg Iout_d_d1_d0 ; + reg Ififo_element2_in_d_d3_d0 ; + reg Ififo_element2_in_d_d2_d1 ; + reg Ififo_element1_in_d_d5_d1 ; + wire Iout_a ; + reg Iout_d_d9_d0 ; + reg Ififo_element2_in_d_d4_d0 ; + wire Iin_d_d3_d1 ; + reg Ififo_element2_in_d_d10_d1 ; + reg Ififo_element2_in_d_d4_d1 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d4_d1 ; + reg Iout_d_d7_d1 ; + reg Ififo_element1_in_a ; + reg Iout_d_d5_d1 ; + reg Ififo_element1_in_d_d6_d0 ; + reg Ififo_element2_in_v ; + reg Ififo_element1_in_d_d4_d1 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d3_d0 ; + reg Iout_d_d2_d0 ; + reg Iout_d_d1_d1 ; + reg Ififo_element2_in_d_d9_d0 ; + reg Ififo_element1_in_d_d8_d1 ; + reg Ififo_element1_in_d_d2_d0 ; + wire Iin_d_d7_d1 ; + reg Iout_d_d10_d0 ; + wire Iin_d_d2_d0 ; + wire Iin_d_d1_d1 ; + reg Iout_d_d5_d0 ; + wire Iin_d_d5_d0 ; + reg Ififo_element2_in_d_d8_d1 ; + reg Ififo_element1_in_d_d1_d1 ; + reg Iin_v ; + wire Iin_d_d6_d1 ; + reg Iout_d_d8_d0 ; + reg Iout_d_d7_d0 ; + reg Ififo_element2_in_d_d2_d0 ; + reg Ififo_element1_in_v ; + reg Ififo_element1_in_d_d5_d0 ; + reg Iout_d_d6_d1 ; + reg Ififo_element2_in_d_d5_d1 ; + reg Ififo_element2_in_d_d0_d1 ; + reg Ififo_element1_in_d_d7_d1 ; + reg Ififo_element1_in_d_d6_d1 ; + wire Iin_d_d11_d0 ; + reg Iout_d_d8_d1 ; + reg Ififo_element1_in_d_d7_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_312_4 Ififo_element0 (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iout_a (Ififo_element1_in_a ), .Iout_v (Ififo_element1_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_312_4 Ififo_element1 (.Iin_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iin_a (Ififo_element1_in_a ), .Iin_v (Ififo_element1_in_v ), .Iout_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iout_a (Ififo_element2_in_a ), .Iout_v (Ififo_element2_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_312_4 Ififo_element2 (.Iin_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iin_a (Ififo_element2_in_a ), .Iin_v (Ififo_element2_in_v ), .Iout_d_d0_d0 (Iout_d_d0_d0 ), .Iout_d_d0_d1 (Iout_d_d0_d1 ), .Iout_d_d1_d0 (Iout_d_d1_d0 ), .Iout_d_d1_d1 (Iout_d_d1_d1 ), .Iout_d_d2_d0 (Iout_d_d2_d0 ), .Iout_d_d2_d1 (Iout_d_d2_d1 ), .Iout_d_d3_d0 (Iout_d_d3_d0 ), .Iout_d_d3_d1 (Iout_d_d3_d1 ), .Iout_d_d4_d0 (Iout_d_d4_d0 ), .Iout_d_d4_d1 (Iout_d_d4_d1 ), .Iout_d_d5_d0 (Iout_d_d5_d0 ), .Iout_d_d5_d1 (Iout_d_d5_d1 ), .Iout_d_d6_d0 (Iout_d_d6_d0 ), .Iout_d_d6_d1 (Iout_d_d6_d1 ), .Iout_d_d7_d0 (Iout_d_d7_d0 ), .Iout_d_d7_d1 (Iout_d_d7_d1 ), .Iout_d_d8_d0 (Iout_d_d8_d0 ), .Iout_d_d8_d1 (Iout_d_d8_d1 ), .Iout_d_d9_d0 (Iout_d_d9_d0 ), .Iout_d_d9_d1 (Iout_d_d9_d1 ), .Iout_d_d10_d0 (Iout_d_d10_d0 ), .Iout_d_d10_d1 (Iout_d_d10_d1 ), .Iout_d_d11_d0 (Iout_d_d11_d0 ), .Iout_d_d11_d1 (Iout_d_d11_d1 ), .Iout_a (Iout_a ), .Iout_v (Iout_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: buffer<13> +// +module tmpl_0_0dataflow__neuro_0_0buffer_313_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg Iout_d_d12_d1 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d0_d1 ; + reg Iout_d_d5_d0 ; + wire Iin_d_d2_d0 ; + reg _reset_BX; + wire Iout_v ; + reg Iout_d_d1_d0 ; + reg Iout_d_d11_d1 ; + reg Iout_d_d9_d1 ; + wire Iin_d_d3_d0 ; + reg Iout_d_d0_d0 ; + reg Iout_d_d7_d1 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d8_d0 ; + reg _en; + wire Iin_d_d4_d1 ; + wire Iin_d_d0_d0 ; + reg _out_a_B; + reg Iout_d_d6_d0 ; + reg Iout_d_d3_d0 ; + reg Iout_d_d10_d1 ; + reg Iout_d_d4_d1 ; + reg Ien_buf_out0 ; + wire Iin_d_d12_d0 ; + wire Iin_d_d6_d0 ; + reg Iout_d_d2_d0 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d8_d0 ; + wire Iin_d_d9_d1 ; + reg Iout_d_d3_d1 ; + wire Iin_d_d0_d1 ; + reg Iout_d_d7_d0 ; + reg Iout_d_d5_d1 ; + wire Iin_d_d5_d1 ; + reg Iout_d_d10_d0 ; + reg Iout_d_d2_d1 ; + reg Iin_v ; + wire Iin_d_d7_d1 ; + wire Iin_d_d4_d0 ; + reg Iin_a ; + wire Iin_d_d1_d0 ; + wire Iin_d_d1_d1 ; + reg I_reset_BXX0 ; + reg Iout_d_d12_d0 ; + reg Iout_d_d11_d0 ; + reg Iout_d_d4_d0 ; + wire Iin_d_d12_d1 ; + reg _in_v; + reg Iout_d_d6_d1 ; + wire Iin_d_d6_d1 ; + wire reset_B; + wire Iin_d_d10_d0 ; + wire Iin_d_d2_d1 ; + wire Iout_a ; + reg I_out_a_BX0 ; + reg Iout_d_d1_d1 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d9_d0 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d3_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Iout_a_B_buf (.in(_out_a_B), .Iout0 (I_out_a_BX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(Iin_v ), .c3(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Iin_v_buf (.y(Iin_v ), .a(_in_v), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inv (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_313_4 Ivc (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .out(_in_v), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_326_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func0 (.y(Iout_d_d0_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func1 (.y(Iout_d_d1_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func2 (.y(Iout_d_d2_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func3 (.y(Iout_d_d3_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func4 (.y(Iout_d_d4_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func5 (.y(Iout_d_d5_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func6 (.y(Iout_d_d6_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func7 (.y(Iout_d_d7_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func8 (.y(Iout_d_d8_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func9 (.y(Iout_d_d9_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func10 (.y(Iout_d_d10_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func11 (.y(Iout_d_d11_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 It_buf_func12 (.y(Iout_d_d12_d1 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d12_d1 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func0 (.y(Iout_d_d0_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d0_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func1 (.y(Iout_d_d1_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d1_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func2 (.y(Iout_d_d2_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d2_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func3 (.y(Iout_d_d3_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d3_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func4 (.y(Iout_d_d4_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d4_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func5 (.y(Iout_d_d5_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d5_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func6 (.y(Iout_d_d6_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d6_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func7 (.y(Iout_d_d7_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d7_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func8 (.y(Iout_d_d8_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d8_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func9 (.y(Iout_d_d9_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d9_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func10 (.y(Iout_d_d10_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d10_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func11 (.y(Iout_d_d11_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d11_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X4 If_buf_func12 (.y(Iout_d_d12_d0 ), .c1(Ien_buf_out0 ), .c2(I_out_a_BX0 ), .n1(Iin_d_d12_d0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: fifo<13,3> +// +module tmpl_0_0dataflow__neuro_0_0fifo_313_73_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg Ififo_element1_in_d_d7_d1 ; + wire Iin_d_d12_d0 ; + reg Iout_d_d1_d0 ; + reg Ififo_element2_in_d_d3_d0 ; + reg Ififo_element2_in_d_d0_d1 ; + reg Ififo_element1_in_d_d4_d0 ; + wire Iin_d_d12_d1 ; + wire Iin_d_d11_d0 ; + reg Ififo_element2_in_d_d12_d1 ; + reg Iout_d_d11_d1 ; + reg Iout_d_d1_d1 ; + reg Ififo_element2_in_d_d5_d1 ; + reg Ififo_element2_in_d_d0_d0 ; + reg Ififo_element1_in_d_d12_d0 ; + reg Ififo_element1_in_d_d10_d0 ; + reg Ififo_element1_in_d_d9_d0 ; + reg Iin_a ; + reg Ififo_element2_in_v ; + reg Ififo_element1_in_a ; + reg Ififo_element1_in_d_d5_d0 ; + reg Ififo_element1_in_d_d0_d0 ; + wire Iin_d_d1_d0 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d3_d1 ; + reg Ififo_element2_in_d_d9_d0 ; + reg Ififo_element1_in_d_d8_d0 ; + reg Ififo_element1_in_d_d2_d1 ; + reg Ififo_element1_in_d_d6_d0 ; + reg Ififo_element2_in_d_d2_d1 ; + reg Ififo_element1_in_d_d5_d1 ; + wire Iin_d_d11_d1 ; + reg Iout_d_d7_d0 ; + reg Ififo_element2_in_a ; + reg Ififo_element2_in_d_d1_d0 ; + wire Iin_d_d3_d1 ; + reg Iout_d_d10_d0 ; + reg Ififo_element1_in_d_d9_d1 ; + wire Iin_d_d9_d1 ; + reg Iout_d_d11_d0 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d8_d1 ; + reg Iout_d_d10_d1 ; + reg Iout_d_d0_d1 ; + reg Ififo_element2_in_d_d4_d0 ; + reg Ififo_element1_in_d_d1_d1 ; + wire Iin_d_d0_d1 ; + reg Ififo_element1_in_d_d12_d1 ; + wire Iin_d_d4_d0 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d0_d0 ; + reg Ififo_element1_in_d_d2_d0 ; + reg Ififo_element1_in_d_d1_d0 ; + wire Iin_d_d7_d1 ; + wire reset_B; + reg Ififo_element2_in_d_d2_d0 ; + reg Ififo_element1_in_d_d4_d1 ; + reg Iin_v ; + wire Iin_d_d2_d1 ; + wire Iin_d_d0_d0 ; + wire Iin_d_d9_d0 ; + reg Iout_d_d8_d0 ; + reg Iout_d_d3_d0 ; + reg Ififo_element2_in_d_d8_d0 ; + reg Ififo_element2_in_d_d7_d0 ; + reg Ififo_element1_in_v ; + reg Ififo_element1_in_d_d6_d1 ; + wire Iin_d_d4_d1 ; + reg Iout_d_d6_d1 ; + reg Ififo_element2_in_d_d11_d0 ; + reg Ififo_element2_in_d_d10_d0 ; + reg Ififo_element1_in_d_d8_d1 ; + reg Ififo_element2_in_d_d6_d1 ; + reg Ififo_element1_in_d_d3_d0 ; + wire Iin_d_d6_d1 ; + reg Iout_d_d5_d1 ; + reg Ififo_element2_in_d_d9_d1 ; + reg Ififo_element2_in_d_d8_d1 ; + reg Ififo_element1_in_d_d3_d1 ; + wire Iin_d_d2_d0 ; + reg Ififo_element2_in_d_d6_d0 ; + reg Ififo_element2_in_d_d3_d1 ; + reg Iout_d_d4_d0 ; + reg Ififo_element2_in_d_d12_d0 ; + wire Iin_d_d10_d0 ; + reg Ififo_element1_in_d_d11_d0 ; + reg Ififo_element2_in_d_d4_d1 ; + reg Iout_d_d2_d1 ; + reg Iout_d_d2_d0 ; + reg Ififo_element2_in_d_d11_d1 ; + reg Ififo_element2_in_d_d10_d1 ; + reg Ififo_element2_in_d_d5_d0 ; + wire Iin_d_d3_d0 ; + reg Ififo_element2_in_d_d1_d1 ; + wire Iout_v ; + reg Iout_d_d6_d0 ; + reg Iout_d_d5_d0 ; + reg Iout_d_d12_d1 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d4_d1 ; + reg Ififo_element1_in_d_d11_d1 ; + reg Ififo_element1_in_d_d10_d1 ; + reg Ififo_element1_in_d_d0_d1 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d7_d0 ; + wire Iin_d_d6_d0 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d1_d1 ; + reg I_reset_BXX2 ; + reg _reset_BX; + wire Iout_a ; + reg Iout_d_d12_d0 ; + reg Iout_d_d7_d1 ; + reg Ififo_element2_in_d_d7_d1 ; + reg Ififo_element1_in_d_d7_d0 ; + wire Iin_d_d5_d1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_313_4 Ififo_element0 (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_d_d3_d0 (Iin_d_d3_d0 ), .Iin_d_d3_d1 (Iin_d_d3_d1 ), .Iin_d_d4_d0 (Iin_d_d4_d0 ), .Iin_d_d4_d1 (Iin_d_d4_d1 ), .Iin_d_d5_d0 (Iin_d_d5_d0 ), .Iin_d_d5_d1 (Iin_d_d5_d1 ), .Iin_d_d6_d0 (Iin_d_d6_d0 ), .Iin_d_d6_d1 (Iin_d_d6_d1 ), .Iin_d_d7_d0 (Iin_d_d7_d0 ), .Iin_d_d7_d1 (Iin_d_d7_d1 ), .Iin_d_d8_d0 (Iin_d_d8_d0 ), .Iin_d_d8_d1 (Iin_d_d8_d1 ), .Iin_d_d9_d0 (Iin_d_d9_d0 ), .Iin_d_d9_d1 (Iin_d_d9_d1 ), .Iin_d_d10_d0 (Iin_d_d10_d0 ), .Iin_d_d10_d1 (Iin_d_d10_d1 ), .Iin_d_d11_d0 (Iin_d_d11_d0 ), .Iin_d_d11_d1 (Iin_d_d11_d1 ), .Iin_d_d12_d0 (Iin_d_d12_d0 ), .Iin_d_d12_d1 (Iin_d_d12_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_element1_in_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_element1_in_d_d12_d1 ), .Iout_a (Ififo_element1_in_a ), .Iout_v (Ififo_element1_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_313_4 Ififo_element1 (.Iin_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element1_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element1_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element1_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element1_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element1_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element1_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element1_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element1_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element1_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element1_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element1_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element1_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element1_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element1_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element1_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element1_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element1_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element1_in_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_element1_in_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_element1_in_d_d12_d1 ), .Iin_a (Ififo_element1_in_a ), .Iin_v (Ififo_element1_in_v ), .Iout_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_element2_in_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_element2_in_d_d12_d1 ), .Iout_a (Ififo_element2_in_a ), .Iout_v (Ififo_element2_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_313_4 Ififo_element2 (.Iin_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_element2_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_element2_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_element2_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_element2_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_element2_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_element2_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_element2_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_element2_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_element2_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_element2_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_element2_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_element2_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_element2_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_element2_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_element2_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_element2_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_element2_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_element2_in_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_element2_in_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_element2_in_d_d12_d1 ), .Iin_a (Ififo_element2_in_a ), .Iin_v (Ififo_element2_in_v ), .Iout_d_d0_d0 (Iout_d_d0_d0 ), .Iout_d_d0_d1 (Iout_d_d0_d1 ), .Iout_d_d1_d0 (Iout_d_d1_d0 ), .Iout_d_d1_d1 (Iout_d_d1_d1 ), .Iout_d_d2_d0 (Iout_d_d2_d0 ), .Iout_d_d2_d1 (Iout_d_d2_d1 ), .Iout_d_d3_d0 (Iout_d_d3_d0 ), .Iout_d_d3_d1 (Iout_d_d3_d1 ), .Iout_d_d4_d0 (Iout_d_d4_d0 ), .Iout_d_d4_d1 (Iout_d_d4_d1 ), .Iout_d_d5_d0 (Iout_d_d5_d0 ), .Iout_d_d5_d1 (Iout_d_d5_d1 ), .Iout_d_d6_d0 (Iout_d_d6_d0 ), .Iout_d_d6_d1 (Iout_d_d6_d1 ), .Iout_d_d7_d0 (Iout_d_d7_d0 ), .Iout_d_d7_d1 (Iout_d_d7_d1 ), .Iout_d_d8_d0 (Iout_d_d8_d0 ), .Iout_d_d8_d1 (Iout_d_d8_d1 ), .Iout_d_d9_d0 (Iout_d_d9_d0 ), .Iout_d_d9_d1 (Iout_d_d9_d1 ), .Iout_d_d10_d0 (Iout_d_d10_d0 ), .Iout_d_d10_d1 (Iout_d_d10_d1 ), .Iout_d_d11_d0 (Iout_d_d11_d0 ), .Iout_d_d11_d1 (Iout_d_d11_d1 ), .Iout_d_d12_d0 (Iout_d_d12_d0 ), .Iout_d_d12_d1 (Iout_d_d12_d1 ), .Iout_a (Iout_a ), .Iout_v (Iout_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: delay_chain<3> +// +module tmpl_0_0dataflow__neuro_0_0delay__chain_33_4(out, in, vdd, vss); + input vdd; + input vss; + output out; + input in; + +// -- signals --- + reg Idly2_a ; + wire in; + reg Idly1_a ; + reg out; + +// --- instances +DLY4_X1 Idly0 (.y(Idly1_a ), .a(in), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly1 (.y(Idly2_a ), .a(Idly1_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly2 (.y(out), .a(Idly2_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_1N_U_X4<> +// + + +// +// Verilog module for: nrn_line_end_pull_down<> +// +module tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down(in, reset_B, out, vdd, vss); + input vdd; + input vss; + input in; + input reset_B; + output out; + +// -- signals --- + wire in; + wire reset_B; + reg Iinv_y ; + reg out; + +// --- instances +A_1N_U_X4 Ipull_down (.n1(in), .y(out), .vdd(vdd), .vss(vss)); +A_1N_U_X4 Ipull_downR (.n1(Iinv_y ), .y(out), .vdd(vdd), .vss(vss)); +INV_X1 Iinv (.y(Iinv_y ), .a(reset_B), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2C1N_RB_X1<> +// + + +// +// Verilog module for: A_2C1P1N_RB_X1<> +// + + +// +// Verilog module for: A_3P_U_X4<> +// + + +// +// Verilog module for: nrn_hs_2d<> +// +module tmpl_0_0dataflow__neuro_0_0nrn__hs__2d(Iin_d_d0 , Iin_a , Ioutx_d_d0 , Ioutx_a , Iouty_d_d0 , Iouty_a , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0 ; + output Iin_a ; + output Ioutx_d_d0 ; + input Ioutx_a ; + output Iouty_d_d0 ; + input Iouty_a ; + input reset_B; + +// -- signals --- + reg Ioutx_d_d0 ; + wire reset_B; + wire Ioutx_a ; + reg _req; + reg _x_a_B; + wire Iin_d_d0 ; + reg _en; + reg Iouty_d_d0 ; + reg Iin_a ; + reg _reset_BX; + wire Iouty_a ; + reg _reqB; + reg _y_a_B; + +// --- instances +INV_X1 Ireq_inv (.y(_reqB), .a(_req), .vdd(vdd), .vss(vss)); +A_2P_U_X4 Ipu_y (.p1(_reqB), .p2(Iouty_a ), .y(Iouty_d_d0 ), .vdd(vdd), .vss(vss)); +INV_X2 Iinv_x (.y(_x_a_B), .a(Ioutx_a ), .vdd(vdd), .vss(vss)); +INV_X2 Iinv_y (.y(_y_a_B), .a(Iouty_a ), .vdd(vdd), .vss(vss)); +A_2C1N_RB_X1 IA_ack (.y(Iin_a ), .c1(_en), .c2(Iin_d_d0 ), .n1(_req), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +BUF_X2 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +A_1C1P_X1 IA_en (.y(_en), .c1(Iin_a ), .p1(_req), .vdd(vdd), .vss(vss)); +A_2C1P1N_RB_X1 IA_req (.y(_req), .c1(_en), .c2(_y_a_B), .p1(_x_a_B), .n1(Iin_d_d0 ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +A_3P_U_X4 Ipu_x (.p1(Ioutx_a ), .p2(_reqB), .p3(_y_a_B), .y(Ioutx_d_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: nrn_hs_2d_array<2,4,3> +// +module tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4(Iin0_d_d0 , Iin0_a , Iin1_d_d0 , Iin1_a , Iin2_d_d0 , Iin2_a , Iin3_d_d0 , Iin3_a , Iin4_d_d0 , Iin4_a , Iin5_d_d0 , Iin5_a , Iin6_d_d0 , Iin6_a , Iin7_d_d0 , Iin7_a , Ioutx0_d_d0 , Ioutx0_a , Ioutx1_d_d0 , Ioutx1_a , Iouty0_d_d0 , Iouty0_a , Iouty1_d_d0 , Iouty1_a , Iouty2_d_d0 , Iouty2_a , Iouty3_d_d0 , Iouty3_a , reset_B, vdd, vss); + input vdd; + input vss; + input Iin0_d_d0 ; + output Iin0_a ; + input Iin1_d_d0 ; + output Iin1_a ; + input Iin2_d_d0 ; + output Iin2_a ; + input Iin3_d_d0 ; + output Iin3_a ; + input Iin4_d_d0 ; + output Iin4_a ; + input Iin5_d_d0 ; + output Iin5_a ; + input Iin6_d_d0 ; + output Iin6_a ; + input Iin7_d_d0 ; + output Iin7_a ; + output Ioutx0_d_d0 ; + input Ioutx0_a ; + output Ioutx1_d_d0 ; + input Ioutx1_a ; + output Iouty0_d_d0 ; + input Iouty0_a ; + output Iouty1_d_d0 ; + input Iouty1_a ; + output Iouty2_d_d0 ; + input Iouty2_a ; + output Iouty3_d_d0 ; + input Iouty3_a ; + input reset_B; + +// -- signals --- + reg Iin4_a ; + reg Ineurons1_reset_B ; + reg Iin6_a ; + wire Iin4_d_d0 ; + reg I_outy2_a ; + wire Iouty0_a ; + reg I_outy3_a ; + reg Ipd_x1_in ; + reg Ipd_y0_out ; + reg Ineurons7_reset_B ; + reg Iin7_a ; + wire Iin2_d_d0 ; + wire Iin0_d_d0 ; + reg Ipd_y1_in ; + wire reset_B; + reg Iouty0_d_d0 ; + reg Ipd_y3_out ; + reg Iin2_a ; + reg Ineurons3_reset_B ; + wire Iin5_d_d0 ; + reg Iouty3_d_d0 ; + reg Iin0_a ; + wire Iin6_d_d0 ; + wire Iin1_d_d0 ; + reg Ipd_x1_out ; + reg Ipd_x0_out ; + reg Ipd_y2_out ; + reg Ioutx1_d_d0 ; + reg Ioutx0_d_d0 ; + wire Ioutx0_a ; + reg Iouty1_d_d0 ; + wire Iin3_d_d0 ; + reg I_outx0_a ; + reg Ipd_x1_reset_B ; + wire Iouty3_a ; + wire Iouty2_a ; + reg I_outy1_a ; + reg Iouty2_d_d0 ; + wire Iin7_d_d0 ; + reg I_outx1_a ; + reg Ipd_y2_in ; + wire Iouty1_a ; + reg Ipd_y1_out ; + reg Iin1_a ; + reg Ipd_x0_in ; + reg Ipd_y3_in ; + reg Iin5_a ; + reg Irsb3_in ; + reg Ipd_y3_reset_B ; + wire Ioutx1_a ; + reg Iin3_a ; + reg Ineurons5_reset_B ; + reg I_outy0_a ; + reg Ipd_y0_in ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Irsb_pd_x (.in(reset_B), .Iout0 (Ipd_x1_reset_B ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_y0 (.y(Ipd_y0_out ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_y1 (.y(Ipd_y1_out ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_y2 (.y(Ipd_y2_out ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_y3 (.y(Ipd_y3_out ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_x0 (.y(Ipd_x0_out ), .vdd(vdd), .vss(vss)); +KEEP Ikeep_x1 (.y(Ipd_x1_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_y0 (.out(Ipd_y0_in ), .in(I_outy0_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_y1 (.out(Ipd_y1_in ), .in(I_outy1_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_y2 (.out(Ipd_y2_in ), .in(I_outy2_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_y3 (.out(Ipd_y3_in ), .in(I_outy3_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_x0 (.y(Ioutx0_d_d0 ), .a(Ipd_x0_out ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_x1 (.y(Ioutx1_d_d0 ), .a(Ipd_x1_out ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_y0 (.y(I_outy0_a ), .a(Iouty0_a ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_y1 (.y(I_outy1_a ), .a(Iouty1_a ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_y2 (.y(I_outy2_a ), .a(Iouty2_a ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_y3 (.y(I_outy3_a ), .a(Iouty3_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_x0 (.in(Ipd_x0_in ), .reset_B(Ipd_x1_reset_B ), .out(Ipd_x0_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_x1 (.in(Ipd_x1_in ), .reset_B(Ipd_x1_reset_B ), .out(Ipd_x1_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_y0 (.in(Ipd_y0_in ), .reset_B(Ipd_y3_reset_B ), .out(Ipd_y0_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_y1 (.in(Ipd_y1_in ), .reset_B(Ipd_y3_reset_B ), .out(Ipd_y1_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_y2 (.in(Ipd_y2_in ), .reset_B(Ipd_y3_reset_B ), .out(Ipd_y2_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__line__end__pull__down Ipd_y3 (.in(Ipd_y3_in ), .reset_B(Ipd_y3_reset_B ), .out(Ipd_y3_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons0 (.Iin_d_d0 (Iin0_d_d0 ), .Iin_a (Iin0_a ), .Ioutx_d_d0 (Ipd_x0_out ), .Ioutx_a (I_outx0_a ), .Iouty_d_d0 (Ipd_y0_out ), .Iouty_a (I_outy0_a ), .reset_B(Ineurons1_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons1 (.Iin_d_d0 (Iin1_d_d0 ), .Iin_a (Iin1_a ), .Ioutx_d_d0 (Ipd_x1_out ), .Ioutx_a (I_outx1_a ), .Iouty_d_d0 (Ipd_y0_out ), .Iouty_a (I_outy0_a ), .reset_B(Ineurons1_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons2 (.Iin_d_d0 (Iin2_d_d0 ), .Iin_a (Iin2_a ), .Ioutx_d_d0 (Ipd_x0_out ), .Ioutx_a (I_outx0_a ), .Iouty_d_d0 (Ipd_y1_out ), .Iouty_a (I_outy1_a ), .reset_B(Ineurons3_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons3 (.Iin_d_d0 (Iin3_d_d0 ), .Iin_a (Iin3_a ), .Ioutx_d_d0 (Ipd_x1_out ), .Ioutx_a (I_outx1_a ), .Iouty_d_d0 (Ipd_y1_out ), .Iouty_a (I_outy1_a ), .reset_B(Ineurons3_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons4 (.Iin_d_d0 (Iin4_d_d0 ), .Iin_a (Iin4_a ), .Ioutx_d_d0 (Ipd_x0_out ), .Ioutx_a (I_outx0_a ), .Iouty_d_d0 (Ipd_y2_out ), .Iouty_a (I_outy2_a ), .reset_B(Ineurons5_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons5 (.Iin_d_d0 (Iin5_d_d0 ), .Iin_a (Iin5_a ), .Ioutx_d_d0 (Ipd_x1_out ), .Ioutx_a (I_outx1_a ), .Iouty_d_d0 (Ipd_y2_out ), .Iouty_a (I_outy2_a ), .reset_B(Ineurons5_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons6 (.Iin_d_d0 (Iin6_d_d0 ), .Iin_a (Iin6_a ), .Ioutx_d_d0 (Ipd_x0_out ), .Ioutx_a (I_outx0_a ), .Iouty_d_d0 (Ipd_y3_out ), .Iouty_a (I_outy3_a ), .reset_B(Ineurons7_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d Ineurons7 (.Iin_d_d0 (Iin7_d_d0 ), .Iin_a (Iin7_a ), .Ioutx_d_d0 (Ipd_x1_out ), .Ioutx_a (I_outx1_a ), .Iouty_d_d0 (Ipd_y3_out ), .Iouty_a (I_outy3_a ), .reset_B(Ineurons7_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Irsbx (.in(reset_B), .Iout0 (Irsb3_in ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Irsb0 (.in(Irsb3_in ), .Iout0 (Ineurons1_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Irsb1 (.in(Irsb3_in ), .Iout0 (Ineurons3_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Irsb2 (.in(Irsb3_in ), .Iout0 (Ineurons5_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Irsb3 (.in(Irsb3_in ), .Iout0 (Ineurons7_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Irsb_pd_y (.in(reset_B), .Iout0 (Ipd_y3_reset_B ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_x0 (.out(Ipd_x0_in ), .in(I_outx0_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delay__chain_33_4 Idly_x1 (.out(Ipd_x1_in ), .in(I_outx1_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_y0 (.y(Iouty0_d_d0 ), .a(Ipd_y0_out ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_y1 (.y(Iouty1_d_d0 ), .a(Ipd_y1_out ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_y2 (.y(Iouty2_d_d0 ), .a(Ipd_y2_out ), .vdd(vdd), .vss(vss)); +BUF_X4 Iout_req_buf_y3 (.y(Iouty3_d_d0 ), .a(Ipd_y3_out ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_x0 (.y(I_outx0_a ), .a(Ioutx0_a ), .vdd(vdd), .vss(vss)); +BUF_X12 Iout_ack_buf_x1 (.y(I_outx1_a ), .a(Ioutx1_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<29> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_329_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + reg Iout0 ; + wire in; + +// --- instances +BUF_X8 Ibuf8 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: dropper_static<14,f> +// +module tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iin_d_d12_d0 , Iin_d_d12_d1 , Iin_d_d13_d0 , Iin_d_d13_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_d_d13_d0 , Iout_d_d13_d1 , Iout_a , cond, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + input Iin_d_d12_d0 ; + input Iin_d_d12_d1 ; + input Iin_d_d13_d0 ; + input Iin_d_d13_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + output Iout_d_d13_d0 ; + output Iout_d_d13_d1 ; + input Iout_a ; + input cond; + +// -- signals --- + wire Iin_d_d5_d1 ; + wire Iin_d_d2_d1 ; + reg Iin_v ; + wire Iin_d_d6_d1 ; + reg Iout_d_d5_d1 ; + reg Iout_d_d6_d0 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d0_d0 ; + reg _in_vX; + wire Iin_d_d11_d1 ; + wire Iin_d_d13_d0 ; + reg Iout_d_d13_d1 ; + wire Iin_d_d9_d1 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d4_d0 ; + reg Iout_d_d3_d1 ; + reg Iout_d_d11_d0 ; + reg Iout_d_d9_d0 ; + reg Iout_d_d1_d0 ; + reg _drop; + reg Iout_d_d1_d1 ; + wire Iin_d_d2_d0 ; + wire Iin_d_d3_d1 ; + wire Iin_d_d6_d0 ; + reg Iout_d_d2_d0 ; + reg Ivt_out ; + wire Iin_d_d13_d1 ; + reg Iout_d_d12_d1 ; + reg Iout_d_d0_d0 ; + reg Iout_d_d4_d1 ; + reg Iand_f13_b ; + wire Iin_d_d4_d0 ; + wire Iin_d_d1_d0 ; + reg Ior2_b ; + wire Iin_d_d10_d1 ; + reg Iout_d_d10_d1 ; + reg Iout_d_d7_d1 ; + reg Iout_d_d12_d0 ; + reg Iout_d_d10_d0 ; + wire Iin_d_d11_d0 ; + reg Iin_a ; + wire Iin_d_d0_d1 ; + wire Iin_d_d7_d0 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d3_d0 ; + reg Ior2_y ; + reg Iout_d_d0_d1 ; + wire Iin_d_d5_d0 ; + wire Iout_a ; + reg Iout_d_d11_d1 ; + wire Iin_d_d12_d1 ; + wire Iin_d_d8_d1 ; + reg Iout_d_d2_d1 ; + wire Iin_d_d1_d1 ; + reg Iout_d_d5_d0 ; + reg Iout_d_d13_d0 ; + reg Iout_d_d7_d0 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d9_d0 ; + reg Iout_d_d8_d0 ; + reg Iout_d_d6_d1 ; + wire Iin_d_d12_d0 ; + wire Iin_d_d8_d0 ; + wire cond; + wire Iin_d_d7_d1 ; + wire Iin_d_d10_d0 ; + +// --- instances +BUF_X4 Iin_v_buf (.y(_in_vX), .a(Ivt_out ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Isb_dropB (.in(cond), .Iout0 (Iand_f13_b ), .vdd(vdd), .vss(vss)); +OR2_X1 Ior2 (.y(Ior2_y ), .a(Iout_a ), .b(Ior2_b ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand2 (.y(Ior2_b ), .a(_drop), .b(_in_vX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_329_4 Isb_in_v (.in(_in_vX), .Iout0 (Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f0 (.y(Iout_d_d0_d0 ), .a(Iin_d_d0_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f1 (.y(Iout_d_d1_d0 ), .a(Iin_d_d1_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f2 (.y(Iout_d_d2_d0 ), .a(Iin_d_d2_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f3 (.y(Iout_d_d3_d0 ), .a(Iin_d_d3_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f4 (.y(Iout_d_d4_d0 ), .a(Iin_d_d4_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f5 (.y(Iout_d_d5_d0 ), .a(Iin_d_d5_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f6 (.y(Iout_d_d6_d0 ), .a(Iin_d_d6_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f7 (.y(Iout_d_d7_d0 ), .a(Iin_d_d7_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f8 (.y(Iout_d_d8_d0 ), .a(Iin_d_d8_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f9 (.y(Iout_d_d9_d0 ), .a(Iin_d_d9_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f10 (.y(Iout_d_d10_d0 ), .a(Iin_d_d10_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f11 (.y(Iout_d_d11_d0 ), .a(Iin_d_d11_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f12 (.y(Iout_d_d12_d0 ), .a(Iin_d_d12_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_f13 (.y(Iout_d_d13_d0 ), .a(Iin_d_d13_d0 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t0 (.y(Iout_d_d0_d1 ), .a(Iin_d_d0_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t1 (.y(Iout_d_d1_d1 ), .a(Iin_d_d1_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t2 (.y(Iout_d_d2_d1 ), .a(Iin_d_d2_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t3 (.y(Iout_d_d3_d1 ), .a(Iin_d_d3_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t4 (.y(Iout_d_d4_d1 ), .a(Iin_d_d4_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t5 (.y(Iout_d_d5_d1 ), .a(Iin_d_d5_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t6 (.y(Iout_d_d6_d1 ), .a(Iin_d_d6_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t7 (.y(Iout_d_d7_d1 ), .a(Iin_d_d7_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t8 (.y(Iout_d_d8_d1 ), .a(Iin_d_d8_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t9 (.y(Iout_d_d9_d1 ), .a(Iin_d_d9_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t10 (.y(Iout_d_d10_d1 ), .a(Iin_d_d10_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t11 (.y(Iout_d_d11_d1 ), .a(Iin_d_d11_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t12 (.y(Iout_d_d12_d1 ), .a(Iin_d_d12_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +AND3_X1 Iand_t13 (.y(Iout_d_d13_d1 ), .a(Iin_d_d13_d1 ), .b(Iand_f13_b ), .c(Iin_v ), .vdd(vdd), .vss(vss)); +INV_X1 Iinv (.y(_drop), .a(cond), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0vtree_314_4 Ivt (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .Iin_d12_d0 (Iin_d_d12_d0 ), .Iin_d12_d1 (Iin_d_d12_d1 ), .Iin_d13_d0 (Iin_d_d13_d0 ), .Iin_d13_d1 (Iin_d_d13_d1 ), .out(Ivt_out ), .vdd(vdd), .vss(vss)); +A_2C_B_X1 Iack_Cel (.y(Iin_a ), .c1(Ior2_y ), .c2(_in_vX), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: delayprog<2> +// +module tmpl_0_0dataflow__neuro_0_0delayprog_32_4(out, in, Is0 , Is1 , vdd, vss); + input vdd; + input vss; + output out; + input in; + input Is0 ; + input Is1 ; + +// -- signals --- + wire Is1 ; + reg Idly2_y ; + wire in; + reg Idly1_a ; + reg Idly0_y ; + reg Idly0_a ; + reg I_a1 ; + wire Is0 ; + reg out; + reg Idly2_a ; + +// --- instances +AND2_X1 Iand20 (.y(Idly0_a ), .a(in), .b(Is0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iand21 (.y(Idly1_a ), .a(I_a1 ), .b(Is1 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu20 (.y(I_a1 ), .a(in), .b(Idly0_y ), .s(Is0 ), .vdd(vdd), .vss(vss)); +MUX2_X1 Imu21 (.y(out), .a(I_a1 ), .b(Idly2_y ), .s(Is1 ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly0 (.y(Idly0_y ), .a(Idly0_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly1 (.y(Idly2_a ), .a(Idly1_a ), .vdd(vdd), .vss(vss)); +DLY4_X1 Idly2 (.y(Idly2_y ), .a(Idly2_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: bd2qdi<14,4,2> +// +module tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4(Iin_d0 , Iin_d1 , Iin_d2 , Iin_d3 , Iin_d4 , Iin_d5 , Iin_d6 , Iin_d7 , Iin_d8 , Iin_d9 , Iin_d10 , Iin_d11 , Iin_d12 , Iin_d13 , Iin_r , Iin_a , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_d_d3_d0 , Iout_d_d3_d1 , Iout_d_d4_d0 , Iout_d_d4_d1 , Iout_d_d5_d0 , Iout_d_d5_d1 , Iout_d_d6_d0 , Iout_d_d6_d1 , Iout_d_d7_d0 , Iout_d_d7_d1 , Iout_d_d8_d0 , Iout_d_d8_d1 , Iout_d_d9_d0 , Iout_d_d9_d1 , Iout_d_d10_d0 , Iout_d_d10_d1 , Iout_d_d11_d0 , Iout_d_d11_d1 , Iout_d_d12_d0 , Iout_d_d12_d1 , Iout_d_d13_d0 , Iout_d_d13_d1 , Iout_a , Iout_v , Idly_cfg0 , Idly_cfg1 , Idly_cfg2 , Idly_cfg3 , Idly_cfg20 , Idly_cfg21 , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d0 ; + input Iin_d1 ; + input Iin_d2 ; + input Iin_d3 ; + input Iin_d4 ; + input Iin_d5 ; + input Iin_d6 ; + input Iin_d7 ; + input Iin_d8 ; + input Iin_d9 ; + input Iin_d10 ; + input Iin_d11 ; + input Iin_d12 ; + input Iin_d13 ; + input Iin_r ; + output Iin_a ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + output Iout_d_d3_d0 ; + output Iout_d_d3_d1 ; + output Iout_d_d4_d0 ; + output Iout_d_d4_d1 ; + output Iout_d_d5_d0 ; + output Iout_d_d5_d1 ; + output Iout_d_d6_d0 ; + output Iout_d_d6_d1 ; + output Iout_d_d7_d0 ; + output Iout_d_d7_d1 ; + output Iout_d_d8_d0 ; + output Iout_d_d8_d1 ; + output Iout_d_d9_d0 ; + output Iout_d_d9_d1 ; + output Iout_d_d10_d0 ; + output Iout_d_d10_d1 ; + output Iout_d_d11_d0 ; + output Iout_d_d11_d1 ; + output Iout_d_d12_d0 ; + output Iout_d_d12_d1 ; + output Iout_d_d13_d0 ; + output Iout_d_d13_d1 ; + input Iout_a ; + input Iout_v ; + input Idly_cfg0 ; + input Idly_cfg1 ; + input Idly_cfg2 ; + input Idly_cfg3 ; + input Idly_cfg20 ; + input Idly_cfg21 ; + input reset_B; + +// -- signals --- + reg Iout_d_d11_d0 ; + wire Iin_d9 ; + reg Iout_d_d12_d1 ; + reg Iout_d_d7_d1 ; + reg Iout_d_d6_d1 ; + reg Iout_d_d1_d0 ; + reg _en; + reg Iout_d_d4_d1 ; + wire Idly_cfg0 ; + reg Iout_d_d9_d0 ; + wire Iin_d1 ; + reg Iout_d_d9_d1 ; + reg Iout_d_d1_d1 ; + reg I_inB11 ; + reg Iout_d_d13_d0 ; + reg I_inB12 ; + reg I_inB5 ; + reg _reset_BX; + reg Iout_d_d0_d0 ; + reg I_reset_BXX0 ; + wire Idly_cfg1 ; + wire Iin_r ; + reg If_buf_func13_c2 ; + reg Iout_d_d10_d1 ; + reg Iout_d_d2_d1 ; + reg I_inB13 ; + reg _req; + wire Iout_v ; + reg Iout_d_d10_d0 ; + wire Iin_d3 ; + wire Iout_a ; + reg I_inB9 ; + wire Iin_d8 ; + wire Iin_d6 ; + wire Iin_d11 ; + wire Iin_d5 ; + wire Iin_d4 ; + wire Idly_cfg2 ; + reg Iin_a ; + reg Iout_d_d8_d0 ; + reg I_inB8 ; + reg I_inB4 ; + reg Iout_d_d13_d1 ; + reg Iout_d_d8_d1 ; + reg Iout_d_d0_d1 ; + reg Iout_d_d3_d0 ; + wire Iin_d13 ; + wire Iin_d10 ; + reg Idly2_out ; + wire Idly_cfg21 ; + reg Iout_d_d4_d0 ; + wire Iin_d12 ; + wire Idly_cfg3 ; + reg I_inB0 ; + reg _out_a_B; + reg Iout_d_d7_d0 ; + reg I_inB1 ; + reg _req_slowfall; + reg I_inB3 ; + wire reset_B; + reg Iout_d_d2_d0 ; + reg I_inB10 ; + wire Idly_cfg20 ; + reg Iout_d_d5_d1 ; + reg Ien_buf_out0 ; + reg Iout_d_d11_d1 ; + wire Iin_d7 ; + wire Iin_d2 ; + reg _reqX; + reg Iout_d_d12_d0 ; + reg I_inB7 ; + reg I_inB6 ; + reg Iout_d_d5_d0 ; + wire Iin_d0 ; + reg Iout_d_d3_d1 ; + reg Iout_d_d6_d0 ; + reg I_reqXX0 ; + reg I_inB2 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_3C_RB_X4 Iinack_ctl (.y(Iin_a ), .c1(_en), .c2(_req_slowfall), .c3(Iout_v ), .pr_B(_reset_BX), .sr_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delayprog_34_4 Idly (.out(_req), .in(Iin_r ), .Is0 (Idly_cfg0 ), .Is1 (Idly_cfg1 ), .Is2 (Idly_cfg2 ), .Is3 (Idly_cfg3 ), .vdd(vdd), .vss(vss)); +INV_X1 Iout_a_inv (.y(_out_a_B), .a(Iout_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0delayprog_32_4 Idly2 (.out(Idly2_out ), .in(_reqX), .Is0 (Idly_cfg20 ), .Is1 (Idly_cfg21 ), .vdd(vdd), .vss(vss)); +BUF_X4 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ien_buf (.in(_en), .Iout0 (Ien_buf_out0 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs0 (.y(I_inB0 ), .a(Iin_d0 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs1 (.y(I_inB1 ), .a(Iin_d1 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs2 (.y(I_inB2 ), .a(Iin_d2 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs3 (.y(I_inB3 ), .a(Iin_d3 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs4 (.y(I_inB4 ), .a(Iin_d4 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs5 (.y(I_inB5 ), .a(Iin_d5 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs6 (.y(I_inB6 ), .a(Iin_d6 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs7 (.y(I_inB7 ), .a(Iin_d7 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs8 (.y(I_inB8 ), .a(Iin_d8 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs9 (.y(I_inB9 ), .a(Iin_d9 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs10 (.y(I_inB10 ), .a(Iin_d10 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs11 (.y(I_inB11 ), .a(Iin_d11 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs12 (.y(I_inB12 ), .a(Iin_d12 ), .vdd(vdd), .vss(vss)); +INV_X1 Iinput_invs13 (.y(I_inB13 ), .a(Iin_d13 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Iout_a_B_buf (.in(_out_a_B), .Iout0 (If_buf_func13_c2 ), .vdd(vdd), .vss(vss)); +OR2_X1 Ireq_dly_or (.y(_req_slowfall), .a(_reqX), .b(Idly2_out ), .vdd(vdd), .vss(vss)); +A_1C1P_X1 Ien_ctl (.y(_en), .c1(Iin_a ), .p1(Iout_v ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_328_4 Ireq_bufarray (.in(_reqX), .Iout0 (I_reqXX0 ), .vdd(vdd), .vss(vss)); +BUF_X4 Ireq_buf (.y(_reqX), .a(_req), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func0 (.y(Iout_d_d0_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB0 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func1 (.y(Iout_d_d1_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB1 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func2 (.y(Iout_d_d2_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB2 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func3 (.y(Iout_d_d3_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB3 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func4 (.y(Iout_d_d4_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB4 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func5 (.y(Iout_d_d5_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB5 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func6 (.y(Iout_d_d6_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB6 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func7 (.y(Iout_d_d7_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB7 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func8 (.y(Iout_d_d8_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB8 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func9 (.y(Iout_d_d9_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB9 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func10 (.y(Iout_d_d10_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB10 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func11 (.y(Iout_d_d11_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB11 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func12 (.y(Iout_d_d12_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB12 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 If_buf_func13 (.y(Iout_d_d13_d0 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(I_inB13 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func0 (.y(Iout_d_d0_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d0 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func1 (.y(Iout_d_d1_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d1 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func2 (.y(Iout_d_d2_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d2 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func3 (.y(Iout_d_d3_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d3 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func4 (.y(Iout_d_d4_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d4 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func5 (.y(Iout_d_d5_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d5 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func6 (.y(Iout_d_d6_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d6 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func7 (.y(Iout_d_d7_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d7 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func8 (.y(Iout_d_d8_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d8 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func9 (.y(Iout_d_d9_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d9 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func10 (.y(Iout_d_d10_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d10 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func11 (.y(Iout_d_d11_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d11 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func12 (.y(Iout_d_d12_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d12 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +A_2C2N_RB_X4 It_buf_func13 (.y(Iout_d_d13_d1 ), .c1(Ien_buf_out0 ), .c2(If_buf_func13_c2 ), .n1(Iin_d13 ), .n2(I_reqXX0 ), .pr_B(I_reset_BXX0 ), .sr_B(I_reset_BXX0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: arbtree<2> +// +module tmpl_0_0dataflow__neuro_0_0arbtree_32_4(Iin0_d_d0 , Iin0_a , Iin1_d_d0 , Iin1_a , Iout_d_d0 , Iout_a , vdd, vss); + input vdd; + input vss; + input Iin0_d_d0 ; + output Iin0_a ; + input Iin1_d_d0 ; + output Iin1_a ; + output Iout_d_d0 ; + input Iout_a ; + +// -- signals --- + reg Iin1_a ; + reg Iout_d_d0 ; + wire Iout_a ; + reg Iin0_a ; + wire Iin1_d_d0 ; + wire Iin0_d_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0arbiter__handshake Iarbs0 (.Iin1_d_d0 (Iin0_d_d0 ), .Iin1_a (Iin0_a ), .Iin2_d_d0 (Iin1_d_d0 ), .Iin2_a (Iin1_a ), .Iout_d_d0 (Iout_d_d0 ), .Iout_a (Iout_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: A_2C_RB_X1<> +// + + +// +// Verilog module for: ortree<1> +// +module tmpl_0_0dataflow__neuro_0_0ortree_31_4(Iin0 , out, vdd, vss); + input vdd; + input vss; + input Iin0 ; + output out; + +// -- signals --- + reg out; + wire Iin0 ; + +// --- instances +BUF_X1 Ib (.y(out), .a(Iin0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf<1> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf_31_4(in, Iout0 , vdd, vss); + input vdd; + input vss; + input in; + output Iout0 ; + +// -- signals --- + wire in; + reg Iout0 ; + +// --- instances +BUF_X1 Ibuf1 (.y(Iout0 ), .a(in), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<2,1> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4(Iin0 , Iin1 , Iout0 , Iout1 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + output Iout0 ; + output Iout1 ; + +// -- signals --- + reg Iout0 ; + wire Iin1 ; + reg Iout1 ; + wire Iin0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_31_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: dualrail_encoder<1,2> +// +module tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4(Iin0 , Iin1 , Iout_d0_d0 , Iout_d0_d1 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + output Iout_d0_d0 ; + output Iout_d0_d1 ; + +// -- signals --- + wire Iin0 ; + reg I_inX1 ; + reg Iout_d0_d0 ; + reg Iout_d0_d1 ; + reg I_inX0 ; + wire Iin1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ortree_31_4 Iors_t0 (.Iin0 (I_inX1 ), .out(Iout_d0_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_31_4 Iors_f0 (.Iin0 (I_inX0 ), .out(Iout_d0_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_32_71_4 Isb_in (.Iin0 (Iin0 ), .Iin1 (Iin1 ), .Iout0 (I_inX0 ), .Iout1 (I_inX1 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: sigbuf_boolarray<4,2> +// +module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4(Iin0 , Iin1 , Iin2 , Iin3 , Iout0 , Iout1 , Iout2 , Iout3 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + output Iout0 ; + output Iout1 ; + output Iout2 ; + output Iout3 ; + +// -- signals --- + reg Iout3 ; + wire Iin0 ; + reg Iout2 ; + wire Iin1 ; + wire Iin2 ; + reg Iout1 ; + wire Iin3 ; + reg Iout0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: dualrail_encoder<2,4> +// +module tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4(Iin0 , Iin1 , Iin2 , Iin3 , Iout_d0_d0 , Iout_d0_d1 , Iout_d1_d0 , Iout_d1_d1 , vdd, vss); + input vdd; + input vss; + input Iin0 ; + input Iin1 ; + input Iin2 ; + input Iin3 ; + output Iout_d0_d0 ; + output Iout_d0_d1 ; + output Iout_d1_d0 ; + output Iout_d1_d1 ; + +// -- signals --- + reg Iout_d0_d1 ; + reg I_inX3 ; + reg I_inX2 ; + wire Iin2 ; + reg Iout_d0_d0 ; + reg Iout_d1_d0 ; + wire Iin3 ; + wire Iin0 ; + reg I_inX0 ; + reg I_inX1 ; + reg Iout_d1_d1 ; + wire Iin1 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0ortree_32_4 Iors_t0 (.Iin0 (I_inX1 ), .Iin1 (I_inX3 ), .out(Iout_d0_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_32_4 Iors_t1 (.Iin0 (I_inX2 ), .Iin1 (I_inX3 ), .out(Iout_d1_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_32_4 Iors_f0 (.Iin0 (I_inX0 ), .Iin1 (I_inX2 ), .out(Iout_d0_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0ortree_32_4 Iors_f1 (.Iin0 (I_inX0 ), .Iin1 (I_inX1 ), .out(Iout_d1_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_72_4 Isb_in (.Iin0 (Iin0 ), .Iin1 (Iin1 ), .Iin2 (Iin2 ), .Iin3 (Iin3 ), .Iout0 (I_inX0 ), .Iout1 (I_inX1 ), .Iout2 (I_inX2 ), .Iout3 (I_inX3 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: arbtree<4> +// +module tmpl_0_0dataflow__neuro_0_0arbtree_34_4(Iin0_d_d0 , Iin0_a , Iin1_d_d0 , Iin1_a , Iin2_d_d0 , Iin2_a , Iin3_d_d0 , Iin3_a , Iout_d_d0 , Iout_a , vdd, vss); + input vdd; + input vss; + input Iin0_d_d0 ; + output Iin0_a ; + input Iin1_d_d0 ; + output Iin1_a ; + input Iin2_d_d0 ; + output Iin2_a ; + input Iin3_d_d0 ; + output Iin3_a ; + output Iout_d_d0 ; + input Iout_a ; + +// -- signals --- + reg Iin2_a ; + wire Iout_a ; + reg Iout_d_d0 ; + reg Iin3_a ; + reg Itmp4_d_d0 ; + reg Itmp5_a ; + wire Iin1_d_d0 ; + wire Iin2_d_d0 ; + wire Iin0_d_d0 ; + reg Iin0_a ; + wire Iin3_d_d0 ; + reg Iin1_a ; + reg Itmp4_a ; + reg Itmp5_d_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0arbiter__handshake Iarbs0 (.Iin1_d_d0 (Iin0_d_d0 ), .Iin1_a (Iin0_a ), .Iin2_d_d0 (Iin1_d_d0 ), .Iin2_a (Iin1_a ), .Iout_d_d0 (Itmp4_d_d0 ), .Iout_a (Itmp4_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0arbiter__handshake Iarbs1 (.Iin1_d_d0 (Iin2_d_d0 ), .Iin1_a (Iin2_a ), .Iin2_d_d0 (Iin3_d_d0 ), .Iin2_a (Iin3_a ), .Iout_d_d0 (Itmp5_d_d0 ), .Iout_a (Itmp5_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0arbiter__handshake Iarbs2 (.Iin1_d_d0 (Itmp4_d_d0 ), .Iin1_a (Itmp4_a ), .Iin2_d_d0 (Itmp5_d_d0 ), .Iin2_a (Itmp5_a ), .Iout_d_d0 (Iout_d_d0 ), .Iout_a (Iout_a ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: encoder2d_simple<1,2,2,4> +// +module tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4(Iinx0_d_d0 , Iinx0_a , Iinx1_d_d0 , Iinx1_a , Iiny0_d_d0 , Iiny0_a , Iiny1_d_d0 , Iiny1_a , Iiny2_d_d0 , Iiny2_a , Iiny3_d_d0 , Iiny3_a , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iinx0_d_d0 ; + output Iinx0_a ; + input Iinx1_d_d0 ; + output Iinx1_a ; + input Iiny0_d_d0 ; + output Iiny0_a ; + input Iiny1_d_d0 ; + output Iiny1_a ; + input Iiny2_d_d0 ; + output Iiny2_a ; + input Iiny3_d_d0 ; + output Iiny3_a ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg _r_x; + reg Iout_d_d2_d0 ; + reg _a_y; + reg Iout_d_d0_d0 ; + reg IYenc_out_d0_d0 ; + reg Iinv_buf_a ; + reg Iout_d_d1_d1 ; + reg Iout_d_d1_d0 ; + wire Iiny3_d_d0 ; + reg IYenc_out_d0_d1 ; + wire Iiny1_d_d0 ; + reg IYenc_out_d1_d1 ; + reg _r_y; + wire Iout_v ; + reg Iout_d_d2_d1 ; + reg IYenc_out_d1_d0 ; + reg Ibuf_in_v ; + reg _a_x; + wire Iinx0_d_d0 ; + reg Iout_d_d0_d1 ; + reg Iiny0_a ; + reg Iiny2_a ; + reg Iiny1_a ; + reg Iinx1_a ; + wire Iiny2_d_d0 ; + wire Iiny0_d_d0 ; + reg IXenc_out_d0_d1 ; + wire reset_B; + reg Iiny3_a ; + wire Iinx1_d_d0 ; + wire Iout_a ; + reg Iinx0_a ; + reg Ia_x_Cel_c1 ; + reg IXenc_out_d0_d0 ; + +// --- instances +INV_X2 Iinv_buf (.y(Ia_x_Cel_c1 ), .a(Iinv_buf_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0arbtree_32_4 IXarb (.Iin0_d_d0 (Iinx0_d_d0 ), .Iin0_a (Iinx0_a ), .Iin1_d_d0 (Iinx1_d_d0 ), .Iin1_a (Iinx1_a ), .Iout_d_d0 (_r_x), .Iout_a (_a_x), .vdd(vdd), .vss(vss)); +A_2C_RB_X1 Ia_y_Cel (.y(_a_y), .c1(Ia_x_Cel_c1 ), .c2(_r_y), .pr_B(reset_B), .sr_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0dualrail__encoder_31_72_4 IXenc (.Iin0 (Iinx0_a ), .Iin1 (Iinx1_a ), .Iout_d0_d0 (IXenc_out_d0_d0 ), .Iout_d0_d1 (IXenc_out_d0_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0dualrail__encoder_32_74_4 IYenc (.Iin0 (Iiny0_a ), .Iin1 (Iiny1_a ), .Iin2 (Iiny2_a ), .Iin3 (Iiny3_a ), .Iout_d0_d0 (IYenc_out_d0_d0 ), .Iout_d0_d1 (IYenc_out_d0_d1 ), .Iout_d1_d0 (IYenc_out_d1_d0 ), .Iout_d1_d1 (IYenc_out_d1_d1 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0arbtree_34_4 IYarb (.Iin0_d_d0 (Iiny0_d_d0 ), .Iin0_a (Iiny0_a ), .Iin1_d_d0 (Iiny1_d_d0 ), .Iin1_a (Iiny1_a ), .Iin2_d_d0 (Iiny2_d_d0 ), .Iin2_a (Iiny2_a ), .Iin3_d_d0 (Iiny3_d_d0 ), .Iin3_a (Iiny3_a ), .Iout_d_d0 (_r_y), .Iout_a (_a_y), .vdd(vdd), .vss(vss)); +A_2C_RB_X1 Ia_x_Cel (.y(_a_x), .c1(Ia_x_Cel_c1 ), .c2(_r_x), .pr_B(reset_B), .sr_B(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_33_4 Ibuf (.Iin_d_d0_d0 (IXenc_out_d0_d0 ), .Iin_d_d0_d1 (IXenc_out_d0_d1 ), .Iin_d_d1_d0 (IYenc_out_d0_d0 ), .Iin_d_d1_d1 (IYenc_out_d0_d1 ), .Iin_d_d2_d0 (IYenc_out_d1_d0 ), .Iin_d_d2_d1 (IYenc_out_d1_d1 ), .Iin_a (Iinv_buf_a ), .Iin_v (Ibuf_in_v ), .Iout_d_d0_d0 (Iout_d_d0_d0 ), .Iout_d_d0_d1 (Iout_d_d0_d1 ), .Iout_d_d1_d0 (Iout_d_d1_d0 ), .Iout_d_d1_d1 (Iout_d_d1_d1 ), .Iout_d_d2_d0 (Iout_d_d2_d0 ), .Iout_d_d2_d1 (Iout_d_d2_d1 ), .Iout_a (Iout_a ), .Iout_v (Iout_v ), .reset_B(reset_B), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: append<12,2,0> +// +module tmpl_0_0dataflow__neuro_0_0append_312_72_70_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_d_d3_d0 , Iin_d_d3_d1 , Iin_d_d4_d0 , Iin_d_d4_d1 , Iin_d_d5_d0 , Iin_d_d5_d1 , Iin_d_d6_d0 , Iin_d_d6_d1 , Iin_d_d7_d0 , Iin_d_d7_d1 , Iin_d_d8_d0 , Iin_d_d8_d1 , Iin_d_d9_d0 , Iin_d_d9_d1 , Iin_d_d10_d0 , Iin_d_d10_d1 , Iin_d_d11_d0 , Iin_d_d11_d1 , Iout_d_d12_d0 , vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + input Iin_d_d3_d0 ; + input Iin_d_d3_d1 ; + input Iin_d_d4_d0 ; + input Iin_d_d4_d1 ; + input Iin_d_d5_d0 ; + input Iin_d_d5_d1 ; + input Iin_d_d6_d0 ; + input Iin_d_d6_d1 ; + input Iin_d_d7_d0 ; + input Iin_d_d7_d1 ; + input Iin_d_d8_d0 ; + input Iin_d_d8_d1 ; + input Iin_d_d9_d0 ; + input Iin_d_d9_d1 ; + input Iin_d_d10_d0 ; + input Iin_d_d10_d1 ; + input Iin_d_d11_d0 ; + input Iin_d_d11_d1 ; + output Iout_d_d12_d0 ; + +// -- signals --- + wire Iin_d_d7_d0 ; + wire Iin_d_d5_d1 ; + wire Iin_d_d3_d0 ; + wire Iin_d_d4_d0 ; + wire Iin_d_d6_d1 ; + wire Iin_d_d6_d0 ; + reg Isb_in ; + wire Iin_d_d3_d1 ; + wire Iin_d_d10_d1 ; + wire Iin_d_d0_d0 ; + reg Iout_d_d12_d0 ; + wire Iin_d_d8_d1 ; + wire Iin_d_d10_d0 ; + wire Iin_d_d11_d1 ; + wire Iin_d_d7_d1 ; + wire Iin_d_d5_d0 ; + wire Iin_d_d11_d0 ; + wire Iin_d_d9_d1 ; + wire Iin_d_d0_d1 ; + wire Iin_d_d2_d1 ; + wire Iin_d_d2_d0 ; + wire Iin_d_d1_d1 ; + wire Iin_d_d9_d0 ; + wire Iin_d_d8_d0 ; + wire Iin_d_d4_d1 ; + wire Iin_d_d1_d0 ; + +// --- instances +tmpl_0_0dataflow__neuro_0_0vtree_312_4 Iin_val (.Iin_d0_d0 (Iin_d_d0_d0 ), .Iin_d0_d1 (Iin_d_d0_d1 ), .Iin_d1_d0 (Iin_d_d1_d0 ), .Iin_d1_d1 (Iin_d_d1_d1 ), .Iin_d2_d0 (Iin_d_d2_d0 ), .Iin_d2_d1 (Iin_d_d2_d1 ), .Iin_d3_d0 (Iin_d_d3_d0 ), .Iin_d3_d1 (Iin_d_d3_d1 ), .Iin_d4_d0 (Iin_d_d4_d0 ), .Iin_d4_d1 (Iin_d_d4_d1 ), .Iin_d5_d0 (Iin_d_d5_d0 ), .Iin_d5_d1 (Iin_d_d5_d1 ), .Iin_d6_d0 (Iin_d_d6_d0 ), .Iin_d6_d1 (Iin_d_d6_d1 ), .Iin_d7_d0 (Iin_d_d7_d0 ), .Iin_d7_d1 (Iin_d_d7_d1 ), .Iin_d8_d0 (Iin_d_d8_d0 ), .Iin_d8_d1 (Iin_d_d8_d1 ), .Iin_d9_d0 (Iin_d_d9_d0 ), .Iin_d9_d1 (Iin_d_d9_d1 ), .Iin_d10_d0 (Iin_d_d10_d0 ), .Iin_d10_d1 (Iin_d_d10_d1 ), .Iin_d11_d0 (Iin_d_d11_d0 ), .Iin_d11_d1 (Iin_d_d11_d1 ), .out(Isb_in ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_32_4 Isb (.in(Isb_in ), .Iout0 (Iout_d_d12_d0 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: fifo<3,3> +// +module tmpl_0_0dataflow__neuro_0_0fifo_33_73_4(Iin_d_d0_d0 , Iin_d_d0_d1 , Iin_d_d1_d0 , Iin_d_d1_d1 , Iin_d_d2_d0 , Iin_d_d2_d1 , Iin_a , Iin_v , Iout_d_d0_d0 , Iout_d_d0_d1 , Iout_d_d1_d0 , Iout_d_d1_d1 , Iout_d_d2_d0 , Iout_d_d2_d1 , Iout_a , Iout_v , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d_d0_d0 ; + input Iin_d_d0_d1 ; + input Iin_d_d1_d0 ; + input Iin_d_d1_d1 ; + input Iin_d_d2_d0 ; + input Iin_d_d2_d1 ; + output Iin_a ; + output Iin_v ; + output Iout_d_d0_d0 ; + output Iout_d_d0_d1 ; + output Iout_d_d1_d0 ; + output Iout_d_d1_d1 ; + output Iout_d_d2_d0 ; + output Iout_d_d2_d1 ; + input Iout_a ; + input Iout_v ; + input reset_B; + +// -- signals --- + reg Iout_d_d0_d0 ; + wire Iout_v ; + reg Ififo_element2_in_v ; + reg Ififo_element2_in_d_d1_d0 ; + reg Ififo_element2_in_d_d0_d0 ; + reg Ififo_element1_in_d_d1_d0 ; + reg Ififo_element1_in_v ; + reg Iout_d_d2_d1 ; + reg Ififo_element2_in_d_d2_d0 ; + reg Ififo_element2_in_d_d0_d1 ; + wire Iin_d_d2_d1 ; + reg I_reset_BXX2 ; + reg Ififo_element1_in_a ; + wire Iin_d_d1_d0 ; + wire Iin_d_d0_d0 ; + reg Ififo_element1_in_d_d2_d0 ; + reg Iout_d_d2_d0 ; + reg Iin_a ; + reg Iout_d_d0_d1 ; + wire Iin_d_d1_d1 ; + reg Ififo_element2_in_d_d2_d1 ; + reg Ififo_element1_in_d_d0_d0 ; + reg Iout_d_d1_d0 ; + wire Iout_a ; + reg Ififo_element1_in_d_d2_d1 ; + reg Ififo_element1_in_d_d0_d1 ; + wire Iin_d_d2_d0 ; + wire reset_B; + reg Iout_d_d1_d1 ; + reg Ififo_element1_in_d_d1_d1 ; + reg Iin_v ; + reg Ififo_element2_in_d_d1_d1 ; + reg Ififo_element2_in_a ; + wire Iin_d_d0_d1 ; + reg _reset_BX; + +// --- instances +tmpl_0_0dataflow__neuro_0_0sigbuf_33_4 Ireset_bufarray (.in(_reset_BX), .Iout0 (I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +BUF_X1 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_33_4 Ififo_element0 (.Iin_d_d0_d0 (Iin_d_d0_d0 ), .Iin_d_d0_d1 (Iin_d_d0_d1 ), .Iin_d_d1_d0 (Iin_d_d1_d0 ), .Iin_d_d1_d1 (Iin_d_d1_d1 ), .Iin_d_d2_d0 (Iin_d_d2_d0 ), .Iin_d_d2_d1 (Iin_d_d2_d1 ), .Iin_a (Iin_a ), .Iin_v (Iin_v ), .Iout_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iout_a (Ififo_element1_in_a ), .Iout_v (Ififo_element1_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_33_4 Ififo_element1 (.Iin_d_d0_d0 (Ififo_element1_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element1_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element1_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element1_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element1_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element1_in_d_d2_d1 ), .Iin_a (Ififo_element1_in_a ), .Iin_v (Ififo_element1_in_v ), .Iout_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iout_a (Ififo_element2_in_a ), .Iout_v (Ififo_element2_in_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0buffer_33_4 Ififo_element2 (.Iin_d_d0_d0 (Ififo_element2_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_element2_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_element2_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_element2_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_element2_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_element2_in_d_d2_d1 ), .Iin_a (Ififo_element2_in_a ), .Iin_v (Ififo_element2_in_v ), .Iout_d_d0_d0 (Iout_d_d0_d0 ), .Iout_d_d0_d1 (Iout_d_d0_d1 ), .Iout_d_d1_d0 (Iout_d_d1_d0 ), .Iout_d_d1_d1 (Iout_d_d1_d1 ), .Iout_d_d2_d0 (Iout_d_d2_d0 ), .Iout_d_d2_d1 (Iout_d_d2_d1 ), .Iout_a (Iout_a ), .Iout_v (Iout_v ), .reset_B(I_reset_BXX2 ), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: chip_texel<14,2,4,2,4,1,2,1,2,4,4,4,8,4,5,7,5,7,3,3,4,2,4,8,16> +// +module tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4(Iin_d0 , Iin_d1 , Iin_d2 , Iin_d3 , Iin_d4 , Iin_d5 , Iin_d6 , Iin_d7 , Iin_d8 , Iin_d9 , Iin_d10 , Iin_d11 , Iin_d12 , Iin_d13 , Iin_r , Iin_a , Iout_d0 , Iout_d1 , Iout_d2 , Iout_d3 , Iout_d4 , Iout_d5 , Iout_d6 , Iout_d7 , Iout_d8 , Iout_d9 , Iout_d10 , Iout_d11 , Iout_d12 , Iout_d13 , Iout_r , Iout_a , Ireg_data0_d0_d0 , Ireg_data0_d0_d1 , Ireg_data0_d1_d0 , Ireg_data0_d1_d1 , Ireg_data0_d2_d0 , Ireg_data0_d2_d1 , Ireg_data0_d3_d0 , Ireg_data0_d3_d1 , Ireg_data0_d4_d0 , Ireg_data0_d4_d1 , Ireg_data0_d5_d0 , Ireg_data0_d5_d1 , Ireg_data0_d6_d0 , Ireg_data0_d6_d1 , Ireg_data0_d7_d0 , Ireg_data0_d7_d1 , Ireg_data1_d0_d0 , Ireg_data1_d0_d1 , Ireg_data1_d1_d0 , Ireg_data1_d1_d1 , Ireg_data1_d2_d0 , Ireg_data1_d2_d1 , Ireg_data1_d3_d0 , Ireg_data1_d3_d1 , Ireg_data1_d4_d0 , Ireg_data1_d4_d1 , Ireg_data1_d5_d0 , Ireg_data1_d5_d1 , Ireg_data1_d6_d0 , Ireg_data1_d6_d1 , Ireg_data1_d7_d0 , Ireg_data1_d7_d1 , Ireg_data2_d0_d0 , Ireg_data2_d0_d1 , Ireg_data2_d1_d0 , Ireg_data2_d1_d1 , Ireg_data2_d2_d0 , Ireg_data2_d2_d1 , Ireg_data2_d3_d0 , Ireg_data2_d3_d1 , Ireg_data2_d4_d0 , Ireg_data2_d4_d1 , Ireg_data2_d5_d0 , Ireg_data2_d5_d1 , Ireg_data2_d6_d0 , Ireg_data2_d6_d1 , Ireg_data2_d7_d0 , Ireg_data2_d7_d1 , Ireg_data3_d0_d0 , Ireg_data3_d0_d1 , Ireg_data3_d1_d0 , Ireg_data3_d1_d1 , Ireg_data3_d2_d0 , Ireg_data3_d2_d1 , Ireg_data3_d3_d0 , Ireg_data3_d3_d1 , Ireg_data3_d4_d0 , Ireg_data3_d4_d1 , Ireg_data3_d5_d0 , Ireg_data3_d5_d1 , Ireg_data3_d6_d0 , Ireg_data3_d6_d1 , Ireg_data3_d7_d0 , Ireg_data3_d7_d1 , Ireg_data4_d0_d0 , Ireg_data4_d0_d1 , Ireg_data4_d1_d0 , Ireg_data4_d1_d1 , Ireg_data4_d2_d0 , Ireg_data4_d2_d1 , Ireg_data4_d3_d0 , Ireg_data4_d3_d1 , Ireg_data4_d4_d0 , Ireg_data4_d4_d1 , Ireg_data4_d5_d0 , Ireg_data4_d5_d1 , Ireg_data4_d6_d0 , Ireg_data4_d6_d1 , Ireg_data4_d7_d0 , Ireg_data4_d7_d1 , Ireg_data5_d0_d0 , Ireg_data5_d0_d1 , Ireg_data5_d1_d0 , Ireg_data5_d1_d1 , Ireg_data5_d2_d0 , Ireg_data5_d2_d1 , Ireg_data5_d3_d0 , Ireg_data5_d3_d1 , Ireg_data5_d4_d0 , Ireg_data5_d4_d1 , Ireg_data5_d5_d0 , Ireg_data5_d5_d1 , Ireg_data5_d6_d0 , Ireg_data5_d6_d1 , Ireg_data5_d7_d0 , Ireg_data5_d7_d1 , Ireg_data6_d0_d0 , Ireg_data6_d0_d1 , Ireg_data6_d1_d0 , Ireg_data6_d1_d1 , Ireg_data6_d2_d0 , Ireg_data6_d2_d1 , Ireg_data6_d3_d0 , Ireg_data6_d3_d1 , Ireg_data6_d4_d0 , Ireg_data6_d4_d1 , Ireg_data6_d5_d0 , Ireg_data6_d5_d1 , Ireg_data6_d6_d0 , Ireg_data6_d6_d1 , Ireg_data6_d7_d0 , Ireg_data6_d7_d1 , Ireg_data7_d0_d0 , Ireg_data7_d0_d1 , Ireg_data7_d1_d0 , Ireg_data7_d1_d1 , Ireg_data7_d2_d0 , Ireg_data7_d2_d1 , Ireg_data7_d3_d0 , Ireg_data7_d3_d1 , Ireg_data7_d4_d0 , Ireg_data7_d4_d1 , Ireg_data7_d5_d0 , Ireg_data7_d5_d1 , Ireg_data7_d6_d0 , Ireg_data7_d6_d1 , Ireg_data7_d7_d0 , Ireg_data7_d7_d1 , Ireg_data8_d0_d0 , Ireg_data8_d0_d1 , Ireg_data8_d1_d0 , Ireg_data8_d1_d1 , Ireg_data8_d2_d0 , Ireg_data8_d2_d1 , Ireg_data8_d3_d0 , Ireg_data8_d3_d1 , Ireg_data8_d4_d0 , Ireg_data8_d4_d1 , Ireg_data8_d5_d0 , Ireg_data8_d5_d1 , Ireg_data8_d6_d0 , Ireg_data8_d6_d1 , Ireg_data8_d7_d0 , Ireg_data8_d7_d1 , Ireg_data9_d0_d0 , Ireg_data9_d0_d1 , Ireg_data9_d1_d0 , Ireg_data9_d1_d1 , Ireg_data9_d2_d0 , Ireg_data9_d2_d1 , Ireg_data9_d3_d0 , Ireg_data9_d3_d1 , Ireg_data9_d4_d0 , Ireg_data9_d4_d1 , Ireg_data9_d5_d0 , Ireg_data9_d5_d1 , Ireg_data9_d6_d0 , Ireg_data9_d6_d1 , Ireg_data9_d7_d0 , Ireg_data9_d7_d1 , Ireg_data10_d0_d0 , Ireg_data10_d0_d1 , Ireg_data10_d1_d0 , Ireg_data10_d1_d1 , Ireg_data10_d2_d0 , Ireg_data10_d2_d1 , Ireg_data10_d3_d0 , Ireg_data10_d3_d1 , Ireg_data10_d4_d0 , Ireg_data10_d4_d1 , Ireg_data10_d5_d0 , Ireg_data10_d5_d1 , Ireg_data10_d6_d0 , Ireg_data10_d6_d1 , Ireg_data10_d7_d0 , Ireg_data10_d7_d1 , Ireg_data11_d0_d0 , Ireg_data11_d0_d1 , Ireg_data11_d1_d0 , Ireg_data11_d1_d1 , Ireg_data11_d2_d0 , Ireg_data11_d2_d1 , Ireg_data11_d3_d0 , Ireg_data11_d3_d1 , Ireg_data11_d4_d0 , Ireg_data11_d4_d1 , Ireg_data11_d5_d0 , Ireg_data11_d5_d1 , Ireg_data11_d6_d0 , Ireg_data11_d6_d1 , Ireg_data11_d7_d0 , Ireg_data11_d7_d1 , Ireg_data12_d0_d0 , Ireg_data12_d0_d1 , Ireg_data12_d1_d0 , Ireg_data12_d1_d1 , Ireg_data12_d2_d0 , Ireg_data12_d2_d1 , Ireg_data12_d3_d0 , Ireg_data12_d3_d1 , Ireg_data12_d4_d0 , Ireg_data12_d4_d1 , Ireg_data12_d5_d0 , Ireg_data12_d5_d1 , Ireg_data12_d6_d0 , Ireg_data12_d6_d1 , Ireg_data12_d7_d0 , Ireg_data12_d7_d1 , Ireg_data13_d0_d0 , Ireg_data13_d0_d1 , Ireg_data13_d1_d0 , Ireg_data13_d1_d1 , Ireg_data13_d2_d0 , Ireg_data13_d2_d1 , Ireg_data13_d3_d0 , Ireg_data13_d3_d1 , Ireg_data13_d4_d0 , Ireg_data13_d4_d1 , Ireg_data13_d5_d0 , Ireg_data13_d5_d1 , Ireg_data13_d6_d0 , Ireg_data13_d6_d1 , Ireg_data13_d7_d0 , Ireg_data13_d7_d1 , Ireg_data14_d0_d0 , Ireg_data14_d0_d1 , Ireg_data14_d1_d0 , Ireg_data14_d1_d1 , Ireg_data14_d2_d0 , Ireg_data14_d2_d1 , Ireg_data14_d3_d0 , Ireg_data14_d3_d1 , Ireg_data14_d4_d0 , Ireg_data14_d4_d1 , Ireg_data14_d5_d0 , Ireg_data14_d5_d1 , Ireg_data14_d6_d0 , Ireg_data14_d6_d1 , Ireg_data14_d7_d0 , Ireg_data14_d7_d1 , Ireg_data15_d0_d0 , Ireg_data15_d0_d1 , Ireg_data15_d1_d0 , Ireg_data15_d1_d1 , Ireg_data15_d2_d0 , Ireg_data15_d2_d1 , Ireg_data15_d3_d0 , Ireg_data15_d3_d1 , Ireg_data15_d4_d0 , Ireg_data15_d4_d1 , Ireg_data15_d5_d0 , Ireg_data15_d5_d1 , Ireg_data15_d6_d0 , Ireg_data15_d6_d1 , Ireg_data15_d7_d0 , Ireg_data15_d7_d1 , Isynapses0_d_d0 , Isynapses0_a , Isynapses1_d_d0 , Isynapses1_a , Isynapses2_d_d0 , Isynapses2_a , Isynapses3_d_d0 , Isynapses3_a , Isynapses4_d_d0 , Isynapses4_a , Isynapses5_d_d0 , Isynapses5_a , Isynapses6_d_d0 , Isynapses6_a , Isynapses7_d_d0 , Isynapses7_a , Ineurons0_d_d0 , Ineurons0_a , Ineurons1_d_d0 , Ineurons1_a , Ineurons2_d_d0 , Ineurons2_a , Ineurons3_d_d0 , Ineurons3_a , Ineurons4_d_d0 , Ineurons4_a , Ineurons5_d_d0 , Ineurons5_a , Ineurons6_d_d0 , Ineurons6_a , Ineurons7_d_d0 , Ineurons7_a , Inrn_mon_x0 , Inrn_mon_x1 , Inrn_mon_x2 , Inrn_mon_x3 , Inrn_mon_y0 , Inrn_mon_y1 , Inrn_mon_y2 , Inrn_mon_y3 , Isyn_mon_x0 , Isyn_mon_x1 , Isyn_mon_x2 , Isyn_mon_x3 , Isyn_mon_x4 , Isyn_mon_x5 , Isyn_mon_x6 , Isyn_mon_x7 , Isyn_mon_y0 , Isyn_mon_y1 , Isyn_mon_y2 , Isyn_mon_y3 , Isyn_mon_AMZI0 , Isyn_mon_AMZI1 , Isyn_mon_AMZI2 , Isyn_mon_AMZI3 , Isyn_mon_AMZI4 , Isyn_mon_AMZI5 , Isyn_mon_AMZI6 , Isyn_mon_AMZI7 , Isyn_mon_AMZI8 , Isyn_mon_AMZI9 , Inrn_mon_AMZI0 , Inrn_mon_AMZI1 , Inrn_mon_AMZI2 , Inrn_mon_AMZI3 , Inrn_mon_AMZI4 , Inrn_mon_AMZI5 , Inrn_mon_AMZI6 , Inrn_mon_AMZI7 , Inrn_mon_AMZI8 , Inrn_mon_AMZI9 , Inrn_mon_AMZI10 , Inrn_mon_AMZI11 , Inrn_mon_AMZI12 , Inrn_mon_AMZI13 , Isyn_mon_AMZO0 , Isyn_mon_AMZO1 , Isyn_mon_AMZO2 , Isyn_mon_AMZO3 , Isyn_mon_AMZO4 , Inrn_mon_AMZO0 , Inrn_mon_AMZO1 , Inrn_mon_AMZO2 , Inrn_mon_AMZO3 , Inrn_mon_AMZO4 , Inrn_mon_AMZO5 , Inrn_mon_AMZO6 , Isyn_flags_EFO0 , Isyn_flags_EFO1 , Isyn_flags_EFO2 , Ibd_dly_cfg0 , Ibd_dly_cfg1 , Ibd_dly_cfg2 , Ibd_dly_cfg3 , Ibd_dly_cfg20 , Ibd_dly_cfg21 , loopback_en, Isupply_vss , reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d0 ; + input Iin_d1 ; + input Iin_d2 ; + input Iin_d3 ; + input Iin_d4 ; + input Iin_d5 ; + input Iin_d6 ; + input Iin_d7 ; + input Iin_d8 ; + input Iin_d9 ; + input Iin_d10 ; + input Iin_d11 ; + input Iin_d12 ; + input Iin_d13 ; + input Iin_r ; + output Iin_a ; + output Iout_d0 ; + output Iout_d1 ; + output Iout_d2 ; + output Iout_d3 ; + output Iout_d4 ; + output Iout_d5 ; + output Iout_d6 ; + output Iout_d7 ; + output Iout_d8 ; + output Iout_d9 ; + output Iout_d10 ; + output Iout_d11 ; + output Iout_d12 ; + output Iout_d13 ; + output Iout_r ; + input Iout_a ; + output Ireg_data0_d0_d0 ; + output Ireg_data0_d0_d1 ; + output Ireg_data0_d1_d0 ; + output Ireg_data0_d1_d1 ; + output Ireg_data0_d2_d0 ; + output Ireg_data0_d2_d1 ; + output Ireg_data0_d3_d0 ; + output Ireg_data0_d3_d1 ; + output Ireg_data0_d4_d0 ; + output Ireg_data0_d4_d1 ; + output Ireg_data0_d5_d0 ; + output Ireg_data0_d5_d1 ; + output Ireg_data0_d6_d0 ; + output Ireg_data0_d6_d1 ; + output Ireg_data0_d7_d0 ; + output Ireg_data0_d7_d1 ; + output Ireg_data1_d0_d0 ; + output Ireg_data1_d0_d1 ; + output Ireg_data1_d1_d0 ; + output Ireg_data1_d1_d1 ; + output Ireg_data1_d2_d0 ; + output Ireg_data1_d2_d1 ; + output Ireg_data1_d3_d0 ; + output Ireg_data1_d3_d1 ; + output Ireg_data1_d4_d0 ; + output Ireg_data1_d4_d1 ; + output Ireg_data1_d5_d0 ; + output Ireg_data1_d5_d1 ; + output Ireg_data1_d6_d0 ; + output Ireg_data1_d6_d1 ; + output Ireg_data1_d7_d0 ; + output Ireg_data1_d7_d1 ; + output Ireg_data2_d0_d0 ; + output Ireg_data2_d0_d1 ; + output Ireg_data2_d1_d0 ; + output Ireg_data2_d1_d1 ; + output Ireg_data2_d2_d0 ; + output Ireg_data2_d2_d1 ; + output Ireg_data2_d3_d0 ; + output Ireg_data2_d3_d1 ; + output Ireg_data2_d4_d0 ; + output Ireg_data2_d4_d1 ; + output Ireg_data2_d5_d0 ; + output Ireg_data2_d5_d1 ; + output Ireg_data2_d6_d0 ; + output Ireg_data2_d6_d1 ; + output Ireg_data2_d7_d0 ; + output Ireg_data2_d7_d1 ; + output Ireg_data3_d0_d0 ; + output Ireg_data3_d0_d1 ; + output Ireg_data3_d1_d0 ; + output Ireg_data3_d1_d1 ; + output Ireg_data3_d2_d0 ; + output Ireg_data3_d2_d1 ; + output Ireg_data3_d3_d0 ; + output Ireg_data3_d3_d1 ; + output Ireg_data3_d4_d0 ; + output Ireg_data3_d4_d1 ; + output Ireg_data3_d5_d0 ; + output Ireg_data3_d5_d1 ; + output Ireg_data3_d6_d0 ; + output Ireg_data3_d6_d1 ; + output Ireg_data3_d7_d0 ; + output Ireg_data3_d7_d1 ; + output Ireg_data4_d0_d0 ; + output Ireg_data4_d0_d1 ; + output Ireg_data4_d1_d0 ; + output Ireg_data4_d1_d1 ; + output Ireg_data4_d2_d0 ; + output Ireg_data4_d2_d1 ; + output Ireg_data4_d3_d0 ; + output Ireg_data4_d3_d1 ; + output Ireg_data4_d4_d0 ; + output Ireg_data4_d4_d1 ; + output Ireg_data4_d5_d0 ; + output Ireg_data4_d5_d1 ; + output Ireg_data4_d6_d0 ; + output Ireg_data4_d6_d1 ; + output Ireg_data4_d7_d0 ; + output Ireg_data4_d7_d1 ; + output Ireg_data5_d0_d0 ; + output Ireg_data5_d0_d1 ; + output Ireg_data5_d1_d0 ; + output Ireg_data5_d1_d1 ; + output Ireg_data5_d2_d0 ; + output Ireg_data5_d2_d1 ; + output Ireg_data5_d3_d0 ; + output Ireg_data5_d3_d1 ; + output Ireg_data5_d4_d0 ; + output Ireg_data5_d4_d1 ; + output Ireg_data5_d5_d0 ; + output Ireg_data5_d5_d1 ; + output Ireg_data5_d6_d0 ; + output Ireg_data5_d6_d1 ; + output Ireg_data5_d7_d0 ; + output Ireg_data5_d7_d1 ; + output Ireg_data6_d0_d0 ; + output Ireg_data6_d0_d1 ; + output Ireg_data6_d1_d0 ; + output Ireg_data6_d1_d1 ; + output Ireg_data6_d2_d0 ; + output Ireg_data6_d2_d1 ; + output Ireg_data6_d3_d0 ; + output Ireg_data6_d3_d1 ; + output Ireg_data6_d4_d0 ; + output Ireg_data6_d4_d1 ; + output Ireg_data6_d5_d0 ; + output Ireg_data6_d5_d1 ; + output Ireg_data6_d6_d0 ; + output Ireg_data6_d6_d1 ; + output Ireg_data6_d7_d0 ; + output Ireg_data6_d7_d1 ; + output Ireg_data7_d0_d0 ; + output Ireg_data7_d0_d1 ; + output Ireg_data7_d1_d0 ; + output Ireg_data7_d1_d1 ; + output Ireg_data7_d2_d0 ; + output Ireg_data7_d2_d1 ; + output Ireg_data7_d3_d0 ; + output Ireg_data7_d3_d1 ; + output Ireg_data7_d4_d0 ; + output Ireg_data7_d4_d1 ; + output Ireg_data7_d5_d0 ; + output Ireg_data7_d5_d1 ; + output Ireg_data7_d6_d0 ; + output Ireg_data7_d6_d1 ; + output Ireg_data7_d7_d0 ; + output Ireg_data7_d7_d1 ; + output Ireg_data8_d0_d0 ; + output Ireg_data8_d0_d1 ; + output Ireg_data8_d1_d0 ; + output Ireg_data8_d1_d1 ; + output Ireg_data8_d2_d0 ; + output Ireg_data8_d2_d1 ; + output Ireg_data8_d3_d0 ; + output Ireg_data8_d3_d1 ; + output Ireg_data8_d4_d0 ; + output Ireg_data8_d4_d1 ; + output Ireg_data8_d5_d0 ; + output Ireg_data8_d5_d1 ; + output Ireg_data8_d6_d0 ; + output Ireg_data8_d6_d1 ; + output Ireg_data8_d7_d0 ; + output Ireg_data8_d7_d1 ; + output Ireg_data9_d0_d0 ; + output Ireg_data9_d0_d1 ; + output Ireg_data9_d1_d0 ; + output Ireg_data9_d1_d1 ; + output Ireg_data9_d2_d0 ; + output Ireg_data9_d2_d1 ; + output Ireg_data9_d3_d0 ; + output Ireg_data9_d3_d1 ; + output Ireg_data9_d4_d0 ; + output Ireg_data9_d4_d1 ; + output Ireg_data9_d5_d0 ; + output Ireg_data9_d5_d1 ; + output Ireg_data9_d6_d0 ; + output Ireg_data9_d6_d1 ; + output Ireg_data9_d7_d0 ; + output Ireg_data9_d7_d1 ; + output Ireg_data10_d0_d0 ; + output Ireg_data10_d0_d1 ; + output Ireg_data10_d1_d0 ; + output Ireg_data10_d1_d1 ; + output Ireg_data10_d2_d0 ; + output Ireg_data10_d2_d1 ; + output Ireg_data10_d3_d0 ; + output Ireg_data10_d3_d1 ; + output Ireg_data10_d4_d0 ; + output Ireg_data10_d4_d1 ; + output Ireg_data10_d5_d0 ; + output Ireg_data10_d5_d1 ; + output Ireg_data10_d6_d0 ; + output Ireg_data10_d6_d1 ; + output Ireg_data10_d7_d0 ; + output Ireg_data10_d7_d1 ; + output Ireg_data11_d0_d0 ; + output Ireg_data11_d0_d1 ; + output Ireg_data11_d1_d0 ; + output Ireg_data11_d1_d1 ; + output Ireg_data11_d2_d0 ; + output Ireg_data11_d2_d1 ; + output Ireg_data11_d3_d0 ; + output Ireg_data11_d3_d1 ; + output Ireg_data11_d4_d0 ; + output Ireg_data11_d4_d1 ; + output Ireg_data11_d5_d0 ; + output Ireg_data11_d5_d1 ; + output Ireg_data11_d6_d0 ; + output Ireg_data11_d6_d1 ; + output Ireg_data11_d7_d0 ; + output Ireg_data11_d7_d1 ; + output Ireg_data12_d0_d0 ; + output Ireg_data12_d0_d1 ; + output Ireg_data12_d1_d0 ; + output Ireg_data12_d1_d1 ; + output Ireg_data12_d2_d0 ; + output Ireg_data12_d2_d1 ; + output Ireg_data12_d3_d0 ; + output Ireg_data12_d3_d1 ; + output Ireg_data12_d4_d0 ; + output Ireg_data12_d4_d1 ; + output Ireg_data12_d5_d0 ; + output Ireg_data12_d5_d1 ; + output Ireg_data12_d6_d0 ; + output Ireg_data12_d6_d1 ; + output Ireg_data12_d7_d0 ; + output Ireg_data12_d7_d1 ; + output Ireg_data13_d0_d0 ; + output Ireg_data13_d0_d1 ; + output Ireg_data13_d1_d0 ; + output Ireg_data13_d1_d1 ; + output Ireg_data13_d2_d0 ; + output Ireg_data13_d2_d1 ; + output Ireg_data13_d3_d0 ; + output Ireg_data13_d3_d1 ; + output Ireg_data13_d4_d0 ; + output Ireg_data13_d4_d1 ; + output Ireg_data13_d5_d0 ; + output Ireg_data13_d5_d1 ; + output Ireg_data13_d6_d0 ; + output Ireg_data13_d6_d1 ; + output Ireg_data13_d7_d0 ; + output Ireg_data13_d7_d1 ; + output Ireg_data14_d0_d0 ; + output Ireg_data14_d0_d1 ; + output Ireg_data14_d1_d0 ; + output Ireg_data14_d1_d1 ; + output Ireg_data14_d2_d0 ; + output Ireg_data14_d2_d1 ; + output Ireg_data14_d3_d0 ; + output Ireg_data14_d3_d1 ; + output Ireg_data14_d4_d0 ; + output Ireg_data14_d4_d1 ; + output Ireg_data14_d5_d0 ; + output Ireg_data14_d5_d1 ; + output Ireg_data14_d6_d0 ; + output Ireg_data14_d6_d1 ; + output Ireg_data14_d7_d0 ; + output Ireg_data14_d7_d1 ; + output Ireg_data15_d0_d0 ; + output Ireg_data15_d0_d1 ; + output Ireg_data15_d1_d0 ; + output Ireg_data15_d1_d1 ; + output Ireg_data15_d2_d0 ; + output Ireg_data15_d2_d1 ; + output Ireg_data15_d3_d0 ; + output Ireg_data15_d3_d1 ; + output Ireg_data15_d4_d0 ; + output Ireg_data15_d4_d1 ; + output Ireg_data15_d5_d0 ; + output Ireg_data15_d5_d1 ; + output Ireg_data15_d6_d0 ; + output Ireg_data15_d6_d1 ; + output Ireg_data15_d7_d0 ; + output Ireg_data15_d7_d1 ; + output Isynapses0_d_d0 ; + input Isynapses0_a ; + output Isynapses1_d_d0 ; + input Isynapses1_a ; + output Isynapses2_d_d0 ; + input Isynapses2_a ; + output Isynapses3_d_d0 ; + input Isynapses3_a ; + output Isynapses4_d_d0 ; + input Isynapses4_a ; + output Isynapses5_d_d0 ; + input Isynapses5_a ; + output Isynapses6_d_d0 ; + input Isynapses6_a ; + output Isynapses7_d_d0 ; + input Isynapses7_a ; + input Ineurons0_d_d0 ; + output Ineurons0_a ; + input Ineurons1_d_d0 ; + output Ineurons1_a ; + input Ineurons2_d_d0 ; + output Ineurons2_a ; + input Ineurons3_d_d0 ; + output Ineurons3_a ; + input Ineurons4_d_d0 ; + output Ineurons4_a ; + input Ineurons5_d_d0 ; + output Ineurons5_a ; + input Ineurons6_d_d0 ; + output Ineurons6_a ; + input Ineurons7_d_d0 ; + output Ineurons7_a ; + output Inrn_mon_x0 ; + output Inrn_mon_x1 ; + output Inrn_mon_x2 ; + output Inrn_mon_x3 ; + output Inrn_mon_y0 ; + output Inrn_mon_y1 ; + output Inrn_mon_y2 ; + output Inrn_mon_y3 ; + output Isyn_mon_x0 ; + output Isyn_mon_x1 ; + output Isyn_mon_x2 ; + output Isyn_mon_x3 ; + output Isyn_mon_x4 ; + output Isyn_mon_x5 ; + output Isyn_mon_x6 ; + output Isyn_mon_x7 ; + output Isyn_mon_y0 ; + output Isyn_mon_y1 ; + output Isyn_mon_y2 ; + output Isyn_mon_y3 ; + input Isyn_mon_AMZI0 ; + input Isyn_mon_AMZI1 ; + input Isyn_mon_AMZI2 ; + input Isyn_mon_AMZI3 ; + input Isyn_mon_AMZI4 ; + input Isyn_mon_AMZI5 ; + input Isyn_mon_AMZI6 ; + input Isyn_mon_AMZI7 ; + input Isyn_mon_AMZI8 ; + input Isyn_mon_AMZI9 ; + input Inrn_mon_AMZI0 ; + input Inrn_mon_AMZI1 ; + input Inrn_mon_AMZI2 ; + input Inrn_mon_AMZI3 ; + input Inrn_mon_AMZI4 ; + input Inrn_mon_AMZI5 ; + input Inrn_mon_AMZI6 ; + input Inrn_mon_AMZI7 ; + input Inrn_mon_AMZI8 ; + input Inrn_mon_AMZI9 ; + input Inrn_mon_AMZI10 ; + input Inrn_mon_AMZI11 ; + input Inrn_mon_AMZI12 ; + input Inrn_mon_AMZI13 ; + output Isyn_mon_AMZO0 ; + output Isyn_mon_AMZO1 ; + output Isyn_mon_AMZO2 ; + output Isyn_mon_AMZO3 ; + output Isyn_mon_AMZO4 ; + output Inrn_mon_AMZO0 ; + output Inrn_mon_AMZO1 ; + output Inrn_mon_AMZO2 ; + output Inrn_mon_AMZO3 ; + output Inrn_mon_AMZO4 ; + output Inrn_mon_AMZO5 ; + output Inrn_mon_AMZO6 ; + output Isyn_flags_EFO0 ; + output Isyn_flags_EFO1 ; + output Isyn_flags_EFO2 ; + input Ibd_dly_cfg0 ; + input Ibd_dly_cfg1 ; + input Ibd_dly_cfg2 ; + input Ibd_dly_cfg3 ; + input Ibd_dly_cfg20 ; + input Ibd_dly_cfg21 ; + input loopback_en; + input Isupply_vss ; + input reset_B; + +// -- signals --- + reg Ireg_data14_d5_d0 ; + reg Ireg_data9_d0_d0 ; + reg Ireg_data8_d7_d1 ; + reg Iands_devmon0_y ; + reg I_demux_out1_d_d12_d0 ; + reg Ireg_data0_d6_d0 ; + reg Iencoder_iny1_a ; + reg Iregister_out_d_d5_d1 ; + wire Isyn_mon_AMZI7 ; + reg I_fork_out2_d_d12_d1 ; + reg Iappend_enc_in_d_d1_d1 ; + reg I_demux_in_d_d8_d0 ; + reg Iappend_reg_in_d_d5_d1 ; + reg Iappend_reg_in_d_d4_d1 ; + reg Iregister_out_d_d4_d0 ; + reg Ireg_data9_d4_d0 ; + reg Ireg_data2_d0_d0 ; + reg Ireg_data0_d1_d0 ; + reg I_fork_out2_d_d0_d0 ; + reg Iregister_in_d_d7_d1 ; + reg Ireg_data12_d1_d1 ; + reg Ireg_data10_d6_d0 ; + reg Ireg_data5_d6_d0 ; + reg Ireg_data0_d0_d1 ; + reg Isyn_mon_x4 ; + reg Inrn_mon_dec_x_out3 ; + reg Iencoder_out_d_d0_d1 ; + reg Iappend_reg_in_d_d0_d1 ; + reg Imerge_enc8reg_out_v ; + reg Iappend_enc_out_d_d3_d0 ; + reg Imerge_enc8reg_out_d_d8_d0 ; + reg I_demux_out1_d_d7_d1 ; + reg I_bd2qdi_out_d_d5_d1 ; + reg Ireg_data13_d5_d1 ; + reg I_fork_in_d_d12_d1 ; + reg Imerge_enc8reg_out_d_d1_d1 ; + reg Inrn_mon_x1 ; + reg Inrn_mon_AMZO_sb_in3 ; + reg Ireg_data15_d4_d1 ; + reg Ireg_data6_d3_d1 ; + reg I_demux_in_d_d12_d1 ; + reg I_demux_out1_d_d3_d1 ; + reg I_demux_out2_d_d8_d1 ; + reg Isyn_mon_AMZO4 ; + reg Iregister_in_d_d6_d1 ; + reg I_demux_out2_d_d11_d0 ; + reg Iregister_out_d_d7_d0 ; + reg Idecoder_in_v ; + reg I_fork_out1_d_d9_d0 ; + reg Ififo_fork2drop_out_d_d7_d1 ; + reg Ireg_data3_d0_d1 ; + reg Inrn_mon_AMZO_sb_in6 ; + reg Iregister_in_d_d10_d1 ; + reg Ireg_data4_d0_d0 ; + reg Ireg_data3_d6_d0 ; + reg Isyn_mon_dec_x_out0 ; + reg Ififo_mrg2bd_in_a ; + reg I_demux_out1_d_d11_d1 ; + reg Inrn_mon_AMZO_sb_in0 ; + reg I_fork_in_d_d6_d1 ; + reg I_demux_in_d_d6_d1 ; + reg Inrn_mon_AMZO2 ; + reg Ireg_data14_d0_d1 ; + reg I_qdi2bd_in_d_d7_d0 ; + wire Iout_a ; + reg I_fork_out2_d_d4_d1 ; + wire Inrn_mon_AMZI8 ; + reg Isyn_mon_dec_x_out7 ; + wire Isyn_mon_AMZI3 ; + reg Ireg_data5_d7_d1 ; + wire Isyn_mon_AMZI8 ; + wire Inrn_mon_AMZI1 ; + reg Ineurons7_a ; + reg I_bd2qdi_out_d_d10_d1 ; + reg I_bd2qdi_out_d_d5_d0 ; + reg Ireg_data14_d2_d0 ; + reg I_fork_in_d_d9_d1 ; + reg I_demux_out1_d_d6_d1 ; + reg Iregister_in_d_d0_d1 ; + wire Isyn_mon_AMZI0 ; + reg Ififo_mrg2bd_in_d_d10_d0 ; + reg I_demux_out1_d_d0_d1 ; + reg I_fork_in_d_d8_d1 ; + reg Ififo_fork2drop_out_d_d8_d0 ; + reg Iappend_reg_in_d_d2_d1 ; + reg Ififo_mrg2bd_in_d_d13_d1 ; + reg Idecoder_in_d_d0_d0 ; + reg Inrn_mon_AMZO5 ; + reg I_fork_in_d_d13_d0 ; + reg I_fork_in_d_d12_d0 ; + reg I_fork_in_d_d2_d0 ; + reg Isyn_mon_x3 ; + reg Ireg_data2_d0_d1 ; + reg Isyn_flags_EFO2 ; + reg Isynapses4_d_d0 ; + reg I_fork_out1_d_d9_d1 ; + reg I_demux_out2_d_d5_d1 ; + reg Ififo_fork2drop_out_d_d3_d1 ; + reg I_demux_out1_d_d4_d1 ; + reg I_demux_out2_d_d7_d1 ; + reg Ireg_data13_d7_d1 ; + reg I_qdi2bd_in_d_d5_d1 ; + reg I_demux_in_d_d8_d1 ; + reg I_demux_out2_d_d2_d0 ; + reg Imerge_loop8mrg_in2_d_d3_d1 ; + reg I_fork_out1_d_d10_d0 ; + reg Ireg_data15_d7_d0 ; + reg Ireg_data3_d5_d0 ; + reg Ireg_data2_d1_d1 ; + reg Ireg_data0_d4_d0 ; + reg Ireg_data3_d2_d0 ; + reg Iregister_in_d_d4_d1 ; + wire Iin_d8 ; + reg Ireg_data7_d4_d1 ; + reg Isyn_mon_AMZO_sb_in3 ; + reg Iappend_enc_in_v ; + reg Ireg_data11_d2_d1 ; + reg Isynapses1_d_d0 ; + reg I_demux_out2_d_d4_d1 ; + reg Ireg_data3_d1_d1 ; + reg Iout_r ; + reg I_demux_out2_d_d4_d0 ; + reg Ireg_data1_d2_d1 ; + reg Iout_d11 ; + reg Ireg_data0_d5_d1 ; + reg Iencoder_out_d_d0_d0 ; + reg Iencoder_iny3_d_d0 ; + wire Ineurons6_d_d0 ; + reg Ireg_data10_d3_d0 ; + reg Ireg_data4_d1_d1 ; + reg Idecoder_in_d_d2_d1 ; + reg Iregister_out_d_d7_d1 ; + reg Ireg_data8_d6_d0 ; + reg Ireg_data4_d3_d1 ; + reg Isyn_mon_dec_x_out2 ; + reg I_qdi2bd_in_d_d11_d1 ; + reg Ireg_data15_d1_d1 ; + reg Ireg_data1_d3_d0 ; + reg I_fork_out2_d_d9_d1 ; + reg Ireg_data7_d7_d0 ; + reg Ireg_data1_d4_d1 ; + reg Imerge_loop8mrg_in2_d_d8_d1 ; + reg Isyn_mon_dec_y_out1 ; + reg Iands_devmon1_y ; + reg Isynapses2_d_d0 ; + reg Ireg_data13_d5_d0 ; + wire Ibd_dly_cfg3 ; + reg Ireg_data15_d5_d1 ; + reg Isyn_mon_dec_x_out6 ; + reg Ireg_data4_d3_d0 ; + reg Ififo_fork2drop_out_d_d11_d0 ; + reg Iout_d7 ; + reg Inrn_mon_dec_x_out2 ; + reg I_qdi2bd_in_d_d5_d0 ; + reg I_qdi2bd_in_d_d6_d0 ; + reg Isyn_mon_AMZO_sb_in1 ; + reg I_demux_out2_d_d1_d0 ; + reg Ireg_data10_d7_d0 ; + wire Isyn_mon_AMZI2 ; + reg Iregister_out_d_d8_d1 ; + reg Ireg_data9_d7_d1 ; + reg Ireg_data7_d3_d1 ; + reg I_fork_in_v ; + reg Iregister_out_d_d2_d0 ; + reg Ififo_fork2drop_out_d_d12_d1 ; + reg Iencoder_out_a ; + wire Inrn_mon_AMZI7 ; + reg Iregister_out_d_d3_d0 ; + reg Imerge_enc8reg_out_d_d0_d0 ; + wire Ibd_dly_cfg20 ; + reg Iencoder_iny1_d_d0 ; + reg Imerge_enc8reg_out_a ; + reg Iout_d13 ; + reg Ireg_data9_d2_d1 ; + reg Imerge_loop8mrg_in2_d_d11_d1 ; + reg Ireg_data14_d3_d1 ; + reg I_fork_in_d_d5_d0 ; + reg Imerge_loop8mrg_in2_d_d9_d1 ; + reg I_fork_in_d_d10_d0 ; + reg Ireg_data6_d5_d0 ; + reg Ireg_data3_d4_d1 ; + reg Ireg_data11_d5_d0 ; + reg Ififo_mrg2bd_in_d_d7_d0 ; + reg I_demux_in_d_d6_d0 ; + wire Iin_d6 ; + reg I_bd2qdi_out_d_d9_d1 ; + reg Ireg_data4_d7_d0 ; + reg Ireg_data2_d6_d0 ; + reg Ireg_data1_d4_d0 ; + wire Isynapses6_a ; + reg Isyn_mon_AMZO1 ; + wire Iin_d10 ; + reg Ireg_data13_d6_d1 ; + reg Ireg_data7_d6_d0 ; + reg Ififo_mrg2bd_in_d_d10_d1 ; + wire Iin_d13 ; + reg I_demux_out1_d_d0_d0 ; + reg I_demux_out1_d_d2_d1 ; + reg Ireg_data12_d6_d1 ; + reg Ireg_data4_d7_d1 ; + reg Imerge_loop8mrg_in2_d_d9_d0 ; + reg Imerge_loop8mrg_in2_d_d4_d1 ; + reg I_fork_out2_d_d5_d0 ; + reg Ireg_data12_d6_d0 ; + reg I_fork_in_d_d2_d1 ; + reg Isyn_mon_AMZO_sb_in2 ; + reg Iappend_reg_in_d_d4_d0 ; + reg Ireg_data12_d4_d0 ; + reg Ireg_data14_d7_d0 ; + reg Ireg_data11_d1_d1 ; + wire Isyn_mon_AMZI1 ; + reg Iencoder_iny0_a ; + reg Ireg_data11_d3_d1 ; + reg Ireg_data9_d7_d0 ; + reg Ireg_data4_d6_d0 ; + reg I_demux_out1_d_d10_d1 ; + reg Iregister_in_d_d8_d1 ; + reg Iencoder_inx1_a ; + reg Isynapses7_d_d0 ; + reg Ireg_data2_d2_d0 ; + reg I_fork_in_d_d0_d0 ; + reg Imerge_enc8reg_out_d_d13_d1 ; + reg I_qdi2bd_in_d_d1_d1 ; + reg Ireg_data2_d5_d0 ; + reg Isyn_mon_x7 ; + reg Iencoder_out_d_d1_d0 ; + reg Iregister_out_d_d1_d0 ; + reg Ireg_data12_d7_d0 ; + reg Ireg_data10_d4_d1 ; + reg Ireg_data8_d4_d1 ; + reg Ireg_data3_d7_d1 ; + reg Isyn_mon_x1 ; + reg Ififo_mrg2bd_in_d_d1_d1 ; + reg Ififo_fork2drop_out_d_d9_d1 ; + reg I_demux_in_a ; + reg Ireg_data7_d1_d0 ; + reg Ireg_data6_d4_d0 ; + reg Ireg_data1_d5_d1 ; + reg Ireg_data0_d3_d1 ; + wire Ineurons0_d_d0 ; + reg Ireg_data14_d5_d1 ; + reg Ireg_data11_d6_d1 ; + reg Iout_d4 ; + reg I_bd2qdi_out_d_d3_d0 ; + reg I_demux_out2_a ; + reg Iregister_in_d_d0_d0 ; + reg I_bd2qdi_out_d_d13_d1 ; + reg I_fork_out1_d_d0_d0 ; + reg Ififo_fork2drop_out_d_d0_d0 ; + reg Iregister_in_d_d1_d0 ; + reg Iregister_out_a ; + reg Imerge_loop8mrg_in2_d_d0_d1 ; + reg I_demux_out2_d_d2_d1 ; + reg Ireg_data11_d4_d1 ; + reg Imerge_enc8reg_out_d_d13_d0 ; + reg Ififo_mrg2bd_in_d_d13_d0 ; + reg I_fork_out1_d_d6_d1 ; + wire loopback_en; + reg Ireg_data5_d6_d1 ; + reg I_demux_in_d_d13_d0 ; + wire Inrn_mon_AMZI12 ; + reg Iencoder_iny2_a ; + wire Ineurons2_d_d0 ; + reg Iappend_reg_in_d_d10_d1 ; + reg Ireg_data8_d2_d0 ; + reg I_bd2qdi_out_d_d11_d0 ; + reg I_fork_out1_d_d7_d0 ; + reg Ireg_data0_d2_d1 ; + reg Iregister_out_d_d3_d1 ; + reg Ireg_data14_d1_d0 ; + reg I_fork_in_d_d11_d0 ; + reg I_fork_in_d_d10_d1 ; + reg Inrn_mon_dec_y_out2 ; + reg Isyn_mon_AMZO_sb_in4 ; + reg I_demux_in_d_d0_d1 ; + reg Inrn_mon_AMZO6 ; + reg Iregister_in_d_d9_d1 ; + reg I_qdi2bd_in_d_d6_d1 ; + reg I_qdi2bd_in_d_d7_d1 ; + reg Ififo_mrg2bd_in_d_d11_d1 ; + reg I_fork_out1_a ; + reg Ireg_data15_d0_d1 ; + reg Ireg_data12_d5_d1 ; + reg Iappend_reg_in_d_d1_d1 ; + reg Ireg_data15_d0_d0 ; + reg Isynapses5_d_d0 ; + reg I_qdi2bd_in_d_d4_d0 ; + reg Inrn_mon_AMZO_sb_in2 ; + reg Ireg_data13_d1_d0 ; + reg I_demux_out2_d_d10_d1 ; + reg Isyn_mon_y2 ; + reg I_bd2qdi_out_d_d6_d1 ; + reg Iregister_out_d_d9_d1 ; + reg Ireg_data10_d1_d1 ; + reg Ireg_data2_d7_d0 ; + reg Ireg_data4_d6_d1 ; + wire Isynapses2_a ; + reg Ififo_fork2drop_out_d_d10_d1 ; + reg Iregister_out_d_d10_d1 ; + reg Ififo_mrg2bd_in_d_d3_d0 ; + reg Iappend_reg_in_d_d10_d0 ; + reg Ireg_data5_d2_d1 ; + reg Ireg_data1_d5_d0 ; + reg I_qdi2bd_in_v ; + reg Ififo_mrg2bd_in_d_d3_d1 ; + reg Ireg_data1_d7_d0 ; + wire Ibd_dly_cfg1 ; + reg Ireg_data10_d3_d1 ; + reg Ireg_data7_d0_d1 ; + reg Ireg_data5_d0_d0 ; + reg Imerge_loop8mrg_in2_d_d6_d0 ; + reg Inrn_mon_AMZO1 ; + reg Ireg_data12_d2_d0 ; + reg Ireg_data3_d5_d1 ; + reg Isyn_mon_y3 ; + reg I_bd2qdi_out_d_d7_d0 ; + reg Ireg_data10_d2_d0 ; + reg Ireg_data6_d2_d1 ; + reg Ireg_data5_d5_d0 ; + reg Ireg_data3_d6_d1 ; + reg Inrn_mon_y0 ; + reg Isyn_flags_dev_safety1_y ; + reg Ififo_mrg2bd_in_d_d5_d1 ; + reg I_demux_in_v ; + reg Ireg_data2_d5_d1 ; + reg Imerge_loop8mrg_in2_d_d8_d0 ; + reg I_bd2qdi_out_d_d7_d1 ; + reg Iregister_out_d_d10_d0 ; + reg Iregister_out_d_d9_d0 ; + reg Ireg_data11_d1_d0 ; + reg Ireg_data5_d3_d0 ; + reg Iout_d1 ; + reg I_fork_out2_v ; + reg Iands_devmon1_a ; + reg I_bd2qdi_out_d_d11_d1 ; + reg Iappend_reg_in_d_d7_d1 ; + reg Ireg_data13_d1_d1 ; + reg I_demux_in_d_d9_d0 ; + reg Inrn_mon_AMZO_sb_in1 ; + reg Isyn_mon_dec_y_out3 ; + reg Ireg_data11_d5_d1 ; + reg Ireg_data6_d7_d1 ; + reg Ireg_data6_d1_d1 ; + reg Ineurons4_a ; + reg Imerge_loop8mrg_in2_d_d1_d0 ; + reg Imerge_enc8reg_out_d_d2_d1 ; + reg Ireg_data14_d4_d0 ; + reg Ireg_data2_d6_d1 ; + reg I_demux_out1_d_d5_d1 ; + reg Ireg_data0_d0_d0 ; + reg I_demux_in_d_d11_d0 ; + reg Ireg_data0_d1_d1 ; + reg Iregister_out_d_d0_d0 ; + reg Ireg_data8_d3_d1 ; + reg Imerge_enc8reg_out_d_d9_d1 ; + reg Isyn_mon_x2 ; + reg Ireg_data3_d0_d0 ; + reg Ififo_mrg2bd_in_d_d1_d0 ; + reg Ififo_mrg2bd_in_d_d8_d1 ; + reg Isyn_mon_y1 ; + reg I_qdi2bd_in_a ; + reg I_demux_in_d_d2_d0 ; + reg Ireg_data3_d2_d1 ; + reg Isyn_mon_AMZO3 ; + reg Ireg_data5_d3_d1 ; + reg I_qdi2bd_in_d_d8_d0 ; + reg I_qdi2bd_in_d_d13_d0 ; + reg Ififo_fork2drop_out_d_d4_d0 ; + wire Inrn_mon_AMZI6 ; + reg Ireg_data14_d4_d1 ; + reg Ireg_data1_d2_d0 ; + reg Ireg_data14_d0_d0 ; + reg Ireg_data9_d5_d0 ; + reg Imerge_enc8reg_out_d_d0_d1 ; + reg Iappend_enc_in_d_d2_d1 ; + reg I_demux_out1_d_d8_d0 ; + reg Ireg_data1_d1_d1 ; + reg Iregister_in_d_d11_d1 ; + reg Iregister_in_d_d12_d0 ; + reg Ireg_data14_d6_d0 ; + reg Ireg_data4_d0_d1 ; + reg I_qdi2bd_in_d_d10_d1 ; + reg Isyn_mon_dec_y_out2 ; + wire reset_B; + reg Iappend_reg_in_d_d8_d1 ; + reg Ireg_data14_d3_d0 ; + reg Ireg_data4_d1_d0 ; + reg Iregister_in_d_d7_d0 ; + wire Inrn_mon_AMZI10 ; + reg Iencoder_inx1_d_d0 ; + reg Imerge_enc8reg_out_d_d11_d0 ; + reg Imerge_enc8reg_out_d_d10_d1 ; + wire Isynapses5_a ; + reg Iout_d8 ; + reg Ireg_data11_d6_d0 ; + reg Ireg_data4_d2_d0 ; + reg Imerge_enc8reg_out_d_d3_d0 ; + wire Isupply_vss ; + wire Inrn_mon_AMZI13 ; + reg I_fork_in_d_d11_d1 ; + reg Isyn_mon_x6 ; + reg I_demux_out2_d_d11_d1 ; + wire Iin_d5 ; + reg Ireg_data6_d5_d1 ; + reg Ireg_data1_d6_d1 ; + wire Ineurons3_d_d0 ; + reg I_bd2qdi_out_d_d8_d1 ; + reg Iappend_reg_in_d_d1_d0 ; + reg Iregister_out_d_d1_d1 ; + reg Ireg_data11_d0_d0 ; + reg Ireg_data9_d4_d1 ; + reg Ireg_data5_d1_d0 ; + reg Ireg_data3_d3_d1 ; + wire Isynapses0_a ; + reg Iappend_reg_in_d_d8_d0 ; + reg Ireg_data11_d0_d1 ; + reg Iout_d5 ; + reg I_demux_out2_d_d1_d1 ; + reg Ififo_mrg2bd_in_d_d12_d1 ; + reg I_fork_out2_d_d10_d0 ; + reg Iregister_in_d_d2_d0 ; + reg Ireg_data1_d1_d0 ; + reg Iin_a ; + reg Ireg_data9_d3_d0 ; + reg I_fork_in_d_d0_d1 ; + reg I_demux_out1_d_d12_d1 ; + reg Ireg_data3_d7_d0 ; + reg I_fork_in_d_d3_d0 ; + reg I_qdi2bd_in_d_d3_d1 ; + reg Ififo_fork2drop_out_d_d7_d0 ; + reg Iappend_reg_in_d_d9_d0 ; + reg Iregister_out_d_d11_d0 ; + reg I_fork_out1_d_d13_d1 ; + reg Ireg_data2_d3_d0 ; + reg Ififo_dmx2dec_in_v ; + reg Iregister_out_d_d4_d1 ; + reg Imerge_enc8reg_out_d_d2_d0 ; + reg I_fork_out1_d_d11_d0 ; + reg I_demux_out2_d_d10_d0 ; + wire Ibd_dly_cfg0 ; + wire Inrn_mon_AMZI11 ; + reg Ineurons6_a ; + reg Ireg_data7_d5_d1 ; + reg Isyn_flags_EFO1 ; + reg I_fork_out2_d_d10_d1 ; + reg Iregister_in_d_d3_d0 ; + reg I_demux_in_d_d1_d1 ; + reg I_demux_in_d_d3_d1 ; + reg I_demux_out1_d_d9_d0 ; + reg Inrn_mon_AMZO_sb_in4 ; + reg Ireg_data0_d7_d1 ; + reg Iencoder_out_d_d2_d1 ; + reg Ireg_data6_d7_d0 ; + reg Imerge_loop8mrg_in2_d_d11_d0 ; + reg Iout_d0 ; + reg I_fork_out2_d_d8_d1 ; + wire Iin_d11 ; + reg Iencoder_iny3_a ; + reg I_fork_out2_d_d2_d1 ; + reg Iregister_in_d_d8_d0 ; + wire Ineurons1_d_d0 ; + reg Ireg_data3_d3_d0 ; + reg Iencoder_iny2_d_d0 ; + reg Imerge_loop8mrg_in2_d_d7_d0 ; + reg I_qdi2bd_in_d_d4_d1 ; + reg Inrn_mon_AMZO3 ; + reg Ireg_data11_d3_d0 ; + reg Isyn_flags_EFO0 ; + reg Inrn_mon_y1 ; + reg Imerge_enc8reg_out_d_d1_d0 ; + reg Isyn_flags_dev_safety0_y ; + reg Ififo_fork2drop_out_d_d13_d1 ; + reg Iregister_in_d_d11_d0 ; + reg Iregister_out_v ; + reg I_bd2qdi_out_d_d8_d0 ; + reg Ireg_data10_d6_d1 ; + reg Ireg_data15_d1_d0 ; + reg Ireg_data13_d3_d1 ; + reg Ireg_data7_d2_d1 ; + reg I_fork_out1_d_d6_d0 ; + reg I_fork_out2_d_d7_d1 ; + reg Iappend_reg_in_d_d11_d0 ; + reg Iappend_reg_in_d_d0_d0 ; + reg Ireg_data13_d4_d0 ; + reg Ireg_data6_d0_d1 ; + reg Ireg_data2_d7_d1 ; + reg Isynapses3_d_d0 ; + reg Iappend_enc_in_a ; + reg Imerge_loop8mrg_in2_d_d1_d1 ; + reg Imerge_enc8reg_out_d_d4_d0 ; + reg Ififo_mrg2bd_in_d_d9_d1 ; + reg Iregister_in_d_d2_d1 ; + reg Iout_d3 ; + reg Ififo_fork2drop_out_d_d11_d1 ; + reg Iregister_in_d_d1_d1 ; + reg Imerge_loop8mrg_in2_d_d4_d0 ; + reg I_demux_out1_d_d11_d0 ; + reg Imerge_loop8mrg_in2_d_d10_d1 ; + reg Imerge_loop8mrg_in2_d_d3_d0 ; + reg Iout_d10 ; + reg I_demux_out2_v ; + reg Isyn_mon_dec_y_out0 ; + wire Ineurons4_d_d0 ; + reg Iappend_reg_in_d_d11_d1 ; + reg I_demux_out1_d_d1_d0 ; + reg I_bd2qdi_out_d_d9_d0 ; + reg Ireg_data11_d7_d0 ; + reg Ireg_data3_d1_d0 ; + reg Ireg_data6_d0_d0 ; + reg Ififo_mrg2bd_in_d_d4_d0 ; + reg Iappend_enc_in_d_d1_d0 ; + reg Inrn_mon_AMZO_sb_in5 ; + reg I_fork_out2_d_d12_d0 ; + reg I_demux_in_d_d11_d1 ; + reg I_demux_out1_a ; + reg I_fork_out1_d_d12_d1 ; + reg Ififo_fork2drop_out_d_d1_d0 ; + reg Ireg_data0_d3_d0 ; + reg I_fork_out2_d_d1_d0 ; + reg Ififo_fork2drop_out_d_d12_d0 ; + reg Ireg_data5_d4_d1 ; + reg I_qdi2bd_in_d_d8_d1 ; + reg I_qdi2bd_in_d_d11_d0 ; + reg Ireg_data0_d5_d0 ; + wire Iin_d4 ; + reg Iencoder_iny0_d_d0 ; + reg I_bd2qdi_out_d_d2_d1 ; + reg Ireg_data12_d4_d1 ; + reg Ififo_mrg2bd_in_d_d6_d0 ; + reg Ireg_data1_d0_d1 ; + reg Iappend_reg_out_d_d12_d0 ; + reg Iappend_reg_in_d_d5_d0 ; + reg Ireg_data11_d7_d1 ; + reg Ireg_data8_d4_d0 ; + reg I_fork_out1_d_d11_d1 ; + reg I_fork_out2_d_d3_d1 ; + reg Ififo_fork2drop_out_d_d1_d1 ; + reg Inrn_mon_dec_x_out0 ; + wire Iin_d0 ; + reg I_fork_out1_d_d0_d1 ; + reg Ififo_mrg2bd_in_d_d12_d0 ; + reg I_demux_out1_d_d5_d0 ; + reg I_demux_in_d_d4_d1 ; + reg I_demux_out2_d_d0_d1 ; + reg Ireg_data5_d5_d1 ; + reg I_fork_in_d_d5_d1 ; + reg I_qdi2bd_in_d_d9_d1 ; + reg I_demux_out2_d_d6_d1 ; + reg Ireg_data2_d2_d1 ; + wire Inrn_mon_AMZI5 ; + wire Inrn_mon_AMZI0 ; + reg Iappend_reg_in_a ; + reg Ireg_data15_d7_d1 ; + reg Imerge_loop8mrg_in2_d_d6_d1 ; + reg I_demux_in_d_d10_d0 ; + reg Iappend_reg_in_d_d6_d0 ; + reg Iregister_out_d_d0_d1 ; + reg Ireg_data4_d4_d0 ; + reg I_fork_out2_d_d5_d1 ; + reg Iregister_in_d_d6_d0 ; + reg Ireg_data13_d4_d1 ; + reg I_qdi2bd_in_d_d13_d1 ; + reg Ireg_data0_d7_d0 ; + reg I_demux_out1_d_d4_d0 ; + reg Ireg_data7_d5_d0 ; + reg Inrn_mon_y2 ; + reg Imerge_loop8mrg_in2_d_d5_d0 ; + reg Ififo_fork2drop_out_a ; + reg Iregister_out_d_d5_d0 ; + reg Imerge_enc8reg_out_d_d3_d1 ; + reg Isyn_mon_y0 ; + reg Ineurons3_a ; + reg Ireg_data5_d2_d0 ; + reg Idecoder_in_d_d1_d1 ; + reg Iappend_enc_in_d_d0_d1 ; + reg I_bd2qdi_out_d_d10_d0 ; + reg I_fork_out1_d_d3_d0 ; + reg Ififo_fork2drop_out_d_d2_d1 ; + reg Ireg_data1_d0_d0 ; + reg Ireg_data14_d1_d1 ; + reg Imerge_loop8mrg_in2_d_d0_d0 ; + reg Ififo_mrg2bd_in_v ; + wire Isynapses1_a ; + reg Iregister_in_d_d9_d0 ; + reg I_qdi2bd_in_d_d9_d0 ; + reg Ififo_mrg2bd_in_d_d2_d0 ; + reg Iappend_enc_in_d_d2_d0 ; + reg Ineurons2_a ; + reg Ireg_data15_d5_d0 ; + reg Ireg_data9_d6_d1 ; + reg Ireg_data8_d0_d0 ; + reg Imerge_enc8reg_out_d_d12_d0 ; + reg Ififo_fork2drop_out_d_d0_d1 ; + reg Ififo_dmx2dec_in_a ; + reg Iregister_in_d_d5_d1 ; + reg Iregister_out_d_d6_d0 ; + reg Ireg_data13_d7_d0 ; + reg I_qdi2bd_in_d_d0_d1 ; + reg Ireg_data15_d2_d0 ; + reg Ireg_data9_d1_d0 ; + reg Iout_d2 ; + reg Ififo_fork2drop_out_d_d5_d1 ; + reg Inrn_mon_x0 ; + wire Iin_d1 ; + reg Ireg_data6_d6_d0 ; + reg Inrn_mon_x2 ; + reg Ireg_data8_d7_d0 ; + reg Ireg_data6_d2_d0 ; + reg I_demux_in_d_d5_d0 ; + wire Iin_d3 ; + reg I_bd2qdi_out_d_d1_d1 ; + reg Ireg_data2_d1_d0 ; + reg Imerge_enc8reg_out_d_d12_d1 ; + reg I_fork_out2_d_d0_d1 ; + reg Ireg_data9_d1_d1 ; + reg Ififo_fork2drop_out_v ; + reg I_fork_in_d_d9_d0 ; + reg I_demux_in_d_d3_d0 ; + reg Iregister_out_d_d6_d1 ; + reg Ireg_data14_d2_d1 ; + reg Ireg_data13_d0_d1 ; + reg I_fork_in_d_d4_d0 ; + reg Isyn_mon_AMZO2 ; + reg Iregister_in_d_d5_d0 ; + reg I_fork_in_d_d7_d0 ; + reg I_fork_out2_d_d11_d0 ; + reg Ififo_fork2drop_out_d_d9_d0 ; + reg I_demux_out2_d_d12_d1 ; + reg Ireg_data8_d2_d1 ; + reg Imerge_loop8mrg_in2_d_d12_d0 ; + reg Imerge_enc8reg_out_d_d7_d1 ; + wire Isyn_mon_AMZI6 ; + wire Iin_d2 ; + reg Ireg_data9_d0_d1 ; + reg Isyn_mon_dec_x_out4 ; + wire Isynapses7_a ; + reg Iencoder_out_d_d2_d0 ; + reg Iregister_out_d_d11_d1 ; + reg Ireg_data8_d0_d1 ; + reg I_qdi2bd_in_d_d10_d0 ; + reg I_demux_in_d_d5_d1 ; + reg Iappend_reg_in_d_d6_d1 ; + reg I_fork_out1_d_d8_d1 ; + reg Ififo_fork2drop_out_d_d13_d0 ; + reg I_demux_out2_d_d8_d0 ; + reg I_demux_out2_d_d9_d0 ; + reg Ineurons0_a ; + reg Ireg_data12_d0_d1 ; + reg Ireg_data7_d1_d1 ; + reg Ireg_data5_d1_d1 ; + reg I_fork_in_d_d1_d1 ; + reg Imerge_loop8mrg_in2_a ; + reg Imerge_loop8mrg_in2_d_d5_d1 ; + reg Isyn_mon_x0 ; + reg Ireg_data15_d6_d1 ; + reg Ireg_data9_d5_d1 ; + reg Ififo_fork2drop_out_d_d2_d0 ; + wire Inrn_mon_AMZI4 ; + reg Ireg_data12_d5_d0 ; + reg Idecoder_in_a ; + reg I_qdi2bd_in_d_d0_d0 ; + reg I_qdi2bd_in_d_d2_d0 ; + reg I_demux_out2_d_d9_d1 ; + reg Ireg_data15_d3_d1 ; + reg Isyn_mon_x5 ; + reg Ififo_fork2drop_out_d_d3_d0 ; + reg I_demux_out2_d_d0_d0 ; + reg Ireg_data4_d5_d1 ; + reg Imerge_loop8mrg_in2_d_d2_d0 ; + reg I_fork_out1_d_d7_d1 ; + reg Ififo_fork2drop_out_d_d6_d0 ; + reg I_demux_in_d_d10_d1 ; + reg DEV_DEBUG; + reg Iregister_out_d_d8_d0 ; + reg Ififo_mrg2bd_in_d_d8_d0 ; + wire Inrn_mon_AMZI9 ; + reg Ireg_data12_d3_d0 ; + reg Isyn_flags_dev_safety2_y ; + reg Ififo_fork2drop_out_d_d6_d1 ; + reg I_demux_out2_d_d12_d0 ; + reg Ireg_data2_d3_d1 ; + wire Iin_d12 ; + reg Ireg_data15_d3_d0 ; + reg Ireg_data7_d4_d0 ; + reg Imerge_loop8mrg_in2_d_d12_d1 ; + reg Imerge_enc8reg_out_d_d7_d0 ; + reg I_demux_out2_d_d7_d0 ; + reg Ireg_data13_d2_d1 ; + reg Ireg_data5_d0_d1 ; + reg Ireg_data2_d4_d1 ; + reg I_demux_out1_d_d2_d0 ; + reg I_demux_out1_v ; + reg I_bd2qdi_out_d_d3_d1 ; + reg Ireg_data12_d7_d1 ; + reg Ireg_data10_d1_d0 ; + reg I_fork_out1_d_d5_d0 ; + reg Iappend_reg_in_d_d7_d0 ; + reg Ireg_data13_d6_d0 ; + reg Ireg_data10_d5_d1 ; + reg Ireg_data1_d6_d0 ; + reg Isyn_mon_AMZO_sb_in0 ; + wire Isyn_mon_AMZI9 ; + reg I_demux_out2_d_d3_d1 ; + reg Inrn_mon_AMZO4 ; + reg Ireg_data0_d4_d1 ; + reg Ireg_data0_d2_d0 ; + reg I_fork_out2_d_d6_d1 ; + reg Ireg_data10_d2_d1 ; + reg Ireg_data9_d6_d0 ; + reg Ireg_data8_d5_d1 ; + reg Ineurons5_a ; + reg Ireg_data15_d6_d0 ; + reg Ireg_data6_d6_d1 ; + reg I_fork_out1_d_d4_d1 ; + reg Inrn_mon_y3 ; + reg I_bd2qdi_out_d_d0_d0 ; + reg Iappend_reg_in_d_d2_d0 ; + reg Ireg_data11_d2_d0 ; + reg Ireg_data8_d5_d0 ; + reg Inrn_mon_dec_y_out0 ; + reg I_demux_out2_d_d3_d0 ; + wire Iin_d9 ; + reg Ireg_data12_d3_d1 ; + reg Ireg_data7_d6_d1 ; + reg Ireg_data1_d3_d1 ; + reg I_demux_out1_d_d6_d0 ; + reg I_fork_out1_d_d1_d1 ; + wire Inrn_mon_AMZI3 ; + reg I_bd2qdi_out_a ; + reg Imerge_loop8mrg_in2_d_d13_d1 ; + reg Imerge_enc8reg_out_d_d6_d0 ; + reg I_fork_out2_d_d7_d0 ; + reg Ififo_fork2drop_out_d_d5_d0 ; + reg Isynapses0_d_d0 ; + reg Ififo_mrg2bd_in_d_d11_d0 ; + reg I_demux_in_d_d0_d0 ; + reg I_demux_out1_d_d8_d1 ; + reg I_demux_out2_d_d5_d0 ; + reg I_fork_in_d_d4_d1 ; + reg Imerge_loop8mrg_in2_d_d13_d0 ; + reg I_fork_out2_d_d11_d1 ; + reg I_fork_out2_a ; + reg I_demux_in_d_d13_d1 ; + reg I_demux_out1_d_d7_d0 ; + reg Ireg_data15_d2_d1 ; + reg Ireg_data8_d3_d0 ; + reg Ireg_data7_d3_d0 ; + reg Iencoder_inx0_a ; + reg Ireg_data12_d2_d1 ; + reg Ireg_data12_d1_d0 ; + reg Ireg_data9_d3_d1 ; + reg Ireg_data6_d1_d0 ; + reg I_fork_out1_d_d3_d1 ; + reg Imerge_enc8reg_out_d_d4_d1 ; + reg I_fork_out1_d_d10_d1 ; + reg Inrn_mon_dec_x_out1 ; + reg I_demux_in_d_d12_d0 ; + reg Iregister_in_d_d4_d0 ; + reg Ireg_data13_d3_d0 ; + reg Ireg_data7_d7_d1 ; + reg Ireg_data4_d2_d1 ; + reg Iappend_reg_in_d_d9_d1 ; + reg Ireg_data10_d0_d0 ; + reg Ireg_data8_d1_d1 ; + reg Ireg_data1_d7_d1 ; + reg Ififo_mrg2bd_in_d_d4_d1 ; + reg I_demux_in_d_d4_d0 ; + reg Iregister_in_d_d3_d1 ; + reg Ireg_data7_d0_d0 ; + reg Iout_d9 ; + wire Inrn_mon_AMZI2 ; + reg Iregister_out_d_d2_d1 ; + reg Ififo_mrg2bd_in_d_d9_d0 ; + wire Iin_r ; + reg Imerge_loop8mrg_in2_v ; + wire Ineurons5_d_d0 ; + reg Ireg_data4_d4_d1 ; + reg Imerge_enc8reg_out_d_d6_d1 ; + reg Imerge_enc8reg_out_d_d5_d1 ; + wire Isynapses3_a ; + reg Iencoder_out_v ; + reg Ireg_data8_d6_d1 ; + reg Ireg_data6_d4_d1 ; + reg I_fork_out2_d_d3_d0 ; + reg I_fork_out2_d_d4_d0 ; + wire Ibd_dly_cfg21 ; + reg I_bd2qdi_out_v ; + reg Ireg_data7_d2_d0 ; + reg Imerge_enc8reg_out_d_d9_d0 ; + reg I_qdi2bd_in_d_d3_d0 ; + reg Iappend_enc_in_d_d0_d0 ; + reg Idecoder_in_d_d0_d1 ; + reg I_fork_in_d_d8_d0 ; + reg I_qdi2bd_in_d_d12_d0 ; + reg Iout_d6 ; + reg I_fork_out2_d_d9_d0 ; + reg Iappend_reg_in_v ; + reg Ireg_data10_d4_d0 ; + reg I_demux_out2_d_d6_d0 ; + reg Ireg_data6_d3_d0 ; + reg I_demux_in_d_d7_d0 ; + reg Ineurons1_a ; + reg I_bd2qdi_out_d_d13_d0 ; + wire Isyn_mon_AMZI4 ; + reg Ififo_mrg2bd_in_d_d6_d1 ; + reg I_demux_in_d_d2_d1 ; + reg Iout_d12 ; + reg I_bd2qdi_out_d_d2_d0 ; + reg Ireg_data14_d6_d1 ; + reg I_fork_out1_d_d1_d0 ; + reg I_demux_in_d_d9_d1 ; + reg I_demux_out1_d_d3_d0 ; + reg I_bd2qdi_out_d_d12_d0 ; + reg Ireg_data13_d0_d0 ; + reg I_fork_out1_d_d13_d0 ; + reg I_fork_out2_d_d8_d0 ; + reg Ireg_data13_d2_d0 ; + reg I_bd2qdi_out_d_d6_d0 ; + reg Imerge_enc8reg_out_d_d5_d0 ; + reg I_fork_out2_d_d1_d1 ; + reg I_fork_out2_d_d2_d0 ; + wire Ineurons7_d_d0 ; + reg Ireg_data8_d1_d0 ; + reg I_fork_out1_d_d5_d1 ; + reg I_qdi2bd_in_d_d2_d1 ; + reg I_demux_in_d_d1_d0 ; + reg Imerge_enc8reg_out_d_d11_d1 ; + reg I_qdi2bd_in_d_d12_d1 ; + reg I_fork_out1_d_d4_d0 ; + reg Isynapses6_d_d0 ; + reg I_qdi2bd_in_d_d1_d0 ; + reg Ififo_fork2drop_out_d_d4_d1 ; + reg I_bd2qdi_out_d_d4_d0 ; + reg Ireg_data9_d2_d0 ; + reg Imerge_enc8reg_out_d_d10_d0 ; + reg Ififo_fork2drop_out_d_d10_d0 ; + reg Ireg_data5_d7_d0 ; + wire Isyn_mon_AMZI5 ; + reg I_fork_out1_d_d12_d0 ; + reg I_demux_in_d_d7_d1 ; + reg Inrn_mon_dec_y_out3 ; + wire Ibd_dly_cfg2 ; + reg Ireg_data10_d7_d1 ; + reg Ireg_data2_d4_d0 ; + reg I_fork_in_d_d13_d1 ; + reg I_fork_in_d_d7_d1 ; + reg Imerge_loop8mrg_in2_d_d7_d1 ; + reg Imerge_enc8reg_out_d_d8_d1 ; + reg Iregister_in_v ; + reg Iencoder_out_d_d1_d1 ; + reg Ireg_data12_d0_d0 ; + reg Ireg_data5_d4_d0 ; + reg I_fork_in_d_d6_d0 ; + reg Imerge_loop8mrg_in2_d_d2_d1 ; + reg Ififo_mrg2bd_in_d_d0_d1 ; + reg Ireg_data10_d5_d0 ; + reg Iregister_in_a ; + reg I_bd2qdi_out_d_d12_d1 ; + reg I_fork_out1_d_d2_d1 ; + reg Idecoder_in_d_d1_d0 ; + reg Iands_devmon0_a ; + reg Inrn_mon_AMZO0 ; + reg Idecoder_in_d_d2_d0 ; + reg Ififo_fork2drop_out_d_d8_d1 ; + reg Isyn_mon_dec_x_out3 ; + reg Ififo_mrg2bd_in_d_d0_d0 ; + reg Iregister_in_d_d10_d0 ; + reg Iencoder_inx0_d_d0 ; + reg I_bd2qdi_out_d_d4_d1 ; + reg Iappend_reg_in_d_d3_d1 ; + reg I_fork_out2_d_d13_d1 ; + reg I_demux_out1_d_d10_d0 ; + reg I_fork_out2_d_d13_d0 ; + reg Ireg_data11_d4_d0 ; + reg Ireg_data10_d0_d1 ; + reg Ireg_data4_d5_d0 ; + reg Imerge_loop8mrg_in2_d_d10_d0 ; + reg Ififo_mrg2bd_in_d_d7_d1 ; + reg I_bd2qdi_out_d_d0_d1 ; + reg I_fork_in_d_d1_d0 ; + wire Isynapses4_a ; + reg Iappend_reg_in_d_d3_d0 ; + reg Ireg_data3_d4_d0 ; + reg I_fork_in_d_d3_d1 ; + reg I_fork_out2_d_d6_d0 ; + reg I_demux_out1_d_d1_d1 ; + reg Ireg_data0_d6_d1 ; + wire Iin_d7 ; + reg Ireg_data15_d4_d0 ; + reg I_fork_out1_d_d2_d0 ; + reg _reset_BX; + reg Inrn_mon_x3 ; + reg I_demux_out1_d_d9_d1 ; + reg I_bd2qdi_out_d_d1_d0 ; + reg Isyn_mon_AMZO0 ; + reg Iregister_in_d_d12_d1 ; + reg Ififo_mrg2bd_in_d_d2_d1 ; + reg I_fork_out1_v ; + reg Ireg_data14_d7_d1 ; + reg I_fork_in_a ; + reg Inrn_mon_dec_y_out1 ; + reg Ififo_mrg2bd_in_d_d5_d0 ; + reg I_fork_out1_d_d8_d0 ; + +// --- instances +BUF_X4 Isyn_flags_dev_safety_sb0 (.y(Isyn_flags_EFO0 ), .a(Isyn_flags_dev_safety0_y ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn_flags_dev_safety_sb1 (.y(Isyn_flags_EFO1 ), .a(Isyn_flags_dev_safety1_y ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn_flags_dev_safety_sb2 (.y(Isyn_flags_EFO2 ), .a(Isyn_flags_dev_safety2_y ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__2d__hybrid_31_72_72_74_74_4 Idecoder (.Iin_d_d0_d0 (Idecoder_in_d_d0_d0 ), .Iin_d_d0_d1 (Idecoder_in_d_d0_d1 ), .Iin_d_d1_d0 (Idecoder_in_d_d1_d0 ), .Iin_d_d1_d1 (Idecoder_in_d_d1_d1 ), .Iin_d_d2_d0 (Idecoder_in_d_d2_d0 ), .Iin_d_d2_d1 (Idecoder_in_d_d2_d1 ), .Iin_a (Idecoder_in_a ), .Iin_v (Idecoder_in_v ), .Iout0_d_d0 (Isynapses0_d_d0 ), .Iout0_a (Isynapses0_a ), .Iout1_d_d0 (Isynapses1_d_d0 ), .Iout1_a (Isynapses1_a ), .Iout2_d_d0 (Isynapses2_d_d0 ), .Iout2_a (Isynapses2_a ), .Iout3_d_d0 (Isynapses3_d_d0 ), .Iout3_a (Isynapses3_a ), .Iout4_d_d0 (Isynapses4_d_d0 ), .Iout4_a (Isynapses4_a ), .Iout5_d_d0 (Isynapses5_d_d0 ), .Iout5_a (Isynapses5_a ), .Iout6_d_d0 (Isynapses6_d_d0 ), .Iout6_a (Isynapses6_a ), .Iout7_d_d0 (Isynapses7_d_d0 ), .Iout7_a (Isynapses7_a ), .Idly_cfg0 (Ireg_data0_d1_d0 ), .Idly_cfg1 (Ireg_data0_d2_d0 ), .Idly_cfg2 (Ireg_data0_d3_d0 ), .Idly_cfg3 (Ireg_data0_d4_d0 ), .hs_en(Ireg_data0_d0_d1 ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf0 (.y(Isyn_mon_AMZO_sb_in0 ), .a(Isyn_mon_AMZI0 ), .en(Isyn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf1 (.y(Isyn_mon_AMZO_sb_in1 ), .a(Isyn_mon_AMZI1 ), .en(Isyn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf2 (.y(Isyn_mon_AMZO_sb_in2 ), .a(Isyn_mon_AMZI2 ), .en(Isyn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf3 (.y(Isyn_mon_AMZO_sb_in3 ), .a(Isyn_mon_AMZI3 ), .en(Isyn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf4 (.y(Isyn_mon_AMZO_sb_in4 ), .a(Isyn_mon_AMZI4 ), .en(Isyn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf5 (.y(Isyn_mon_AMZO_sb_in0 ), .a(Isyn_mon_AMZI5 ), .en(Isyn_mon_x4 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf6 (.y(Isyn_mon_AMZO_sb_in1 ), .a(Isyn_mon_AMZI6 ), .en(Isyn_mon_x4 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf7 (.y(Isyn_mon_AMZO_sb_in2 ), .a(Isyn_mon_AMZI7 ), .en(Isyn_mon_x4 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf8 (.y(Isyn_mon_AMZO_sb_in3 ), .a(Isyn_mon_AMZI8 ), .en(Isyn_mon_x4 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Isyn_x_AMZI_tbuf9 (.y(Isyn_mon_AMZO_sb_in4 ), .a(Isyn_mon_AMZI9 ), .en(Isyn_mon_x4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0qdi2bd_314_74_4 I_qdi2bd (.Iin_d_d0_d0 (I_qdi2bd_in_d_d0_d0 ), .Iin_d_d0_d1 (I_qdi2bd_in_d_d0_d1 ), .Iin_d_d1_d0 (I_qdi2bd_in_d_d1_d0 ), .Iin_d_d1_d1 (I_qdi2bd_in_d_d1_d1 ), .Iin_d_d2_d0 (I_qdi2bd_in_d_d2_d0 ), .Iin_d_d2_d1 (I_qdi2bd_in_d_d2_d1 ), .Iin_d_d3_d0 (I_qdi2bd_in_d_d3_d0 ), .Iin_d_d3_d1 (I_qdi2bd_in_d_d3_d1 ), .Iin_d_d4_d0 (I_qdi2bd_in_d_d4_d0 ), .Iin_d_d4_d1 (I_qdi2bd_in_d_d4_d1 ), .Iin_d_d5_d0 (I_qdi2bd_in_d_d5_d0 ), .Iin_d_d5_d1 (I_qdi2bd_in_d_d5_d1 ), .Iin_d_d6_d0 (I_qdi2bd_in_d_d6_d0 ), .Iin_d_d6_d1 (I_qdi2bd_in_d_d6_d1 ), .Iin_d_d7_d0 (I_qdi2bd_in_d_d7_d0 ), .Iin_d_d7_d1 (I_qdi2bd_in_d_d7_d1 ), .Iin_d_d8_d0 (I_qdi2bd_in_d_d8_d0 ), .Iin_d_d8_d1 (I_qdi2bd_in_d_d8_d1 ), .Iin_d_d9_d0 (I_qdi2bd_in_d_d9_d0 ), .Iin_d_d9_d1 (I_qdi2bd_in_d_d9_d1 ), .Iin_d_d10_d0 (I_qdi2bd_in_d_d10_d0 ), .Iin_d_d10_d1 (I_qdi2bd_in_d_d10_d1 ), .Iin_d_d11_d0 (I_qdi2bd_in_d_d11_d0 ), .Iin_d_d11_d1 (I_qdi2bd_in_d_d11_d1 ), .Iin_d_d12_d0 (I_qdi2bd_in_d_d12_d0 ), .Iin_d_d12_d1 (I_qdi2bd_in_d_d12_d1 ), .Iin_d_d13_d0 (I_qdi2bd_in_d_d13_d0 ), .Iin_d_d13_d1 (I_qdi2bd_in_d_d13_d1 ), .Iin_a (I_qdi2bd_in_a ), .Iin_v (I_qdi2bd_in_v ), .Iout_d0 (Iout_d0 ), .Iout_d1 (Iout_d1 ), .Iout_d2 (Iout_d2 ), .Iout_d3 (Iout_d3 ), .Iout_d4 (Iout_d4 ), .Iout_d5 (Iout_d5 ), .Iout_d6 (Iout_d6 ), .Iout_d7 (Iout_d7 ), .Iout_d8 (Iout_d8 ), .Iout_d9 (Iout_d9 ), .Iout_d10 (Iout_d10 ), .Iout_d11 (Iout_d11 ), .Iout_d12 (Iout_d12 ), .Iout_d13 (Iout_d13 ), .Iout_r (Iout_r ), .Iout_a (Iout_a ), .Idly_cfg0 (Ibd_dly_cfg0 ), .Idly_cfg1 (Ibd_dly_cfg1 ), .Idly_cfg2 (Ibd_dly_cfg2 ), .Idly_cfg3 (Ibd_dly_cfg3 ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 Ififo_mrg2bd (.Iin_d_d0_d0 (Ififo_mrg2bd_in_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_mrg2bd_in_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_mrg2bd_in_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_mrg2bd_in_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_mrg2bd_in_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_mrg2bd_in_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_mrg2bd_in_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_mrg2bd_in_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_mrg2bd_in_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_mrg2bd_in_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_mrg2bd_in_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_mrg2bd_in_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_mrg2bd_in_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_mrg2bd_in_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_mrg2bd_in_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_mrg2bd_in_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_mrg2bd_in_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_mrg2bd_in_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_mrg2bd_in_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_mrg2bd_in_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_mrg2bd_in_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_mrg2bd_in_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_mrg2bd_in_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_mrg2bd_in_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_mrg2bd_in_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_mrg2bd_in_d_d12_d1 ), .Iin_d_d13_d0 (Ififo_mrg2bd_in_d_d13_d0 ), .Iin_d_d13_d1 (Ififo_mrg2bd_in_d_d13_d1 ), .Iin_a (Ififo_mrg2bd_in_a ), .Iin_v (Ififo_mrg2bd_in_v ), .Iout_d_d0_d0 (I_qdi2bd_in_d_d0_d0 ), .Iout_d_d0_d1 (I_qdi2bd_in_d_d0_d1 ), .Iout_d_d1_d0 (I_qdi2bd_in_d_d1_d0 ), .Iout_d_d1_d1 (I_qdi2bd_in_d_d1_d1 ), .Iout_d_d2_d0 (I_qdi2bd_in_d_d2_d0 ), .Iout_d_d2_d1 (I_qdi2bd_in_d_d2_d1 ), .Iout_d_d3_d0 (I_qdi2bd_in_d_d3_d0 ), .Iout_d_d3_d1 (I_qdi2bd_in_d_d3_d1 ), .Iout_d_d4_d0 (I_qdi2bd_in_d_d4_d0 ), .Iout_d_d4_d1 (I_qdi2bd_in_d_d4_d1 ), .Iout_d_d5_d0 (I_qdi2bd_in_d_d5_d0 ), .Iout_d_d5_d1 (I_qdi2bd_in_d_d5_d1 ), .Iout_d_d6_d0 (I_qdi2bd_in_d_d6_d0 ), .Iout_d_d6_d1 (I_qdi2bd_in_d_d6_d1 ), .Iout_d_d7_d0 (I_qdi2bd_in_d_d7_d0 ), .Iout_d_d7_d1 (I_qdi2bd_in_d_d7_d1 ), .Iout_d_d8_d0 (I_qdi2bd_in_d_d8_d0 ), .Iout_d_d8_d1 (I_qdi2bd_in_d_d8_d1 ), .Iout_d_d9_d0 (I_qdi2bd_in_d_d9_d0 ), .Iout_d_d9_d1 (I_qdi2bd_in_d_d9_d1 ), .Iout_d_d10_d0 (I_qdi2bd_in_d_d10_d0 ), .Iout_d_d10_d1 (I_qdi2bd_in_d_d10_d1 ), .Iout_d_d11_d0 (I_qdi2bd_in_d_d11_d0 ), .Iout_d_d11_d1 (I_qdi2bd_in_d_d11_d1 ), .Iout_d_d12_d0 (I_qdi2bd_in_d_d12_d0 ), .Iout_d_d12_d1 (I_qdi2bd_in_d_d12_d1 ), .Iout_d_d13_d0 (I_qdi2bd_in_d_d13_d0 ), .Iout_d_d13_d1 (I_qdi2bd_in_d_d13_d1 ), .Iout_a (I_qdi2bd_in_a ), .Iout_v (I_qdi2bd_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0merge_314_4 Imerge_loop8mrg (.Iin1_d_d0_d0 (Imerge_enc8reg_out_d_d0_d0 ), .Iin1_d_d0_d1 (Imerge_enc8reg_out_d_d0_d1 ), .Iin1_d_d1_d0 (Imerge_enc8reg_out_d_d1_d0 ), .Iin1_d_d1_d1 (Imerge_enc8reg_out_d_d1_d1 ), .Iin1_d_d2_d0 (Imerge_enc8reg_out_d_d2_d0 ), .Iin1_d_d2_d1 (Imerge_enc8reg_out_d_d2_d1 ), .Iin1_d_d3_d0 (Imerge_enc8reg_out_d_d3_d0 ), .Iin1_d_d3_d1 (Imerge_enc8reg_out_d_d3_d1 ), .Iin1_d_d4_d0 (Imerge_enc8reg_out_d_d4_d0 ), .Iin1_d_d4_d1 (Imerge_enc8reg_out_d_d4_d1 ), .Iin1_d_d5_d0 (Imerge_enc8reg_out_d_d5_d0 ), .Iin1_d_d5_d1 (Imerge_enc8reg_out_d_d5_d1 ), .Iin1_d_d6_d0 (Imerge_enc8reg_out_d_d6_d0 ), .Iin1_d_d6_d1 (Imerge_enc8reg_out_d_d6_d1 ), .Iin1_d_d7_d0 (Imerge_enc8reg_out_d_d7_d0 ), .Iin1_d_d7_d1 (Imerge_enc8reg_out_d_d7_d1 ), .Iin1_d_d8_d0 (Imerge_enc8reg_out_d_d8_d0 ), .Iin1_d_d8_d1 (Imerge_enc8reg_out_d_d8_d1 ), .Iin1_d_d9_d0 (Imerge_enc8reg_out_d_d9_d0 ), .Iin1_d_d9_d1 (Imerge_enc8reg_out_d_d9_d1 ), .Iin1_d_d10_d0 (Imerge_enc8reg_out_d_d10_d0 ), .Iin1_d_d10_d1 (Imerge_enc8reg_out_d_d10_d1 ), .Iin1_d_d11_d0 (Imerge_enc8reg_out_d_d11_d0 ), .Iin1_d_d11_d1 (Imerge_enc8reg_out_d_d11_d1 ), .Iin1_d_d12_d0 (Imerge_enc8reg_out_d_d12_d0 ), .Iin1_d_d12_d1 (Imerge_enc8reg_out_d_d12_d1 ), .Iin1_d_d13_d0 (Imerge_enc8reg_out_d_d13_d0 ), .Iin1_d_d13_d1 (Imerge_enc8reg_out_d_d13_d1 ), .Iin1_a (Imerge_enc8reg_out_a ), .Iin1_v (Imerge_enc8reg_out_v ), .Iin2_d_d0_d0 (Imerge_loop8mrg_in2_d_d0_d0 ), .Iin2_d_d0_d1 (Imerge_loop8mrg_in2_d_d0_d1 ), .Iin2_d_d1_d0 (Imerge_loop8mrg_in2_d_d1_d0 ), .Iin2_d_d1_d1 (Imerge_loop8mrg_in2_d_d1_d1 ), .Iin2_d_d2_d0 (Imerge_loop8mrg_in2_d_d2_d0 ), .Iin2_d_d2_d1 (Imerge_loop8mrg_in2_d_d2_d1 ), .Iin2_d_d3_d0 (Imerge_loop8mrg_in2_d_d3_d0 ), .Iin2_d_d3_d1 (Imerge_loop8mrg_in2_d_d3_d1 ), .Iin2_d_d4_d0 (Imerge_loop8mrg_in2_d_d4_d0 ), .Iin2_d_d4_d1 (Imerge_loop8mrg_in2_d_d4_d1 ), .Iin2_d_d5_d0 (Imerge_loop8mrg_in2_d_d5_d0 ), .Iin2_d_d5_d1 (Imerge_loop8mrg_in2_d_d5_d1 ), .Iin2_d_d6_d0 (Imerge_loop8mrg_in2_d_d6_d0 ), .Iin2_d_d6_d1 (Imerge_loop8mrg_in2_d_d6_d1 ), .Iin2_d_d7_d0 (Imerge_loop8mrg_in2_d_d7_d0 ), .Iin2_d_d7_d1 (Imerge_loop8mrg_in2_d_d7_d1 ), .Iin2_d_d8_d0 (Imerge_loop8mrg_in2_d_d8_d0 ), .Iin2_d_d8_d1 (Imerge_loop8mrg_in2_d_d8_d1 ), .Iin2_d_d9_d0 (Imerge_loop8mrg_in2_d_d9_d0 ), .Iin2_d_d9_d1 (Imerge_loop8mrg_in2_d_d9_d1 ), .Iin2_d_d10_d0 (Imerge_loop8mrg_in2_d_d10_d0 ), .Iin2_d_d10_d1 (Imerge_loop8mrg_in2_d_d10_d1 ), .Iin2_d_d11_d0 (Imerge_loop8mrg_in2_d_d11_d0 ), .Iin2_d_d11_d1 (Imerge_loop8mrg_in2_d_d11_d1 ), .Iin2_d_d12_d0 (Imerge_loop8mrg_in2_d_d12_d0 ), .Iin2_d_d12_d1 (Imerge_loop8mrg_in2_d_d12_d1 ), .Iin2_d_d13_d0 (Imerge_loop8mrg_in2_d_d13_d0 ), .Iin2_d_d13_d1 (Imerge_loop8mrg_in2_d_d13_d1 ), .Iin2_a (Imerge_loop8mrg_in2_a ), .Iin2_v (Imerge_loop8mrg_in2_v ), .Iout_d_d0_d0 (Ififo_mrg2bd_in_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_mrg2bd_in_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_mrg2bd_in_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_mrg2bd_in_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_mrg2bd_in_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_mrg2bd_in_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_mrg2bd_in_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_mrg2bd_in_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_mrg2bd_in_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_mrg2bd_in_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_mrg2bd_in_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_mrg2bd_in_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_mrg2bd_in_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_mrg2bd_in_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_mrg2bd_in_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_mrg2bd_in_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_mrg2bd_in_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_mrg2bd_in_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_mrg2bd_in_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_mrg2bd_in_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_mrg2bd_in_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_mrg2bd_in_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_mrg2bd_in_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_mrg2bd_in_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_mrg2bd_in_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_mrg2bd_in_d_d12_d1 ), .Iout_d_d13_d0 (Ififo_mrg2bd_in_d_d13_d0 ), .Iout_d_d13_d1 (Ififo_mrg2bd_in_d_d13_d1 ), .Iout_a (Ififo_mrg2bd_in_a ), .Iout_v (Ififo_mrg2bd_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 Inrn_mon_y_buf (.Iin0 (Inrn_mon_dec_y_out0 ), .Iin1 (Inrn_mon_dec_y_out1 ), .Iin2 (Inrn_mon_dec_y_out2 ), .Iin3 (Inrn_mon_dec_y_out3 ), .Iout0 (Inrn_mon_y0 ), .Iout1 (Inrn_mon_y1 ), .Iout2 (Inrn_mon_y2 ), .Iout3 (Inrn_mon_y3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_38_716_4 Isyn_mon_x_buf (.Iin0 (Isyn_mon_dec_x_out0 ), .Iin1 (Iands_devmon0_y ), .Iin2 (Isyn_mon_dec_x_out2 ), .Iin3 (Isyn_mon_dec_x_out3 ), .Iin4 (Isyn_mon_dec_x_out4 ), .Iin5 (Iands_devmon1_y ), .Iin6 (Isyn_mon_dec_x_out6 ), .Iin7 (Isyn_mon_dec_x_out7 ), .Iout0 (Isyn_mon_x0 ), .Iout1 (Isyn_mon_x1 ), .Iout2 (Isyn_mon_x2 ), .Iout3 (Isyn_mon_x3 ), .Iout4 (Isyn_mon_x4 ), .Iout5 (Isyn_mon_x5 ), .Iout6 (Isyn_mon_x6 ), .Iout7 (Isyn_mon_x7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fork_314_4 I_fork (.Iin_d_d0_d0 (I_fork_in_d_d0_d0 ), .Iin_d_d0_d1 (I_fork_in_d_d0_d1 ), .Iin_d_d1_d0 (I_fork_in_d_d1_d0 ), .Iin_d_d1_d1 (I_fork_in_d_d1_d1 ), .Iin_d_d2_d0 (I_fork_in_d_d2_d0 ), .Iin_d_d2_d1 (I_fork_in_d_d2_d1 ), .Iin_d_d3_d0 (I_fork_in_d_d3_d0 ), .Iin_d_d3_d1 (I_fork_in_d_d3_d1 ), .Iin_d_d4_d0 (I_fork_in_d_d4_d0 ), .Iin_d_d4_d1 (I_fork_in_d_d4_d1 ), .Iin_d_d5_d0 (I_fork_in_d_d5_d0 ), .Iin_d_d5_d1 (I_fork_in_d_d5_d1 ), .Iin_d_d6_d0 (I_fork_in_d_d6_d0 ), .Iin_d_d6_d1 (I_fork_in_d_d6_d1 ), .Iin_d_d7_d0 (I_fork_in_d_d7_d0 ), .Iin_d_d7_d1 (I_fork_in_d_d7_d1 ), .Iin_d_d8_d0 (I_fork_in_d_d8_d0 ), .Iin_d_d8_d1 (I_fork_in_d_d8_d1 ), .Iin_d_d9_d0 (I_fork_in_d_d9_d0 ), .Iin_d_d9_d1 (I_fork_in_d_d9_d1 ), .Iin_d_d10_d0 (I_fork_in_d_d10_d0 ), .Iin_d_d10_d1 (I_fork_in_d_d10_d1 ), .Iin_d_d11_d0 (I_fork_in_d_d11_d0 ), .Iin_d_d11_d1 (I_fork_in_d_d11_d1 ), .Iin_d_d12_d0 (I_fork_in_d_d12_d0 ), .Iin_d_d12_d1 (I_fork_in_d_d12_d1 ), .Iin_d_d13_d0 (I_fork_in_d_d13_d0 ), .Iin_d_d13_d1 (I_fork_in_d_d13_d1 ), .Iin_a (I_fork_in_a ), .Iin_v (I_fork_in_v ), .Iout1_d_d0_d0 (I_fork_out1_d_d0_d0 ), .Iout1_d_d0_d1 (I_fork_out1_d_d0_d1 ), .Iout1_d_d1_d0 (I_fork_out1_d_d1_d0 ), .Iout1_d_d1_d1 (I_fork_out1_d_d1_d1 ), .Iout1_d_d2_d0 (I_fork_out1_d_d2_d0 ), .Iout1_d_d2_d1 (I_fork_out1_d_d2_d1 ), .Iout1_d_d3_d0 (I_fork_out1_d_d3_d0 ), .Iout1_d_d3_d1 (I_fork_out1_d_d3_d1 ), .Iout1_d_d4_d0 (I_fork_out1_d_d4_d0 ), .Iout1_d_d4_d1 (I_fork_out1_d_d4_d1 ), .Iout1_d_d5_d0 (I_fork_out1_d_d5_d0 ), .Iout1_d_d5_d1 (I_fork_out1_d_d5_d1 ), .Iout1_d_d6_d0 (I_fork_out1_d_d6_d0 ), .Iout1_d_d6_d1 (I_fork_out1_d_d6_d1 ), .Iout1_d_d7_d0 (I_fork_out1_d_d7_d0 ), .Iout1_d_d7_d1 (I_fork_out1_d_d7_d1 ), .Iout1_d_d8_d0 (I_fork_out1_d_d8_d0 ), .Iout1_d_d8_d1 (I_fork_out1_d_d8_d1 ), .Iout1_d_d9_d0 (I_fork_out1_d_d9_d0 ), .Iout1_d_d9_d1 (I_fork_out1_d_d9_d1 ), .Iout1_d_d10_d0 (I_fork_out1_d_d10_d0 ), .Iout1_d_d10_d1 (I_fork_out1_d_d10_d1 ), .Iout1_d_d11_d0 (I_fork_out1_d_d11_d0 ), .Iout1_d_d11_d1 (I_fork_out1_d_d11_d1 ), .Iout1_d_d12_d0 (I_fork_out1_d_d12_d0 ), .Iout1_d_d12_d1 (I_fork_out1_d_d12_d1 ), .Iout1_d_d13_d0 (I_fork_out1_d_d13_d0 ), .Iout1_d_d13_d1 (I_fork_out1_d_d13_d1 ), .Iout1_a (I_fork_out1_a ), .Iout1_v (I_fork_out1_v ), .Iout2_d_d0_d0 (I_fork_out2_d_d0_d0 ), .Iout2_d_d0_d1 (I_fork_out2_d_d0_d1 ), .Iout2_d_d1_d0 (I_fork_out2_d_d1_d0 ), .Iout2_d_d1_d1 (I_fork_out2_d_d1_d1 ), .Iout2_d_d2_d0 (I_fork_out2_d_d2_d0 ), .Iout2_d_d2_d1 (I_fork_out2_d_d2_d1 ), .Iout2_d_d3_d0 (I_fork_out2_d_d3_d0 ), .Iout2_d_d3_d1 (I_fork_out2_d_d3_d1 ), .Iout2_d_d4_d0 (I_fork_out2_d_d4_d0 ), .Iout2_d_d4_d1 (I_fork_out2_d_d4_d1 ), .Iout2_d_d5_d0 (I_fork_out2_d_d5_d0 ), .Iout2_d_d5_d1 (I_fork_out2_d_d5_d1 ), .Iout2_d_d6_d0 (I_fork_out2_d_d6_d0 ), .Iout2_d_d6_d1 (I_fork_out2_d_d6_d1 ), .Iout2_d_d7_d0 (I_fork_out2_d_d7_d0 ), .Iout2_d_d7_d1 (I_fork_out2_d_d7_d1 ), .Iout2_d_d8_d0 (I_fork_out2_d_d8_d0 ), .Iout2_d_d8_d1 (I_fork_out2_d_d8_d1 ), .Iout2_d_d9_d0 (I_fork_out2_d_d9_d0 ), .Iout2_d_d9_d1 (I_fork_out2_d_d9_d1 ), .Iout2_d_d10_d0 (I_fork_out2_d_d10_d0 ), .Iout2_d_d10_d1 (I_fork_out2_d_d10_d1 ), .Iout2_d_d11_d0 (I_fork_out2_d_d11_d0 ), .Iout2_d_d11_d1 (I_fork_out2_d_d11_d1 ), .Iout2_d_d12_d0 (I_fork_out2_d_d12_d0 ), .Iout2_d_d12_d1 (I_fork_out2_d_d12_d1 ), .Iout2_d_d13_d0 (I_fork_out2_d_d13_d0 ), .Iout2_d_d13_d1 (I_fork_out2_d_d13_d1 ), .Iout2_a (I_fork_out2_a ), .Iout2_v (I_fork_out2_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 Ififo_fork2drop (.Iin_d_d0_d0 (I_fork_out1_d_d0_d0 ), .Iin_d_d0_d1 (I_fork_out1_d_d0_d1 ), .Iin_d_d1_d0 (I_fork_out1_d_d1_d0 ), .Iin_d_d1_d1 (I_fork_out1_d_d1_d1 ), .Iin_d_d2_d0 (I_fork_out1_d_d2_d0 ), .Iin_d_d2_d1 (I_fork_out1_d_d2_d1 ), .Iin_d_d3_d0 (I_fork_out1_d_d3_d0 ), .Iin_d_d3_d1 (I_fork_out1_d_d3_d1 ), .Iin_d_d4_d0 (I_fork_out1_d_d4_d0 ), .Iin_d_d4_d1 (I_fork_out1_d_d4_d1 ), .Iin_d_d5_d0 (I_fork_out1_d_d5_d0 ), .Iin_d_d5_d1 (I_fork_out1_d_d5_d1 ), .Iin_d_d6_d0 (I_fork_out1_d_d6_d0 ), .Iin_d_d6_d1 (I_fork_out1_d_d6_d1 ), .Iin_d_d7_d0 (I_fork_out1_d_d7_d0 ), .Iin_d_d7_d1 (I_fork_out1_d_d7_d1 ), .Iin_d_d8_d0 (I_fork_out1_d_d8_d0 ), .Iin_d_d8_d1 (I_fork_out1_d_d8_d1 ), .Iin_d_d9_d0 (I_fork_out1_d_d9_d0 ), .Iin_d_d9_d1 (I_fork_out1_d_d9_d1 ), .Iin_d_d10_d0 (I_fork_out1_d_d10_d0 ), .Iin_d_d10_d1 (I_fork_out1_d_d10_d1 ), .Iin_d_d11_d0 (I_fork_out1_d_d11_d0 ), .Iin_d_d11_d1 (I_fork_out1_d_d11_d1 ), .Iin_d_d12_d0 (I_fork_out1_d_d12_d0 ), .Iin_d_d12_d1 (I_fork_out1_d_d12_d1 ), .Iin_d_d13_d0 (I_fork_out1_d_d13_d0 ), .Iin_d_d13_d1 (I_fork_out1_d_d13_d1 ), .Iin_a (I_fork_out1_a ), .Iin_v (I_fork_out1_v ), .Iout_d_d0_d0 (Ififo_fork2drop_out_d_d0_d0 ), .Iout_d_d0_d1 (Ififo_fork2drop_out_d_d0_d1 ), .Iout_d_d1_d0 (Ififo_fork2drop_out_d_d1_d0 ), .Iout_d_d1_d1 (Ififo_fork2drop_out_d_d1_d1 ), .Iout_d_d2_d0 (Ififo_fork2drop_out_d_d2_d0 ), .Iout_d_d2_d1 (Ififo_fork2drop_out_d_d2_d1 ), .Iout_d_d3_d0 (Ififo_fork2drop_out_d_d3_d0 ), .Iout_d_d3_d1 (Ififo_fork2drop_out_d_d3_d1 ), .Iout_d_d4_d0 (Ififo_fork2drop_out_d_d4_d0 ), .Iout_d_d4_d1 (Ififo_fork2drop_out_d_d4_d1 ), .Iout_d_d5_d0 (Ififo_fork2drop_out_d_d5_d0 ), .Iout_d_d5_d1 (Ififo_fork2drop_out_d_d5_d1 ), .Iout_d_d6_d0 (Ififo_fork2drop_out_d_d6_d0 ), .Iout_d_d6_d1 (Ififo_fork2drop_out_d_d6_d1 ), .Iout_d_d7_d0 (Ififo_fork2drop_out_d_d7_d0 ), .Iout_d_d7_d1 (Ififo_fork2drop_out_d_d7_d1 ), .Iout_d_d8_d0 (Ififo_fork2drop_out_d_d8_d0 ), .Iout_d_d8_d1 (Ififo_fork2drop_out_d_d8_d1 ), .Iout_d_d9_d0 (Ififo_fork2drop_out_d_d9_d0 ), .Iout_d_d9_d1 (Ififo_fork2drop_out_d_d9_d1 ), .Iout_d_d10_d0 (Ififo_fork2drop_out_d_d10_d0 ), .Iout_d_d10_d1 (Ififo_fork2drop_out_d_d10_d1 ), .Iout_d_d11_d0 (Ififo_fork2drop_out_d_d11_d0 ), .Iout_d_d11_d1 (Ififo_fork2drop_out_d_d11_d1 ), .Iout_d_d12_d0 (Ififo_fork2drop_out_d_d12_d0 ), .Iout_d_d12_d1 (Ififo_fork2drop_out_d_d12_d1 ), .Iout_d_d13_d0 (Ififo_fork2drop_out_d_d13_d0 ), .Iout_d_d13_d1 (Ififo_fork2drop_out_d_d13_d1 ), .Iout_a (Ififo_fork2drop_out_a ), .Iout_v (Ififo_fork2drop_out_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 Inrn_mon_x_buf (.Iin0 (Inrn_mon_dec_x_out0 ), .Iin1 (Inrn_mon_dec_x_out1 ), .Iin2 (Inrn_mon_dec_x_out2 ), .Iin3 (Inrn_mon_dec_x_out3 ), .Iout0 (Inrn_mon_x0 ), .Iout1 (Inrn_mon_x1 ), .Iout2 (Inrn_mon_x2 ), .Iout3 (Inrn_mon_x3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0append_33_711_70_4 Iappend_enc (.Iin_d_d0_d0 (Iappend_enc_in_d_d0_d0 ), .Iin_d_d0_d1 (Iappend_enc_in_d_d0_d1 ), .Iin_d_d1_d0 (Iappend_enc_in_d_d1_d0 ), .Iin_d_d1_d1 (Iappend_enc_in_d_d1_d1 ), .Iin_d_d2_d0 (Iappend_enc_in_d_d2_d0 ), .Iin_d_d2_d1 (Iappend_enc_in_d_d2_d1 ), .Iout_d_d3_d0 (Iappend_enc_out_d_d3_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0demux__bit__msb_313_4 I_demux (.Iin_d_d0_d0 (I_demux_in_d_d0_d0 ), .Iin_d_d0_d1 (I_demux_in_d_d0_d1 ), .Iin_d_d1_d0 (I_demux_in_d_d1_d0 ), .Iin_d_d1_d1 (I_demux_in_d_d1_d1 ), .Iin_d_d2_d0 (I_demux_in_d_d2_d0 ), .Iin_d_d2_d1 (I_demux_in_d_d2_d1 ), .Iin_d_d3_d0 (I_demux_in_d_d3_d0 ), .Iin_d_d3_d1 (I_demux_in_d_d3_d1 ), .Iin_d_d4_d0 (I_demux_in_d_d4_d0 ), .Iin_d_d4_d1 (I_demux_in_d_d4_d1 ), .Iin_d_d5_d0 (I_demux_in_d_d5_d0 ), .Iin_d_d5_d1 (I_demux_in_d_d5_d1 ), .Iin_d_d6_d0 (I_demux_in_d_d6_d0 ), .Iin_d_d6_d1 (I_demux_in_d_d6_d1 ), .Iin_d_d7_d0 (I_demux_in_d_d7_d0 ), .Iin_d_d7_d1 (I_demux_in_d_d7_d1 ), .Iin_d_d8_d0 (I_demux_in_d_d8_d0 ), .Iin_d_d8_d1 (I_demux_in_d_d8_d1 ), .Iin_d_d9_d0 (I_demux_in_d_d9_d0 ), .Iin_d_d9_d1 (I_demux_in_d_d9_d1 ), .Iin_d_d10_d0 (I_demux_in_d_d10_d0 ), .Iin_d_d10_d1 (I_demux_in_d_d10_d1 ), .Iin_d_d11_d0 (I_demux_in_d_d11_d0 ), .Iin_d_d11_d1 (I_demux_in_d_d11_d1 ), .Iin_d_d12_d0 (I_demux_in_d_d12_d0 ), .Iin_d_d12_d1 (I_demux_in_d_d12_d1 ), .Iin_d_d13_d0 (I_demux_in_d_d13_d0 ), .Iin_d_d13_d1 (I_demux_in_d_d13_d1 ), .Iin_a (I_demux_in_a ), .Iin_v (I_demux_in_v ), .Iout1_d_d0_d0 (I_demux_out1_d_d0_d0 ), .Iout1_d_d0_d1 (I_demux_out1_d_d0_d1 ), .Iout1_d_d1_d0 (I_demux_out1_d_d1_d0 ), .Iout1_d_d1_d1 (I_demux_out1_d_d1_d1 ), .Iout1_d_d2_d0 (I_demux_out1_d_d2_d0 ), .Iout1_d_d2_d1 (I_demux_out1_d_d2_d1 ), .Iout1_d_d3_d0 (I_demux_out1_d_d3_d0 ), .Iout1_d_d3_d1 (I_demux_out1_d_d3_d1 ), .Iout1_d_d4_d0 (I_demux_out1_d_d4_d0 ), .Iout1_d_d4_d1 (I_demux_out1_d_d4_d1 ), .Iout1_d_d5_d0 (I_demux_out1_d_d5_d0 ), .Iout1_d_d5_d1 (I_demux_out1_d_d5_d1 ), .Iout1_d_d6_d0 (I_demux_out1_d_d6_d0 ), .Iout1_d_d6_d1 (I_demux_out1_d_d6_d1 ), .Iout1_d_d7_d0 (I_demux_out1_d_d7_d0 ), .Iout1_d_d7_d1 (I_demux_out1_d_d7_d1 ), .Iout1_d_d8_d0 (I_demux_out1_d_d8_d0 ), .Iout1_d_d8_d1 (I_demux_out1_d_d8_d1 ), .Iout1_d_d9_d0 (I_demux_out1_d_d9_d0 ), .Iout1_d_d9_d1 (I_demux_out1_d_d9_d1 ), .Iout1_d_d10_d0 (I_demux_out1_d_d10_d0 ), .Iout1_d_d10_d1 (I_demux_out1_d_d10_d1 ), .Iout1_d_d11_d0 (I_demux_out1_d_d11_d0 ), .Iout1_d_d11_d1 (I_demux_out1_d_d11_d1 ), .Iout1_d_d12_d0 (I_demux_out1_d_d12_d0 ), .Iout1_d_d12_d1 (I_demux_out1_d_d12_d1 ), .Iout1_a (I_demux_out1_a ), .Iout1_v (I_demux_out1_v ), .Iout2_d_d0_d0 (I_demux_out2_d_d0_d0 ), .Iout2_d_d0_d1 (I_demux_out2_d_d0_d1 ), .Iout2_d_d1_d0 (I_demux_out2_d_d1_d0 ), .Iout2_d_d1_d1 (I_demux_out2_d_d1_d1 ), .Iout2_d_d2_d0 (I_demux_out2_d_d2_d0 ), .Iout2_d_d2_d1 (I_demux_out2_d_d2_d1 ), .Iout2_d_d3_d0 (I_demux_out2_d_d3_d0 ), .Iout2_d_d3_d1 (I_demux_out2_d_d3_d1 ), .Iout2_d_d4_d0 (I_demux_out2_d_d4_d0 ), .Iout2_d_d4_d1 (I_demux_out2_d_d4_d1 ), .Iout2_d_d5_d0 (I_demux_out2_d_d5_d0 ), .Iout2_d_d5_d1 (I_demux_out2_d_d5_d1 ), .Iout2_d_d6_d0 (I_demux_out2_d_d6_d0 ), .Iout2_d_d6_d1 (I_demux_out2_d_d6_d1 ), .Iout2_d_d7_d0 (I_demux_out2_d_d7_d0 ), .Iout2_d_d7_d1 (I_demux_out2_d_d7_d1 ), .Iout2_d_d8_d0 (I_demux_out2_d_d8_d0 ), .Iout2_d_d8_d1 (I_demux_out2_d_d8_d1 ), .Iout2_d_d9_d0 (I_demux_out2_d_d9_d0 ), .Iout2_d_d9_d1 (I_demux_out2_d_d9_d1 ), .Iout2_d_d10_d0 (I_demux_out2_d_d10_d0 ), .Iout2_d_d10_d1 (I_demux_out2_d_d10_d1 ), .Iout2_d_d11_d0 (I_demux_out2_d_d11_d0 ), .Iout2_d_d11_d1 (I_demux_out2_d_d11_d1 ), .Iout2_d_d12_d0 (I_demux_out2_d_d12_d0 ), .Iout2_d_d12_d1 (I_demux_out2_d_d12_d1 ), .Iout2_a (I_demux_out2_a ), .Iout2_v (I_demux_out2_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_33_78_4 Isyn_mon_dec_x (.Iin_d0_d0 (Ireg_data3_d0_d0 ), .Iin_d0_d1 (Ireg_data3_d0_d1 ), .Iin_d1_d0 (Ireg_data3_d1_d0 ), .Iin_d1_d1 (Ireg_data3_d1_d1 ), .Iin_d2_d0 (Ireg_data3_d2_d0 ), .Iin_d2_d1 (Ireg_data3_d2_d1 ), .en(Ireg_data1_d1_d1 ), .Iout0 (Isyn_mon_dec_x_out0 ), .Iout1 (Iands_devmon0_a ), .Iout2 (Isyn_mon_dec_x_out2 ), .Iout3 (Isyn_mon_dec_x_out3 ), .Iout4 (Isyn_mon_dec_x_out4 ), .Iout5 (Iands_devmon1_a ), .Iout6 (Isyn_mon_dec_x_out6 ), .Iout7 (Isyn_mon_dec_x_out7 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 Inrn_mon_dec_y (.Iin_d0_d0 (Ireg_data2_d2_d0 ), .Iin_d0_d1 (Ireg_data2_d2_d1 ), .Iin_d1_d0 (Ireg_data2_d3_d0 ), .Iin_d1_d1 (Ireg_data2_d3_d1 ), .en(Ireg_data1_d0_d1 ), .Iout0 (Inrn_mon_dec_y_out0 ), .Iout1 (Inrn_mon_dec_y_out1 ), .Iout2 (Inrn_mon_dec_y_out2 ), .Iout3 (Inrn_mon_dec_y_out3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0slice__data_313_70_73_4 Islice_pre_dec (.Iin_d_d0_d0 (I_demux_out1_d_d0_d0 ), .Iin_d_d0_d1 (I_demux_out1_d_d0_d1 ), .Iin_d_d1_d0 (I_demux_out1_d_d1_d0 ), .Iin_d_d1_d1 (I_demux_out1_d_d1_d1 ), .Iin_d_d2_d0 (I_demux_out1_d_d2_d0 ), .Iin_d_d2_d1 (I_demux_out1_d_d2_d1 ), .Iin_d_d3_d0 (I_demux_out1_d_d3_d0 ), .Iin_d_d3_d1 (I_demux_out1_d_d3_d1 ), .Iin_d_d4_d0 (I_demux_out1_d_d4_d0 ), .Iin_d_d4_d1 (I_demux_out1_d_d4_d1 ), .Iin_d_d5_d0 (I_demux_out1_d_d5_d0 ), .Iin_d_d5_d1 (I_demux_out1_d_d5_d1 ), .Iin_d_d6_d0 (I_demux_out1_d_d6_d0 ), .Iin_d_d6_d1 (I_demux_out1_d_d6_d1 ), .Iin_d_d7_d0 (I_demux_out1_d_d7_d0 ), .Iin_d_d7_d1 (I_demux_out1_d_d7_d1 ), .Iin_d_d8_d0 (I_demux_out1_d_d8_d0 ), .Iin_d_d8_d1 (I_demux_out1_d_d8_d1 ), .Iin_d_d9_d0 (I_demux_out1_d_d9_d0 ), .Iin_d_d9_d1 (I_demux_out1_d_d9_d1 ), .Iin_d_d10_d0 (I_demux_out1_d_d10_d0 ), .Iin_d_d10_d1 (I_demux_out1_d_d10_d1 ), .Iin_d_d11_d0 (I_demux_out1_d_d11_d0 ), .Iin_d_d11_d1 (I_demux_out1_d_d11_d1 ), .Iin_d_d12_d0 (I_demux_out1_d_d12_d0 ), .Iin_d_d12_d1 (I_demux_out1_d_d12_d1 ), .Iin_a (I_demux_out1_a ), .Iin_v (I_demux_out1_v ), .Iout_a (Ififo_dmx2dec_in_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_37_740_4 Inrn_mon_AMZO_sb (.Iin0 (Inrn_mon_AMZO_sb_in0 ), .Iin1 (Inrn_mon_AMZO_sb_in1 ), .Iin2 (Inrn_mon_AMZO_sb_in2 ), .Iin3 (Inrn_mon_AMZO_sb_in3 ), .Iin4 (Inrn_mon_AMZO_sb_in4 ), .Iin5 (Inrn_mon_AMZO_sb_in5 ), .Iin6 (Inrn_mon_AMZO_sb_in6 ), .Iout0 (Inrn_mon_AMZO0 ), .Iout1 (Inrn_mon_AMZO1 ), .Iout2 (Inrn_mon_AMZO2 ), .Iout3 (Inrn_mon_AMZO3 ), .Iout4 (Inrn_mon_AMZO4 ), .Iout5 (Inrn_mon_AMZO5 ), .Iout6 (Inrn_mon_AMZO6 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_35_740_4 Isyn_mon_AMZO_sb (.Iin0 (Isyn_mon_AMZO_sb_in0 ), .Iin1 (Isyn_mon_AMZO_sb_in1 ), .Iin2 (Isyn_mon_AMZO_sb_in2 ), .Iin3 (Isyn_mon_AMZO_sb_in3 ), .Iin4 (Isyn_mon_AMZO_sb_in4 ), .Iout0 (Isyn_mon_AMZO0 ), .Iout1 (Isyn_mon_AMZO1 ), .Iout2 (Isyn_mon_AMZO2 ), .Iout3 (Isyn_mon_AMZO3 ), .Iout4 (Isyn_mon_AMZO4 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0register__wr__array_34_78_716_4 Iregister (.Iin_d_d0_d0 (Iregister_in_d_d0_d0 ), .Iin_d_d0_d1 (Iregister_in_d_d0_d1 ), .Iin_d_d1_d0 (Iregister_in_d_d1_d0 ), .Iin_d_d1_d1 (Iregister_in_d_d1_d1 ), .Iin_d_d2_d0 (Iregister_in_d_d2_d0 ), .Iin_d_d2_d1 (Iregister_in_d_d2_d1 ), .Iin_d_d3_d0 (Iregister_in_d_d3_d0 ), .Iin_d_d3_d1 (Iregister_in_d_d3_d1 ), .Iin_d_d4_d0 (Iregister_in_d_d4_d0 ), .Iin_d_d4_d1 (Iregister_in_d_d4_d1 ), .Iin_d_d5_d0 (Iregister_in_d_d5_d0 ), .Iin_d_d5_d1 (Iregister_in_d_d5_d1 ), .Iin_d_d6_d0 (Iregister_in_d_d6_d0 ), .Iin_d_d6_d1 (Iregister_in_d_d6_d1 ), .Iin_d_d7_d0 (Iregister_in_d_d7_d0 ), .Iin_d_d7_d1 (Iregister_in_d_d7_d1 ), .Iin_d_d8_d0 (Iregister_in_d_d8_d0 ), .Iin_d_d8_d1 (Iregister_in_d_d8_d1 ), .Iin_d_d9_d0 (Iregister_in_d_d9_d0 ), .Iin_d_d9_d1 (Iregister_in_d_d9_d1 ), .Iin_d_d10_d0 (Iregister_in_d_d10_d0 ), .Iin_d_d10_d1 (Iregister_in_d_d10_d1 ), .Iin_d_d11_d0 (Iregister_in_d_d11_d0 ), .Iin_d_d11_d1 (Iregister_in_d_d11_d1 ), .Iin_d_d12_d0 (Iregister_in_d_d12_d0 ), .Iin_d_d12_d1 (Iregister_in_d_d12_d1 ), .Iin_a (Iregister_in_a ), .Iin_v (Iregister_in_v ), .Idata0_d0_d0 (Ireg_data0_d0_d0 ), .Idata0_d0_d1 (Ireg_data0_d0_d1 ), .Idata0_d1_d0 (Ireg_data0_d1_d0 ), .Idata0_d1_d1 (Ireg_data0_d1_d1 ), .Idata0_d2_d0 (Ireg_data0_d2_d0 ), .Idata0_d2_d1 (Ireg_data0_d2_d1 ), .Idata0_d3_d0 (Ireg_data0_d3_d0 ), .Idata0_d3_d1 (Ireg_data0_d3_d1 ), .Idata0_d4_d0 (Ireg_data0_d4_d0 ), .Idata0_d4_d1 (Ireg_data0_d4_d1 ), .Idata0_d5_d0 (Ireg_data0_d5_d0 ), .Idata0_d5_d1 (Ireg_data0_d5_d1 ), .Idata0_d6_d0 (Ireg_data0_d6_d0 ), .Idata0_d6_d1 (Ireg_data0_d6_d1 ), .Idata0_d7_d0 (Ireg_data0_d7_d0 ), .Idata0_d7_d1 (Ireg_data0_d7_d1 ), .Idata1_d0_d0 (Ireg_data1_d0_d0 ), .Idata1_d0_d1 (Ireg_data1_d0_d1 ), .Idata1_d1_d0 (Ireg_data1_d1_d0 ), .Idata1_d1_d1 (Ireg_data1_d1_d1 ), .Idata1_d2_d0 (Ireg_data1_d2_d0 ), .Idata1_d2_d1 (Ireg_data1_d2_d1 ), .Idata1_d3_d0 (Ireg_data1_d3_d0 ), .Idata1_d3_d1 (Ireg_data1_d3_d1 ), .Idata1_d4_d0 (Ireg_data1_d4_d0 ), .Idata1_d4_d1 (Ireg_data1_d4_d1 ), .Idata1_d5_d0 (Ireg_data1_d5_d0 ), .Idata1_d5_d1 (Ireg_data1_d5_d1 ), .Idata1_d6_d0 (Ireg_data1_d6_d0 ), .Idata1_d6_d1 (Ireg_data1_d6_d1 ), .Idata1_d7_d0 (Ireg_data1_d7_d0 ), .Idata1_d7_d1 (Ireg_data1_d7_d1 ), .Idata2_d0_d0 (Ireg_data2_d0_d0 ), .Idata2_d0_d1 (Ireg_data2_d0_d1 ), .Idata2_d1_d0 (Ireg_data2_d1_d0 ), .Idata2_d1_d1 (Ireg_data2_d1_d1 ), .Idata2_d2_d0 (Ireg_data2_d2_d0 ), .Idata2_d2_d1 (Ireg_data2_d2_d1 ), .Idata2_d3_d0 (Ireg_data2_d3_d0 ), .Idata2_d3_d1 (Ireg_data2_d3_d1 ), .Idata2_d4_d0 (Ireg_data2_d4_d0 ), .Idata2_d4_d1 (Ireg_data2_d4_d1 ), .Idata2_d5_d0 (Ireg_data2_d5_d0 ), .Idata2_d5_d1 (Ireg_data2_d5_d1 ), .Idata2_d6_d0 (Ireg_data2_d6_d0 ), .Idata2_d6_d1 (Ireg_data2_d6_d1 ), .Idata2_d7_d0 (Ireg_data2_d7_d0 ), .Idata2_d7_d1 (Ireg_data2_d7_d1 ), .Idata3_d0_d0 (Ireg_data3_d0_d0 ), .Idata3_d0_d1 (Ireg_data3_d0_d1 ), .Idata3_d1_d0 (Ireg_data3_d1_d0 ), .Idata3_d1_d1 (Ireg_data3_d1_d1 ), .Idata3_d2_d0 (Ireg_data3_d2_d0 ), .Idata3_d2_d1 (Ireg_data3_d2_d1 ), .Idata3_d3_d0 (Ireg_data3_d3_d0 ), .Idata3_d3_d1 (Ireg_data3_d3_d1 ), .Idata3_d4_d0 (Ireg_data3_d4_d0 ), .Idata3_d4_d1 (Ireg_data3_d4_d1 ), .Idata3_d5_d0 (Ireg_data3_d5_d0 ), .Idata3_d5_d1 (Ireg_data3_d5_d1 ), .Idata3_d6_d0 (Ireg_data3_d6_d0 ), .Idata3_d6_d1 (Ireg_data3_d6_d1 ), .Idata3_d7_d0 (Ireg_data3_d7_d0 ), .Idata3_d7_d1 (Ireg_data3_d7_d1 ), .Idata4_d0_d0 (Ireg_data4_d0_d0 ), .Idata4_d0_d1 (Ireg_data4_d0_d1 ), .Idata4_d1_d0 (Ireg_data4_d1_d0 ), .Idata4_d1_d1 (Ireg_data4_d1_d1 ), .Idata4_d2_d0 (Ireg_data4_d2_d0 ), .Idata4_d2_d1 (Ireg_data4_d2_d1 ), .Idata4_d3_d0 (Ireg_data4_d3_d0 ), .Idata4_d3_d1 (Ireg_data4_d3_d1 ), .Idata4_d4_d0 (Ireg_data4_d4_d0 ), .Idata4_d4_d1 (Ireg_data4_d4_d1 ), .Idata4_d5_d0 (Ireg_data4_d5_d0 ), .Idata4_d5_d1 (Ireg_data4_d5_d1 ), .Idata4_d6_d0 (Ireg_data4_d6_d0 ), .Idata4_d6_d1 (Ireg_data4_d6_d1 ), .Idata4_d7_d0 (Ireg_data4_d7_d0 ), .Idata4_d7_d1 (Ireg_data4_d7_d1 ), .Idata5_d0_d0 (Ireg_data5_d0_d0 ), .Idata5_d0_d1 (Ireg_data5_d0_d1 ), .Idata5_d1_d0 (Ireg_data5_d1_d0 ), .Idata5_d1_d1 (Ireg_data5_d1_d1 ), .Idata5_d2_d0 (Ireg_data5_d2_d0 ), .Idata5_d2_d1 (Ireg_data5_d2_d1 ), .Idata5_d3_d0 (Ireg_data5_d3_d0 ), .Idata5_d3_d1 (Ireg_data5_d3_d1 ), .Idata5_d4_d0 (Ireg_data5_d4_d0 ), .Idata5_d4_d1 (Ireg_data5_d4_d1 ), .Idata5_d5_d0 (Ireg_data5_d5_d0 ), .Idata5_d5_d1 (Ireg_data5_d5_d1 ), .Idata5_d6_d0 (Ireg_data5_d6_d0 ), .Idata5_d6_d1 (Ireg_data5_d6_d1 ), .Idata5_d7_d0 (Ireg_data5_d7_d0 ), .Idata5_d7_d1 (Ireg_data5_d7_d1 ), .Idata6_d0_d0 (Ireg_data6_d0_d0 ), .Idata6_d0_d1 (Ireg_data6_d0_d1 ), .Idata6_d1_d0 (Ireg_data6_d1_d0 ), .Idata6_d1_d1 (Ireg_data6_d1_d1 ), .Idata6_d2_d0 (Ireg_data6_d2_d0 ), .Idata6_d2_d1 (Ireg_data6_d2_d1 ), .Idata6_d3_d0 (Ireg_data6_d3_d0 ), .Idata6_d3_d1 (Ireg_data6_d3_d1 ), .Idata6_d4_d0 (Ireg_data6_d4_d0 ), .Idata6_d4_d1 (Ireg_data6_d4_d1 ), .Idata6_d5_d0 (Ireg_data6_d5_d0 ), .Idata6_d5_d1 (Ireg_data6_d5_d1 ), .Idata6_d6_d0 (Ireg_data6_d6_d0 ), .Idata6_d6_d1 (Ireg_data6_d6_d1 ), .Idata6_d7_d0 (Ireg_data6_d7_d0 ), .Idata6_d7_d1 (Ireg_data6_d7_d1 ), .Idata7_d0_d0 (Ireg_data7_d0_d0 ), .Idata7_d0_d1 (Ireg_data7_d0_d1 ), .Idata7_d1_d0 (Ireg_data7_d1_d0 ), .Idata7_d1_d1 (Ireg_data7_d1_d1 ), .Idata7_d2_d0 (Ireg_data7_d2_d0 ), .Idata7_d2_d1 (Ireg_data7_d2_d1 ), .Idata7_d3_d0 (Ireg_data7_d3_d0 ), .Idata7_d3_d1 (Ireg_data7_d3_d1 ), .Idata7_d4_d0 (Ireg_data7_d4_d0 ), .Idata7_d4_d1 (Ireg_data7_d4_d1 ), .Idata7_d5_d0 (Ireg_data7_d5_d0 ), .Idata7_d5_d1 (Ireg_data7_d5_d1 ), .Idata7_d6_d0 (Ireg_data7_d6_d0 ), .Idata7_d6_d1 (Ireg_data7_d6_d1 ), .Idata7_d7_d0 (Ireg_data7_d7_d0 ), .Idata7_d7_d1 (Ireg_data7_d7_d1 ), .Idata8_d0_d0 (Ireg_data8_d0_d0 ), .Idata8_d0_d1 (Ireg_data8_d0_d1 ), .Idata8_d1_d0 (Ireg_data8_d1_d0 ), .Idata8_d1_d1 (Ireg_data8_d1_d1 ), .Idata8_d2_d0 (Ireg_data8_d2_d0 ), .Idata8_d2_d1 (Ireg_data8_d2_d1 ), .Idata8_d3_d0 (Ireg_data8_d3_d0 ), .Idata8_d3_d1 (Ireg_data8_d3_d1 ), .Idata8_d4_d0 (Ireg_data8_d4_d0 ), .Idata8_d4_d1 (Ireg_data8_d4_d1 ), .Idata8_d5_d0 (Ireg_data8_d5_d0 ), .Idata8_d5_d1 (Ireg_data8_d5_d1 ), .Idata8_d6_d0 (Ireg_data8_d6_d0 ), .Idata8_d6_d1 (Ireg_data8_d6_d1 ), .Idata8_d7_d0 (Ireg_data8_d7_d0 ), .Idata8_d7_d1 (Ireg_data8_d7_d1 ), .Idata9_d0_d0 (Ireg_data9_d0_d0 ), .Idata9_d0_d1 (Ireg_data9_d0_d1 ), .Idata9_d1_d0 (Ireg_data9_d1_d0 ), .Idata9_d1_d1 (Ireg_data9_d1_d1 ), .Idata9_d2_d0 (Ireg_data9_d2_d0 ), .Idata9_d2_d1 (Ireg_data9_d2_d1 ), .Idata9_d3_d0 (Ireg_data9_d3_d0 ), .Idata9_d3_d1 (Ireg_data9_d3_d1 ), .Idata9_d4_d0 (Ireg_data9_d4_d0 ), .Idata9_d4_d1 (Ireg_data9_d4_d1 ), .Idata9_d5_d0 (Ireg_data9_d5_d0 ), .Idata9_d5_d1 (Ireg_data9_d5_d1 ), .Idata9_d6_d0 (Ireg_data9_d6_d0 ), .Idata9_d6_d1 (Ireg_data9_d6_d1 ), .Idata9_d7_d0 (Ireg_data9_d7_d0 ), .Idata9_d7_d1 (Ireg_data9_d7_d1 ), .Idata10_d0_d0 (Ireg_data10_d0_d0 ), .Idata10_d0_d1 (Ireg_data10_d0_d1 ), .Idata10_d1_d0 (Ireg_data10_d1_d0 ), .Idata10_d1_d1 (Ireg_data10_d1_d1 ), .Idata10_d2_d0 (Ireg_data10_d2_d0 ), .Idata10_d2_d1 (Ireg_data10_d2_d1 ), .Idata10_d3_d0 (Ireg_data10_d3_d0 ), .Idata10_d3_d1 (Ireg_data10_d3_d1 ), .Idata10_d4_d0 (Ireg_data10_d4_d0 ), .Idata10_d4_d1 (Ireg_data10_d4_d1 ), .Idata10_d5_d0 (Ireg_data10_d5_d0 ), .Idata10_d5_d1 (Ireg_data10_d5_d1 ), .Idata10_d6_d0 (Ireg_data10_d6_d0 ), .Idata10_d6_d1 (Ireg_data10_d6_d1 ), .Idata10_d7_d0 (Ireg_data10_d7_d0 ), .Idata10_d7_d1 (Ireg_data10_d7_d1 ), .Idata11_d0_d0 (Ireg_data11_d0_d0 ), .Idata11_d0_d1 (Ireg_data11_d0_d1 ), .Idata11_d1_d0 (Ireg_data11_d1_d0 ), .Idata11_d1_d1 (Ireg_data11_d1_d1 ), .Idata11_d2_d0 (Ireg_data11_d2_d0 ), .Idata11_d2_d1 (Ireg_data11_d2_d1 ), .Idata11_d3_d0 (Ireg_data11_d3_d0 ), .Idata11_d3_d1 (Ireg_data11_d3_d1 ), .Idata11_d4_d0 (Ireg_data11_d4_d0 ), .Idata11_d4_d1 (Ireg_data11_d4_d1 ), .Idata11_d5_d0 (Ireg_data11_d5_d0 ), .Idata11_d5_d1 (Ireg_data11_d5_d1 ), .Idata11_d6_d0 (Ireg_data11_d6_d0 ), .Idata11_d6_d1 (Ireg_data11_d6_d1 ), .Idata11_d7_d0 (Ireg_data11_d7_d0 ), .Idata11_d7_d1 (Ireg_data11_d7_d1 ), .Idata12_d0_d0 (Ireg_data12_d0_d0 ), .Idata12_d0_d1 (Ireg_data12_d0_d1 ), .Idata12_d1_d0 (Ireg_data12_d1_d0 ), .Idata12_d1_d1 (Ireg_data12_d1_d1 ), .Idata12_d2_d0 (Ireg_data12_d2_d0 ), .Idata12_d2_d1 (Ireg_data12_d2_d1 ), .Idata12_d3_d0 (Ireg_data12_d3_d0 ), .Idata12_d3_d1 (Ireg_data12_d3_d1 ), .Idata12_d4_d0 (Ireg_data12_d4_d0 ), .Idata12_d4_d1 (Ireg_data12_d4_d1 ), .Idata12_d5_d0 (Ireg_data12_d5_d0 ), .Idata12_d5_d1 (Ireg_data12_d5_d1 ), .Idata12_d6_d0 (Ireg_data12_d6_d0 ), .Idata12_d6_d1 (Ireg_data12_d6_d1 ), .Idata12_d7_d0 (Ireg_data12_d7_d0 ), .Idata12_d7_d1 (Ireg_data12_d7_d1 ), .Idata13_d0_d0 (Ireg_data13_d0_d0 ), .Idata13_d0_d1 (Ireg_data13_d0_d1 ), .Idata13_d1_d0 (Ireg_data13_d1_d0 ), .Idata13_d1_d1 (Ireg_data13_d1_d1 ), .Idata13_d2_d0 (Ireg_data13_d2_d0 ), .Idata13_d2_d1 (Ireg_data13_d2_d1 ), .Idata13_d3_d0 (Ireg_data13_d3_d0 ), .Idata13_d3_d1 (Ireg_data13_d3_d1 ), .Idata13_d4_d0 (Ireg_data13_d4_d0 ), .Idata13_d4_d1 (Ireg_data13_d4_d1 ), .Idata13_d5_d0 (Ireg_data13_d5_d0 ), .Idata13_d5_d1 (Ireg_data13_d5_d1 ), .Idata13_d6_d0 (Ireg_data13_d6_d0 ), .Idata13_d6_d1 (Ireg_data13_d6_d1 ), .Idata13_d7_d0 (Ireg_data13_d7_d0 ), .Idata13_d7_d1 (Ireg_data13_d7_d1 ), .Idata14_d0_d0 (Ireg_data14_d0_d0 ), .Idata14_d0_d1 (Ireg_data14_d0_d1 ), .Idata14_d1_d0 (Ireg_data14_d1_d0 ), .Idata14_d1_d1 (Ireg_data14_d1_d1 ), .Idata14_d2_d0 (Ireg_data14_d2_d0 ), .Idata14_d2_d1 (Ireg_data14_d2_d1 ), .Idata14_d3_d0 (Ireg_data14_d3_d0 ), .Idata14_d3_d1 (Ireg_data14_d3_d1 ), .Idata14_d4_d0 (Ireg_data14_d4_d0 ), .Idata14_d4_d1 (Ireg_data14_d4_d1 ), .Idata14_d5_d0 (Ireg_data14_d5_d0 ), .Idata14_d5_d1 (Ireg_data14_d5_d1 ), .Idata14_d6_d0 (Ireg_data14_d6_d0 ), .Idata14_d6_d1 (Ireg_data14_d6_d1 ), .Idata14_d7_d0 (Ireg_data14_d7_d0 ), .Idata14_d7_d1 (Ireg_data14_d7_d1 ), .Idata15_d0_d0 (Ireg_data15_d0_d0 ), .Idata15_d0_d1 (Ireg_data15_d0_d1 ), .Idata15_d1_d0 (Ireg_data15_d1_d0 ), .Idata15_d1_d1 (Ireg_data15_d1_d1 ), .Idata15_d2_d0 (Ireg_data15_d2_d0 ), .Idata15_d2_d1 (Ireg_data15_d2_d1 ), .Idata15_d3_d0 (Ireg_data15_d3_d0 ), .Idata15_d3_d1 (Ireg_data15_d3_d1 ), .Idata15_d4_d0 (Ireg_data15_d4_d0 ), .Idata15_d4_d1 (Ireg_data15_d4_d1 ), .Idata15_d5_d0 (Ireg_data15_d5_d0 ), .Idata15_d5_d1 (Ireg_data15_d5_d1 ), .Idata15_d6_d0 (Ireg_data15_d6_d0 ), .Idata15_d6_d1 (Ireg_data15_d6_d1 ), .Idata15_d7_d0 (Ireg_data15_d7_d0 ), .Idata15_d7_d1 (Ireg_data15_d7_d1 ), .Iout_d_d0_d0 (Iregister_out_d_d0_d0 ), .Iout_d_d0_d1 (Iregister_out_d_d0_d1 ), .Iout_d_d1_d0 (Iregister_out_d_d1_d0 ), .Iout_d_d1_d1 (Iregister_out_d_d1_d1 ), .Iout_d_d2_d0 (Iregister_out_d_d2_d0 ), .Iout_d_d2_d1 (Iregister_out_d_d2_d1 ), .Iout_d_d3_d0 (Iregister_out_d_d3_d0 ), .Iout_d_d3_d1 (Iregister_out_d_d3_d1 ), .Iout_d_d4_d0 (Iregister_out_d_d4_d0 ), .Iout_d_d4_d1 (Iregister_out_d_d4_d1 ), .Iout_d_d5_d0 (Iregister_out_d_d5_d0 ), .Iout_d_d5_d1 (Iregister_out_d_d5_d1 ), .Iout_d_d6_d0 (Iregister_out_d_d6_d0 ), .Iout_d_d6_d1 (Iregister_out_d_d6_d1 ), .Iout_d_d7_d0 (Iregister_out_d_d7_d0 ), .Iout_d_d7_d1 (Iregister_out_d_d7_d1 ), .Iout_d_d8_d0 (Iregister_out_d_d8_d0 ), .Iout_d_d8_d1 (Iregister_out_d_d8_d1 ), .Iout_d_d9_d0 (Iregister_out_d_d9_d0 ), .Iout_d_d9_d1 (Iregister_out_d_d9_d1 ), .Iout_d_d10_d0 (Iregister_out_d_d10_d0 ), .Iout_d_d10_d1 (Iregister_out_d_d10_d1 ), .Iout_d_d11_d0 (Iregister_out_d_d11_d0 ), .Iout_d_d11_d1 (Iregister_out_d_d11_d1 ), .Iout_a (Iregister_out_a ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_312_73_4 Ififo_reg2mrg (.Iin_d_d0_d0 (Iregister_out_d_d0_d0 ), .Iin_d_d0_d1 (Iregister_out_d_d0_d1 ), .Iin_d_d1_d0 (Iregister_out_d_d1_d0 ), .Iin_d_d1_d1 (Iregister_out_d_d1_d1 ), .Iin_d_d2_d0 (Iregister_out_d_d2_d0 ), .Iin_d_d2_d1 (Iregister_out_d_d2_d1 ), .Iin_d_d3_d0 (Iregister_out_d_d3_d0 ), .Iin_d_d3_d1 (Iregister_out_d_d3_d1 ), .Iin_d_d4_d0 (Iregister_out_d_d4_d0 ), .Iin_d_d4_d1 (Iregister_out_d_d4_d1 ), .Iin_d_d5_d0 (Iregister_out_d_d5_d0 ), .Iin_d_d5_d1 (Iregister_out_d_d5_d1 ), .Iin_d_d6_d0 (Iregister_out_d_d6_d0 ), .Iin_d_d6_d1 (Iregister_out_d_d6_d1 ), .Iin_d_d7_d0 (Iregister_out_d_d7_d0 ), .Iin_d_d7_d1 (Iregister_out_d_d7_d1 ), .Iin_d_d8_d0 (Iregister_out_d_d8_d0 ), .Iin_d_d8_d1 (Iregister_out_d_d8_d1 ), .Iin_d_d9_d0 (Iregister_out_d_d9_d0 ), .Iin_d_d9_d1 (Iregister_out_d_d9_d1 ), .Iin_d_d10_d0 (Iregister_out_d_d10_d0 ), .Iin_d_d10_d1 (Iregister_out_d_d10_d1 ), .Iin_d_d11_d0 (Iregister_out_d_d11_d0 ), .Iin_d_d11_d1 (Iregister_out_d_d11_d1 ), .Iin_a (Iregister_out_a ), .Iin_v (Iregister_out_v ), .Iout_d_d0_d0 (Iappend_reg_in_d_d0_d0 ), .Iout_d_d0_d1 (Iappend_reg_in_d_d0_d1 ), .Iout_d_d1_d0 (Iappend_reg_in_d_d1_d0 ), .Iout_d_d1_d1 (Iappend_reg_in_d_d1_d1 ), .Iout_d_d2_d0 (Iappend_reg_in_d_d2_d0 ), .Iout_d_d2_d1 (Iappend_reg_in_d_d2_d1 ), .Iout_d_d3_d0 (Iappend_reg_in_d_d3_d0 ), .Iout_d_d3_d1 (Iappend_reg_in_d_d3_d1 ), .Iout_d_d4_d0 (Iappend_reg_in_d_d4_d0 ), .Iout_d_d4_d1 (Iappend_reg_in_d_d4_d1 ), .Iout_d_d5_d0 (Iappend_reg_in_d_d5_d0 ), .Iout_d_d5_d1 (Iappend_reg_in_d_d5_d1 ), .Iout_d_d6_d0 (Iappend_reg_in_d_d6_d0 ), .Iout_d_d6_d1 (Iappend_reg_in_d_d6_d1 ), .Iout_d_d7_d0 (Iappend_reg_in_d_d7_d0 ), .Iout_d_d7_d1 (Iappend_reg_in_d_d7_d1 ), .Iout_d_d8_d0 (Iappend_reg_in_d_d8_d0 ), .Iout_d_d8_d1 (Iappend_reg_in_d_d8_d1 ), .Iout_d_d9_d0 (Iappend_reg_in_d_d9_d0 ), .Iout_d_d9_d1 (Iappend_reg_in_d_d9_d1 ), .Iout_d_d10_d0 (Iappend_reg_in_d_d10_d0 ), .Iout_d_d10_d1 (Iappend_reg_in_d_d10_d1 ), .Iout_d_d11_d0 (Iappend_reg_in_d_d11_d0 ), .Iout_d_d11_d1 (Iappend_reg_in_d_d11_d1 ), .Iout_a (Iappend_reg_in_a ), .Iout_v (Iappend_reg_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +AND2_X1 Isyn_flags_dev_safety0 (.y(Isyn_flags_dev_safety0_y ), .a(Ireg_data4_d0_d1 ), .b(Ireg_data0_d5_d0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Isyn_flags_dev_safety1 (.y(Isyn_flags_dev_safety1_y ), .a(Ireg_data4_d1_d1 ), .b(Ireg_data0_d5_d0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Isyn_flags_dev_safety2 (.y(Isyn_flags_dev_safety2_y ), .a(Ireg_data4_d2_d1 ), .b(Ireg_data0_d5_d0 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf_34_4 Isb_DEV_DEBUG (.in(Ireg_data0_d5_d1 ), .Iout0 (DEV_DEBUG), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 Ififo_in2fork (.Iin_d_d0_d0 (I_bd2qdi_out_d_d0_d0 ), .Iin_d_d0_d1 (I_bd2qdi_out_d_d0_d1 ), .Iin_d_d1_d0 (I_bd2qdi_out_d_d1_d0 ), .Iin_d_d1_d1 (I_bd2qdi_out_d_d1_d1 ), .Iin_d_d2_d0 (I_bd2qdi_out_d_d2_d0 ), .Iin_d_d2_d1 (I_bd2qdi_out_d_d2_d1 ), .Iin_d_d3_d0 (I_bd2qdi_out_d_d3_d0 ), .Iin_d_d3_d1 (I_bd2qdi_out_d_d3_d1 ), .Iin_d_d4_d0 (I_bd2qdi_out_d_d4_d0 ), .Iin_d_d4_d1 (I_bd2qdi_out_d_d4_d1 ), .Iin_d_d5_d0 (I_bd2qdi_out_d_d5_d0 ), .Iin_d_d5_d1 (I_bd2qdi_out_d_d5_d1 ), .Iin_d_d6_d0 (I_bd2qdi_out_d_d6_d0 ), .Iin_d_d6_d1 (I_bd2qdi_out_d_d6_d1 ), .Iin_d_d7_d0 (I_bd2qdi_out_d_d7_d0 ), .Iin_d_d7_d1 (I_bd2qdi_out_d_d7_d1 ), .Iin_d_d8_d0 (I_bd2qdi_out_d_d8_d0 ), .Iin_d_d8_d1 (I_bd2qdi_out_d_d8_d1 ), .Iin_d_d9_d0 (I_bd2qdi_out_d_d9_d0 ), .Iin_d_d9_d1 (I_bd2qdi_out_d_d9_d1 ), .Iin_d_d10_d0 (I_bd2qdi_out_d_d10_d0 ), .Iin_d_d10_d1 (I_bd2qdi_out_d_d10_d1 ), .Iin_d_d11_d0 (I_bd2qdi_out_d_d11_d0 ), .Iin_d_d11_d1 (I_bd2qdi_out_d_d11_d1 ), .Iin_d_d12_d0 (I_bd2qdi_out_d_d12_d0 ), .Iin_d_d12_d1 (I_bd2qdi_out_d_d12_d1 ), .Iin_d_d13_d0 (I_bd2qdi_out_d_d13_d0 ), .Iin_d_d13_d1 (I_bd2qdi_out_d_d13_d1 ), .Iin_a (I_bd2qdi_out_a ), .Iin_v (I_bd2qdi_out_v ), .Iout_d_d0_d0 (I_fork_in_d_d0_d0 ), .Iout_d_d0_d1 (I_fork_in_d_d0_d1 ), .Iout_d_d1_d0 (I_fork_in_d_d1_d0 ), .Iout_d_d1_d1 (I_fork_in_d_d1_d1 ), .Iout_d_d2_d0 (I_fork_in_d_d2_d0 ), .Iout_d_d2_d1 (I_fork_in_d_d2_d1 ), .Iout_d_d3_d0 (I_fork_in_d_d3_d0 ), .Iout_d_d3_d1 (I_fork_in_d_d3_d1 ), .Iout_d_d4_d0 (I_fork_in_d_d4_d0 ), .Iout_d_d4_d1 (I_fork_in_d_d4_d1 ), .Iout_d_d5_d0 (I_fork_in_d_d5_d0 ), .Iout_d_d5_d1 (I_fork_in_d_d5_d1 ), .Iout_d_d6_d0 (I_fork_in_d_d6_d0 ), .Iout_d_d6_d1 (I_fork_in_d_d6_d1 ), .Iout_d_d7_d0 (I_fork_in_d_d7_d0 ), .Iout_d_d7_d1 (I_fork_in_d_d7_d1 ), .Iout_d_d8_d0 (I_fork_in_d_d8_d0 ), .Iout_d_d8_d1 (I_fork_in_d_d8_d1 ), .Iout_d_d9_d0 (I_fork_in_d_d9_d0 ), .Iout_d_d9_d1 (I_fork_in_d_d9_d1 ), .Iout_d_d10_d0 (I_fork_in_d_d10_d0 ), .Iout_d_d10_d1 (I_fork_in_d_d10_d1 ), .Iout_d_d11_d0 (I_fork_in_d_d11_d0 ), .Iout_d_d11_d1 (I_fork_in_d_d11_d1 ), .Iout_d_d12_d0 (I_fork_in_d_d12_d0 ), .Iout_d_d12_d1 (I_fork_in_d_d12_d1 ), .Iout_d_d13_d0 (I_fork_in_d_d13_d0 ), .Iout_d_d13_d1 (I_fork_in_d_d13_d1 ), .Iout_a (I_fork_in_a ), .Iout_v (I_fork_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_313_73_4 Ififo_dmx2reg (.Iin_d_d0_d0 (I_demux_out2_d_d0_d0 ), .Iin_d_d0_d1 (I_demux_out2_d_d0_d1 ), .Iin_d_d1_d0 (I_demux_out2_d_d1_d0 ), .Iin_d_d1_d1 (I_demux_out2_d_d1_d1 ), .Iin_d_d2_d0 (I_demux_out2_d_d2_d0 ), .Iin_d_d2_d1 (I_demux_out2_d_d2_d1 ), .Iin_d_d3_d0 (I_demux_out2_d_d3_d0 ), .Iin_d_d3_d1 (I_demux_out2_d_d3_d1 ), .Iin_d_d4_d0 (I_demux_out2_d_d4_d0 ), .Iin_d_d4_d1 (I_demux_out2_d_d4_d1 ), .Iin_d_d5_d0 (I_demux_out2_d_d5_d0 ), .Iin_d_d5_d1 (I_demux_out2_d_d5_d1 ), .Iin_d_d6_d0 (I_demux_out2_d_d6_d0 ), .Iin_d_d6_d1 (I_demux_out2_d_d6_d1 ), .Iin_d_d7_d0 (I_demux_out2_d_d7_d0 ), .Iin_d_d7_d1 (I_demux_out2_d_d7_d1 ), .Iin_d_d8_d0 (I_demux_out2_d_d8_d0 ), .Iin_d_d8_d1 (I_demux_out2_d_d8_d1 ), .Iin_d_d9_d0 (I_demux_out2_d_d9_d0 ), .Iin_d_d9_d1 (I_demux_out2_d_d9_d1 ), .Iin_d_d10_d0 (I_demux_out2_d_d10_d0 ), .Iin_d_d10_d1 (I_demux_out2_d_d10_d1 ), .Iin_d_d11_d0 (I_demux_out2_d_d11_d0 ), .Iin_d_d11_d1 (I_demux_out2_d_d11_d1 ), .Iin_d_d12_d0 (I_demux_out2_d_d12_d0 ), .Iin_d_d12_d1 (I_demux_out2_d_d12_d1 ), .Iin_a (I_demux_out2_a ), .Iin_v (I_demux_out2_v ), .Iout_d_d0_d0 (Iregister_in_d_d0_d0 ), .Iout_d_d0_d1 (Iregister_in_d_d0_d1 ), .Iout_d_d1_d0 (Iregister_in_d_d1_d0 ), .Iout_d_d1_d1 (Iregister_in_d_d1_d1 ), .Iout_d_d2_d0 (Iregister_in_d_d2_d0 ), .Iout_d_d2_d1 (Iregister_in_d_d2_d1 ), .Iout_d_d3_d0 (Iregister_in_d_d3_d0 ), .Iout_d_d3_d1 (Iregister_in_d_d3_d1 ), .Iout_d_d4_d0 (Iregister_in_d_d4_d0 ), .Iout_d_d4_d1 (Iregister_in_d_d4_d1 ), .Iout_d_d5_d0 (Iregister_in_d_d5_d0 ), .Iout_d_d5_d1 (Iregister_in_d_d5_d1 ), .Iout_d_d6_d0 (Iregister_in_d_d6_d0 ), .Iout_d_d6_d1 (Iregister_in_d_d6_d1 ), .Iout_d_d7_d0 (Iregister_in_d_d7_d0 ), .Iout_d_d7_d1 (Iregister_in_d_d7_d1 ), .Iout_d_d8_d0 (Iregister_in_d_d8_d0 ), .Iout_d_d8_d1 (Iregister_in_d_d8_d1 ), .Iout_d_d9_d0 (Iregister_in_d_d9_d0 ), .Iout_d_d9_d1 (Iregister_in_d_d9_d1 ), .Iout_d_d10_d0 (Iregister_in_d_d10_d0 ), .Iout_d_d10_d1 (Iregister_in_d_d10_d1 ), .Iout_d_d11_d0 (Iregister_in_d_d11_d0 ), .Iout_d_d11_d1 (Iregister_in_d_d11_d1 ), .Iout_d_d12_d0 (Iregister_in_d_d12_d0 ), .Iout_d_d12_d1 (Iregister_in_d_d12_d1 ), .Iout_a (Iregister_in_a ), .Iout_v (Iregister_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_314_73_4 Ififo_fork2dmx (.Iin_d_d0_d0 (I_fork_out2_d_d0_d0 ), .Iin_d_d0_d1 (I_fork_out2_d_d0_d1 ), .Iin_d_d1_d0 (I_fork_out2_d_d1_d0 ), .Iin_d_d1_d1 (I_fork_out2_d_d1_d1 ), .Iin_d_d2_d0 (I_fork_out2_d_d2_d0 ), .Iin_d_d2_d1 (I_fork_out2_d_d2_d1 ), .Iin_d_d3_d0 (I_fork_out2_d_d3_d0 ), .Iin_d_d3_d1 (I_fork_out2_d_d3_d1 ), .Iin_d_d4_d0 (I_fork_out2_d_d4_d0 ), .Iin_d_d4_d1 (I_fork_out2_d_d4_d1 ), .Iin_d_d5_d0 (I_fork_out2_d_d5_d0 ), .Iin_d_d5_d1 (I_fork_out2_d_d5_d1 ), .Iin_d_d6_d0 (I_fork_out2_d_d6_d0 ), .Iin_d_d6_d1 (I_fork_out2_d_d6_d1 ), .Iin_d_d7_d0 (I_fork_out2_d_d7_d0 ), .Iin_d_d7_d1 (I_fork_out2_d_d7_d1 ), .Iin_d_d8_d0 (I_fork_out2_d_d8_d0 ), .Iin_d_d8_d1 (I_fork_out2_d_d8_d1 ), .Iin_d_d9_d0 (I_fork_out2_d_d9_d0 ), .Iin_d_d9_d1 (I_fork_out2_d_d9_d1 ), .Iin_d_d10_d0 (I_fork_out2_d_d10_d0 ), .Iin_d_d10_d1 (I_fork_out2_d_d10_d1 ), .Iin_d_d11_d0 (I_fork_out2_d_d11_d0 ), .Iin_d_d11_d1 (I_fork_out2_d_d11_d1 ), .Iin_d_d12_d0 (I_fork_out2_d_d12_d0 ), .Iin_d_d12_d1 (I_fork_out2_d_d12_d1 ), .Iin_d_d13_d0 (I_fork_out2_d_d13_d0 ), .Iin_d_d13_d1 (I_fork_out2_d_d13_d1 ), .Iin_a (I_fork_out2_a ), .Iin_v (I_fork_out2_v ), .Iout_d_d0_d0 (I_demux_in_d_d0_d0 ), .Iout_d_d0_d1 (I_demux_in_d_d0_d1 ), .Iout_d_d1_d0 (I_demux_in_d_d1_d0 ), .Iout_d_d1_d1 (I_demux_in_d_d1_d1 ), .Iout_d_d2_d0 (I_demux_in_d_d2_d0 ), .Iout_d_d2_d1 (I_demux_in_d_d2_d1 ), .Iout_d_d3_d0 (I_demux_in_d_d3_d0 ), .Iout_d_d3_d1 (I_demux_in_d_d3_d1 ), .Iout_d_d4_d0 (I_demux_in_d_d4_d0 ), .Iout_d_d4_d1 (I_demux_in_d_d4_d1 ), .Iout_d_d5_d0 (I_demux_in_d_d5_d0 ), .Iout_d_d5_d1 (I_demux_in_d_d5_d1 ), .Iout_d_d6_d0 (I_demux_in_d_d6_d0 ), .Iout_d_d6_d1 (I_demux_in_d_d6_d1 ), .Iout_d_d7_d0 (I_demux_in_d_d7_d0 ), .Iout_d_d7_d1 (I_demux_in_d_d7_d1 ), .Iout_d_d8_d0 (I_demux_in_d_d8_d0 ), .Iout_d_d8_d1 (I_demux_in_d_d8_d1 ), .Iout_d_d9_d0 (I_demux_in_d_d9_d0 ), .Iout_d_d9_d1 (I_demux_in_d_d9_d1 ), .Iout_d_d10_d0 (I_demux_in_d_d10_d0 ), .Iout_d_d10_d1 (I_demux_in_d_d10_d1 ), .Iout_d_d11_d0 (I_demux_in_d_d11_d0 ), .Iout_d_d11_d1 (I_demux_in_d_d11_d1 ), .Iout_d_d12_d0 (I_demux_in_d_d12_d0 ), .Iout_d_d12_d1 (I_demux_in_d_d12_d1 ), .Iout_d_d13_d0 (I_demux_in_d_d13_d0 ), .Iout_d_d13_d1 (I_demux_in_d_d13_d1 ), .Iout_a (I_demux_in_a ), .Iout_v (I_demux_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0nrn__hs__2d__array_32_74_73_4 Inrn_grid (.Iin0_d_d0 (Ineurons0_d_d0 ), .Iin0_a (Ineurons0_a ), .Iin1_d_d0 (Ineurons1_d_d0 ), .Iin1_a (Ineurons1_a ), .Iin2_d_d0 (Ineurons2_d_d0 ), .Iin2_a (Ineurons2_a ), .Iin3_d_d0 (Ineurons3_d_d0 ), .Iin3_a (Ineurons3_a ), .Iin4_d_d0 (Ineurons4_d_d0 ), .Iin4_a (Ineurons4_a ), .Iin5_d_d0 (Ineurons5_d_d0 ), .Iin5_a (Ineurons5_a ), .Iin6_d_d0 (Ineurons6_d_d0 ), .Iin6_a (Ineurons6_a ), .Iin7_d_d0 (Ineurons7_d_d0 ), .Iin7_a (Ineurons7_a ), .Ioutx0_d_d0 (Iencoder_inx0_d_d0 ), .Ioutx0_a (Iencoder_inx0_a ), .Ioutx1_d_d0 (Iencoder_inx1_d_d0 ), .Ioutx1_a (Iencoder_inx1_a ), .Iouty0_d_d0 (Iencoder_iny0_d_d0 ), .Iouty0_a (Iencoder_iny0_a ), .Iouty1_d_d0 (Iencoder_iny1_d_d0 ), .Iouty1_a (Iencoder_iny1_a ), .Iouty2_d_d0 (Iencoder_iny2_d_d0 ), .Iouty2_a (Iencoder_iny2_a ), .Iouty3_d_d0 (Iencoder_iny3_d_d0 ), .Iouty3_a (Iencoder_iny3_a ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +BUF_X12 Ireset_buf (.y(_reset_BX), .a(reset_B), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf0 (.y(Inrn_mon_AMZO_sb_in0 ), .a(Inrn_mon_AMZI0 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf1 (.y(Inrn_mon_AMZO_sb_in1 ), .a(Inrn_mon_AMZI1 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf2 (.y(Inrn_mon_AMZO_sb_in2 ), .a(Inrn_mon_AMZI2 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf3 (.y(Inrn_mon_AMZO_sb_in3 ), .a(Inrn_mon_AMZI3 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf4 (.y(Inrn_mon_AMZO_sb_in4 ), .a(Inrn_mon_AMZI4 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf5 (.y(Inrn_mon_AMZO_sb_in5 ), .a(Inrn_mon_AMZI5 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf6 (.y(Inrn_mon_AMZO_sb_in6 ), .a(Inrn_mon_AMZI6 ), .en(Inrn_mon_x0 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf7 (.y(Inrn_mon_AMZO_sb_in0 ), .a(Inrn_mon_AMZI7 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf8 (.y(Inrn_mon_AMZO_sb_in1 ), .a(Inrn_mon_AMZI8 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf9 (.y(Inrn_mon_AMZO_sb_in2 ), .a(Inrn_mon_AMZI9 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf10 (.y(Inrn_mon_AMZO_sb_in3 ), .a(Inrn_mon_AMZI10 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf11 (.y(Inrn_mon_AMZO_sb_in4 ), .a(Inrn_mon_AMZI11 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf12 (.y(Inrn_mon_AMZO_sb_in5 ), .a(Inrn_mon_AMZI12 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +TBUF_X4 Inrn_x_AMZI_tbuf13 (.y(Inrn_mon_AMZO_sb_in6 ), .a(Inrn_mon_AMZI13 ), .en(Inrn_mon_x2 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0dropper__static_314_7f_4 I_loopback_dropper (.Iin_d_d0_d0 (Ififo_fork2drop_out_d_d0_d0 ), .Iin_d_d0_d1 (Ififo_fork2drop_out_d_d0_d1 ), .Iin_d_d1_d0 (Ififo_fork2drop_out_d_d1_d0 ), .Iin_d_d1_d1 (Ififo_fork2drop_out_d_d1_d1 ), .Iin_d_d2_d0 (Ififo_fork2drop_out_d_d2_d0 ), .Iin_d_d2_d1 (Ififo_fork2drop_out_d_d2_d1 ), .Iin_d_d3_d0 (Ififo_fork2drop_out_d_d3_d0 ), .Iin_d_d3_d1 (Ififo_fork2drop_out_d_d3_d1 ), .Iin_d_d4_d0 (Ififo_fork2drop_out_d_d4_d0 ), .Iin_d_d4_d1 (Ififo_fork2drop_out_d_d4_d1 ), .Iin_d_d5_d0 (Ififo_fork2drop_out_d_d5_d0 ), .Iin_d_d5_d1 (Ififo_fork2drop_out_d_d5_d1 ), .Iin_d_d6_d0 (Ififo_fork2drop_out_d_d6_d0 ), .Iin_d_d6_d1 (Ififo_fork2drop_out_d_d6_d1 ), .Iin_d_d7_d0 (Ififo_fork2drop_out_d_d7_d0 ), .Iin_d_d7_d1 (Ififo_fork2drop_out_d_d7_d1 ), .Iin_d_d8_d0 (Ififo_fork2drop_out_d_d8_d0 ), .Iin_d_d8_d1 (Ififo_fork2drop_out_d_d8_d1 ), .Iin_d_d9_d0 (Ififo_fork2drop_out_d_d9_d0 ), .Iin_d_d9_d1 (Ififo_fork2drop_out_d_d9_d1 ), .Iin_d_d10_d0 (Ififo_fork2drop_out_d_d10_d0 ), .Iin_d_d10_d1 (Ififo_fork2drop_out_d_d10_d1 ), .Iin_d_d11_d0 (Ififo_fork2drop_out_d_d11_d0 ), .Iin_d_d11_d1 (Ififo_fork2drop_out_d_d11_d1 ), .Iin_d_d12_d0 (Ififo_fork2drop_out_d_d12_d0 ), .Iin_d_d12_d1 (Ififo_fork2drop_out_d_d12_d1 ), .Iin_d_d13_d0 (Ififo_fork2drop_out_d_d13_d0 ), .Iin_d_d13_d1 (Ififo_fork2drop_out_d_d13_d1 ), .Iin_a (Ififo_fork2drop_out_a ), .Iin_v (Ififo_fork2drop_out_v ), .Iout_d_d0_d0 (Imerge_loop8mrg_in2_d_d0_d0 ), .Iout_d_d0_d1 (Imerge_loop8mrg_in2_d_d0_d1 ), .Iout_d_d1_d0 (Imerge_loop8mrg_in2_d_d1_d0 ), .Iout_d_d1_d1 (Imerge_loop8mrg_in2_d_d1_d1 ), .Iout_d_d2_d0 (Imerge_loop8mrg_in2_d_d2_d0 ), .Iout_d_d2_d1 (Imerge_loop8mrg_in2_d_d2_d1 ), .Iout_d_d3_d0 (Imerge_loop8mrg_in2_d_d3_d0 ), .Iout_d_d3_d1 (Imerge_loop8mrg_in2_d_d3_d1 ), .Iout_d_d4_d0 (Imerge_loop8mrg_in2_d_d4_d0 ), .Iout_d_d4_d1 (Imerge_loop8mrg_in2_d_d4_d1 ), .Iout_d_d5_d0 (Imerge_loop8mrg_in2_d_d5_d0 ), .Iout_d_d5_d1 (Imerge_loop8mrg_in2_d_d5_d1 ), .Iout_d_d6_d0 (Imerge_loop8mrg_in2_d_d6_d0 ), .Iout_d_d6_d1 (Imerge_loop8mrg_in2_d_d6_d1 ), .Iout_d_d7_d0 (Imerge_loop8mrg_in2_d_d7_d0 ), .Iout_d_d7_d1 (Imerge_loop8mrg_in2_d_d7_d1 ), .Iout_d_d8_d0 (Imerge_loop8mrg_in2_d_d8_d0 ), .Iout_d_d8_d1 (Imerge_loop8mrg_in2_d_d8_d1 ), .Iout_d_d9_d0 (Imerge_loop8mrg_in2_d_d9_d0 ), .Iout_d_d9_d1 (Imerge_loop8mrg_in2_d_d9_d1 ), .Iout_d_d10_d0 (Imerge_loop8mrg_in2_d_d10_d0 ), .Iout_d_d10_d1 (Imerge_loop8mrg_in2_d_d10_d1 ), .Iout_d_d11_d0 (Imerge_loop8mrg_in2_d_d11_d0 ), .Iout_d_d11_d1 (Imerge_loop8mrg_in2_d_d11_d1 ), .Iout_d_d12_d0 (Imerge_loop8mrg_in2_d_d12_d0 ), .Iout_d_d12_d1 (Imerge_loop8mrg_in2_d_d12_d1 ), .Iout_d_d13_d0 (Imerge_loop8mrg_in2_d_d13_d0 ), .Iout_d_d13_d1 (Imerge_loop8mrg_in2_d_d13_d1 ), .Iout_a (Imerge_loop8mrg_in2_a ), .cond(loopback_en), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0bd2qdi_314_74_72_4 I_bd2qdi (.Iin_d0 (Iin_d0 ), .Iin_d1 (Iin_d1 ), .Iin_d2 (Iin_d2 ), .Iin_d3 (Iin_d3 ), .Iin_d4 (Iin_d4 ), .Iin_d5 (Iin_d5 ), .Iin_d6 (Iin_d6 ), .Iin_d7 (Iin_d7 ), .Iin_d8 (Iin_d8 ), .Iin_d9 (Iin_d9 ), .Iin_d10 (Iin_d10 ), .Iin_d11 (Iin_d11 ), .Iin_d12 (Iin_d12 ), .Iin_d13 (Iin_d13 ), .Iin_r (Iin_r ), .Iin_a (Iin_a ), .Iout_d_d0_d0 (I_bd2qdi_out_d_d0_d0 ), .Iout_d_d0_d1 (I_bd2qdi_out_d_d0_d1 ), .Iout_d_d1_d0 (I_bd2qdi_out_d_d1_d0 ), .Iout_d_d1_d1 (I_bd2qdi_out_d_d1_d1 ), .Iout_d_d2_d0 (I_bd2qdi_out_d_d2_d0 ), .Iout_d_d2_d1 (I_bd2qdi_out_d_d2_d1 ), .Iout_d_d3_d0 (I_bd2qdi_out_d_d3_d0 ), .Iout_d_d3_d1 (I_bd2qdi_out_d_d3_d1 ), .Iout_d_d4_d0 (I_bd2qdi_out_d_d4_d0 ), .Iout_d_d4_d1 (I_bd2qdi_out_d_d4_d1 ), .Iout_d_d5_d0 (I_bd2qdi_out_d_d5_d0 ), .Iout_d_d5_d1 (I_bd2qdi_out_d_d5_d1 ), .Iout_d_d6_d0 (I_bd2qdi_out_d_d6_d0 ), .Iout_d_d6_d1 (I_bd2qdi_out_d_d6_d1 ), .Iout_d_d7_d0 (I_bd2qdi_out_d_d7_d0 ), .Iout_d_d7_d1 (I_bd2qdi_out_d_d7_d1 ), .Iout_d_d8_d0 (I_bd2qdi_out_d_d8_d0 ), .Iout_d_d8_d1 (I_bd2qdi_out_d_d8_d1 ), .Iout_d_d9_d0 (I_bd2qdi_out_d_d9_d0 ), .Iout_d_d9_d1 (I_bd2qdi_out_d_d9_d1 ), .Iout_d_d10_d0 (I_bd2qdi_out_d_d10_d0 ), .Iout_d_d10_d1 (I_bd2qdi_out_d_d10_d1 ), .Iout_d_d11_d0 (I_bd2qdi_out_d_d11_d0 ), .Iout_d_d11_d1 (I_bd2qdi_out_d_d11_d1 ), .Iout_d_d12_d0 (I_bd2qdi_out_d_d12_d0 ), .Iout_d_d12_d1 (I_bd2qdi_out_d_d12_d1 ), .Iout_d_d13_d0 (I_bd2qdi_out_d_d13_d0 ), .Iout_d_d13_d1 (I_bd2qdi_out_d_d13_d1 ), .Iout_a (I_bd2qdi_out_a ), .Iout_v (I_bd2qdi_out_v ), .Idly_cfg0 (Ibd_dly_cfg0 ), .Idly_cfg1 (Ibd_dly_cfg1 ), .Idly_cfg2 (Ibd_dly_cfg2 ), .Idly_cfg3 (Ibd_dly_cfg3 ), .Idly_cfg20 (Ibd_dly_cfg20 ), .Idly_cfg21 (Ibd_dly_cfg21 ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 Isyn_mon_dec_y (.Iin_d0_d0 (Ireg_data3_d3_d0 ), .Iin_d0_d1 (Ireg_data3_d3_d1 ), .Iin_d1_d0 (Ireg_data3_d4_d0 ), .Iin_d1_d1 (Ireg_data3_d4_d1 ), .en(Ireg_data1_d1_d1 ), .Iout0 (Isyn_mon_dec_y_out0 ), .Iout1 (Isyn_mon_dec_y_out1 ), .Iout2 (Isyn_mon_dec_y_out2 ), .Iout3 (Isyn_mon_dec_y_out3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0decoder__dualrail__en_32_74_4 Inrn_mon_dec_x (.Iin_d0_d0 (Ireg_data2_d0_d0 ), .Iin_d0_d1 (Ireg_data2_d0_d1 ), .Iin_d1_d0 (Ireg_data2_d1_d0 ), .Iin_d1_d1 (Ireg_data2_d1_d1 ), .en(Ireg_data1_d0_d1 ), .Iout0 (Inrn_mon_dec_x_out0 ), .Iout1 (Inrn_mon_dec_x_out1 ), .Iout2 (Inrn_mon_dec_x_out2 ), .Iout3 (Inrn_mon_dec_x_out3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0encoder2d__simple_31_72_72_74_4 Iencoder (.Iinx0_d_d0 (Iencoder_inx0_d_d0 ), .Iinx0_a (Iencoder_inx0_a ), .Iinx1_d_d0 (Iencoder_inx1_d_d0 ), .Iinx1_a (Iencoder_inx1_a ), .Iiny0_d_d0 (Iencoder_iny0_d_d0 ), .Iiny0_a (Iencoder_iny0_a ), .Iiny1_d_d0 (Iencoder_iny1_d_d0 ), .Iiny1_a (Iencoder_iny1_a ), .Iiny2_d_d0 (Iencoder_iny2_d_d0 ), .Iiny2_a (Iencoder_iny2_a ), .Iiny3_d_d0 (Iencoder_iny3_d_d0 ), .Iiny3_a (Iencoder_iny3_a ), .Iout_d_d0_d0 (Iencoder_out_d_d0_d0 ), .Iout_d_d0_d1 (Iencoder_out_d_d0_d1 ), .Iout_d_d1_d0 (Iencoder_out_d_d1_d0 ), .Iout_d_d1_d1 (Iencoder_out_d_d1_d1 ), .Iout_d_d2_d0 (Iencoder_out_d_d2_d0 ), .Iout_d_d2_d1 (Iencoder_out_d_d2_d1 ), .Iout_a (Iencoder_out_a ), .Iout_v (Iencoder_out_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0append_312_72_70_4 Iappend_reg (.Iin_d_d0_d0 (Iappend_reg_in_d_d0_d0 ), .Iin_d_d0_d1 (Iappend_reg_in_d_d0_d1 ), .Iin_d_d1_d0 (Iappend_reg_in_d_d1_d0 ), .Iin_d_d1_d1 (Iappend_reg_in_d_d1_d1 ), .Iin_d_d2_d0 (Iappend_reg_in_d_d2_d0 ), .Iin_d_d2_d1 (Iappend_reg_in_d_d2_d1 ), .Iin_d_d3_d0 (Iappend_reg_in_d_d3_d0 ), .Iin_d_d3_d1 (Iappend_reg_in_d_d3_d1 ), .Iin_d_d4_d0 (Iappend_reg_in_d_d4_d0 ), .Iin_d_d4_d1 (Iappend_reg_in_d_d4_d1 ), .Iin_d_d5_d0 (Iappend_reg_in_d_d5_d0 ), .Iin_d_d5_d1 (Iappend_reg_in_d_d5_d1 ), .Iin_d_d6_d0 (Iappend_reg_in_d_d6_d0 ), .Iin_d_d6_d1 (Iappend_reg_in_d_d6_d1 ), .Iin_d_d7_d0 (Iappend_reg_in_d_d7_d0 ), .Iin_d_d7_d1 (Iappend_reg_in_d_d7_d1 ), .Iin_d_d8_d0 (Iappend_reg_in_d_d8_d0 ), .Iin_d_d8_d1 (Iappend_reg_in_d_d8_d1 ), .Iin_d_d9_d0 (Iappend_reg_in_d_d9_d0 ), .Iin_d_d9_d1 (Iappend_reg_in_d_d9_d1 ), .Iin_d_d10_d0 (Iappend_reg_in_d_d10_d0 ), .Iin_d_d10_d1 (Iappend_reg_in_d_d10_d1 ), .Iin_d_d11_d0 (Iappend_reg_in_d_d11_d0 ), .Iin_d_d11_d1 (Iappend_reg_in_d_d11_d1 ), .Iout_d_d12_d0 (Iappend_reg_out_d_d12_d0 ), .vdd(vdd), .vss(vss)); +AND2_X1 Iands_devmon0 (.y(Iands_devmon0_y ), .a(Iands_devmon0_a ), .b(DEV_DEBUG), .vdd(vdd), .vss(vss)); +AND2_X1 Iands_devmon1 (.y(Iands_devmon1_y ), .a(Iands_devmon1_a ), .b(DEV_DEBUG), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_34_716_4 Isyn_mon_y_buf (.Iin0 (Isyn_mon_dec_y_out0 ), .Iin1 (Isyn_mon_dec_y_out1 ), .Iin2 (Isyn_mon_dec_y_out2 ), .Iin3 (Isyn_mon_dec_y_out3 ), .Iout0 (Isyn_mon_y0 ), .Iout1 (Isyn_mon_y1 ), .Iout2 (Isyn_mon_y2 ), .Iout3 (Isyn_mon_y3 ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0merge_314_4 Imerge_enc8reg (.Iin1_d_d0_d0 (Iappend_enc_in_d_d0_d0 ), .Iin1_d_d0_d1 (Iappend_enc_in_d_d0_d1 ), .Iin1_d_d1_d0 (Iappend_enc_in_d_d1_d0 ), .Iin1_d_d1_d1 (Iappend_enc_in_d_d1_d1 ), .Iin1_d_d2_d0 (Iappend_enc_in_d_d2_d0 ), .Iin1_d_d2_d1 (Iappend_enc_in_d_d2_d1 ), .Iin1_d_d3_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d3_d1 (Isupply_vss ), .Iin1_d_d4_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d4_d1 (Isupply_vss ), .Iin1_d_d5_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d5_d1 (Isupply_vss ), .Iin1_d_d6_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d6_d1 (Isupply_vss ), .Iin1_d_d7_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d7_d1 (Isupply_vss ), .Iin1_d_d8_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d8_d1 (Isupply_vss ), .Iin1_d_d9_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d9_d1 (Isupply_vss ), .Iin1_d_d10_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d10_d1 (Isupply_vss ), .Iin1_d_d11_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d11_d1 (Isupply_vss ), .Iin1_d_d12_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d12_d1 (Isupply_vss ), .Iin1_d_d13_d0 (Iappend_enc_out_d_d3_d0 ), .Iin1_d_d13_d1 (Isupply_vss ), .Iin1_a (Iappend_enc_in_a ), .Iin1_v (Iappend_enc_in_v ), .Iin2_d_d0_d0 (Iappend_reg_in_d_d0_d0 ), .Iin2_d_d0_d1 (Iappend_reg_in_d_d0_d1 ), .Iin2_d_d1_d0 (Iappend_reg_in_d_d1_d0 ), .Iin2_d_d1_d1 (Iappend_reg_in_d_d1_d1 ), .Iin2_d_d2_d0 (Iappend_reg_in_d_d2_d0 ), .Iin2_d_d2_d1 (Iappend_reg_in_d_d2_d1 ), .Iin2_d_d3_d0 (Iappend_reg_in_d_d3_d0 ), .Iin2_d_d3_d1 (Iappend_reg_in_d_d3_d1 ), .Iin2_d_d4_d0 (Iappend_reg_in_d_d4_d0 ), .Iin2_d_d4_d1 (Iappend_reg_in_d_d4_d1 ), .Iin2_d_d5_d0 (Iappend_reg_in_d_d5_d0 ), .Iin2_d_d5_d1 (Iappend_reg_in_d_d5_d1 ), .Iin2_d_d6_d0 (Iappend_reg_in_d_d6_d0 ), .Iin2_d_d6_d1 (Iappend_reg_in_d_d6_d1 ), .Iin2_d_d7_d0 (Iappend_reg_in_d_d7_d0 ), .Iin2_d_d7_d1 (Iappend_reg_in_d_d7_d1 ), .Iin2_d_d8_d0 (Iappend_reg_in_d_d8_d0 ), .Iin2_d_d8_d1 (Iappend_reg_in_d_d8_d1 ), .Iin2_d_d9_d0 (Iappend_reg_in_d_d9_d0 ), .Iin2_d_d9_d1 (Iappend_reg_in_d_d9_d1 ), .Iin2_d_d10_d0 (Iappend_reg_in_d_d10_d0 ), .Iin2_d_d10_d1 (Iappend_reg_in_d_d10_d1 ), .Iin2_d_d11_d0 (Iappend_reg_in_d_d11_d0 ), .Iin2_d_d11_d1 (Iappend_reg_in_d_d11_d1 ), .Iin2_d_d12_d0 (Iappend_reg_out_d_d12_d0 ), .Iin2_d_d12_d1 (Isupply_vss ), .Iin2_d_d13_d0 (Iappend_reg_out_d_d12_d0 ), .Iin2_d_d13_d1 (Isupply_vss ), .Iin2_a (Iappend_reg_in_a ), .Iin2_v (Iappend_reg_in_v ), .Iout_d_d0_d0 (Imerge_enc8reg_out_d_d0_d0 ), .Iout_d_d0_d1 (Imerge_enc8reg_out_d_d0_d1 ), .Iout_d_d1_d0 (Imerge_enc8reg_out_d_d1_d0 ), .Iout_d_d1_d1 (Imerge_enc8reg_out_d_d1_d1 ), .Iout_d_d2_d0 (Imerge_enc8reg_out_d_d2_d0 ), .Iout_d_d2_d1 (Imerge_enc8reg_out_d_d2_d1 ), .Iout_d_d3_d0 (Imerge_enc8reg_out_d_d3_d0 ), .Iout_d_d3_d1 (Imerge_enc8reg_out_d_d3_d1 ), .Iout_d_d4_d0 (Imerge_enc8reg_out_d_d4_d0 ), .Iout_d_d4_d1 (Imerge_enc8reg_out_d_d4_d1 ), .Iout_d_d5_d0 (Imerge_enc8reg_out_d_d5_d0 ), .Iout_d_d5_d1 (Imerge_enc8reg_out_d_d5_d1 ), .Iout_d_d6_d0 (Imerge_enc8reg_out_d_d6_d0 ), .Iout_d_d6_d1 (Imerge_enc8reg_out_d_d6_d1 ), .Iout_d_d7_d0 (Imerge_enc8reg_out_d_d7_d0 ), .Iout_d_d7_d1 (Imerge_enc8reg_out_d_d7_d1 ), .Iout_d_d8_d0 (Imerge_enc8reg_out_d_d8_d0 ), .Iout_d_d8_d1 (Imerge_enc8reg_out_d_d8_d1 ), .Iout_d_d9_d0 (Imerge_enc8reg_out_d_d9_d0 ), .Iout_d_d9_d1 (Imerge_enc8reg_out_d_d9_d1 ), .Iout_d_d10_d0 (Imerge_enc8reg_out_d_d10_d0 ), .Iout_d_d10_d1 (Imerge_enc8reg_out_d_d10_d1 ), .Iout_d_d11_d0 (Imerge_enc8reg_out_d_d11_d0 ), .Iout_d_d11_d1 (Imerge_enc8reg_out_d_d11_d1 ), .Iout_d_d12_d0 (Imerge_enc8reg_out_d_d12_d0 ), .Iout_d_d12_d1 (Imerge_enc8reg_out_d_d12_d1 ), .Iout_d_d13_d0 (Imerge_enc8reg_out_d_d13_d0 ), .Iout_d_d13_d1 (Imerge_enc8reg_out_d_d13_d1 ), .Iout_a (Imerge_enc8reg_out_a ), .Iout_v (Imerge_enc8reg_out_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 Ififo_enc2mrg (.Iin_d_d0_d0 (Iencoder_out_d_d0_d0 ), .Iin_d_d0_d1 (Iencoder_out_d_d0_d1 ), .Iin_d_d1_d0 (Iencoder_out_d_d1_d0 ), .Iin_d_d1_d1 (Iencoder_out_d_d1_d1 ), .Iin_d_d2_d0 (Iencoder_out_d_d2_d0 ), .Iin_d_d2_d1 (Iencoder_out_d_d2_d1 ), .Iin_a (Iencoder_out_a ), .Iin_v (Iencoder_out_v ), .Iout_d_d0_d0 (Iappend_enc_in_d_d0_d0 ), .Iout_d_d0_d1 (Iappend_enc_in_d_d0_d1 ), .Iout_d_d1_d0 (Iappend_enc_in_d_d1_d0 ), .Iout_d_d1_d1 (Iappend_enc_in_d_d1_d1 ), .Iout_d_d2_d0 (Iappend_enc_in_d_d2_d0 ), .Iout_d_d2_d1 (Iappend_enc_in_d_d2_d1 ), .Iout_a (Iappend_enc_in_a ), .Iout_v (Iappend_enc_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0fifo_33_73_4 Ififo_dmx2dec (.Iin_d_d0_d0 (I_demux_out1_d_d0_d0 ), .Iin_d_d0_d1 (I_demux_out1_d_d0_d1 ), .Iin_d_d1_d0 (I_demux_out1_d_d1_d0 ), .Iin_d_d1_d1 (I_demux_out1_d_d1_d1 ), .Iin_d_d2_d0 (I_demux_out1_d_d2_d0 ), .Iin_d_d2_d1 (I_demux_out1_d_d2_d1 ), .Iin_a (Ififo_dmx2dec_in_a ), .Iin_v (Ififo_dmx2dec_in_v ), .Iout_d_d0_d0 (Idecoder_in_d_d0_d0 ), .Iout_d_d0_d1 (Idecoder_in_d_d0_d1 ), .Iout_d_d1_d0 (Idecoder_in_d_d1_d0 ), .Iout_d_d1_d1 (Idecoder_in_d_d1_d1 ), .Iout_d_d2_d0 (Idecoder_in_d_d2_d0 ), .Iout_d_d2_d1 (Idecoder_in_d_d2_d1 ), .Iout_a (Idecoder_in_a ), .Iout_v (Idecoder_in_v ), .reset_B(_reset_BX), .vdd(vdd), .vss(vss)); +endmodule + +// +// Verilog module for: chip_texel_test<> +// +module chip__texel__test(Iin_d0 , Iin_d1 , Iin_d2 , Iin_d3 , Iin_d4 , Iin_d5 , Iin_d6 , Iin_d7 , Iin_d8 , Iin_d9 , Iin_d10 , Iin_d11 , Iin_d12 , Iin_d13 , Iin_r , Iin_a , Iout_d0 , Iout_d1 , Iout_d2 , Iout_d3 , Iout_d4 , Iout_d5 , Iout_d6 , Iout_d7 , Iout_d8 , Iout_d9 , Iout_d10 , Iout_d11 , Iout_d12 , Iout_d13 , Iout_r , Iout_a , Ireg_data0_d0_d0 , Ireg_data0_d0_d1 , Ireg_data0_d1_d0 , Ireg_data0_d1_d1 , Ireg_data0_d2_d0 , Ireg_data0_d2_d1 , Ireg_data0_d3_d0 , Ireg_data0_d3_d1 , Ireg_data0_d4_d0 , Ireg_data0_d4_d1 , Ireg_data0_d5_d0 , Ireg_data0_d5_d1 , Ireg_data0_d6_d0 , Ireg_data0_d6_d1 , Ireg_data0_d7_d0 , Ireg_data0_d7_d1 , Ireg_data1_d0_d0 , Ireg_data1_d0_d1 , Ireg_data1_d1_d0 , Ireg_data1_d1_d1 , Ireg_data1_d2_d0 , Ireg_data1_d2_d1 , Ireg_data1_d3_d0 , Ireg_data1_d3_d1 , Ireg_data1_d4_d0 , Ireg_data1_d4_d1 , Ireg_data1_d5_d0 , Ireg_data1_d5_d1 , Ireg_data1_d6_d0 , Ireg_data1_d6_d1 , Ireg_data1_d7_d0 , Ireg_data1_d7_d1 , Ireg_data2_d0_d0 , Ireg_data2_d0_d1 , Ireg_data2_d1_d0 , Ireg_data2_d1_d1 , Ireg_data2_d2_d0 , Ireg_data2_d2_d1 , Ireg_data2_d3_d0 , Ireg_data2_d3_d1 , Ireg_data2_d4_d0 , Ireg_data2_d4_d1 , Ireg_data2_d5_d0 , Ireg_data2_d5_d1 , Ireg_data2_d6_d0 , Ireg_data2_d6_d1 , Ireg_data2_d7_d0 , Ireg_data2_d7_d1 , Ireg_data3_d0_d0 , Ireg_data3_d0_d1 , Ireg_data3_d1_d0 , Ireg_data3_d1_d1 , Ireg_data3_d2_d0 , Ireg_data3_d2_d1 , Ireg_data3_d3_d0 , Ireg_data3_d3_d1 , Ireg_data3_d4_d0 , Ireg_data3_d4_d1 , Ireg_data3_d5_d0 , Ireg_data3_d5_d1 , Ireg_data3_d6_d0 , Ireg_data3_d6_d1 , Ireg_data3_d7_d0 , Ireg_data3_d7_d1 , Ireg_data4_d0_d0 , Ireg_data4_d0_d1 , Ireg_data4_d1_d0 , Ireg_data4_d1_d1 , Ireg_data4_d2_d0 , Ireg_data4_d2_d1 , Ireg_data4_d3_d0 , Ireg_data4_d3_d1 , Ireg_data4_d4_d0 , Ireg_data4_d4_d1 , Ireg_data4_d5_d0 , Ireg_data4_d5_d1 , Ireg_data4_d6_d0 , Ireg_data4_d6_d1 , Ireg_data4_d7_d0 , Ireg_data4_d7_d1 , Ireg_data5_d0_d0 , Ireg_data5_d0_d1 , Ireg_data5_d1_d0 , Ireg_data5_d1_d1 , Ireg_data5_d2_d0 , Ireg_data5_d2_d1 , Ireg_data5_d3_d0 , Ireg_data5_d3_d1 , Ireg_data5_d4_d0 , Ireg_data5_d4_d1 , Ireg_data5_d5_d0 , Ireg_data5_d5_d1 , Ireg_data5_d6_d0 , Ireg_data5_d6_d1 , Ireg_data5_d7_d0 , Ireg_data5_d7_d1 , Ireg_data6_d0_d0 , Ireg_data6_d0_d1 , Ireg_data6_d1_d0 , Ireg_data6_d1_d1 , Ireg_data6_d2_d0 , Ireg_data6_d2_d1 , Ireg_data6_d3_d0 , Ireg_data6_d3_d1 , Ireg_data6_d4_d0 , Ireg_data6_d4_d1 , Ireg_data6_d5_d0 , Ireg_data6_d5_d1 , Ireg_data6_d6_d0 , Ireg_data6_d6_d1 , Ireg_data6_d7_d0 , Ireg_data6_d7_d1 , Ireg_data7_d0_d0 , Ireg_data7_d0_d1 , Ireg_data7_d1_d0 , Ireg_data7_d1_d1 , Ireg_data7_d2_d0 , Ireg_data7_d2_d1 , Ireg_data7_d3_d0 , Ireg_data7_d3_d1 , Ireg_data7_d4_d0 , Ireg_data7_d4_d1 , Ireg_data7_d5_d0 , Ireg_data7_d5_d1 , Ireg_data7_d6_d0 , Ireg_data7_d6_d1 , Ireg_data7_d7_d0 , Ireg_data7_d7_d1 , Ireg_data8_d0_d0 , Ireg_data8_d0_d1 , Ireg_data8_d1_d0 , Ireg_data8_d1_d1 , Ireg_data8_d2_d0 , Ireg_data8_d2_d1 , Ireg_data8_d3_d0 , Ireg_data8_d3_d1 , Ireg_data8_d4_d0 , Ireg_data8_d4_d1 , Ireg_data8_d5_d0 , Ireg_data8_d5_d1 , Ireg_data8_d6_d0 , Ireg_data8_d6_d1 , Ireg_data8_d7_d0 , Ireg_data8_d7_d1 , Ireg_data9_d0_d0 , Ireg_data9_d0_d1 , Ireg_data9_d1_d0 , Ireg_data9_d1_d1 , Ireg_data9_d2_d0 , Ireg_data9_d2_d1 , Ireg_data9_d3_d0 , Ireg_data9_d3_d1 , Ireg_data9_d4_d0 , Ireg_data9_d4_d1 , Ireg_data9_d5_d0 , Ireg_data9_d5_d1 , Ireg_data9_d6_d0 , Ireg_data9_d6_d1 , Ireg_data9_d7_d0 , Ireg_data9_d7_d1 , Ireg_data10_d0_d0 , Ireg_data10_d0_d1 , Ireg_data10_d1_d0 , Ireg_data10_d1_d1 , Ireg_data10_d2_d0 , Ireg_data10_d2_d1 , Ireg_data10_d3_d0 , Ireg_data10_d3_d1 , Ireg_data10_d4_d0 , Ireg_data10_d4_d1 , Ireg_data10_d5_d0 , Ireg_data10_d5_d1 , Ireg_data10_d6_d0 , Ireg_data10_d6_d1 , Ireg_data10_d7_d0 , Ireg_data10_d7_d1 , Ireg_data11_d0_d0 , Ireg_data11_d0_d1 , Ireg_data11_d1_d0 , Ireg_data11_d1_d1 , Ireg_data11_d2_d0 , Ireg_data11_d2_d1 , Ireg_data11_d3_d0 , Ireg_data11_d3_d1 , Ireg_data11_d4_d0 , Ireg_data11_d4_d1 , Ireg_data11_d5_d0 , Ireg_data11_d5_d1 , Ireg_data11_d6_d0 , Ireg_data11_d6_d1 , Ireg_data11_d7_d0 , Ireg_data11_d7_d1 , Ireg_data12_d0_d0 , Ireg_data12_d0_d1 , Ireg_data12_d1_d0 , Ireg_data12_d1_d1 , Ireg_data12_d2_d0 , Ireg_data12_d2_d1 , Ireg_data12_d3_d0 , Ireg_data12_d3_d1 , Ireg_data12_d4_d0 , Ireg_data12_d4_d1 , Ireg_data12_d5_d0 , Ireg_data12_d5_d1 , Ireg_data12_d6_d0 , Ireg_data12_d6_d1 , Ireg_data12_d7_d0 , Ireg_data12_d7_d1 , Ireg_data13_d0_d0 , Ireg_data13_d0_d1 , Ireg_data13_d1_d0 , Ireg_data13_d1_d1 , Ireg_data13_d2_d0 , Ireg_data13_d2_d1 , Ireg_data13_d3_d0 , Ireg_data13_d3_d1 , Ireg_data13_d4_d0 , Ireg_data13_d4_d1 , Ireg_data13_d5_d0 , Ireg_data13_d5_d1 , Ireg_data13_d6_d0 , Ireg_data13_d6_d1 , Ireg_data13_d7_d0 , Ireg_data13_d7_d1 , Ireg_data14_d0_d0 , Ireg_data14_d0_d1 , Ireg_data14_d1_d0 , Ireg_data14_d1_d1 , Ireg_data14_d2_d0 , Ireg_data14_d2_d1 , Ireg_data14_d3_d0 , Ireg_data14_d3_d1 , Ireg_data14_d4_d0 , Ireg_data14_d4_d1 , Ireg_data14_d5_d0 , Ireg_data14_d5_d1 , Ireg_data14_d6_d0 , Ireg_data14_d6_d1 , Ireg_data14_d7_d0 , Ireg_data14_d7_d1 , Ireg_data15_d0_d0 , Ireg_data15_d0_d1 , Ireg_data15_d1_d0 , Ireg_data15_d1_d1 , Ireg_data15_d2_d0 , Ireg_data15_d2_d1 , Ireg_data15_d3_d0 , Ireg_data15_d3_d1 , Ireg_data15_d4_d0 , Ireg_data15_d4_d1 , Ireg_data15_d5_d0 , Ireg_data15_d5_d1 , Ireg_data15_d6_d0 , Ireg_data15_d6_d1 , Ireg_data15_d7_d0 , Ireg_data15_d7_d1 , Ibd_dly_cfg0 , Ibd_dly_cfg1 , Ibd_dly_cfg2 , Ibd_dly_cfg3 , Ibd_dly_cfg20 , Ibd_dly_cfg21 , loopback_en, _reset_B, vdd, vss); + input vdd; + input vss; + input Iin_d0 ; + input Iin_d1 ; + input Iin_d2 ; + input Iin_d3 ; + input Iin_d4 ; + input Iin_d5 ; + input Iin_d6 ; + input Iin_d7 ; + input Iin_d8 ; + input Iin_d9 ; + input Iin_d10 ; + input Iin_d11 ; + input Iin_d12 ; + input Iin_d13 ; + input Iin_r ; + output Iin_a ; + output Iout_d0 ; + output Iout_d1 ; + output Iout_d2 ; + output Iout_d3 ; + output Iout_d4 ; + output Iout_d5 ; + output Iout_d6 ; + output Iout_d7 ; + output Iout_d8 ; + output Iout_d9 ; + output Iout_d10 ; + output Iout_d11 ; + output Iout_d12 ; + output Iout_d13 ; + output Iout_r ; + input Iout_a ; + output Ireg_data0_d0_d0 ; + output Ireg_data0_d0_d1 ; + output Ireg_data0_d1_d0 ; + output Ireg_data0_d1_d1 ; + output Ireg_data0_d2_d0 ; + output Ireg_data0_d2_d1 ; + output Ireg_data0_d3_d0 ; + output Ireg_data0_d3_d1 ; + output Ireg_data0_d4_d0 ; + output Ireg_data0_d4_d1 ; + output Ireg_data0_d5_d0 ; + output Ireg_data0_d5_d1 ; + output Ireg_data0_d6_d0 ; + output Ireg_data0_d6_d1 ; + output Ireg_data0_d7_d0 ; + output Ireg_data0_d7_d1 ; + output Ireg_data1_d0_d0 ; + output Ireg_data1_d0_d1 ; + output Ireg_data1_d1_d0 ; + output Ireg_data1_d1_d1 ; + output Ireg_data1_d2_d0 ; + output Ireg_data1_d2_d1 ; + output Ireg_data1_d3_d0 ; + output Ireg_data1_d3_d1 ; + output Ireg_data1_d4_d0 ; + output Ireg_data1_d4_d1 ; + output Ireg_data1_d5_d0 ; + output Ireg_data1_d5_d1 ; + output Ireg_data1_d6_d0 ; + output Ireg_data1_d6_d1 ; + output Ireg_data1_d7_d0 ; + output Ireg_data1_d7_d1 ; + output Ireg_data2_d0_d0 ; + output Ireg_data2_d0_d1 ; + output Ireg_data2_d1_d0 ; + output Ireg_data2_d1_d1 ; + output Ireg_data2_d2_d0 ; + output Ireg_data2_d2_d1 ; + output Ireg_data2_d3_d0 ; + output Ireg_data2_d3_d1 ; + output Ireg_data2_d4_d0 ; + output Ireg_data2_d4_d1 ; + output Ireg_data2_d5_d0 ; + output Ireg_data2_d5_d1 ; + output Ireg_data2_d6_d0 ; + output Ireg_data2_d6_d1 ; + output Ireg_data2_d7_d0 ; + output Ireg_data2_d7_d1 ; + output Ireg_data3_d0_d0 ; + output Ireg_data3_d0_d1 ; + output Ireg_data3_d1_d0 ; + output Ireg_data3_d1_d1 ; + output Ireg_data3_d2_d0 ; + output Ireg_data3_d2_d1 ; + output Ireg_data3_d3_d0 ; + output Ireg_data3_d3_d1 ; + output Ireg_data3_d4_d0 ; + output Ireg_data3_d4_d1 ; + output Ireg_data3_d5_d0 ; + output Ireg_data3_d5_d1 ; + output Ireg_data3_d6_d0 ; + output Ireg_data3_d6_d1 ; + output Ireg_data3_d7_d0 ; + output Ireg_data3_d7_d1 ; + output Ireg_data4_d0_d0 ; + output Ireg_data4_d0_d1 ; + output Ireg_data4_d1_d0 ; + output Ireg_data4_d1_d1 ; + output Ireg_data4_d2_d0 ; + output Ireg_data4_d2_d1 ; + output Ireg_data4_d3_d0 ; + output Ireg_data4_d3_d1 ; + output Ireg_data4_d4_d0 ; + output Ireg_data4_d4_d1 ; + output Ireg_data4_d5_d0 ; + output Ireg_data4_d5_d1 ; + output Ireg_data4_d6_d0 ; + output Ireg_data4_d6_d1 ; + output Ireg_data4_d7_d0 ; + output Ireg_data4_d7_d1 ; + output Ireg_data5_d0_d0 ; + output Ireg_data5_d0_d1 ; + output Ireg_data5_d1_d0 ; + output Ireg_data5_d1_d1 ; + output Ireg_data5_d2_d0 ; + output Ireg_data5_d2_d1 ; + output Ireg_data5_d3_d0 ; + output Ireg_data5_d3_d1 ; + output Ireg_data5_d4_d0 ; + output Ireg_data5_d4_d1 ; + output Ireg_data5_d5_d0 ; + output Ireg_data5_d5_d1 ; + output Ireg_data5_d6_d0 ; + output Ireg_data5_d6_d1 ; + output Ireg_data5_d7_d0 ; + output Ireg_data5_d7_d1 ; + output Ireg_data6_d0_d0 ; + output Ireg_data6_d0_d1 ; + output Ireg_data6_d1_d0 ; + output Ireg_data6_d1_d1 ; + output Ireg_data6_d2_d0 ; + output Ireg_data6_d2_d1 ; + output Ireg_data6_d3_d0 ; + output Ireg_data6_d3_d1 ; + output Ireg_data6_d4_d0 ; + output Ireg_data6_d4_d1 ; + output Ireg_data6_d5_d0 ; + output Ireg_data6_d5_d1 ; + output Ireg_data6_d6_d0 ; + output Ireg_data6_d6_d1 ; + output Ireg_data6_d7_d0 ; + output Ireg_data6_d7_d1 ; + output Ireg_data7_d0_d0 ; + output Ireg_data7_d0_d1 ; + output Ireg_data7_d1_d0 ; + output Ireg_data7_d1_d1 ; + output Ireg_data7_d2_d0 ; + output Ireg_data7_d2_d1 ; + output Ireg_data7_d3_d0 ; + output Ireg_data7_d3_d1 ; + output Ireg_data7_d4_d0 ; + output Ireg_data7_d4_d1 ; + output Ireg_data7_d5_d0 ; + output Ireg_data7_d5_d1 ; + output Ireg_data7_d6_d0 ; + output Ireg_data7_d6_d1 ; + output Ireg_data7_d7_d0 ; + output Ireg_data7_d7_d1 ; + output Ireg_data8_d0_d0 ; + output Ireg_data8_d0_d1 ; + output Ireg_data8_d1_d0 ; + output Ireg_data8_d1_d1 ; + output Ireg_data8_d2_d0 ; + output Ireg_data8_d2_d1 ; + output Ireg_data8_d3_d0 ; + output Ireg_data8_d3_d1 ; + output Ireg_data8_d4_d0 ; + output Ireg_data8_d4_d1 ; + output Ireg_data8_d5_d0 ; + output Ireg_data8_d5_d1 ; + output Ireg_data8_d6_d0 ; + output Ireg_data8_d6_d1 ; + output Ireg_data8_d7_d0 ; + output Ireg_data8_d7_d1 ; + output Ireg_data9_d0_d0 ; + output Ireg_data9_d0_d1 ; + output Ireg_data9_d1_d0 ; + output Ireg_data9_d1_d1 ; + output Ireg_data9_d2_d0 ; + output Ireg_data9_d2_d1 ; + output Ireg_data9_d3_d0 ; + output Ireg_data9_d3_d1 ; + output Ireg_data9_d4_d0 ; + output Ireg_data9_d4_d1 ; + output Ireg_data9_d5_d0 ; + output Ireg_data9_d5_d1 ; + output Ireg_data9_d6_d0 ; + output Ireg_data9_d6_d1 ; + output Ireg_data9_d7_d0 ; + output Ireg_data9_d7_d1 ; + output Ireg_data10_d0_d0 ; + output Ireg_data10_d0_d1 ; + output Ireg_data10_d1_d0 ; + output Ireg_data10_d1_d1 ; + output Ireg_data10_d2_d0 ; + output Ireg_data10_d2_d1 ; + output Ireg_data10_d3_d0 ; + output Ireg_data10_d3_d1 ; + output Ireg_data10_d4_d0 ; + output Ireg_data10_d4_d1 ; + output Ireg_data10_d5_d0 ; + output Ireg_data10_d5_d1 ; + output Ireg_data10_d6_d0 ; + output Ireg_data10_d6_d1 ; + output Ireg_data10_d7_d0 ; + output Ireg_data10_d7_d1 ; + output Ireg_data11_d0_d0 ; + output Ireg_data11_d0_d1 ; + output Ireg_data11_d1_d0 ; + output Ireg_data11_d1_d1 ; + output Ireg_data11_d2_d0 ; + output Ireg_data11_d2_d1 ; + output Ireg_data11_d3_d0 ; + output Ireg_data11_d3_d1 ; + output Ireg_data11_d4_d0 ; + output Ireg_data11_d4_d1 ; + output Ireg_data11_d5_d0 ; + output Ireg_data11_d5_d1 ; + output Ireg_data11_d6_d0 ; + output Ireg_data11_d6_d1 ; + output Ireg_data11_d7_d0 ; + output Ireg_data11_d7_d1 ; + output Ireg_data12_d0_d0 ; + output Ireg_data12_d0_d1 ; + output Ireg_data12_d1_d0 ; + output Ireg_data12_d1_d1 ; + output Ireg_data12_d2_d0 ; + output Ireg_data12_d2_d1 ; + output Ireg_data12_d3_d0 ; + output Ireg_data12_d3_d1 ; + output Ireg_data12_d4_d0 ; + output Ireg_data12_d4_d1 ; + output Ireg_data12_d5_d0 ; + output Ireg_data12_d5_d1 ; + output Ireg_data12_d6_d0 ; + output Ireg_data12_d6_d1 ; + output Ireg_data12_d7_d0 ; + output Ireg_data12_d7_d1 ; + output Ireg_data13_d0_d0 ; + output Ireg_data13_d0_d1 ; + output Ireg_data13_d1_d0 ; + output Ireg_data13_d1_d1 ; + output Ireg_data13_d2_d0 ; + output Ireg_data13_d2_d1 ; + output Ireg_data13_d3_d0 ; + output Ireg_data13_d3_d1 ; + output Ireg_data13_d4_d0 ; + output Ireg_data13_d4_d1 ; + output Ireg_data13_d5_d0 ; + output Ireg_data13_d5_d1 ; + output Ireg_data13_d6_d0 ; + output Ireg_data13_d6_d1 ; + output Ireg_data13_d7_d0 ; + output Ireg_data13_d7_d1 ; + output Ireg_data14_d0_d0 ; + output Ireg_data14_d0_d1 ; + output Ireg_data14_d1_d0 ; + output Ireg_data14_d1_d1 ; + output Ireg_data14_d2_d0 ; + output Ireg_data14_d2_d1 ; + output Ireg_data14_d3_d0 ; + output Ireg_data14_d3_d1 ; + output Ireg_data14_d4_d0 ; + output Ireg_data14_d4_d1 ; + output Ireg_data14_d5_d0 ; + output Ireg_data14_d5_d1 ; + output Ireg_data14_d6_d0 ; + output Ireg_data14_d6_d1 ; + output Ireg_data14_d7_d0 ; + output Ireg_data14_d7_d1 ; + output Ireg_data15_d0_d0 ; + output Ireg_data15_d0_d1 ; + output Ireg_data15_d1_d0 ; + output Ireg_data15_d1_d1 ; + output Ireg_data15_d2_d0 ; + output Ireg_data15_d2_d1 ; + output Ireg_data15_d3_d0 ; + output Ireg_data15_d3_d1 ; + output Ireg_data15_d4_d0 ; + output Ireg_data15_d4_d1 ; + output Ireg_data15_d5_d0 ; + output Ireg_data15_d5_d1 ; + output Ireg_data15_d6_d0 ; + output Ireg_data15_d6_d1 ; + output Ireg_data15_d7_d0 ; + output Ireg_data15_d7_d1 ; + input Ibd_dly_cfg0 ; + input Ibd_dly_cfg1 ; + input Ibd_dly_cfg2 ; + input Ibd_dly_cfg3 ; + input Ibd_dly_cfg20 ; + input Ibd_dly_cfg21 ; + input loopback_en; + input _reset_B; + +// -- signals --- + reg Ireg_data15_d0_d0 ; + reg Ireg_data3_d3_d1 ; + reg Isyn2nrns_r0_a ; + wire Ic_nrn_mon_AMZI0 ; + wire Ic_syn_mon_AMZI6 ; + reg Ic_syn_mon_x1 ; + reg Ic_nrn_mon_y2 ; + reg Ireg_data3_d0_d0 ; + reg Ireg_data1_d4_d0 ; + reg Iout_d0 ; + reg Ireg_data4_d6_d1 ; + reg Ireg_data2_d3_d0 ; + wire Iin_r ; + reg Ireg_data10_d6_d1 ; + reg Isyn2nrns_a0_y ; + reg Ireg_data6_d3_d0 ; + reg Ireg_data12_d7_d1 ; + reg Ireg_data3_d7_d1 ; + reg Ireg_data13_d6_d1 ; + reg Ireg_data1_d3_d0 ; + reg Ireg_data0_d5_d1 ; + reg Isyn2nrns_r3_y ; + reg Ireg_data12_d6_d1 ; + reg Ireg_data14_d3_d0 ; + reg Ireg_data2_d5_d1 ; + reg Ireg_data0_d0_d1 ; + reg Ireg_data5_d7_d0 ; + reg Ireg_data8_d2_d0 ; + reg Ireg_data7_d3_d1 ; + reg Ireg_data7_d4_d1 ; + reg Isyn2nrns_a2_y ; + reg Ireg_data13_d1_d1 ; + reg Ireg_data15_d6_d1 ; + reg Ireg_data15_d2_d1 ; + reg Ireg_data7_d2_d1 ; + reg Ireg_data5_d5_d1 ; + reg Ireg_data11_d6_d1 ; + reg Ireg_data15_d4_d0 ; + reg Ireg_data1_d4_d1 ; + reg Ireg_data6_d7_d1 ; + reg Ireg_data7_d5_d0 ; + reg Ic_syn_mon_x7 ; + reg Isyn2nrns_a3_y ; + reg Ireg_data1_d3_d1 ; + reg Ireg_data8_d4_d0 ; + reg Iout_d8 ; + reg Ireg_data7_d6_d0 ; + reg Isyn2nrns_a6_y ; + reg Ireg_data0_d2_d1 ; + reg Iout_d13 ; + reg Ireg_data0_d7_d1 ; + reg Ic_nrn_mon_AMZO2 ; + reg Ic_syn_mon_y1 ; + reg Ireg_data0_d3_d1 ; + reg Iout_d6 ; + wire Iin_d8 ; + reg Ireg_data6_d1_d0 ; + reg Ireg_data9_d6_d0 ; + reg Isyn2nrns_r4_y ; + reg Isyn2nrns_a7_a ; + reg Ireg_data4_d4_d1 ; + reg Iin_a ; + reg Ireg_data5_d4_d0 ; + reg Ireg_data13_d0_d0 ; + reg Ireg_data0_d6_d0 ; + reg Ireg_data5_d6_d1 ; + reg Ic_syn_flags_EFO1 ; + reg Ic_syn_mon_x4 ; + wire Iin_d12 ; + reg Ireg_data2_d6_d1 ; + wire Iin_d0 ; + reg Ireg_data7_d6_d1 ; + reg Ireg_data8_d3_d0 ; + reg Ireg_data8_d7_d1 ; + wire Ic_nrn_mon_AMZI6 ; + reg Ic_nrn_mon_x0 ; + reg Ireg_data14_d6_d0 ; + reg Ireg_data2_d1_d1 ; + reg Ireg_data11_d7_d0 ; + reg Ic_nrn_mon_AMZO3 ; + wire Ic_nrn_mon_AMZI3 ; + reg Isyn2nrns_a1_y ; + reg Ireg_data2_d2_d1 ; + reg Isyn2nrns_r2_a ; + reg Ireg_data8_d6_d0 ; + reg Ireg_data11_d4_d1 ; + wire Ibd_dly_cfg21 ; + wire Ic_syn_mon_AMZI3 ; + reg Ireg_data15_d3_d1 ; + reg Ireg_data4_d5_d1 ; + reg Ireg_data11_d6_d0 ; + reg Ic_syn_flags_EFO0 ; + wire Ic_nrn_mon_AMZI10 ; + reg Ireg_data15_d6_d0 ; + wire Iin_d11 ; + reg Ireg_data10_d5_d0 ; + wire Iin_d4 ; + reg Ireg_data7_d1_d1 ; + reg Ireg_data7_d3_d0 ; + reg Ireg_data12_d3_d0 ; + reg Ireg_data8_d2_d1 ; + reg Ireg_data8_d4_d1 ; + reg Ireg_data15_d7_d1 ; + reg Ireg_data15_d0_d1 ; + reg Isyn2nrns_r1_y ; + reg Ireg_data6_d6_d0 ; + reg Ic_syn_mon_AMZO1 ; + reg Ireg_data7_d0_d1 ; + reg Ireg_data8_d6_d1 ; + reg Ireg_data10_d2_d0 ; + reg Ireg_data12_d0_d0 ; + reg Ireg_data12_d2_d0 ; + reg Ireg_data15_d1_d1 ; + reg Ireg_data13_d4_d1 ; + reg Ireg_data9_d2_d0 ; + reg Ireg_data10_d5_d1 ; + reg Iout_d7 ; + wire Iin_d5 ; + reg Ireg_data14_d6_d1 ; + reg Ireg_data13_d5_d0 ; + wire Iin_d13 ; + reg Isyn2nrns_r5_y ; + reg Ireg_data6_d5_d1 ; + reg Ireg_data12_d1_d0 ; + reg Ireg_data8_d3_d1 ; + reg Ic_syn_mon_AMZO4 ; + reg Ic_syn_mon_y3 ; + reg Ireg_data4_d7_d0 ; + reg Ireg_data12_d4_d1 ; + reg Ic_nrn_mon_y1 ; + reg Ireg_data7_d5_d1 ; + reg Ireg_data8_d0_d0 ; + wire Ic_syn_mon_AMZI8 ; + reg Ic_nrn_mon_y3 ; + reg Ireg_data14_d0_d0 ; + reg Ireg_data3_d2_d1 ; + reg Ireg_data1_d7_d0 ; + reg Ireg_data5_d2_d1 ; + reg Ireg_data12_d5_d1 ; + wire Ic_nrn_mon_AMZI11 ; + reg Ireg_data13_d3_d0 ; + reg Ireg_data2_d2_d0 ; + reg Ireg_data10_d3_d0 ; + reg Ic_nrn_mon_x3 ; + reg Iout_r ; + reg Ireg_data5_d1_d1 ; + reg Ireg_data11_d0_d1 ; + reg Ireg_data11_d1_d1 ; + reg Ireg_data12_d0_d1 ; + wire Ic_syn_mon_AMZI2 ; + reg Ireg_data13_d4_d0 ; + reg Isyn2nrns_r5_a ; + reg Ireg_data5_d2_d0 ; + reg Ireg_data8_d5_d0 ; + reg Ireg_data9_d3_d0 ; + reg Ireg_data10_d2_d1 ; + reg Ireg_data3_d5_d1 ; + reg Ireg_data1_d6_d0 ; + reg Isyn2nrns_r6_a ; + wire _reset_B; + reg Ic_syn_mon_y0 ; + reg Iout_d4 ; + reg Isyn2nrns_a3_a ; + reg Isyn2nrns_a7_y ; + reg Ireg_data4_d7_d1 ; + reg Ireg_data5_d4_d1 ; + reg Ireg_data10_d1_d1 ; + reg Ic_syn_mon_AMZO3 ; + reg Isyn2nrns_a5_y ; + reg Ireg_data14_d2_d0 ; + reg Ireg_data6_d0_d1 ; + reg Ireg_data12_d7_d0 ; + reg Ic_syn_mon_y2 ; + reg Isyn2nrns_r7_y ; + reg Ireg_data9_d1_d1 ; + reg Isyn2nrns_a0_a ; + reg Iout_d5 ; + reg Ireg_data8_d5_d1 ; + reg Ireg_data11_d1_d0 ; + reg Ic_syn_mon_AMZO2 ; + wire Ic_syn_mon_AMZI1 ; + reg Ireg_data13_d1_d0 ; + reg Ireg_data5_d0_d1 ; + reg Ireg_data14_d2_d1 ; + reg Ireg_data11_d3_d1 ; + wire loopback_en; + reg Ireg_data14_d7_d1 ; + reg Ireg_data3_d3_d0 ; + reg Isyn2nrns_r0_y ; + reg Ic_nrn_mon_AMZO1 ; + wire Ic_nrn_mon_AMZI9 ; + reg Ireg_data15_d1_d0 ; + reg Ireg_data6_d5_d0 ; + reg Ireg_data7_d7_d0 ; + wire Ic_nrn_mon_AMZI12 ; + reg Isyn2nrns_a6_a ; + reg Ireg_data8_d7_d0 ; + reg Ireg_data14_d4_d0 ; + reg Ireg_data3_d6_d1 ; + reg Ireg_data5_d3_d0 ; + wire Ibd_dly_cfg2 ; + reg Isyn2nrns_r2_y ; + reg Ireg_data9_d1_d0 ; + wire Ic_syn_mon_AMZI5 ; + reg Ireg_data4_d0_d1 ; + reg Ireg_data2_d6_d0 ; + wire Ic_nrn_mon_AMZI7 ; + wire Ic_nrn_mon_AMZI4 ; + reg Ic_nrn_mon_x2 ; + reg Iout_d1 ; + wire Ic_nrn_mon_AMZI1 ; + reg Ireg_data8_d1_d0 ; + wire Ic_syn_mon_AMZI9 ; + wire Ic_syn_mon_AMZI4 ; + reg Ic_nrn_mon_AMZO0 ; + reg Ireg_data14_d0_d1 ; + reg Ireg_data10_d0_d1 ; + reg Ireg_data10_d7_d1 ; + reg Ireg_data15_d2_d0 ; + reg Ireg_data14_d5_d1 ; + reg Ireg_data3_d0_d1 ; + wire Iin_d2 ; + reg Ireg_data10_d3_d1 ; + reg Ireg_data15_d5_d1 ; + reg Ireg_data14_d4_d1 ; + reg Ireg_data4_d3_d1 ; + reg Ireg_data9_d7_d0 ; + reg Ireg_data10_d1_d0 ; + reg Ireg_data11_d5_d1 ; + reg Ireg_data11_d7_d1 ; + reg Ireg_data12_d3_d1 ; + wire Ibd_dly_cfg3 ; + reg Ireg_data2_d7_d0 ; + reg Ireg_data11_d2_d1 ; + wire Iin_d3 ; + reg Ic_syn_mon_x5 ; + reg Ireg_data14_d1_d0 ; + reg Ireg_data7_d4_d0 ; + reg Ireg_data1_d1_d0 ; + reg Ireg_data6_d4_d1 ; + reg Ireg_data0_d5_d0 ; + reg Ireg_data8_d1_d1 ; + reg Ic_syn_flags_EFO2 ; + wire Ic_nrn_mon_AMZI8 ; + reg Ireg_data13_d6_d0 ; + reg Ireg_data0_d4_d1 ; + reg Isyn2nrns_a5_a ; + reg Isyn2nrns_a4_a ; + reg Ireg_data14_d7_d0 ; + reg Ireg_data4_d5_d0 ; + reg Ireg_data9_d0_d1 ; + reg Ireg_data0_d3_d0 ; + reg Ireg_data10_d0_d0 ; + reg Ireg_data11_d0_d0 ; + wire Ibd_dly_cfg1 ; + reg Ireg_data13_d2_d1 ; + reg Isyn2nrns_r3_a ; + reg Ireg_data5_d1_d0 ; + reg Ireg_data9_d4_d1 ; + reg Ireg_data11_d4_d0 ; + reg Ireg_data9_d5_d1 ; + reg Ireg_data11_d3_d0 ; + reg Ireg_data2_d5_d0 ; + reg Ireg_data5_d3_d1 ; + reg Ireg_data6_d2_d0 ; + reg Ireg_data15_d3_d0 ; + reg Ireg_data13_d7_d1 ; + reg Ireg_data3_d6_d0 ; + reg Ireg_data1_d0_d1 ; + reg Ireg_data0_d6_d1 ; + reg Ireg_data7_d1_d0 ; + wire Iin_d7 ; + reg Ireg_data9_d7_d1 ; + reg Ireg_data2_d0_d1 ; + reg Ireg_data0_d4_d0 ; + reg Ireg_data11_d5_d0 ; + wire Ibd_dly_cfg20 ; + reg Ireg_data1_d0_d0 ; + reg Ireg_data4_d2_d1 ; + reg Ireg_data1_d6_d1 ; + reg Ireg_data6_d0_d0 ; + reg Ireg_data6_d7_d0 ; + reg Ireg_data10_d7_d0 ; + reg Ic_nrn_mon_x1 ; + reg Ireg_data10_d6_d0 ; + wire Ic_nrn_mon_AMZI2 ; + reg Ireg_data2_d3_d1 ; + reg Ireg_data1_d5_d1 ; + reg Iout_d11 ; + reg Isyn2nrns_a1_a ; + reg Ireg_data15_d7_d0 ; + reg Ireg_data4_d0_d0 ; + reg Ireg_data5_d6_d0 ; + reg Ireg_data6_d2_d1 ; + reg Ireg_data5_d0_d0 ; + reg Ireg_data4_d2_d0 ; + reg Ireg_data3_d4_d0 ; + reg Ireg_data0_d2_d0 ; + reg Isyn2nrns_r7_a ; + reg Ireg_data9_d4_d0 ; + reg Ic_nrn_mon_AMZO6 ; + reg Ireg_data13_d7_d0 ; + reg Ireg_data9_d3_d1 ; + reg Ireg_data10_d4_d0 ; + reg Ireg_data3_d2_d0 ; + reg Ireg_data1_d7_d1 ; + reg Ireg_data5_d5_d0 ; + reg Ireg_data13_d3_d1 ; + reg Ireg_data0_d7_d0 ; + reg Ireg_data13_d2_d0 ; + reg Ireg_data4_d4_d0 ; + reg Ireg_data3_d1_d1 ; + wire Ic_syn_mon_AMZI0 ; + reg Ireg_data3_d7_d0 ; + reg Ireg_data0_d1_d0 ; + reg Ireg_data2_d4_d1 ; + reg Ireg_data0_d0_d0 ; + wire Iin_d6 ; + reg Ic_nrn_mon_AMZO4 ; + reg Ireg_data14_d5_d0 ; + wire Iout_a ; + reg Ireg_data7_d7_d1 ; + reg Ireg_data8_d0_d1 ; + reg Ireg_data12_d4_d0 ; + reg Ireg_data12_d5_d0 ; + reg Ic_syn_mon_x6 ; + reg Isyn2nrns_a2_a ; + reg Ireg_data9_d5_d0 ; + reg Ireg_data10_d4_d1 ; + reg Ireg_data2_d1_d0 ; + reg Iout_d3 ; + reg Ireg_data7_d0_d0 ; + reg Ireg_data4_d6_d0 ; + reg Ireg_data3_d1_d0 ; + reg Ireg_data1_d1_d1 ; + reg Ireg_data9_d6_d1 ; + reg Ireg_data13_d5_d1 ; + reg Iout_d9 ; + reg Ireg_data5_d7_d1 ; + reg Ireg_data12_d2_d1 ; + wire Ibd_dly_cfg0 ; + reg Ireg_data1_d2_d0 ; + wire Iin_d10 ; + reg Ireg_data11_d2_d0 ; + reg Ic_nrn_mon_AMZO5 ; + wire Ic_nrn_mon_AMZI5 ; + reg Ireg_data13_d0_d1 ; + reg Ireg_data4_d1_d0 ; + reg Iout_d2 ; + reg Ireg_data6_d4_d0 ; + reg Isyn2nrns_a4_y ; + reg Ireg_data2_d4_d0 ; + wire Ic_nrn_mon_AMZI13 ; + reg Ireg_data3_d5_d0 ; + reg Ireg_data7_d2_d0 ; + reg Ireg_data9_d2_d1 ; + wire Iin_d1 ; + reg Isyn2nrns_r1_a ; + reg Ic_syn_mon_x2 ; + reg Ireg_data0_d1_d1 ; + reg Ireg_data6_d1_d1 ; + reg Ireg_data6_d6_d1 ; + reg Ireg_data12_d6_d0 ; + reg Ic_syn_mon_AMZO0 ; + reg Ic_nrn_mon_y0 ; + reg Ireg_data4_d3_d0 ; + reg Ireg_data3_d4_d1 ; + reg Ireg_data14_d3_d1 ; + wire Iin_d9 ; + reg Ireg_data9_d0_d0 ; + reg Ic_syn_mon_x3 ; + reg Ireg_data4_d1_d1 ; + wire Ic_syn_mon_AMZI7 ; + reg Ireg_data6_d3_d1 ; + reg Ic_syn_mon_x0 ; + reg Ireg_data15_d4_d1 ; + reg Ireg_data1_d5_d0 ; + reg Ireg_data15_d5_d0 ; + reg Ireg_data2_d7_d1 ; + reg Ireg_data1_d2_d1 ; + reg Iout_d10 ; + reg Isyn2nrns_r6_y ; + reg Ireg_data12_d1_d1 ; + reg Ireg_data2_d0_d0 ; + reg Iout_d12 ; + reg Ireg_data14_d1_d1 ; + reg Isyn2nrns_r4_a ; + +// --- instances +BUF_X4 Isyn2nrns_r0 (.y(Isyn2nrns_r0_y ), .a(Isyn2nrns_r0_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r1 (.y(Isyn2nrns_r1_y ), .a(Isyn2nrns_r1_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r2 (.y(Isyn2nrns_r2_y ), .a(Isyn2nrns_r2_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r3 (.y(Isyn2nrns_r3_y ), .a(Isyn2nrns_r3_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r4 (.y(Isyn2nrns_r4_y ), .a(Isyn2nrns_r4_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r5 (.y(Isyn2nrns_r5_y ), .a(Isyn2nrns_r5_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r6 (.y(Isyn2nrns_r6_y ), .a(Isyn2nrns_r6_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_r7 (.y(Isyn2nrns_r7_y ), .a(Isyn2nrns_r7_a ), .vdd(vdd), .vss(vss)); +tmpl_0_0dataflow__neuro_0_0chip__texel_314_72_74_72_74_71_72_71_72_74_74_74_78_74_75_77_75_77_73_73_74_72_74_78_716_4 Ic (.Iin_d0 (Iin_d0 ), .Iin_d1 (Iin_d1 ), .Iin_d2 (Iin_d2 ), .Iin_d3 (Iin_d3 ), .Iin_d4 (Iin_d4 ), .Iin_d5 (Iin_d5 ), .Iin_d6 (Iin_d6 ), .Iin_d7 (Iin_d7 ), .Iin_d8 (Iin_d8 ), .Iin_d9 (Iin_d9 ), .Iin_d10 (Iin_d10 ), .Iin_d11 (Iin_d11 ), .Iin_d12 (Iin_d12 ), .Iin_d13 (Iin_d13 ), .Iin_r (Iin_r ), .Iin_a (Iin_a ), .Iout_d0 (Iout_d0 ), .Iout_d1 (Iout_d1 ), .Iout_d2 (Iout_d2 ), .Iout_d3 (Iout_d3 ), .Iout_d4 (Iout_d4 ), .Iout_d5 (Iout_d5 ), .Iout_d6 (Iout_d6 ), .Iout_d7 (Iout_d7 ), .Iout_d8 (Iout_d8 ), .Iout_d9 (Iout_d9 ), .Iout_d10 (Iout_d10 ), .Iout_d11 (Iout_d11 ), .Iout_d12 (Iout_d12 ), .Iout_d13 (Iout_d13 ), .Iout_r (Iout_r ), .Iout_a (Iout_a ), .Ireg_data0_d0_d0 (Ireg_data0_d0_d0 ), .Ireg_data0_d0_d1 (Ireg_data0_d0_d1 ), .Ireg_data0_d1_d0 (Ireg_data0_d1_d0 ), .Ireg_data0_d1_d1 (Ireg_data0_d1_d1 ), .Ireg_data0_d2_d0 (Ireg_data0_d2_d0 ), .Ireg_data0_d2_d1 (Ireg_data0_d2_d1 ), .Ireg_data0_d3_d0 (Ireg_data0_d3_d0 ), .Ireg_data0_d3_d1 (Ireg_data0_d3_d1 ), .Ireg_data0_d4_d0 (Ireg_data0_d4_d0 ), .Ireg_data0_d4_d1 (Ireg_data0_d4_d1 ), .Ireg_data0_d5_d0 (Ireg_data0_d5_d0 ), .Ireg_data0_d5_d1 (Ireg_data0_d5_d1 ), .Ireg_data0_d6_d0 (Ireg_data0_d6_d0 ), .Ireg_data0_d6_d1 (Ireg_data0_d6_d1 ), .Ireg_data0_d7_d0 (Ireg_data0_d7_d0 ), .Ireg_data0_d7_d1 (Ireg_data0_d7_d1 ), .Ireg_data1_d0_d0 (Ireg_data1_d0_d0 ), .Ireg_data1_d0_d1 (Ireg_data1_d0_d1 ), .Ireg_data1_d1_d0 (Ireg_data1_d1_d0 ), .Ireg_data1_d1_d1 (Ireg_data1_d1_d1 ), .Ireg_data1_d2_d0 (Ireg_data1_d2_d0 ), .Ireg_data1_d2_d1 (Ireg_data1_d2_d1 ), .Ireg_data1_d3_d0 (Ireg_data1_d3_d0 ), .Ireg_data1_d3_d1 (Ireg_data1_d3_d1 ), .Ireg_data1_d4_d0 (Ireg_data1_d4_d0 ), .Ireg_data1_d4_d1 (Ireg_data1_d4_d1 ), .Ireg_data1_d5_d0 (Ireg_data1_d5_d0 ), .Ireg_data1_d5_d1 (Ireg_data1_d5_d1 ), .Ireg_data1_d6_d0 (Ireg_data1_d6_d0 ), .Ireg_data1_d6_d1 (Ireg_data1_d6_d1 ), .Ireg_data1_d7_d0 (Ireg_data1_d7_d0 ), .Ireg_data1_d7_d1 (Ireg_data1_d7_d1 ), .Ireg_data2_d0_d0 (Ireg_data2_d0_d0 ), .Ireg_data2_d0_d1 (Ireg_data2_d0_d1 ), .Ireg_data2_d1_d0 (Ireg_data2_d1_d0 ), .Ireg_data2_d1_d1 (Ireg_data2_d1_d1 ), .Ireg_data2_d2_d0 (Ireg_data2_d2_d0 ), .Ireg_data2_d2_d1 (Ireg_data2_d2_d1 ), .Ireg_data2_d3_d0 (Ireg_data2_d3_d0 ), .Ireg_data2_d3_d1 (Ireg_data2_d3_d1 ), .Ireg_data2_d4_d0 (Ireg_data2_d4_d0 ), .Ireg_data2_d4_d1 (Ireg_data2_d4_d1 ), .Ireg_data2_d5_d0 (Ireg_data2_d5_d0 ), .Ireg_data2_d5_d1 (Ireg_data2_d5_d1 ), .Ireg_data2_d6_d0 (Ireg_data2_d6_d0 ), .Ireg_data2_d6_d1 (Ireg_data2_d6_d1 ), .Ireg_data2_d7_d0 (Ireg_data2_d7_d0 ), .Ireg_data2_d7_d1 (Ireg_data2_d7_d1 ), .Ireg_data3_d0_d0 (Ireg_data3_d0_d0 ), .Ireg_data3_d0_d1 (Ireg_data3_d0_d1 ), .Ireg_data3_d1_d0 (Ireg_data3_d1_d0 ), .Ireg_data3_d1_d1 (Ireg_data3_d1_d1 ), .Ireg_data3_d2_d0 (Ireg_data3_d2_d0 ), .Ireg_data3_d2_d1 (Ireg_data3_d2_d1 ), .Ireg_data3_d3_d0 (Ireg_data3_d3_d0 ), .Ireg_data3_d3_d1 (Ireg_data3_d3_d1 ), .Ireg_data3_d4_d0 (Ireg_data3_d4_d0 ), .Ireg_data3_d4_d1 (Ireg_data3_d4_d1 ), .Ireg_data3_d5_d0 (Ireg_data3_d5_d0 ), .Ireg_data3_d5_d1 (Ireg_data3_d5_d1 ), .Ireg_data3_d6_d0 (Ireg_data3_d6_d0 ), .Ireg_data3_d6_d1 (Ireg_data3_d6_d1 ), .Ireg_data3_d7_d0 (Ireg_data3_d7_d0 ), .Ireg_data3_d7_d1 (Ireg_data3_d7_d1 ), .Ireg_data4_d0_d0 (Ireg_data4_d0_d0 ), .Ireg_data4_d0_d1 (Ireg_data4_d0_d1 ), .Ireg_data4_d1_d0 (Ireg_data4_d1_d0 ), .Ireg_data4_d1_d1 (Ireg_data4_d1_d1 ), .Ireg_data4_d2_d0 (Ireg_data4_d2_d0 ), .Ireg_data4_d2_d1 (Ireg_data4_d2_d1 ), .Ireg_data4_d3_d0 (Ireg_data4_d3_d0 ), .Ireg_data4_d3_d1 (Ireg_data4_d3_d1 ), .Ireg_data4_d4_d0 (Ireg_data4_d4_d0 ), .Ireg_data4_d4_d1 (Ireg_data4_d4_d1 ), .Ireg_data4_d5_d0 (Ireg_data4_d5_d0 ), .Ireg_data4_d5_d1 (Ireg_data4_d5_d1 ), .Ireg_data4_d6_d0 (Ireg_data4_d6_d0 ), .Ireg_data4_d6_d1 (Ireg_data4_d6_d1 ), .Ireg_data4_d7_d0 (Ireg_data4_d7_d0 ), .Ireg_data4_d7_d1 (Ireg_data4_d7_d1 ), .Ireg_data5_d0_d0 (Ireg_data5_d0_d0 ), .Ireg_data5_d0_d1 (Ireg_data5_d0_d1 ), .Ireg_data5_d1_d0 (Ireg_data5_d1_d0 ), .Ireg_data5_d1_d1 (Ireg_data5_d1_d1 ), .Ireg_data5_d2_d0 (Ireg_data5_d2_d0 ), .Ireg_data5_d2_d1 (Ireg_data5_d2_d1 ), .Ireg_data5_d3_d0 (Ireg_data5_d3_d0 ), .Ireg_data5_d3_d1 (Ireg_data5_d3_d1 ), .Ireg_data5_d4_d0 (Ireg_data5_d4_d0 ), .Ireg_data5_d4_d1 (Ireg_data5_d4_d1 ), .Ireg_data5_d5_d0 (Ireg_data5_d5_d0 ), .Ireg_data5_d5_d1 (Ireg_data5_d5_d1 ), .Ireg_data5_d6_d0 (Ireg_data5_d6_d0 ), .Ireg_data5_d6_d1 (Ireg_data5_d6_d1 ), .Ireg_data5_d7_d0 (Ireg_data5_d7_d0 ), .Ireg_data5_d7_d1 (Ireg_data5_d7_d1 ), .Ireg_data6_d0_d0 (Ireg_data6_d0_d0 ), .Ireg_data6_d0_d1 (Ireg_data6_d0_d1 ), .Ireg_data6_d1_d0 (Ireg_data6_d1_d0 ), .Ireg_data6_d1_d1 (Ireg_data6_d1_d1 ), .Ireg_data6_d2_d0 (Ireg_data6_d2_d0 ), .Ireg_data6_d2_d1 (Ireg_data6_d2_d1 ), .Ireg_data6_d3_d0 (Ireg_data6_d3_d0 ), .Ireg_data6_d3_d1 (Ireg_data6_d3_d1 ), .Ireg_data6_d4_d0 (Ireg_data6_d4_d0 ), .Ireg_data6_d4_d1 (Ireg_data6_d4_d1 ), .Ireg_data6_d5_d0 (Ireg_data6_d5_d0 ), .Ireg_data6_d5_d1 (Ireg_data6_d5_d1 ), .Ireg_data6_d6_d0 (Ireg_data6_d6_d0 ), .Ireg_data6_d6_d1 (Ireg_data6_d6_d1 ), .Ireg_data6_d7_d0 (Ireg_data6_d7_d0 ), .Ireg_data6_d7_d1 (Ireg_data6_d7_d1 ), .Ireg_data7_d0_d0 (Ireg_data7_d0_d0 ), .Ireg_data7_d0_d1 (Ireg_data7_d0_d1 ), .Ireg_data7_d1_d0 (Ireg_data7_d1_d0 ), .Ireg_data7_d1_d1 (Ireg_data7_d1_d1 ), .Ireg_data7_d2_d0 (Ireg_data7_d2_d0 ), .Ireg_data7_d2_d1 (Ireg_data7_d2_d1 ), .Ireg_data7_d3_d0 (Ireg_data7_d3_d0 ), .Ireg_data7_d3_d1 (Ireg_data7_d3_d1 ), .Ireg_data7_d4_d0 (Ireg_data7_d4_d0 ), .Ireg_data7_d4_d1 (Ireg_data7_d4_d1 ), .Ireg_data7_d5_d0 (Ireg_data7_d5_d0 ), .Ireg_data7_d5_d1 (Ireg_data7_d5_d1 ), .Ireg_data7_d6_d0 (Ireg_data7_d6_d0 ), .Ireg_data7_d6_d1 (Ireg_data7_d6_d1 ), .Ireg_data7_d7_d0 (Ireg_data7_d7_d0 ), .Ireg_data7_d7_d1 (Ireg_data7_d7_d1 ), .Ireg_data8_d0_d0 (Ireg_data8_d0_d0 ), .Ireg_data8_d0_d1 (Ireg_data8_d0_d1 ), .Ireg_data8_d1_d0 (Ireg_data8_d1_d0 ), .Ireg_data8_d1_d1 (Ireg_data8_d1_d1 ), .Ireg_data8_d2_d0 (Ireg_data8_d2_d0 ), .Ireg_data8_d2_d1 (Ireg_data8_d2_d1 ), .Ireg_data8_d3_d0 (Ireg_data8_d3_d0 ), .Ireg_data8_d3_d1 (Ireg_data8_d3_d1 ), .Ireg_data8_d4_d0 (Ireg_data8_d4_d0 ), .Ireg_data8_d4_d1 (Ireg_data8_d4_d1 ), .Ireg_data8_d5_d0 (Ireg_data8_d5_d0 ), .Ireg_data8_d5_d1 (Ireg_data8_d5_d1 ), .Ireg_data8_d6_d0 (Ireg_data8_d6_d0 ), .Ireg_data8_d6_d1 (Ireg_data8_d6_d1 ), .Ireg_data8_d7_d0 (Ireg_data8_d7_d0 ), .Ireg_data8_d7_d1 (Ireg_data8_d7_d1 ), .Ireg_data9_d0_d0 (Ireg_data9_d0_d0 ), .Ireg_data9_d0_d1 (Ireg_data9_d0_d1 ), .Ireg_data9_d1_d0 (Ireg_data9_d1_d0 ), .Ireg_data9_d1_d1 (Ireg_data9_d1_d1 ), .Ireg_data9_d2_d0 (Ireg_data9_d2_d0 ), .Ireg_data9_d2_d1 (Ireg_data9_d2_d1 ), .Ireg_data9_d3_d0 (Ireg_data9_d3_d0 ), .Ireg_data9_d3_d1 (Ireg_data9_d3_d1 ), .Ireg_data9_d4_d0 (Ireg_data9_d4_d0 ), .Ireg_data9_d4_d1 (Ireg_data9_d4_d1 ), .Ireg_data9_d5_d0 (Ireg_data9_d5_d0 ), .Ireg_data9_d5_d1 (Ireg_data9_d5_d1 ), .Ireg_data9_d6_d0 (Ireg_data9_d6_d0 ), .Ireg_data9_d6_d1 (Ireg_data9_d6_d1 ), .Ireg_data9_d7_d0 (Ireg_data9_d7_d0 ), .Ireg_data9_d7_d1 (Ireg_data9_d7_d1 ), .Ireg_data10_d0_d0 (Ireg_data10_d0_d0 ), .Ireg_data10_d0_d1 (Ireg_data10_d0_d1 ), .Ireg_data10_d1_d0 (Ireg_data10_d1_d0 ), .Ireg_data10_d1_d1 (Ireg_data10_d1_d1 ), .Ireg_data10_d2_d0 (Ireg_data10_d2_d0 ), .Ireg_data10_d2_d1 (Ireg_data10_d2_d1 ), .Ireg_data10_d3_d0 (Ireg_data10_d3_d0 ), .Ireg_data10_d3_d1 (Ireg_data10_d3_d1 ), .Ireg_data10_d4_d0 (Ireg_data10_d4_d0 ), .Ireg_data10_d4_d1 (Ireg_data10_d4_d1 ), .Ireg_data10_d5_d0 (Ireg_data10_d5_d0 ), .Ireg_data10_d5_d1 (Ireg_data10_d5_d1 ), .Ireg_data10_d6_d0 (Ireg_data10_d6_d0 ), .Ireg_data10_d6_d1 (Ireg_data10_d6_d1 ), .Ireg_data10_d7_d0 (Ireg_data10_d7_d0 ), .Ireg_data10_d7_d1 (Ireg_data10_d7_d1 ), .Ireg_data11_d0_d0 (Ireg_data11_d0_d0 ), .Ireg_data11_d0_d1 (Ireg_data11_d0_d1 ), .Ireg_data11_d1_d0 (Ireg_data11_d1_d0 ), .Ireg_data11_d1_d1 (Ireg_data11_d1_d1 ), .Ireg_data11_d2_d0 (Ireg_data11_d2_d0 ), .Ireg_data11_d2_d1 (Ireg_data11_d2_d1 ), .Ireg_data11_d3_d0 (Ireg_data11_d3_d0 ), .Ireg_data11_d3_d1 (Ireg_data11_d3_d1 ), .Ireg_data11_d4_d0 (Ireg_data11_d4_d0 ), .Ireg_data11_d4_d1 (Ireg_data11_d4_d1 ), .Ireg_data11_d5_d0 (Ireg_data11_d5_d0 ), .Ireg_data11_d5_d1 (Ireg_data11_d5_d1 ), .Ireg_data11_d6_d0 (Ireg_data11_d6_d0 ), .Ireg_data11_d6_d1 (Ireg_data11_d6_d1 ), .Ireg_data11_d7_d0 (Ireg_data11_d7_d0 ), .Ireg_data11_d7_d1 (Ireg_data11_d7_d1 ), .Ireg_data12_d0_d0 (Ireg_data12_d0_d0 ), .Ireg_data12_d0_d1 (Ireg_data12_d0_d1 ), .Ireg_data12_d1_d0 (Ireg_data12_d1_d0 ), .Ireg_data12_d1_d1 (Ireg_data12_d1_d1 ), .Ireg_data12_d2_d0 (Ireg_data12_d2_d0 ), .Ireg_data12_d2_d1 (Ireg_data12_d2_d1 ), .Ireg_data12_d3_d0 (Ireg_data12_d3_d0 ), .Ireg_data12_d3_d1 (Ireg_data12_d3_d1 ), .Ireg_data12_d4_d0 (Ireg_data12_d4_d0 ), .Ireg_data12_d4_d1 (Ireg_data12_d4_d1 ), .Ireg_data12_d5_d0 (Ireg_data12_d5_d0 ), .Ireg_data12_d5_d1 (Ireg_data12_d5_d1 ), .Ireg_data12_d6_d0 (Ireg_data12_d6_d0 ), .Ireg_data12_d6_d1 (Ireg_data12_d6_d1 ), .Ireg_data12_d7_d0 (Ireg_data12_d7_d0 ), .Ireg_data12_d7_d1 (Ireg_data12_d7_d1 ), .Ireg_data13_d0_d0 (Ireg_data13_d0_d0 ), .Ireg_data13_d0_d1 (Ireg_data13_d0_d1 ), .Ireg_data13_d1_d0 (Ireg_data13_d1_d0 ), .Ireg_data13_d1_d1 (Ireg_data13_d1_d1 ), .Ireg_data13_d2_d0 (Ireg_data13_d2_d0 ), .Ireg_data13_d2_d1 (Ireg_data13_d2_d1 ), .Ireg_data13_d3_d0 (Ireg_data13_d3_d0 ), .Ireg_data13_d3_d1 (Ireg_data13_d3_d1 ), .Ireg_data13_d4_d0 (Ireg_data13_d4_d0 ), .Ireg_data13_d4_d1 (Ireg_data13_d4_d1 ), .Ireg_data13_d5_d0 (Ireg_data13_d5_d0 ), .Ireg_data13_d5_d1 (Ireg_data13_d5_d1 ), .Ireg_data13_d6_d0 (Ireg_data13_d6_d0 ), .Ireg_data13_d6_d1 (Ireg_data13_d6_d1 ), .Ireg_data13_d7_d0 (Ireg_data13_d7_d0 ), .Ireg_data13_d7_d1 (Ireg_data13_d7_d1 ), .Ireg_data14_d0_d0 (Ireg_data14_d0_d0 ), .Ireg_data14_d0_d1 (Ireg_data14_d0_d1 ), .Ireg_data14_d1_d0 (Ireg_data14_d1_d0 ), .Ireg_data14_d1_d1 (Ireg_data14_d1_d1 ), .Ireg_data14_d2_d0 (Ireg_data14_d2_d0 ), .Ireg_data14_d2_d1 (Ireg_data14_d2_d1 ), .Ireg_data14_d3_d0 (Ireg_data14_d3_d0 ), .Ireg_data14_d3_d1 (Ireg_data14_d3_d1 ), .Ireg_data14_d4_d0 (Ireg_data14_d4_d0 ), .Ireg_data14_d4_d1 (Ireg_data14_d4_d1 ), .Ireg_data14_d5_d0 (Ireg_data14_d5_d0 ), .Ireg_data14_d5_d1 (Ireg_data14_d5_d1 ), .Ireg_data14_d6_d0 (Ireg_data14_d6_d0 ), .Ireg_data14_d6_d1 (Ireg_data14_d6_d1 ), .Ireg_data14_d7_d0 (Ireg_data14_d7_d0 ), .Ireg_data14_d7_d1 (Ireg_data14_d7_d1 ), .Ireg_data15_d0_d0 (Ireg_data15_d0_d0 ), .Ireg_data15_d0_d1 (Ireg_data15_d0_d1 ), .Ireg_data15_d1_d0 (Ireg_data15_d1_d0 ), .Ireg_data15_d1_d1 (Ireg_data15_d1_d1 ), .Ireg_data15_d2_d0 (Ireg_data15_d2_d0 ), .Ireg_data15_d2_d1 (Ireg_data15_d2_d1 ), .Ireg_data15_d3_d0 (Ireg_data15_d3_d0 ), .Ireg_data15_d3_d1 (Ireg_data15_d3_d1 ), .Ireg_data15_d4_d0 (Ireg_data15_d4_d0 ), .Ireg_data15_d4_d1 (Ireg_data15_d4_d1 ), .Ireg_data15_d5_d0 (Ireg_data15_d5_d0 ), .Ireg_data15_d5_d1 (Ireg_data15_d5_d1 ), .Ireg_data15_d6_d0 (Ireg_data15_d6_d0 ), .Ireg_data15_d6_d1 (Ireg_data15_d6_d1 ), .Ireg_data15_d7_d0 (Ireg_data15_d7_d0 ), .Ireg_data15_d7_d1 (Ireg_data15_d7_d1 ), .Isynapses0_d_d0 (Isyn2nrns_r0_a ), .Isynapses0_a (Isyn2nrns_a0_y ), .Isynapses1_d_d0 (Isyn2nrns_r1_a ), .Isynapses1_a (Isyn2nrns_a1_y ), .Isynapses2_d_d0 (Isyn2nrns_r2_a ), .Isynapses2_a (Isyn2nrns_a2_y ), .Isynapses3_d_d0 (Isyn2nrns_r3_a ), .Isynapses3_a (Isyn2nrns_a3_y ), .Isynapses4_d_d0 (Isyn2nrns_r4_a ), .Isynapses4_a (Isyn2nrns_a4_y ), .Isynapses5_d_d0 (Isyn2nrns_r5_a ), .Isynapses5_a (Isyn2nrns_a5_y ), .Isynapses6_d_d0 (Isyn2nrns_r6_a ), .Isynapses6_a (Isyn2nrns_a6_y ), .Isynapses7_d_d0 (Isyn2nrns_r7_a ), .Isynapses7_a (Isyn2nrns_a7_y ), .Ineurons0_d_d0 (Isyn2nrns_r0_y ), .Ineurons0_a (Isyn2nrns_a0_a ), .Ineurons1_d_d0 (Isyn2nrns_r1_y ), .Ineurons1_a (Isyn2nrns_a1_a ), .Ineurons2_d_d0 (Isyn2nrns_r2_y ), .Ineurons2_a (Isyn2nrns_a2_a ), .Ineurons3_d_d0 (Isyn2nrns_r3_y ), .Ineurons3_a (Isyn2nrns_a3_a ), .Ineurons4_d_d0 (Isyn2nrns_r4_y ), .Ineurons4_a (Isyn2nrns_a4_a ), .Ineurons5_d_d0 (Isyn2nrns_r5_y ), .Ineurons5_a (Isyn2nrns_a5_a ), .Ineurons6_d_d0 (Isyn2nrns_r6_y ), .Ineurons6_a (Isyn2nrns_a6_a ), .Ineurons7_d_d0 (Isyn2nrns_r7_y ), .Ineurons7_a (Isyn2nrns_a7_a ), .Inrn_mon_x0 (Ic_nrn_mon_x0 ), .Inrn_mon_x1 (Ic_nrn_mon_x1 ), .Inrn_mon_x2 (Ic_nrn_mon_x2 ), .Inrn_mon_x3 (Ic_nrn_mon_x3 ), .Inrn_mon_y0 (Ic_nrn_mon_y0 ), .Inrn_mon_y1 (Ic_nrn_mon_y1 ), .Inrn_mon_y2 (Ic_nrn_mon_y2 ), .Inrn_mon_y3 (Ic_nrn_mon_y3 ), .Isyn_mon_x0 (Ic_syn_mon_x0 ), .Isyn_mon_x1 (Ic_syn_mon_x1 ), .Isyn_mon_x2 (Ic_syn_mon_x2 ), .Isyn_mon_x3 (Ic_syn_mon_x3 ), .Isyn_mon_x4 (Ic_syn_mon_x4 ), .Isyn_mon_x5 (Ic_syn_mon_x5 ), .Isyn_mon_x6 (Ic_syn_mon_x6 ), .Isyn_mon_x7 (Ic_syn_mon_x7 ), .Isyn_mon_y0 (Ic_syn_mon_y0 ), .Isyn_mon_y1 (Ic_syn_mon_y1 ), .Isyn_mon_y2 (Ic_syn_mon_y2 ), .Isyn_mon_y3 (Ic_syn_mon_y3 ), .Isyn_mon_AMZI0 (Ic_syn_mon_AMZI0 ), .Isyn_mon_AMZI1 (Ic_syn_mon_AMZI1 ), .Isyn_mon_AMZI2 (Ic_syn_mon_AMZI2 ), .Isyn_mon_AMZI3 (Ic_syn_mon_AMZI3 ), .Isyn_mon_AMZI4 (Ic_syn_mon_AMZI4 ), .Isyn_mon_AMZI5 (Ic_syn_mon_AMZI5 ), .Isyn_mon_AMZI6 (Ic_syn_mon_AMZI6 ), .Isyn_mon_AMZI7 (Ic_syn_mon_AMZI7 ), .Isyn_mon_AMZI8 (Ic_syn_mon_AMZI8 ), .Isyn_mon_AMZI9 (Ic_syn_mon_AMZI9 ), .Inrn_mon_AMZI0 (Ic_nrn_mon_AMZI0 ), .Inrn_mon_AMZI1 (Ic_nrn_mon_AMZI1 ), .Inrn_mon_AMZI2 (Ic_nrn_mon_AMZI2 ), .Inrn_mon_AMZI3 (Ic_nrn_mon_AMZI3 ), .Inrn_mon_AMZI4 (Ic_nrn_mon_AMZI4 ), .Inrn_mon_AMZI5 (Ic_nrn_mon_AMZI5 ), .Inrn_mon_AMZI6 (Ic_nrn_mon_AMZI6 ), .Inrn_mon_AMZI7 (Ic_nrn_mon_AMZI7 ), .Inrn_mon_AMZI8 (Ic_nrn_mon_AMZI8 ), .Inrn_mon_AMZI9 (Ic_nrn_mon_AMZI9 ), .Inrn_mon_AMZI10 (Ic_nrn_mon_AMZI10 ), .Inrn_mon_AMZI11 (Ic_nrn_mon_AMZI11 ), .Inrn_mon_AMZI12 (Ic_nrn_mon_AMZI12 ), .Inrn_mon_AMZI13 (Ic_nrn_mon_AMZI13 ), .Isyn_mon_AMZO0 (Ic_syn_mon_AMZO0 ), .Isyn_mon_AMZO1 (Ic_syn_mon_AMZO1 ), .Isyn_mon_AMZO2 (Ic_syn_mon_AMZO2 ), .Isyn_mon_AMZO3 (Ic_syn_mon_AMZO3 ), .Isyn_mon_AMZO4 (Ic_syn_mon_AMZO4 ), .Inrn_mon_AMZO0 (Ic_nrn_mon_AMZO0 ), .Inrn_mon_AMZO1 (Ic_nrn_mon_AMZO1 ), .Inrn_mon_AMZO2 (Ic_nrn_mon_AMZO2 ), .Inrn_mon_AMZO3 (Ic_nrn_mon_AMZO3 ), .Inrn_mon_AMZO4 (Ic_nrn_mon_AMZO4 ), .Inrn_mon_AMZO5 (Ic_nrn_mon_AMZO5 ), .Inrn_mon_AMZO6 (Ic_nrn_mon_AMZO6 ), .Isyn_flags_EFO0 (Ic_syn_flags_EFO0 ), .Isyn_flags_EFO1 (Ic_syn_flags_EFO1 ), .Isyn_flags_EFO2 (Ic_syn_flags_EFO2 ), .Ibd_dly_cfg0 (Ibd_dly_cfg0 ), .Ibd_dly_cfg1 (Ibd_dly_cfg1 ), .Ibd_dly_cfg2 (Ibd_dly_cfg2 ), .Ibd_dly_cfg3 (Ibd_dly_cfg3 ), .Ibd_dly_cfg20 (Ibd_dly_cfg20 ), .Ibd_dly_cfg21 (Ibd_dly_cfg21 ), .loopback_en(loopback_en), .Isupply_vss (top.GND), .reset_B(_reset_B), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a0 (.y(Isyn2nrns_a0_y ), .a(Isyn2nrns_a0_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a1 (.y(Isyn2nrns_a1_y ), .a(Isyn2nrns_a1_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a2 (.y(Isyn2nrns_a2_y ), .a(Isyn2nrns_a2_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a3 (.y(Isyn2nrns_a3_y ), .a(Isyn2nrns_a3_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a4 (.y(Isyn2nrns_a4_y ), .a(Isyn2nrns_a4_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a5 (.y(Isyn2nrns_a5_y ), .a(Isyn2nrns_a5_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a6 (.y(Isyn2nrns_a6_y ), .a(Isyn2nrns_a6_a ), .vdd(vdd), .vss(vss)); +BUF_X4 Isyn2nrns_a7 (.y(Isyn2nrns_a7_y ), .a(Isyn2nrns_a7_a ), .vdd(vdd), .vss(vss)); +endmodule +