actlib_dataflow_neuro/test/unit_tests/texel_dualcore_glue/split_modules/tmpl_0_0dataflow__neuro_0_0.../netlist/verilog.v

308 lines
10 KiB
Verilog

module tmpl_0_0dataflow__neuro_0_0sigbuf__boolarray_360_713_4(Iin0 , Iin1 , Iin2 , Iin3 , Iin4 , Iin5 , Iin6 , Iin7 , Iin8 , Iin9 , Iin10 , Iin11 , Iin12 , Iin13 , Iin14 , Iin15 , Iin16 , Iin17 , Iin18 , Iin19 , Iin20 , Iin21 , Iin22 , Iin23 , Iin24 , Iin25 , Iin26 , Iin27 , Iin28 , Iin29 , Iin30 , Iin31 , Iin32 , Iin33 , Iin34 , Iin35 , Iin36 , Iin37 , Iin38 , Iin39 , Iin40 , Iin41 , Iin42 , Iin43 , Iin44 , Iin45 , Iin46 , Iin47 , Iin48 , Iin49 , Iin50 , Iin51 , Iin52 , Iin53 , Iin54 , Iin55 , Iin56 , Iin57 , Iin58 , Iin59 , Iout0 , Iout1 , Iout2 , Iout3 , Iout4 , Iout5 , Iout6 , Iout7 , Iout8 , Iout9 , Iout10 , Iout11 , Iout12 , Iout13 , Iout14 , Iout15 , Iout16 , Iout17 , Iout18 , Iout19 , Iout20 , Iout21 , Iout22 , Iout23 , Iout24 , Iout25 , Iout26 , Iout27 , Iout28 , Iout29 , Iout30 , Iout31 , Iout32 , Iout33 , Iout34 , Iout35 , Iout36 , Iout37 , Iout38 , Iout39 , Iout40 , Iout41 , Iout42 , Iout43 , Iout44 , Iout45 , Iout46 , Iout47 , Iout48 , Iout49 , Iout50 , Iout51 , Iout52 , Iout53 , Iout54 , Iout55 , Iout56 , Iout57 , Iout58 , Iout59 , vdd, vss);
input vdd;
input vss;
input Iin0 ;
input Iin1 ;
input Iin2 ;
input Iin3 ;
input Iin4 ;
input Iin5 ;
input Iin6 ;
input Iin7 ;
input Iin8 ;
input Iin9 ;
input Iin10 ;
input Iin11 ;
input Iin12 ;
input Iin13 ;
input Iin14 ;
input Iin15 ;
input Iin16 ;
input Iin17 ;
input Iin18 ;
input Iin19 ;
input Iin20 ;
input Iin21 ;
input Iin22 ;
input Iin23 ;
input Iin24 ;
input Iin25 ;
input Iin26 ;
input Iin27 ;
input Iin28 ;
input Iin29 ;
input Iin30 ;
input Iin31 ;
input Iin32 ;
input Iin33 ;
input Iin34 ;
input Iin35 ;
input Iin36 ;
input Iin37 ;
input Iin38 ;
input Iin39 ;
input Iin40 ;
input Iin41 ;
input Iin42 ;
input Iin43 ;
input Iin44 ;
input Iin45 ;
input Iin46 ;
input Iin47 ;
input Iin48 ;
input Iin49 ;
input Iin50 ;
input Iin51 ;
input Iin52 ;
input Iin53 ;
input Iin54 ;
input Iin55 ;
input Iin56 ;
input Iin57 ;
input Iin58 ;
input Iin59 ;
// -- signals ---
output Iout45 ;
output Iout40 ;
output Iout36 ;
wire Iin30 ;
output Iout53 ;
output Iout41 ;
wire Iin0 ;
output Iout51 ;
wire Iin26 ;
wire Iin23 ;
wire Iin40 ;
output Iout2 ;
wire Iin53 ;
output Iout49 ;
wire Iin39 ;
output Iout35 ;
output Iout32 ;
output Iout27 ;
output Iout14 ;
wire Iin10 ;
wire Iin58 ;
output Iout16 ;
wire Iin25 ;
wire Iin54 ;
output Iout29 ;
output Iout26 ;
output Iout13 ;
output Iout4 ;
output Iout3 ;
output Iout56 ;
output Iout47 ;
wire Iin35 ;
output Iout54 ;
wire Iin43 ;
wire Iin29 ;
wire Iin27 ;
wire Iin49 ;
wire Iin45 ;
wire Iin34 ;
wire Iin31 ;
wire Iin13 ;
wire Iin12 ;
output Iout7 ;
wire Iin3 ;
output Iout30 ;
wire Iin20 ;
output Iout11 ;
wire Iin2 ;
output Iout50 ;
wire Iin50 ;
wire Iin19 ;
wire Iin52 ;
wire Iin41 ;
output Iout28 ;
wire Iin46 ;
output Iout38 ;
wire Iin37 ;
wire Iin28 ;
wire Iin11 ;
wire Iin6 ;
wire Iin59 ;
output Iout57 ;
wire Iin56 ;
output Iout55 ;
wire Iin55 ;
wire Iin51 ;
output Iout21 ;
output Iout43 ;
wire Iin22 ;
output Iout48 ;
wire Iin48 ;
output Iout25 ;
wire Iin17 ;
wire Iin16 ;
output Iout5 ;
output Iout39 ;
wire Iin4 ;
output Iout52 ;
output Iout37 ;
wire Iin24 ;
wire Iin9 ;
wire Iin8 ;
output Iout31 ;
output Iout8 ;
wire Iin47 ;
wire Iin33 ;
output Iout20 ;
wire Iin38 ;
output Iout33 ;
output Iout23 ;
output Iout19 ;
output Iout12 ;
wire Iin5 ;
wire Iin42 ;
wire Iin21 ;
wire Iin14 ;
output Iout6 ;
output Iout44 ;
wire Iin36 ;
output Iout10 ;
wire Iin7 ;
wire Iin44 ;
output Iout34 ;
wire Iin18 ;
output Iout59 ;
output Iout42 ;
output Iout22 ;
output Iout1 ;
output Iout0 ;
output Iout58 ;
wire Iin32 ;
output Iout24 ;
output Iout18 ;
output Iout15 ;
output Iout9 ;
wire Iin57 ;
wire Iin15 ;
output Iout46 ;
output Iout17 ;
wire Iin1 ;
// --- instances
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb0 (.in(Iin0 ), .Iout0 (Iout0 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb1 (.in(Iin1 ), .Iout0 (Iout1 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb2 (.in(Iin2 ), .Iout0 (Iout2 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb3 (.in(Iin3 ), .Iout0 (Iout3 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb4 (.in(Iin4 ), .Iout0 (Iout4 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb5 (.in(Iin5 ), .Iout0 (Iout5 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb6 (.in(Iin6 ), .Iout0 (Iout6 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb7 (.in(Iin7 ), .Iout0 (Iout7 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb8 (.in(Iin8 ), .Iout0 (Iout8 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb9 (.in(Iin9 ), .Iout0 (Iout9 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb10 (.in(Iin10 ), .Iout0 (Iout10 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb11 (.in(Iin11 ), .Iout0 (Iout11 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb12 (.in(Iin12 ), .Iout0 (Iout12 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb13 (.in(Iin13 ), .Iout0 (Iout13 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb14 (.in(Iin14 ), .Iout0 (Iout14 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb15 (.in(Iin15 ), .Iout0 (Iout15 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb16 (.in(Iin16 ), .Iout0 (Iout16 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb17 (.in(Iin17 ), .Iout0 (Iout17 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb18 (.in(Iin18 ), .Iout0 (Iout18 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb19 (.in(Iin19 ), .Iout0 (Iout19 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb20 (.in(Iin20 ), .Iout0 (Iout20 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb21 (.in(Iin21 ), .Iout0 (Iout21 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb22 (.in(Iin22 ), .Iout0 (Iout22 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb23 (.in(Iin23 ), .Iout0 (Iout23 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb24 (.in(Iin24 ), .Iout0 (Iout24 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb25 (.in(Iin25 ), .Iout0 (Iout25 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb26 (.in(Iin26 ), .Iout0 (Iout26 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb27 (.in(Iin27 ), .Iout0 (Iout27 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb28 (.in(Iin28 ), .Iout0 (Iout28 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb29 (.in(Iin29 ), .Iout0 (Iout29 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb30 (.in(Iin30 ), .Iout0 (Iout30 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb31 (.in(Iin31 ), .Iout0 (Iout31 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb32 (.in(Iin32 ), .Iout0 (Iout32 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb33 (.in(Iin33 ), .Iout0 (Iout33 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb34 (.in(Iin34 ), .Iout0 (Iout34 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb35 (.in(Iin35 ), .Iout0 (Iout35 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb36 (.in(Iin36 ), .Iout0 (Iout36 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb37 (.in(Iin37 ), .Iout0 (Iout37 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb38 (.in(Iin38 ), .Iout0 (Iout38 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb39 (.in(Iin39 ), .Iout0 (Iout39 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb40 (.in(Iin40 ), .Iout0 (Iout40 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb41 (.in(Iin41 ), .Iout0 (Iout41 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb42 (.in(Iin42 ), .Iout0 (Iout42 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb43 (.in(Iin43 ), .Iout0 (Iout43 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb44 (.in(Iin44 ), .Iout0 (Iout44 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb45 (.in(Iin45 ), .Iout0 (Iout45 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb46 (.in(Iin46 ), .Iout0 (Iout46 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb47 (.in(Iin47 ), .Iout0 (Iout47 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb48 (.in(Iin48 ), .Iout0 (Iout48 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb49 (.in(Iin49 ), .Iout0 (Iout49 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb50 (.in(Iin50 ), .Iout0 (Iout50 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb51 (.in(Iin51 ), .Iout0 (Iout51 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb52 (.in(Iin52 ), .Iout0 (Iout52 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb53 (.in(Iin53 ), .Iout0 (Iout53 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb54 (.in(Iin54 ), .Iout0 (Iout54 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb55 (.in(Iin55 ), .Iout0 (Iout55 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb56 (.in(Iin56 ), .Iout0 (Iout56 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb57 (.in(Iin57 ), .Iout0 (Iout57 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb58 (.in(Iin58 ), .Iout0 (Iout58 ), .vdd(vdd), .vss(vss));
tmpl_0_0dataflow__neuro_0_0sigbuf_313_4 Isb59 (.in(Iin59 ), .Iout0 (Iout59 ), .vdd(vdd), .vss(vss));
endmodule